JPH04189034A - Phase locked loop pick-up circuit in common use with afc loop - Google Patents

Phase locked loop pick-up circuit in common use with afc loop

Info

Publication number
JPH04189034A
JPH04189034A JP2318237A JP31823790A JPH04189034A JP H04189034 A JPH04189034 A JP H04189034A JP 2318237 A JP2318237 A JP 2318237A JP 31823790 A JP31823790 A JP 31823790A JP H04189034 A JPH04189034 A JP H04189034A
Authority
JP
Japan
Prior art keywords
loop
signal
frequency
phase
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2318237A
Other languages
Japanese (ja)
Inventor
Minoru Takahashi
実 高橋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP2318237A priority Critical patent/JPH04189034A/en
Publication of JPH04189034A publication Critical patent/JPH04189034A/en
Pending legal-status Critical Current

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Circuits Of Receivers In General (AREA)

Abstract

PURPOSE:To reduce the time required for circuit adjustment by using a loop filter in common for a phase locked loop system and an AFC loop system and using the, loop filter so as to adjust the frequency characteristic. CONSTITUTION:An output of a phase detector 9 is fed to an input of an adder 10 and an output of a DC amplifier 16 is added hereto via a switch 17 simultaneously and the sum enters a loop filter 11. The input is fed to an amplifier 25 via a resistor 28 in the filter 11 shown in figure. An output signal from the adder 10 is inputted to the filter 11, in which the signal is converted into a signal having a waveform with a preset response characteristic, and the resulting signal is outputted to a VCO 12 as a voltage control signal. The AFC loop common use phase locked loop acquisition circuit is formed by the AFC loop comprising the circuit consisting of a band pass filter 13, an amplitude limiter 14, a frequency discriminator 15, a DC amplifier 16 and a switch 17 and the phase locked loop acquisition circuit comprising the adder 10 and the filter 11.

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は位相同期ループ捕捉回路に関し、特に入来信号
に位相同期した信号を生成する受信機に使用するための
AFC<自動周波数制御)ループ併用位相同期ループ捕
捉回路に関するしのであるに のような位相同期ループ捕捉回路は、たとえは、位相変
調信号を受信し復調する受信装置などに使用される。
DETAILED DESCRIPTION OF THE INVENTION [Field of Industrial Application] The present invention relates to a phase-locked loop acquisition circuit, and in particular to an AFC (automatic frequency control) loop for use in a receiver that generates a signal that is phase-locked to an incoming signal. Regarding combined phase-locked loop acquisition circuits, a phase-locked loop acquisition circuit such as the one described above is used, for example, in a receiving device that receives and demodulates a phase modulated signal.

〔従来の技術〕[Conventional technology]

位相変調波を受信し伝送されて来た信号を復調する従来
の位相同期ループを持った位相変調信号用の受信機にお
いては、宿命的な現象である疑似同期、すなわち、入来
する信号中の搬送波以外の位相変調信号成分がもつ他の
周波数成分に位相同期すること、を回避するために、た
とえば、第5図にブロック図として示した位相変調波復
調用の受信装置に適用されているようなAFCループを
併用した位相同期ループ捕捉回路がある。
In a phase-modulated signal receiver having a conventional phase-locked loop that receives a phase-modulated wave and demodulates the transmitted signal, pseudo-locking, which is a fateful phenomenon, occurs in the incoming signal. In order to avoid phase synchronization with other frequency components of a phase modulated signal component other than the carrier wave, for example, a receiver device for demodulating a phase modulated wave shown in the block diagram in FIG. There is a phase-locked loop acquisition circuit that also uses an AFC loop.

この受信装置は次のように動作する、すなわち、位相変
調された受信信号は入力端子1に加えられ、帯域フィル
タ4によって帯域制限され、所定の帯域内の周波数成分
のみがAGC増幅器5に入力される。
This receiver operates as follows: A phase-modulated received signal is applied to the input terminal 1, band-limited by the bandpass filter 4, and only frequency components within a predetermined band are input to the AGC amplifier 5. Ru.

このAGC増幅器5で増幅された信号は周波数変換器6
で、VCO(電圧制御発振器)12によって供給される
局部発信信号によって周波数変換され帯域フィルタ7に
入力される。
The signal amplified by this AGC amplifier 5 is sent to a frequency converter 6.
Then, the signal is frequency-converted by a local oscillation signal supplied by a VCO (voltage controlled oscillator) 12 and input to a bandpass filter 7 .

帯域フィルタ7に入力された信号は、この帯域フィルタ
フによって所定の周波数帯域内の成分のみに帯域制限さ
れ、振幅制限器8に加えられる。
The signal input to the bandpass filter 7 is band-limited by the bandpass filter to only components within a predetermined frequency band, and is applied to the amplitude limiter 8 .

上述の信号は振幅制限器8によって振幅が一定にされ第
1の位相検波器9に加えられ、基準信号入力端子2から
入力される基準信号によって同期検波され、検波出力が
ループフィルタ29に加えられる。
The amplitude of the above-mentioned signal is made constant by the amplitude limiter 8 and applied to the first phase detector 9, where it is synchronously detected by the reference signal input from the reference signal input terminal 2, and the detected output is applied to the loop filter 29. .

このループフィルタ29は1次系の応答出力特性を持つ
フィルタで、たとえば第4図に回路図て示したアクティ
ブフィルタを使用する。
This loop filter 29 is a filter having a first-order response output characteristic, and uses, for example, an active filter shown in the circuit diagram in FIG. 4.

このループフィルタ29は抵抗器24の一端から信号が
入力され、他端に接続された増幅器25の入力部に加え
られる。
A signal is input to this loop filter 29 from one end of the resistor 24, and is applied to the input section of the amplifier 25 connected to the other end.

増幅器25の出力部と入力部には抵抗器22とコンデン
サ23とが並列に接続されている。
A resistor 22 and a capacitor 23 are connected in parallel to the output section and input section of the amplifier 25.

このループフィルタ29にステップ状の信号か入力され
ると、時間の経過と共に単調に減少する信号を出力する
When a step signal is input to the loop filter 29, it outputs a signal that monotonically decreases over time.

第1の位相検波器9からの検波出力の内、フィルタ29
によって予め決定された一定の周波数以下の成分のみが
ループフィルタ29を通過し、加算器10に入力される
Of the detection output from the first phase detector 9, the filter 29
Only components below a certain frequency predetermined by pass through the loop filter 29 and are input to the adder 10.

この加算器10には、また、直流増幅器16の出力信号
がスイッチ17を介して、入力される。
The output signal of the DC amplifier 16 is also input to the adder 10 via a switch 17.

加算器10はこれらの信号を加算しVCO<電圧制御発
振器)12に電圧制御信号として出力する。
Adder 10 adds these signals and outputs the result to VCO<voltage controlled oscillator) 12 as a voltage control signal.

VCO12はこの電圧制御信号で制御された局部発信信
号を出力する。
The VCO 12 outputs a local oscillation signal controlled by this voltage control signal.

また、前述の周波数変換器6の出力信号は、帯域フィル
タ13に入力される。
Further, the output signal of the frequency converter 6 described above is input to the bandpass filter 13.

帯域フィルタ13に入力された信号はこの帯域フィルタ
13によって決定された周波数帯域内の成分のみとなっ
て、出力される。
The signal input to the bandpass filter 13 is output as only the components within the frequency band determined by the bandpass filter 13.

帯域フィルタ13からの出力信号は振幅制限器14によ
って振幅を一定にされてから周波数弁別器15に加えら
れる。
The output signal from the bandpass filter 13 is made constant in amplitude by an amplitude limiter 14 and then applied to a frequency discriminator 15.

入力信号は予め設定された周波数を中心として周波数検
波を行う周波数弁別器15によって周波数検波され、周
波数誤差信号として出力される。
The input signal is frequency detected by a frequency discriminator 15 that performs frequency detection around a preset frequency, and is output as a frequency error signal.

この周波数誤差信号は直流増幅器16に入力され所望の
レベルまで増幅されて、スイッチ17に加えられる。
This frequency error signal is input to a DC amplifier 16, amplified to a desired level, and applied to a switch 17.

この周波数誤差信号ははたとえば第3図中の波形Bのよ
うに時刻の経過につれて信号の大きさが単調に減少する
がOとはならない。
This frequency error signal monotonically decreases in magnitude as time passes, as shown by waveform B in FIG. 3, but does not become O.

今までの説明から明らかなように、ループフィルタ2つ
と加算器10とで構成される位相同期ループ捕捉回路の
ループフィルタ29の入力側に第1の位相検波器9の位
相検波出力を接続し加算器10の出力をVCO12の電
圧制御信号とすることによって位相同期ループを形成す
る。
As is clear from the above explanation, the phase detection output of the first phase detector 9 is connected to the input side of the loop filter 29 of the phase-locked loop acquisition circuit composed of two loop filters and the adder 10, and the phase detection output of the first phase detector 9 is added. A phase locked loop is formed by using the output of the converter 10 as a voltage control signal for the VCO 12.

また、帯域フィルタ13、振幅制限器14、周波数弁別
器15、直流増幅器16、スイッチ17および加算器1
0によって構成される回路の内の帯域フィルタ13に周
波数変換器6の出力側を接続し、加算器10の出力側を
VCO12に前記のように接続することによってAFC
ループが前述した位相同期ループに併設されている。
Also, a bandpass filter 13, an amplitude limiter 14, a frequency discriminator 15, a DC amplifier 16, a switch 17, and an adder 1
By connecting the output side of the frequency converter 6 to the bandpass filter 13 of the circuit constituted by 0, and connecting the output side of the adder 10 to the VCO 12 as described above, the AFC
A loop is attached to the phase-locked loop described above.

従って、入力端子1に外部から位相変調された信号が入
力されると、この信号はAG’C増幅器5で増幅され、
周波数変換器6で周波数を変換され出力される。
Therefore, when a phase modulated signal is input from the outside to the input terminal 1, this signal is amplified by the AG'C amplifier 5,
The frequency is converted by a frequency converter 6 and output.

この周波数変換器6の出力信号は予め設定された周波数
を中心として周波数検波を行う周波数弁別器15によっ
て周波数検波され、周波数誤差信号として出力されるこ
とにより前述のAFCルーブによって周波数変換器6の
出力周波数が前述の位相同期ループの引込範囲内の周波
数になるように制御される、次いで、位相同期ループが
動作して周波数変換器6の出力信号が基準信号と位相同
期される。
The output signal of this frequency converter 6 is frequency-detected by a frequency discriminator 15 that performs frequency detection around a preset frequency, and is output as a frequency error signal, which is then outputted from the frequency converter 6 by the aforementioned AFC loop. The frequency is controlled to be within the pull-in range of the aforementioned phase-locked loop, and then the phase-locked loop operates to phase-lock the output signal of the frequency converter 6 with the reference signal.

なお、スイッチ17は周波数変換器6の出力周波数が位
相同期可能な周波数となるまで、導通状態であり、位相
同期可能な周波数となってからは開放状態となるよう制
御入力端子21より別途入力される制御信号により制御
される。
Note that the switch 17 is in a conductive state until the output frequency of the frequency converter 6 reaches a frequency that allows phase synchronization, and is separately inputted from the control input terminal 21 so that it is in an open state after the frequency reaches a frequency that allows phase synchronization. Controlled by control signals.

上記のように位相同期された周波数変換器6からの出力
は帯域フィルタ18に入力され、上述の出力の内で帯域
フィルタ18によって決められた所定の周波数帯域成分
のみが第2の位相検波器1つに加えられ、移相器20を
介して位相を調節された基準信号によって位相検波され
位相変調信号が復調されて復調信号出力となり復調出力
端子3に加えられる。
The output from the frequency converter 6, which is phase-synchronized as described above, is input to the bandpass filter 18, and only a predetermined frequency band component determined by the bandpass filter 18 among the above-mentioned outputs is sent to the second phase detector 1. The phase modulated signal is phase-detected by the reference signal whose phase is adjusted through the phase shifter 20, and the phase modulated signal is demodulated to become a demodulated signal output and applied to the demodulated output terminal 3.

〔発明が解決しようとする課題〕[Problem to be solved by the invention]

上述した従来のAFCループを併用した位相同期ループ
捕捉回路では、1次系の出力特性を持つループフィルタ
を使用しているため必ず周波数誤差が発生する。
In the above-mentioned conventional phase-locked loop acquisition circuit that uses an AFC loop, a frequency error always occurs because a loop filter having a first-order output characteristic is used.

この周波数誤差を位相同期ループの引込み周波数以内に
抑える必要がある。
It is necessary to suppress this frequency error to within the pull-in frequency of the phase-locked loop.

しかしながら、位相同期ループの持つ帯域幅によって上
述の引込み周波数の範囲か異るため、AFCループの応
答特性を試行錯誤的に調整しなけれはならないという問
題点があった。
However, since the range of the above-mentioned pull-in frequency varies depending on the bandwidth of the phase-locked loop, there is a problem in that the response characteristics of the AFC loop must be adjusted by trial and error.

更に、このようなAFCループを併用した位相同期ルー
プ捕捉回路では、位相同期ループの帯域幅が変った場合
には、その都度AF’Cルーズの調整を必要とし、この
ような調整に多大の時間を要するという問題点があった
Furthermore, in such a phase-locked loop acquisition circuit that uses an AFC loop, it is necessary to adjust the AF'C loose each time the bandwidth of the phase-locked loop changes, and such adjustment requires a large amount of time. There was a problem in that it required

本発明はこのような問題点のないAFCループ併用位相
同期ループ捕捉回路を提供することにある。
An object of the present invention is to provide a phase-locked loop acquisition circuit combined with an AFC loop that does not have such problems.

〔課題を解決するための手段〕[Means to solve the problem]

本発明のAFCループ併用位相同期ループ捕捉回路は、
入力信号を電圧制御発振器が出力する局部発信信号によ
って周波数を変換し出力する周波数変換器と、この周波
数変換器の出力信号を基準信号によって位相検波−し出
力する位相検波器を有するAFCループ併用位相同期ル
ープ捕捉回路において、前記位相検波器の検波出力を第
1の入力とし周波数誤差信号を第2の入力としこれら第
1と第2の入力を加算し出力する加算器と、前記加算器
の出力を入力とし前記入力に対し2次系の応答を有する
電圧制御信号を出力し前記電圧制御発振器に加え前記局
部発信信号を制御するループフィルタと、前記周波数変
換器の出力周波数を予め設定された中心周波数で周波数
検波し前記周波数誤差信号を出力する周波数弁別器とで
構成されている。
The AFC loop combined phase-locked loop acquisition circuit of the present invention includes:
A frequency converter that converts the frequency of an input signal using a local oscillator signal output by a voltage controlled oscillator and outputs the frequency converter, and a phase detector that detects the phase of the output signal of this frequency converter using a reference signal and outputs it. In the synchronous loop acquisition circuit, an adder having a detection output of the phase detector as a first input, a frequency error signal as a second input, and adding and outputting the first and second inputs; and an output of the adder. a loop filter that takes as an input a voltage control signal having a quadratic response to the input and controls the local oscillation signal in addition to the voltage control oscillator; and a loop filter that controls the output frequency of the frequency converter at a preset center. and a frequency discriminator that performs frequency detection and outputs the frequency error signal.

〔実施例〕〔Example〕

次に本発明について図面を参照して説明する。 Next, the present invention will be explained with reference to the drawings.

第1図は本発明を位相変調信号の復調装置に適用した場
合の一実施例を示すブロック図である。
FIG. 1 is a block diagram showing an embodiment in which the present invention is applied to a demodulating device for a phase modulated signal.

第1図に示された実施例については以下説明する点以外
は第5図に示した実施例と同じであるので以後説明を省
略する。
The embodiment shown in FIG. 1 is the same as the embodiment shown in FIG. 5 except for the points described below, so the explanation will be omitted hereafter.

第1の位相検波器9の検波出力は加算器10の入力側に
加えられる。
The detection output of the first phase detector 9 is applied to the input side of the adder 10.

この、加算器10の入力側には別途スイッチ17P介し
て直流増幅器16の出力も加えられ、これらの入力かこ
の加算器]0で加算されループフィルタ11に入力され
る。
The output of the DC amplifier 16 is also added to the input side of the adder 10 via a separate switch 17P, and these inputs are added together by this adder]0 and input to the loop filter 11.

このループフィルタ11は、2次系の出力応答特性を持
つフィルタである。
This loop filter 11 is a filter having a second-order system output response characteristic.

たとえば、このループフィルタ11として第2図に回路
図で示された構成のアクティブフィルタを使用すればよ
い。
For example, an active filter having the configuration shown in the circuit diagram in FIG. 2 may be used as the loop filter 11.

第2図のフィルタにおいては信号は抵抗器28の一端か
ら入力され、この抵抗器28の他端に接続された増幅器
25の入力部に加えられる。
In the filter of FIG. 2, the signal is input at one end of a resistor 28 and applied to the input of an amplifier 25 connected to the other end of this resistor 28.

増幅器25の出力部と入力部間には抵抗器26とコンデ
ンサ27が直列に接続されている。
A resistor 26 and a capacitor 27 are connected in series between the output section and the input section of the amplifier 25.

前述したループフィルタ11に入力された前述の加算器
10からの出力信号は、このループフィルタ11で予め
設定された応答特性を持つ波形に変換されて出力され、
VCO12に電圧制御信号として加えられる。
The output signal from the adder 10, which is input to the loop filter 11, is converted into a waveform having a preset response characteristic by the loop filter 11, and is outputted.
It is applied to VCO 12 as a voltage control signal.

これまでの説明から明らかなように、加算器10とルー
プフィルタ11で構成される位相同期ループ捕捉回路に
、更に、帯域フィルタ13、振幅制限器141周波数弁
別器15、直流増幅器16、スイッチ17より構成され
る回路でAFCループを併設している。
As is clear from the above description, the phase-locked loop acquisition circuit composed of the adder 10 and the loop filter 11 is further provided with a bandpass filter 13, an amplitude limiter 141, a frequency discriminator 15, a DC amplifier 16, and a switch 17. The circuit consists of an AFC loop.

すなわち、AFCループ併用位相同期ループ捕捉回路を
形成している。
In other words, a phase-locked loop acquisition circuit combined with an AFC loop is formed.

上述のループフィルタ11に周波数弁別器15から周波
数誤差信号としてステップ状の信号が直流増幅器16と
スイッチ17の介して加えられると、このループフィル
タ11からは第4図の波形Aが出力される。
When a step signal is applied as a frequency error signal from the frequency discriminator 15 to the loop filter 11 through the DC amplifier 16 and switch 17, the loop filter 11 outputs the waveform A shown in FIG.

一方、既に説明した第5図に示すループフィルタ2つに
上記と同じ入力が加えられた場合には第4図の波形Bが
出力される。
On the other hand, when the same input as above is applied to the two loop filters shown in FIG. 5, which have already been explained, waveform B in FIG. 4 is output.

なお、第1図の実施例においては帯域フィルタ13、振
幅制限器14およびスイッチ17を使用しているが、位
相同期信号を生成する一般の回路では必要に応じて使用
すれば良く、これらの構成要素は前述のAFCループに
とって必要不可欠なものではない。
Although the embodiment shown in FIG. 1 uses a bandpass filter 13, an amplitude limiter 14, and a switch 17, they can be used as needed in a general circuit that generates a phase synchronized signal, and these configurations are not required. The elements are not essential to the AFC loop described above.

コ発明の効果〕 以上説明したように本発明によれば、ループフィルタを
位相同期ループ系とAFCループ系とて・共用している
ため、たとえば、本発明を位相変調波の復調装置に使用
した場合に、変調信号の周波数の帯域幅などの特性が異
るたときにもループフィルタによって位相同期ループの
周波数特性を調整するだけでよく、AFCループ系の周
波特性を別途調整する必要はなくなり、従来のこの種の
AFCループ併用の位相同期捕捉回路にくらべて回路調
整に要する時間を短縮することができる。
[Effects of the Invention] As explained above, according to the present invention, the loop filter is shared by the phase-locked loop system and the AFC loop system. In this case, even if the characteristics such as the frequency bandwidth of the modulated signal are different, it is only necessary to adjust the frequency characteristics of the phase-locked loop using a loop filter, and there is no need to separately adjust the frequency characteristics of the AFC loop system. The time required for circuit adjustment can be reduced compared to a conventional phase-locked acquisition circuit of this type that also uses an AFC loop.

またループフィルタに2次系の応答特性を持たせたため
に、上述のAFCループによって周波数変換器からの出
力比周波数を位相同期ループの引込み可能な周波数範囲
内に容易に制御することができる。
Furthermore, since the loop filter has a second-order system response characteristic, the output ratio frequency from the frequency converter can be easily controlled by the above-mentioned AFC loop within a frequency range that can be pulled into the phase-locked loop.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明を位相変調波の復調装置に適用した場合
の一実施例を示すプロ・ツク図、第2図は第1図中のル
ープフィルタの一実施例を示す回路図、第3図はループ
フィルタから出力される周波数誤差信号の波形の説明図
、第4図は従来のこの種のループフィルタを示す回路図
、第5図は位相変調波の復調装置に従来のこの種の回路
の使用した例を示すブロック図である。 1・・・入力端子、2・・・基準信号入力端子、3・・
復調信号出力端子、6・・・周波数変換器、9・・・第
1の位相検波器、10・・・加算器、11・・・ループ
フィルタ、12・・・VCo、15・・・周波数弁別器
FIG. 1 is a block diagram showing an embodiment of the present invention applied to a demodulating device for phase modulated waves, FIG. 2 is a circuit diagram showing an embodiment of the loop filter in FIG. 1, and FIG. The figure is an explanatory diagram of the waveform of the frequency error signal output from the loop filter, Figure 4 is a circuit diagram showing a conventional loop filter of this type, and Figure 5 is a conventional circuit of this type for a phase modulated wave demodulator. FIG. 2 is a block diagram showing an example of the use of. 1...Input terminal, 2...Reference signal input terminal, 3...
Demodulated signal output terminal, 6... Frequency converter, 9... First phase detector, 10... Adder, 11... Loop filter, 12... VCo, 15... Frequency discrimination vessel.

Claims (1)

【特許請求の範囲】[Claims] 入力信号を電圧制御発振器が出力する局部発信信号によ
って周波数を変換し出力する周波数変換器と、この周波
数変換器の出力信号を基準信号によって位相検波し出力
する位相検波器を有するAFCループ併用位相同期ルー
プ捕捉回路において、前記位相検波器の検波出力を第1
の入力とし周波数誤差信号を第2の入力としこれら第1
と第2の入力を加算し出力する加算器と、前記加算器の
出力を入力とし前記入力に対し2次系の応答を有する電
圧制御信号を出力し前記電圧制御発振器に加え前記局部
発信信号を制御するループフィルタと、前記周波数変換
器の出力周波数を予め設定された中心周波数で周波数検
波し前記周波数誤差信号を出力する周波数弁別器とで構
成されたことを特徴とするAFCループ併用位相同期ル
ープ捕捉回路。
Phase synchronization with AFC loop, which has a frequency converter that converts the frequency of an input signal using a local oscillation signal outputted by a voltage controlled oscillator and outputs it, and a phase detector that detects the phase of the output signal of this frequency converter using a reference signal and outputs it. In the loop acquisition circuit, the detection output of the phase detector is
and the frequency error signal as the second input.
and a second input, and an adder that takes the output of the adder as an input and outputs a voltage control signal having a second-order system response to the input, and in addition to the voltage control oscillator, the local oscillation signal is A phase-locked loop combined with an AFC loop, characterized in that it is comprised of a loop filter to control, and a frequency discriminator that detects the output frequency of the frequency converter at a preset center frequency and outputs the frequency error signal. Capture circuit.
JP2318237A 1990-11-22 1990-11-22 Phase locked loop pick-up circuit in common use with afc loop Pending JPH04189034A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2318237A JPH04189034A (en) 1990-11-22 1990-11-22 Phase locked loop pick-up circuit in common use with afc loop

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2318237A JPH04189034A (en) 1990-11-22 1990-11-22 Phase locked loop pick-up circuit in common use with afc loop

Publications (1)

Publication Number Publication Date
JPH04189034A true JPH04189034A (en) 1992-07-07

Family

ID=18096961

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2318237A Pending JPH04189034A (en) 1990-11-22 1990-11-22 Phase locked loop pick-up circuit in common use with afc loop

Country Status (1)

Country Link
JP (1) JPH04189034A (en)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55105441A (en) * 1979-02-06 1980-08-13 Mitsubishi Electric Corp Signal detection circuit
JPS59158110A (en) * 1983-02-28 1984-09-07 Trio Kenwood Corp Fm demodulator

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55105441A (en) * 1979-02-06 1980-08-13 Mitsubishi Electric Corp Signal detection circuit
JPS59158110A (en) * 1983-02-28 1984-09-07 Trio Kenwood Corp Fm demodulator

Similar Documents

Publication Publication Date Title
US5809088A (en) Digital carrier wave restoring device and method for use in a television signal receiver
US4742566A (en) AM receiver
US3939425A (en) Noise-squelching circuit using a phase-locked loop
JPH04189034A (en) Phase locked loop pick-up circuit in common use with afc loop
JPH0221194B2 (en)
KR19990060480A (en) Digital residual sideband demodulation device
JPS644386B2 (en)
US5648823A (en) Circuit configuration for intermediate frequency demodulation and device for video signal processing including the circuit
JPH04337909A (en) Phase synchronous loop demodulator
JPH0846433A (en) Video signal demodulating circuit
JP3074293B2 (en) Receiving machine
JPH06103827B2 (en) Automatic frequency control circuit
JP3334292B2 (en) AFC device
SU1381729A1 (en) Phase-telegraph signal demodulator
JP2710877B2 (en) FM receiver
JPS6111012B2 (en)
JP2884611B2 (en) Phase synchronization judgment circuit
JP2927341B2 (en) FM demodulation circuit
JPH0131834B2 (en)
JPH06105853B2 (en) FM receiver
JPH0666646B2 (en) Automatic frequency control circuit
JPS61131681A (en) Carrier wave recovery circuit
JPS609204A (en) Detection circuit of television signal
JPH0155627B2 (en)
JPH04142825A (en) Receiver for frequency spread communication