JPH04138742A - パケットのバッファ記憶装置 - Google Patents

パケットのバッファ記憶装置

Info

Publication number
JPH04138742A
JPH04138742A JP2261928A JP26192890A JPH04138742A JP H04138742 A JPH04138742 A JP H04138742A JP 2261928 A JP2261928 A JP 2261928A JP 26192890 A JP26192890 A JP 26192890A JP H04138742 A JPH04138742 A JP H04138742A
Authority
JP
Japan
Prior art keywords
area
data
terminal
packet
packets
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2261928A
Other languages
English (en)
Inventor
Haruhiko Kinashi
木梨 治彦
Toshiyuki Watanabe
俊之 渡辺
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
YONEZAWA NIPPON DENKI KK
NEC Corp
NEC Yonezawa Ltd
Original Assignee
YONEZAWA NIPPON DENKI KK
NEC Corp
NEC Yonezawa Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by YONEZAWA NIPPON DENKI KK, NEC Corp, NEC Yonezawa Ltd filed Critical YONEZAWA NIPPON DENKI KK
Priority to JP2261928A priority Critical patent/JPH04138742A/ja
Priority to CA002052364A priority patent/CA2052364C/en
Priority to US07/766,178 priority patent/US5144621A/en
Publication of JPH04138742A publication Critical patent/JPH04138742A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L67/00Network arrangements or protocols for supporting network services or applications
    • H04L67/01Protocols
    • H04L67/12Protocols specially adapted for proprietary or special-purpose networking environments, e.g. medical networks, sensor networks, networks in vehicles or remote metering networks
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L9/00Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
    • H04L9/40Network security protocols
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/407Bus networks with decentralised control
    • H04L12/413Bus networks with decentralised control with random access, e.g. carrier-sense multiple-access with collision detection [CSMA-CD]

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Security & Cryptography (AREA)
  • Health & Medical Sciences (AREA)
  • Computing Systems (AREA)
  • General Health & Medical Sciences (AREA)
  • Medical Informatics (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Communication Control (AREA)
  • Small-Scale Networks (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、高速によりスイッチバスで運ばれるデータパ
ケットのうち、収容する端末への着呼パケットを受信蓄
積し、端末からの呼び出しがあったとき低速の端末回線
へ蓄積したデータパケットを取り吊して送信するパケッ
トのバッファ記憶装置に関する。
〔従来の技術〕
通常、この種のパケットのバッファ記憶装置は、複数の
端末を低速の端末回線を介して接続し、高速のスイッチ
バス上のデータパケットを受信して着呼パケットを記憶
部に一時蓄積し、端末からの呼び出しに応じて着呼パケ
ットを記憶部から取り出し端末へ送信するスイッチイン
クフェイス部を有している。
従来の記憶部は端末ごとにデータ記憶領域を有し、スイ
ッチインタフェイス部が先入れ光量しくF I FO)
方式で制御している。
これについて従来の一例を示す第3図を参照して説明す
る。
第3図に示すように、スイッチバスインタフェイス部9
0はスイッチバス30上のパケットを入力し、複数の端
末へそれぞれに接続する端末回線40を介して出力する
。また、スイッチインタフェイス部90はアドレスフィ
ルタ91を有し、スイッチバス30から入力するデータ
パケットをアドレスフィルタ91を通過させて、記憶部
80が有する端末ごとのデータ記憶領域、図示される#
0端末領域81〜#N端末領域82、の所定領域に記憶
する。
端末領域81〜82はそれぞれデータパケットを順次記
憶するデータ記憶領域と、記憶するデータパケット対応
に空き塞りを表示する空塞表示領域とを有している。図
示したものは、#0端末領域81がデータ記憶領域AO
,BO,〜MOを有し、領域AO,BOにはデータパケ
ットが記憶されているので空塞表示が二進符号“1″で
ある。
空きに対しては二進符号“0″が立つ。同様に、#N端
末領域82はデータ記憶領域AN、BN、〜MNを有し
、領域ANだけがパケット記憶済みの二進符号″1″が
空塞表示領域に立っている。
#0端末から読み比し要求があったとき、スイッチイン
タフェイス部90は#0端末領域81を呼ひ比し、第1
順位の領域AOのデータパケットを取出して#O端末回
線40へ送出する。送圧後、端末から正常受信した信号
として送達確認の信号を受信したとき、領域AOのデー
タパケットを消去し、次順位の領域BOのデータパケッ
トを領域AOに移動すると共に、以下も空塞表示と共に
移動して、第1順位からつめて記憶する。
また、#N端末への着呼パケットがあったとき、このデ
ータパケットは領域BNに記憶され、正常に受信が終了
したとき空塞表示の該当領域に二進符号“1”を立てる
。同報パケットの着信ではアドレスフィルタ91は全て
の端末領域81〜82ヘテータパケツトを送信して、そ
れぞれの次順位となる空き領域に記憶させる。端末への
送信手順は一般のデータパケットと同様である。
〔発明が解決しようとする課題〕
上述のように、従来のパケットのバッファ記憶方式は、
複数の端末を収容するスイッチインクフェイス部が、端
末ごとの記憶領域を有する記憶部に接続し、高速のスイ
ッチバスからデータパケットを受信するとき順次記憶領
域に一時蓄積したのち端末からの要求で蓄積データパケ
ットを呼び出し送信する構成となっているので、連続し
て同一端末への着呼パケットを受信蓄積することを配慮
するとき、各端末ごとの記憶領域に大容量が必要となり
不経済であるばかりか、同報パケットの到着時には同時
に複数の端末対応領域に同一データを書き込む複雑処理
を要するという問題点があった。
本発明の目的は、各端末に共通なデータ記憶領域を記憶
部に有すると共にパケットごとの領域を使用する端末を
表示する手段を備えることにより上記問題点を解決する
パケットのバッファ記憶方式を提供することにある。
〔課題を解決するための手段〕
本発明は、高速スイッチバスで運ばれるデータパケット
のうち自己が収容する端末への着呼パケットを受信蓄積
し前記端末からの呼び出しがあったときにこの端末に接
続された回線へ前記蓄積したデータパケットを取り出し
て送信するパケットのバッファ記憶装置において、 前記スイッチバス上のデータパケットから着呼パケット
を宛先情報とともに一つのデータ記憶領域に順次記憶す
る一方、前記端末から呼び出しがあったとき各端末にあ
らかじめ付与された宛先て前記データ記憶領域を検索し
、データパケットの蓄積がある場合に所定順序で順次取
り出して前記端末へ送出したのちこの端末への宛先情報
を消去し、蓄積したデータパケットに対する宛先情報が
なくなったときこのデータパケットも消去することを特
徴とする。
また、本発明は、高速スイッチバスで運ばれるデータパ
ケットのうち自己が収容する端末への着呼パケットを受
信蓄積し前記端末からの呼び出しがあったときにこの端
末に接続された回線へ前記蓄積したデータパケットを取
り出して送信するパケットのバッファ記憶装置において
、 受信するデータパケットを順次記憶する記憶領域および
このデータ記憶領域のパケット領域ごとに対応して記憶
済みを表示する端末ごとの宛先表示領域を備える記憶部
と、 前記スイッチバス上のデータパケットを取り込んで前記
データ記憶領域の所定順序位置に書き込むと共に、宛先
アドレスを判定し正常な着呼パケットを確認したとき前
記宛先表示領域の宛先アドレス対応の所定位置に記憶済
みを記録表示する一方、読出要求を受けた一つの端末に
対応する宛先表示領域で所定の順序による前記記憶済み
表示が立つデータ記憶領域のデータパケットを取り出し
て前記回線へ送信するスイッチインタフェイス部と、 を有することを特徴とする。
〔実施例〕
次に、本発明について図面を参照して説明する。
第1図は本発明の一実施例を示す機能ブロック図である
。第1図によれば、スイッチインタフェイス部10は、
記憶部20と結合して高速のスイッチバス30上のデー
タパケットのうち着呼パケットを受信して蓄積し、端末
を終端する複数の端末回線(低速)40を収容してデー
タを要求する端末へ蓄積したデータパケットを送信する
記憶部20は宛先表示領域21.データ記憶領域22.
および記憶管理領域23を有している。
宛先表示領域21は#0〜#N0〜#N端末または端末
ごとにデータ記憶領域22のパケット領域A〜Pのそれ
ぞれに対応するフラグ領域であり、パケットが記憶され
たときフラグとして二進符号“1′”を立てる。第1図
に示す例では、データ記憶領域22が有するパケット領
域A、B〜E。
Pのそれぞれに対し、領域Aは#0端末宛のパケットが
記録され、領域Bは#N端末、領域りは#1端末それぞ
れ宛のパケットが、また領域Cは全端末宛の同報パケッ
トが記憶されている。記憶管理領域23は#0〜#N端
末のそれぞれに対応した領域を有し、それぞれの端末宛
のパケットが受信順序に、データ記憶領域22のどの領
域にあるかのアドレスが記録される。第1図の例では#
0端末は領域A、Cの順、#l端末は領域C2Dの順、
また#N端末は領域B、Cの順、でそれぞれ受信し記憶
中であることを示す。
次に第2図に第1図を併せ参照し、本実施例の動作手順
について説明する。
まず、スイッチインタフェイス部10はスイッチバス3
0上のデータパケットを取り込み、記憶準備ができてい
るデータ記憶領域22の一つのパケット領域(例えば)
Eにデータパケットの記憶を開始(手順101)すると
ともに、アドレスフィルタを通過させて宛先を識別し、
着呼パケットの受信(手順102)を確認する。着呼パ
ケットが正常と確認(手順103)’したとき、スイッ
チインタフェイス部10は、スイッチバス30を介して
発信元へ送達確認の信号の送信(手順104)により正
常受信を通知する。着呼パケットの宛先が#3端末であ
れば、スイッチインタフェイス部10は宛先表示領域2
1の、例えば#3領域で、データ記憶領域Eに対応する
位置に二進符号II I I+のフラグを立てて着呼パ
ケットを記憶中と記録(手順105)するとともに、記
憶管理領域23の#3領域の所定位置に領域Eのアドレ
スを記録(手順106つする。
データ記憶領域22および記憶管理領域23は、図示す
る下側の領域から順次記憶し、パケットを送出して消去
したとき下側に移動することにより、下側から詰めて記
録される。
例えば、#l端末から読出要求を受信(手順107)し
たスイッチインタフェイス部10は、まず記憶管理領域
23の#l領域を調査(手順108)L、領域Cのアド
レスが最初の領域にあるので、このアドレスに従ってデ
ータ記憶領域22の領域Cからデータパケットを取り出
して#1端末へ送信(手順109)する。
スイッチインタフェイス部10は、データパケットの送
信に対し、受信側の#l端末から正常受信を知らせる送
達確認の信号を受信(手順11O)するので、記憶管理
領域23の#1領域のアドレスCの記録を消去し、次の
アドレスDを最下段の最優先取出位置に移動すると同時
に、以後の記録もすべて一段移動(手順111)してつ
める。また、スイッチインタフェイス部10は宛先表示
領域21の#1領域での宛先表示、すなわちデータ記憶
領域22の領域Cに対するフラグ符号“1′。
を消去(手順112)する。領域Cのデータパケットは
同報データであり、#0〜#N領域のすべての対応位置
で宛先表示のフラグ符号″1パが消去されたとき、これ
を確認(手順113)してデータ記憶領域22の領域C
のデータパケットは消去され、この位置は記憶内容の移
動(手順114)により下段へ詰められる。
本実施例では一つの読取要求で一つのデータパケットを
送信すると説明したが〜、要求元の端末宛に記憶された
すべてのデータパケットを送信したのち送達確認を受信
してもよい。また、所定数だけ宛送信することでもよい
データパケットの送信が終了したとき、送信号の領域を
詰めて連続記憶するシフトレジスタ機能をもつように、
宛先表示領域、データ記憶領域および記憶管理領域につ
いて説明したが、シフトレジスタ機能は記憶管理領域だ
けが有し、他は所定順位で空き領域の一つを受信用に接
続できる回路を有すればよい。
更に、宛先表示領域およびデータ記憶領域がシフトレジ
スタ形式をとるとき、記憶管理領域に代替えして宛先表
示領域でデータ記憶領域を索引するので、手順は複雑に
なるが記憶管理領域は削除できる。
〔発明の効果〕
以上説明したように、本発明のパケットのバッファ記憶
装置は、大容量を要するデータパケットの記憶領域を、
高速のスイッチバスからパケットを受信する一つのスイ
ッチインタフェイス部に収容される複数の端末に対して
共用に一つ配備し、それぞれの領域の使用状況を端末ご
との使用フラグにより表示する宛先表示領域を備え、デ
ータパケットの記憶領域を適量化することにより経済化
をはかることができるとともに、同報パケットには同報
テークのための記憶領域を一つとして同報の宛先表示と
することにより経済化に加えて技術的処理を簡便化でき
るという効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例を示すフロック図、第2図は
第1図の主要動作手順の一例を示すフローチャート、第
3図は従来の一例を示すフロック図である。 10・・・・・・スイッチインタフェイス1.20・・
・・・・記憶部、21・・・・・宛先表示領域、22・
・・・・テータ記憶領域、23・・・・・・記憶管理領
域、30・・・・・・スイッチバス、40・・・・・・
端末回線。 代理人 弁理士  内 原   晋 第Z図 第3図

Claims (3)

    【特許請求の範囲】
  1. (1)高速スイッチバスで運ばれるデータパケットのう
    ち自己が収容する端末への着呼パケットを受信蓄積し前
    記端末からの呼び出しがあったときにこの端末に接続さ
    れた回線へ前記蓄積したデータパケットを取り出して送
    信するパケットのバッファ記憶装置において、 前記スイッチバス上のデータパケットから着呼パケット
    を宛先情報とともに一つのデータ記憶領域に順次記憶す
    る一方、前記端末から呼び出しがあったとき各端末にあ
    らかじめ付与された宛先で前記データ記憶領域を検索し
    、データパケットの蓄積がある場合に所定順序で順次取
    り出して前記端末へ送出したのちこの端末への宛先情報
    を消去し、蓄積したデータパケットに対する宛先情報が
    なくなったときこのデータパケットも消去することを特
    徴とするパケットのバッファ記憶装置。
  2. (2)高速スイッチバスで運ばれるデータパケットのう
    ち自己が収容する端末への着呼パケットを受信蓄積し前
    記端末からの呼び出しがあったときにこの端末に接続さ
    れた回線へ前記蓄積したデータパケットを取り出して送
    信するパケットのバッファ記憶装置において、 受信するデータパケットを順次記憶する記憶領域および
    このデータ記憶領域のパケット領域ごとに対応して記憶
    済みを表示する端末ごとの宛先表示領域を備える記憶部
    と、 前記スイッチバス上のデータパケットを取り込んで前記
    データ記憶領域の所定順序位置に書き込むと共に、宛先
    アドレスを判定し正常な着呼パケットを確認したとき前
    記宛先表示領域の宛先アドレス対応の所定位置に記憶済
    みを記録表示する一方、読出要求を受けた一つの端末に
    対応する宛先表示領域で所定の順序による前記記憶済み
    表示が立つデータ記憶領域のデータパケットを取り出し
    て前記回線へ送信するスイッチインタフェイス部と、 を有することを特徴とするパケットのバッファ記憶装置
  3. (3)前記記憶部が端末ごとに前記データ記憶領域に記
    憶したデータパケットの位置を所定順序で記憶する記憶
    管理領域を有し、前記スイッチインタフェイス部が前記
    データ記憶領域に記憶したデータパケットの位置を前記
    記憶管理領域の対応する端末の記憶領域に記録する一方
    、前記端末からの呼び出しに、まず記憶管理領域の端未
    対応領域を検索し所定の順序にしたがって読み出したパ
    ケットの位置により前記データ記憶領域からデータパケ
    ットを読み出して端末回線へ送出することを特徴とする
    請求項2項記載のパケットのバッファ記憶装置。
JP2261928A 1990-09-28 1990-09-28 パケットのバッファ記憶装置 Pending JPH04138742A (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2261928A JPH04138742A (ja) 1990-09-28 1990-09-28 パケットのバッファ記憶装置
CA002052364A CA2052364C (en) 1990-09-28 1991-09-27 Common bus communication system with reduced interface memories
US07/766,178 US5144621A (en) 1990-09-28 1991-09-27 Common bus communication system with reduced interface memories

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2261928A JPH04138742A (ja) 1990-09-28 1990-09-28 パケットのバッファ記憶装置

Publications (1)

Publication Number Publication Date
JPH04138742A true JPH04138742A (ja) 1992-05-13

Family

ID=17368658

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2261928A Pending JPH04138742A (ja) 1990-09-28 1990-09-28 パケットのバッファ記憶装置

Country Status (3)

Country Link
US (1) US5144621A (ja)
JP (1) JPH04138742A (ja)
CA (1) CA2052364C (ja)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5175727A (en) * 1990-04-16 1992-12-29 Maher John W Communication system network interconnecting a plurality of communication systems
US5311510A (en) * 1991-07-30 1994-05-10 The Furukawa Electric Co., Ltd. Data storing system for a communication control circuit
JP3051533B2 (ja) * 1991-12-26 2000-06-12 マツダ株式会社 多重伝送方法及び多重伝送装置
US5469434A (en) * 1993-01-21 1995-11-21 General Datacomm, Inc. Distributed frame processing for time division multiplexing
US6741915B2 (en) * 2001-08-22 2004-05-25 Mmi Controls, Ltd. Usage monitoring HVAC control system
US7555364B2 (en) 2001-08-22 2009-06-30 MMI Controls, L.P. Adaptive hierarchy usage monitoring HVAC control system
CN110559012B (zh) * 2019-10-21 2022-09-09 江苏鹿得医疗电子股份有限公司 电子听诊器及其控制方法及医疗设备的控制方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS632438A (ja) * 1986-06-20 1988-01-07 Fujitsu Ltd 電子メ−ル処理方式

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5947905B2 (ja) * 1980-02-08 1984-11-22 株式会社日立製作所 共通伝送路を用いた情報の伝送方法
US4536873A (en) * 1984-03-19 1985-08-20 Honeywell Inc. Data transmission system

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS632438A (ja) * 1986-06-20 1988-01-07 Fujitsu Ltd 電子メ−ル処理方式

Also Published As

Publication number Publication date
CA2052364A1 (en) 1992-03-29
US5144621A (en) 1992-09-01
CA2052364C (en) 1996-09-10

Similar Documents

Publication Publication Date Title
EP0118446B1 (en) First-in, first-out (fifo) memory configuration for queue storage
JPH0685842A (ja) 通信装置
JPH04138742A (ja) パケットのバッファ記憶装置
JPS5897944A (ja) 複数マイクロプロセツサ間デ−タ転送方式
JP3506130B2 (ja) バッファリング装置及びバッファリング方法
KR20000006575A (ko) 빈버퍼들에대한포인터들을포함하는프리포인터선입선출메모리를이용하여버퍼들을관리하는시스템및방법
CA2216132A1 (en) Arrangement and method relating to handling of digital signals and a processing arrangement comprising such
EP0682307A1 (en) Method and apparatus for enabling pipelining of buffered data
GB1144784A (en) Sequential access memory systems
JPS59151252A (ja) 画像検索装置
US4751698A (en) Serial link adapter for a communication controller
JPH06284453A (ja) Atmセルスイッチ
JPH0831877B2 (ja) パケツトスイツチ
US3274560A (en) Message handling system
JPH011355A (ja) 電子電話帳システムにおける話中表示装置
JPH02190059A (ja) バッファ制御装置
EP0251965B1 (fr) Système de commutation de paquets de données
SU446061A1 (ru) Устройство дл приоритетного обслуживани сообщений
JP2723245B2 (ja) ファクシミリ蓄積交換装置
JP3752809B2 (ja) デジタルテレビ受信方法およびデジタルテレビ受信端末装置
JP2584841B2 (ja) パケット交換制御装置
JPH04370859A (ja) 上位装置と下位装置とにおけるデータの送受信方式
JPH0833869B2 (ja) データ処理装置
JPH1051469A (ja) Atmスイッチ
JPH04264843A (ja) マルチリンク伝送制御装置