JPH04103222A - アナログ/デジタル変換装置 - Google Patents

アナログ/デジタル変換装置

Info

Publication number
JPH04103222A
JPH04103222A JP22074790A JP22074790A JPH04103222A JP H04103222 A JPH04103222 A JP H04103222A JP 22074790 A JP22074790 A JP 22074790A JP 22074790 A JP22074790 A JP 22074790A JP H04103222 A JPH04103222 A JP H04103222A
Authority
JP
Japan
Prior art keywords
signal
level
digital
circuit
clamp
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP22074790A
Other languages
English (en)
Inventor
Tatsuya Orimo
達也 織茂
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Home Electronics Ltd
NEC Corp
Original Assignee
NEC Home Electronics Ltd
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Home Electronics Ltd, Nippon Electric Co Ltd filed Critical NEC Home Electronics Ltd
Priority to JP22074790A priority Critical patent/JPH04103222A/ja
Publication of JPH04103222A publication Critical patent/JPH04103222A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明はアナログ/デジタル変換装置に関し、例えばM
 U S E (nut it 1ple 5ubny
qust sampl ingencoding)方式
のデコーダに適用し得る。
[従来の技術] 従来、MUSE方式においては、映像信号をデジタル信
号に変換して帯域圧縮した後、アナログ信号に変換して
伝送するようになされている。
これに対応してMUSE方式のデコーダにおいては、受
信した映像信号(以下ミューズ信号と呼ぶ)をデジタル
信号に変換して各種の信号処理をするようになされてい
る。
従って、デコーダ側においてミューズ信号を正しくデコ
ードするためには、ミューズ信号を正しくデジタル信号
に変換する必要がある。
このため、MUSE方式のデコーダにおいては、ミュー
ズ信号を所定の基準クランプレベルに保持した後に、ミ
ューズ信号をデジタル信号に変換し、これにより後段回
路が確実にミューズ信号をデコードできるようにしてい
る。
なお、ミューズ信号には各フィールドの所定位置にクラ
ンプレベル指示信号が挿入されており、これを基準クラ
ンプレベルの制御に用いるようになされている。
第3図は、MUSEデコーダにおける従来のアナログ/
デジタル変換装置1の構成を示すものである。第3図に
示すように、このアナログ/デジタル変換装置1におい
ては、受信したミューズ信号S HUSEをローパスフ
ィルタ回路(LPF)2に与え、ここでノイズ成分を抑
圧した後、クランプ回¥84に出力する。
クランプ回路4は、所定の基準クランプレベルでミュー
ズ信号SHυS[をクランプする。
アナログ/デジタル変換回路6は、クランプ回路4の出
力信号をデジタル信号(以下デジタルミューズ信号と呼
ぶ)SDに変換した後、続くデジタル信号処理回F#!
(図示せず)に出力する。
クランプレベル検出回路8は、テ′シタルミユーズ信号
SDにおけるクランプレベル指示信号の値を検出し、こ
の検出結果に基づいて、クランプ回路4の基準クランプ
レベルを制御する。
これによりデジタルミューズ信号SDの直流レベルが基
準クランプレベルになるようにミューズ信号S )tU
sEの信号レベルが補正され、高精度にアナログ/デジ
タル変換されたことになる。
すなわち、クランプレベル検出回路8は、変換後のクラ
ンプレベル指示信号の値が128(8ビツトのダイナミ
ックレンジの中央値)になるようにミューズ信号S )
tUsEの信号直流レベルを補正する。
[発明が解決しようとする課題] ところで、ミューズ信号S Hl)SEにおいては、電
源ノイズやデイスパーザル信号成分により、1フイ一ル
ド期間以下の短い期間の間で直流レベルが変動する場合
がある。
従って、各フィールドの所定期間に挿入されているクラ
ンプレベル指示信号を基準にしてミューズ信号S HU
SEをデジタル信号に変換する場合、ミューズ信号S 
MUSEを正しくデジタル信号に変換することが困難な
問題がある。すなわち、従来では、1フイールドに1回
の短時間の間に直流レベルを見直しており、1フイール
ド内の直流変動に対しては応じられていない。そのなめ
、アナログ/デジタル変換の精度が低下し、これ以降に
なされるデジタル信号処理の精度も低下させている。
本発明は、以上の点を考慮してなされたものであり、ア
ナログ映像信号の直流変動がクランプレベル指示信号間
において生じても正しくデジタル信号に変換することが
できるアナログ/デジタル変換装置を提供しようとする
ものである。
[課題を解決するための手段] かかる課題を解決するため、本発明においては、各フィ
ールドにクランプレベル指示信号が含まれている映像信
号を、所定の基準クランプレベルでクランプするクラン
プ回路と、クランプ回路の出力信号をデジタル映像信号
に変換するアナログ/デジタル変換回路と、デジタル映
像信号におけるクランプレベル指示信号の信号レベルを
検出し、この検出結果に基づいて、基準クランプレベル
を制御するクランプレベル検出回路と、デジタル映像信
号から所定の補正データを減算する減算回路と、デジタ
ル映像信号の水平同期信号の信号レベルを検出し、該検
出結果に基づいて、水平同期信号の信号レベルが所定の
基準レベルになるように、補正データを設定する水平同
期レベル検出回路とを備えた。
「作用コ 本発明においても、アナログ/デジタル変換精度を向上
させるために、クランプ回路によってアナログ映像信号
を基準クランプレベルにクランプした後にアナログ/デ
ジタル変換回路が変換処理する。この際、クランプレベ
ル検出回路が変換後におけるクランプレベル指示信号の
レベルを検出して基準クランプレベルを制御し、クラン
プ精度を高めるようにしている。
このような基本的作用に加えて、水平同期レベル検出回
路がデジタル映像信号の水平同期信号のレベルを検出し
、この検出結果に基づいて、減算回路がデジタル映像信
号のレベルを補正する。
従って、クランプレベル指示信号に基づいて1フイール
ド毎に直流レベルを見直すと共に、その間に生じた直流
変動に対しても補正することができ、従来よりアナログ
/デジタル変換精度を向上させることができる。
[実施例] 以下、図面について本発明の一実施例を詳述する。
第3図との対応部分に同一符号を付して示す第1図にお
いて、20はこの実施例のアナログ/デジタル変換装置
を示す。この実施例の場合、デジタルミューズ信号SO
を直接テジタル処理回路(図示せず)に与えるのではな
く、遅延回路35及び減算回路34を介して与えるよう
になされている。減算回路34は、デジタルミューズ信
号SDの直流レベルの補正用のものであり、HDレベル
検出回822から補正データか与えられる。
HDレベル検出回路22は、デジタルミューズ゛信号S
Dの水平同期信号の信号レベルを検出するものである。
HDレベル検出回路22は、デジタルミューズ信号SO
を、6段の遅延回路(D)24A〜24Fで形成された
直列接続回路に与え、当該デジタルミューズ信号SD及
び各遅延回路24A〜24Fの出力信号を加算回路26
A〜26Eで加算する。
遅延図824A〜24Fは、デジタルミューズ信号SD
のクロック周期で入力信号を遅延して出力し、これによ
り加算回路26A〜26Eを介して、連続する7サンプ
ルのデジタルミューズ信号SDを加算するようになされ
ている。
割り算回路28は、加算回路26A〜26Eの加算値を
1/7にすることにより、当該7サンプルのデジタルミ
ューズ信号SOの平均値を検出する。
減算回路30は、この平均値から基準クランプレベルC
Lを減算することにより、基準クランプレベルCLに対
する平均値の誤差を検出する。
ラッチ回#!32は、タイミング発生回路(図示せず)
から入力される水平同期パルスPH[)のタイミングで
減算回路30の出力データをラッチし、これにより基準
クランプレベル(128>CLを基準にした水平同期信
号の平均レベル(直流変動がない場合にはこれも128
)の誤差をラッチする。
ところで、第2図に示すように、ミューズ信号S HU
SEの水平同期信号においては、ライン毎に信号レベル
が反転しく第2図(A>及び(B))、mラインにおい
ては、第1の信号レベルから第2の信号レベルに立ち上
がるのに対し、続くm+1ラインにおいては、第2の信
号レベルから第1の信号レベルに立ち下がる。
この特徴を利用してこの実施例のアナログ/デジタル変
換装置20においては、第1及び第2の信号レベルの中
間の信号レベル(128>を検出し、水平同期信号がこ
の中間の信号レベルを横切るタイミングを基準にしてク
ロック信号を生成するようになされている。
これにより、ミューズ信号S HUSEにおいては、第
2図において黒丸で示すように、順次サンプリンされて
デジタルミューズ信号に変換されるようになされている
このときアナログ/デジタル変換装置20においては、
水平同期信号がこの中間の信号レベルを横切るタイミン
グで立ち上がるように、水平同期パルスPHDを生成す
る。
従って、7サンプルのデジタルミューズ信号SD  (
SPn−3〜SPn+3 >の平均値から基準クランプ
レベルCLを減算した後、水平同期パルス(サンプリン
グ点SPnに対応)PH[)に基づいてこの平均値が有
する誤差分をラッチすることを行なっていることになる
ところで、デジタルミューズ信号が正しい信号レベルに
保持されている場合、水平同期期間の中央のサンプリン
グ点の値SPOは、8ビツトのダイナミックレンジで表
して128となり、その直前の3個のサンプリング点S
 P n−3〜5Pn−1の値は64又は192となり
、その直後の3個のサンプリング点S Pn+1〜S 
Pn+3の値は192又は64となる。これにより、デ
ジタルミューズ信号が正しい信号レベルに保持されてい
る場合、水平同期信号の中間サンプリング点を中心とし
な7サンプリング点の平均値レベルは、基準クランプレ
ベルCLと等しい128となる。
従って、デジタルミューズ信号が正しい信号レベルに保
持されていると、ラッチ回832には値0のデータがラ
ッチされる。
これに対して、直流レベルが変動すると、その変動分の
信号レベルがラッチ回路32に格納される。
従って、ラッチ回路32に格納された信号レベルの分だ
けデジタルミューズ信号SDの信号レベルを変化させて
出力すれば、デジタルミューズ信号SDの直流レベルが
短い周期で変動した場合でも、当該直流レベルの変動を
補正することかできる。その分ミューズ信号SHU旺を
正しくデジタル信号に変換して、確実にデコードするこ
とができる。
このような補正動作を実行させるべく、ラッチ回路32
は、ラッチしたデータを減算回路34に補正データとし
て出力する。また、遅延回Fi@35は、アナログ/デ
ジタル変換回路6から出力されるデジタルミューズ信号
SDを、HDレベル検出回#I22からの補正データと
同期させるように遅延させて減算回路34に出力する。
これにより減算回路34を介して、デジタルミューズ信
号SDから順次補正データを減算して出力し得、デジタ
ルミューズ信号SOの直流レベルの変動を1水平走査期
間毎に補正することができる。
以上の構成において、アナログミューズ信号5)1tl
sEは、ローパスフィルタ回路2、クランプ回路4を順
次介してアナログ/デジタル変換回路6に入力され、こ
こでデジタルミューズ信号SOに変換される。
このときミューズ信号5HuSEは、クランプレベル検
出回路8の検出結果に基づいて、デジタルミューズ信号
SDにおけるクランプレベル指示信号の値が基準クラン
プレベルになるようにクランプ回路4でクランプされた
後、デジタルミューズ信号SDに変換される。
デジタルミューズ信号SDは、HDレベル検出回路22
において、遅延回路24A〜24Fの直列接続回路及び
加算回路26A〜26Eを介して、連続する7サンプル
の加算値が得られ、当該加算値が割り算回828で1/
7にされて、7サンプルのデジタルミューズ信号SDに
ついて平均値が検出される。
この平均値は、基準クランプレベルCLで減′算された
後、水平同期パルスPHDを基準にしてラッチされ、こ
れにより基準クランプレベルCLを基準にして、水平同
期信号の平均レベルの相違が検出される。
これにより、デジタルミューズ信号SDの1水平走査期
間毎の直流レベルの変動量が検出され、当該変動量が減
算回fI@34においてデジタルミューズ信号SDから
減算されることにより、デジタルミューズ信号SDの直
流レベルが短い周期で変動した場合でも、当該直流レベ
ルの変動を補正してミューズ信号S MUSEを正しく
デジタル信号に変換することができる。
以上の構成によれば、クランプレベル指示信号を基準に
してミューズ信号をデジタル信号に変換した後、当該デ
ジタル信号の水平同期信号の信号レベルが基準クランプ
レベルになるように信号レベルを補正することにより、
ミューズ信号を正しくデジタル信号に変換して確実にデ
コードすることができる。
なお、上述の実施例においては、MUSE方式のデコー
ダに適用してミューズ信号をデジタルミューズ信号に変
換する場合について述べたが、同様なフォーマットを有
する他の映像信号をデジタル信号に変換する場合にも広
く適用することができる。
[発明の効果コ 上述のように、本発明によれば、フィールド毎に挿入さ
れているクランプレベル指示信号を基準にして映像信号
をデジタル映像信号に変換した後、水平同期信号の信号
レベルに基づいて当該デジタル映像信号の信号レベルを
補正するようにしたので、フィールド毎に見た直流レベ
ルの変動だけでなく、水平走査期間毎の直流レベルの変
動をも吸収してアナログ映像信号を正しくデジタル映像
信号に変換することができる。
【図面の簡単な説明】
第1図は本発明によるアナログ/デジタル変換装置の一
実施例を示すブロック図、第2図はその動作の説明に供
する信号波形図、第3図は従来の装置を示すブロック図
である。 4・・・クランプ回路、6・・・アナログ/デジタル変
換回路、8・・・・・・クランプレベル検出回路、20
・・・アナログ/デジタル変換装置、22・・・・・・
HDレベル検出回路、34・・・減算回路。

Claims (1)

  1. 【特許請求の範囲】 各フィールドにクランプレベル指示信号が含まれている
    映像信号を、所定の基準クランプレベルでクランプする
    クランプ回路と、 上記クランプ回路の出力信号をデジタル映像信号に変換
    するアナログ/デジタル変換回路と、上記デジタル映像
    信号における上記クランプレベル指示信号の信号レベル
    を検出し、この検出結果に基づいて、上記基準クランプ
    レベルを制御するクランプレベル検出回路と、 上記デジタル映像信号から所定の補正データを減算する
    減算回路と、 上記デジタル映像信号の水平同期信号の信号レベルを検
    出し、該検出結果に基づいて、上記水平同期信号の信号
    レベルが所定の基準レベルになるように、上記補正デー
    タを設定する水平同期レベル検出回路と を具えることを特徴とするアナログ/デジタル変換装置
JP22074790A 1990-08-22 1990-08-22 アナログ/デジタル変換装置 Pending JPH04103222A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP22074790A JPH04103222A (ja) 1990-08-22 1990-08-22 アナログ/デジタル変換装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP22074790A JPH04103222A (ja) 1990-08-22 1990-08-22 アナログ/デジタル変換装置

Publications (1)

Publication Number Publication Date
JPH04103222A true JPH04103222A (ja) 1992-04-06

Family

ID=16755905

Family Applications (1)

Application Number Title Priority Date Filing Date
JP22074790A Pending JPH04103222A (ja) 1990-08-22 1990-08-22 アナログ/デジタル変換装置

Country Status (1)

Country Link
JP (1) JPH04103222A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6370205B1 (en) 1999-07-02 2002-04-09 Telefonaktiebolaget Lm Ericsson (Publ) Method and apparatus for performing DC-offset compensation in a radio receiver

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6370205B1 (en) 1999-07-02 2002-04-09 Telefonaktiebolaget Lm Ericsson (Publ) Method and apparatus for performing DC-offset compensation in a radio receiver

Similar Documents

Publication Publication Date Title
KR910013858A (ko) 윤곽 보정회로 및 방식
US4124869A (en) System for the digital clamping of periodic, binary encoded signals
KR950003027B1 (ko) 위상 보상 회로
JPH04103222A (ja) アナログ/デジタル変換装置
JP3610882B2 (ja) 映像信号処理装置
JP3102024B2 (ja) D/a変換方法
JPS63278471A (ja) ビデオ信号のクランプ回路
JP2597650B2 (ja) クランプ回路
AU8751291A (en) Method and apparatus for clamping the black level of a digital video signal
JPH0420178A (ja) 映像信号処理装置
JPS60145729A (ja) 信号クランプ方法
JPH05219406A (ja) ビデオ信号のレベル調整回路
KR950005254B1 (ko) 오디오 펄스의 잡음 보상회로
KR960002610Y1 (ko) 촬상소자 결함 보정회로
JP3006291B2 (ja) テレビジョンカメラのアナログ/ディジタル変換装置
JPH0335667A (ja) 映像信号クランプ回路
JPH0745786Y2 (ja) フルレベル検出回路
JPH02260820A (ja) A/d変換回路
JPH04111578A (ja) 画像信号の黒レベル調整方法
JP2022187100A (ja) インバータの出力電圧検出装置
KR940008736B1 (ko) 시간축 오차 검출회로
JPH0767167B2 (ja) 波形等化器
JP2568056Y2 (ja) テレビジョン信号の自動利得制御装置
JP2568055Y2 (ja) テレビジョン信号のクランプ装置
JPH03102974A (ja) 映像信号処理装置