JPH0377157A - 入出力装置インターフェイス制御方式 - Google Patents

入出力装置インターフェイス制御方式

Info

Publication number
JPH0377157A
JPH0377157A JP21430389A JP21430389A JPH0377157A JP H0377157 A JPH0377157 A JP H0377157A JP 21430389 A JP21430389 A JP 21430389A JP 21430389 A JP21430389 A JP 21430389A JP H0377157 A JPH0377157 A JP H0377157A
Authority
JP
Japan
Prior art keywords
input
output
interface
processing device
output device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP21430389A
Other languages
English (en)
Inventor
Yasuhiro Ishikawa
石川 康博
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP21430389A priority Critical patent/JPH0377157A/ja
Publication of JPH0377157A publication Critical patent/JPH0377157A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [概要] 入出力装置インターフェイス制御方式に関し、入出力イ
ンターフエイスと処理装置との動作シーケンスを簡略化
することを目的とし、システムバスに、処理装置と入出
力インターフエイスを介して複数の入出力装置が接続さ
れたシステムにおいて、前記入出力インターフエイス内
に処理装置と入出力装置の双方からアクセス可能な起動
状態保持レジスタを設け、処理装置から特定の入出力装
置に対して起動コマンドを出力した時、入出力インター
フエイスは自己に接続されている入出力装置の状態を前
記起動状態保持レジスタに書込み、入出力装置は必要に
応じて該起動状態保持レジスタの内容を見に行くように
構成する。
[産業上の利用分野コ 本発明は入出力装置インターフェイス制御方式交換処理
装置においては、処理装置(CC)と複数の入出力装置
(例えばディスク装置やパーソナルコンピュータ等)が
システムバスを介して接続されており、処理装置と複数
の入出力装置との間にはインターフェイス用の入出力イ
ンターフエイスが設置される。このように構成されたシ
ステムでは、処理装置と入出力装置とが効率よく情報の
交換を行う必要がある。
[従来の技術ゴ 第6図は従来方式の構成ブロック図である。図は、シス
テムバス1に、処理装置(CC)2と入出力インターフ
エイス3を介して複数の入出力装置4が接続されたシス
テムである。このように構成されたシステムにおいて、
処理装置2から特定の入出力装置4に対して起動コマン
ドを送ると(■)、対応する入出力インターフェイス3
が指定された入出力装置4が動作実行可能であるかどう
かチエツクし、チエツク結果をコンデイションコードと
して処理装置2に返送する(■)。
[発明が解決しようとする課題] 従来方式では、処理装置2は起動コマンドを発行してか
ら、コンデイションコードが返送されてくるまで、待っ
ており、入出力インターフエイス4と一体となって動作
している。従って、動作シーケンスが複雑であり、簡易
なシステム用としては不向きである。
本発明はこのような課題に鑑みてなされたものであって
、入出力インターフェイスと処理装置との動作シーケン
スを簡略化することができる入出力装置インターフェイ
ス制御方式を提供することを目的としている。
[課題を解決するための手段] 第1図は本発明方式の原理ブロック図である。
第6図と同一のものは、同一の符号を付して示す。
図において、3aは入出力インターフェイス3内に設け
られた、処理装置2と入出力装置4の双方からアクセス
可能な起動状態保持レジスタで、各入出力インターフェ
イス3毎に設けられている。
各入出力装置4としては、例えば磁気テープ、ディスク
装置及びパーソナルコンピュータその他の110装置が
用いられる。
[作用] 第2図は本発明の作用説明図である。処理装置2から入
出力装置4に対して起動コマンドが発行される(■)と
、該当する入出力インターフェイス3は自己に接続され
てる入出力装置の状態を調べて起動状態保持レジスタ3
aに書込む。この起動状態保持レジスタ3aは処理装置
2からもアクセス可能となっているので、処理装置2は
必要に応じて起動状態保持レジスタ3aにアクスセして
コンデイションコードを見に行き動作状態を読取る(■
)。このように、本発明によれば入出力インターフエイ
ス3がコンデイションコードを処理装置2側に返送する
という手続きを踏む必要がないので、入出力インターフ
エイスと処理装置との動作シーケンスを簡略化すること
ができる。
[実施例] 以下、図面を参照して本発明の実施例を詳細に説明する
第3図は本発明の一実施例を示す構成ブロック図で、入
出力インターフェイス3の詳細tMMを示している。第
1図と同一のものは、同一の符号を付して示す。図にお
いて、3aは前述した起動状態保持レジスタで、処理装
置2と入出力装置4の双方からアクセス可能となってい
る。3bは処理装置2から発行される起動コマンドを保
持するレジスタ、3cは入出力インターフエイスの全体
の動作の制御を行うCPUである。3dは入出力インタ
ーフェイスの制御プログラム等を格納するROM N 
3 eはデータ等の一時保管用のRAMである。このよ
うに構成された回路の動作を説明すれば、以下のとおり
である。
先ず、処理装置2(第1図参照。以下同じ)から起動コ
マンドがシステムバス1を介して送られてくる。第4図
は処理装置2から発行される起動コマンドの例を示す図
である。起動コマンドは8ビツトで構成されており、こ
れら起動コマンドのうちから必要に応じて処理装置2か
セレクトし、発行する。
発行された起動コマンドはメモリマツブト方式で特定の
入出力インターフエイス3に与えられ、その入出力イン
ターフエイス3内のレジスタ3bに保持される。CPU
3Cはレジスタ3bに保持されている起動コマンドを読
出してその内容を解釈し、解釈結果に応じて入出力装置
4の状態を凋べ、その結果を起動状態保持レジスタ3a
に格納する。ここで、各入出力装置4の状態は常にCP
U3cが監視しており、起動コマンドの内容に応して速
やかにコンデイションコードを起動状態保持レジスタ3
aに書込むことができる。
第5図は起動状態保持レジスタ3aに書込まれるコンデ
イションコードの例を示す図である。コンデイションコ
ードも8ビツト構成であり、アイドル中、起動正常、ビ
ジー中及びリセット状態の4種類が示されている。図中
に示す×印は1かOのいずれの値でもよいことを示して
いる。起動状態保持レジスタ3aには、このようにして
速やかにコンデイションコードが書込まれるので、処理
装置2は連続してコンデイションコードを読みに行くこ
とができる。
[発明の効果] 以上、詳細に説明したように、本発明によれば入出力イ
ンターフェイス内に処理装置と入出力装置の双方からア
クセス可能な起動状態保持レジスタを設けることにより
、入出力装置のコンデイション状態を該起動状態保持レ
ジスタに書込んでおくことにより、処理装置は必要に応
じてこの起動状態保持レジスタの内容を見に行くことが
でき、入出力インターフエイスと処理装置との動作シー
ケンスを簡略化することができる。
【図面の簡単な説明】
第1図は本発明方式の原理ブロック図、第2図は本発明
の作用説明図、 第3図は本発明の一実施例を示す構成ブロック図、 第4図は起動コマンドの例を示す図、 第5図はコンデイションコードの例を示す図、第6図は
従来方式の構成ブロック図である。 第1図において、 1はシステムバス、 2は処理装置、 3は入出力インターフエイス、 3aは起動状態保持レジスタ、 4は入出力装置である。

Claims (1)

  1. 【特許請求の範囲】 システムバス(1)に、処理装置(2)と入出力インタ
    ーフェイス(3)を介して複数の入出力装置(4)が接
    続されたシステムにおいて、前記入出力インターフェイ
    ス(3)内に処理装置(2)と入出力装置(4)の双方
    からアクセス可能な起動状態保持レジスタ(3a)を設
    け、処理装置(2)から特定の入出力装置(4)に対し
    て起動コマンドを出力した時、入出力インターフェイス
    (3)は自己に接続されている入出力装置(4)の状態
    を前記起動状態保持レジスタ(3a)に書込み、 入出力装置(4)は必要に応じて該起動状態保持レジス
    タ(3a)の内容を見に行くように構成したことを特徴
    とする入出力装置インターフェイス制御方式。
JP21430389A 1989-08-21 1989-08-21 入出力装置インターフェイス制御方式 Pending JPH0377157A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP21430389A JPH0377157A (ja) 1989-08-21 1989-08-21 入出力装置インターフェイス制御方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP21430389A JPH0377157A (ja) 1989-08-21 1989-08-21 入出力装置インターフェイス制御方式

Publications (1)

Publication Number Publication Date
JPH0377157A true JPH0377157A (ja) 1991-04-02

Family

ID=16653503

Family Applications (1)

Application Number Title Priority Date Filing Date
JP21430389A Pending JPH0377157A (ja) 1989-08-21 1989-08-21 入出力装置インターフェイス制御方式

Country Status (1)

Country Link
JP (1) JPH0377157A (ja)

Similar Documents

Publication Publication Date Title
JP2766216B2 (ja) 情報処理装置
JPH01235075A (ja) ディスクメモリ制御装置
JPH0377157A (ja) 入出力装置インターフェイス制御方式
JP2614866B2 (ja) 自己診断方式
JPH11184761A (ja) リードモディファイライト制御システム
JPH0554009A (ja) プログラムロード方式
JPH01276354A (ja) 情報処理装置
JPH0459635B2 (ja)
JP2994917B2 (ja) 記憶システム
JPH05334012A (ja) 大容量化ディスク制御装置
JPH04177452A (ja) 情報処理装置
JPH01180620A (ja) ディスク制御装置
JPH01199257A (ja) データ転送制御装置
JP2671629B2 (ja) メモリチェックシステム
JPH06161720A (ja) コンピュータシステム
JPH03252809A (ja) ファイル編成装置
KR890008681A (ko) 프로세서 제어 장치
JPH03262064A (ja) システムバスを用いたデータ転送方式
JPH054694B2 (ja)
JPH03233780A (ja) バスアクセス方式
JPH01284932A (ja) 内部メモリ領域へのアクセス装置
JPH0711795B2 (ja) 入出力装置の二重化方式
JPH01248261A (ja) デュアルポートメモリにおけるメモリアクセス制御回路
JPH0567022A (ja) 高速データアクセス方式
JPH0468431A (ja) 磁気ディクス制御装置