JPH03284016A - 衛星放送受信機のafc回路 - Google Patents

衛星放送受信機のafc回路

Info

Publication number
JPH03284016A
JPH03284016A JP2086226A JP8622690A JPH03284016A JP H03284016 A JPH03284016 A JP H03284016A JP 2086226 A JP2086226 A JP 2086226A JP 8622690 A JP8622690 A JP 8622690A JP H03284016 A JPH03284016 A JP H03284016A
Authority
JP
Japan
Prior art keywords
frequency
output
oscillator
signal
drift
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2086226A
Other languages
English (en)
Inventor
Akihiro Fujii
藤井 明弘
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Home Electronics Ltd
NEC Corp
Original Assignee
NEC Home Electronics Ltd
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Home Electronics Ltd, Nippon Electric Co Ltd filed Critical NEC Home Electronics Ltd
Priority to JP2086226A priority Critical patent/JPH03284016A/ja
Publication of JPH03284016A publication Critical patent/JPH03284016A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Channel Selection Circuits, Automatic Tuning Circuits (AREA)
  • Television Receiver Circuits (AREA)
  • Color Television Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明は、屋外ユニットと屋内ユニットから成る衛星放
送受信機のAFC回路に関する。
[従来の技術] 衛星放送受信システムでは、屋外のパラボラアンテナ等
にBSコンバータ又はLNCと称されている周波数コン
バータを取付け、このコンバータによって第一中間周波
数に変換された受信信号を屋内ユニットである受信機に
供給している。屋外ユニットの周波数コンバータは、温
度等の環境の影響を受けて出力の変換周波数にドリフト
が生じ易い。このため室内ユニットである衛星放送受信
機内に、第一中間周波数信号の周波数変動を吸収するA
FC回路が設けられている。
第2図は従来の衛星放送受信機のチューナ部の要部ブロ
ック図を示す。この例では一般的なPLLシンセサイザ
方式を採用している。屋外の周波数コンバータからの第
一中間周波数信号IFIは、アンプ1 (AMP>から
混合器2(MIX>に供給され、第二中間周波数信号I
F2に変換されて取出される。第二中間周波数信号IF
はFM復調器3 (FMDEMOD)に供給され、映像
及び音声を含む復調信号が後段の映像及び音声回路に導
出される。混合器2に与える局部発振信号LOは、PL
Lシンセサイザ方式の可変発振器4において形成される
可変発振器4は、電圧制御発振回路(VCO>で構成さ
れた局部発振器10を持ち、その出力が固定分周器11
で分周され、PLLシンセサイザ12は固定分周出力を
更に可変分周比で分周する可変分周器と、水晶発振子1
3を有する基準発振器と、これらの可変分周出力及び基
準発振出力の位相比較を行う位相比較器とから成る。可
変分周器の分周比は、コントロールマイクロコンピュー
タ14からの選局情報(周波数設定データ)に従って決
定される。この可変分周出力と基準発振出力との間で周
波数差があると、シンセサイザ12の位相比較器から誤
差電圧が局部発振器10に送られるので、その発振周波
数が変化する。これによって局部発振器10、固定分周
器11及びPLLシンセサイザ12から成るループが作
動し、選択した放送チャンネルに対応する周波数の局部
発振出力しOが得られる。
コントロールマイクロコンピュータ14は、FM復調器
3の周波数弁別部3a(f−V)から第二中間周波数信
号IF2のドリフト分に比例した電圧データをA/D変
換器15を介して受け、このドリフト分を打消すための
周波数補正データを選局情報の周波数設定データに加算
してPLLシンセサイザ12の可変分周器に供給する。
この結果、混合器2の出力の第二中間周波数信号IF2
からドリフト分が除去され、安定な周波数出力が得られ
る。上述の混合器2、FM復調器3〈周波数弁別部3a
)、A/Dコンバータ15、マイクロコンピュータ14
、PLLシンセサイザ12及び局部発振器10から成る
ループがAFC回路を構成している。
[発明が解決しようとする課題] 上述のAFC回路は、PLLシンセサイザ方式の可変発
振器を含んでいるので、成る周波数間隔でしか周波数の
変更制御ができない不都合がある。
AFC制御できる最小の周波数間隔は、[基準周波数]
Xc固定分周比]で決定される。これは、コントロール
マイクロコピュータ14からPLLシンセサイザ12の
可変分周器に与える周波数補正データのLSB(1ビッ
ト分)の変化に対し、局部発振出力LOに約100kH
zの変化を生じさせるようなループゲインをAFC回路
が有していることに相当する。
この程度のAFC精度では、ディジタル信号を扱うハイ
ビジョン放送、PCM音声放送、データ放送等ではピッ
トエラーレートが増加することが懸念される。
なお、AFC精度を10kHz/1ビット程度に高める
ことも考えられるが、そのためにPLLシンセサイザの
分周比を変更すると、PLLの動作が不安定になる等の
問題が生じる。
本発明は、上述の問題を解消して比較的簡単な高精度の
AFC動作が得られるようにすることを目的とする。
[課題を解決するための手段] 本発明による衛星放送受信機のAFC回路は、局部発振
出力と衛星放送の受信信号とを混合して得た中間周波数
信号の周波数変動分を検出して、局部発振器の出力周波
数を補正するA、 F Cループを備える。
上記AFCループは、基準周波数発振器の出力と、上記
局部発振器の出力を選局情報に基いて分周した信号とを
位相比較して、比較出力により上記局部発振器の出力周
波数を制御する構成のPLL回路を備える。
上記基準周波数発振器は、可変周波数発振器で構成され
、上記中間周波数信号の周波数変動の検出信号を上記基
準発振器の出力と、上記局部発振器の出力を選局情報に
基いて分周した信号とを位相比較して、比較出力により
上記局部発振器の出内周波数を制御する構成のPLL回
路を備える。
上記基準周波数発振器は、可変周波数発振器で構成され
、上記中間周波数信号の周波数変動の検出信号を上記基
準周波数発振器の出力周波数の制御入力に供給すること
を特徴とする。
[作用] 基準周波数発振器の出力周波数は中間周波数信号の周波
数変動分により変調(FM)を受け、その変調分は、P
LL回路を通じて局部発振器の出力周波数の変化となっ
て現れる。従って、局部発振出力と入力受信信号とを混
合して得な中間周波数信号のドリフト分がキャンセルさ
れるようにAFCループが動作する。
PLL回路は、選局情報に対応して局部発振出力の周波
数を変更すると共に、基準周波数発振器の周波数変化に
はリニアな関係で追従動作する。
[実施例] 第1図に本発明の一実施例の衛星放送受信機の要部ブロ
ック図を示す。なお、第2図と同一の部分には同一符号
を付して説明を省略する。
第1図において、放送衛星20からの放送電波はパラボ
ナアンテナ21で受信され、屋外ユニット22(周波数
コンバータ)で第一中間周波数信号IFIに変換されて
から、ケーブル23を通じて室内ユニット24(衛星放
送受信機)に伝送される。
室内ユニット24の入力端子T1に入力された第一中間
周波数信号IFIは、第2図と同様にアブ1を介して混
合器2に与えられ、ここで第二中間周波数信号IF2に
変換されてから、FM復調器3に導出される。FM復調
器3の出力の復調信号は、映像回路5及び音声回路6に
おいて映像信号及び音声信号に分離され、夫々出力端子
T2及びT3に導入される。またFM復調器3の復調出
力が検波出力信号として出力端子T4に導出される。
混合器2に局部発振出力を与える可変発振器4は、第2
図と同様にPLLシンセサイザ方式を採用していて、局
部発振器10、固定分周器11及びPLLシンセサイザ
12から成る可変PLL回路を備えている。PLLシン
セサイザ12は、固定分周器11の分周出力を可変分周
比で分周する可変分周器と、その可変分周出力と基準発
振器12aからの基準周波数出力frとを位相比較する
位相比較器とを備えている。PLLシンセサイザ12の
可変分周器の分周比は、コントロールマイクロコンピュ
ータ14から与えられる選局情報(周波数設定データ)
に従って決定される。分周比が設定されると、選局した
放送チャンネルに対応した局部発振出力LOが、PLL
のループ動作により得られる。
基準発振器12aは、電圧制御水晶発振器(■CX0)
など、可変範囲が狭いが比較的周波数安定度の高い発振
器で構成され、その制御入力には、FM復調器3の周波
数弁別部3a(f−V)からの第二中間周波数信号IF
5のドリフト分に比例した制御電圧が与えられる。この
制御電圧は基準発振器12aの出力にfr+△f(又は
fr−△f)の変化を生じさせる。この基準発振出力の
変化分Δfに、局部発振器10、固定分周器11及び゛
PLLシンセサイザ12から成るPLL回路が追従し、
局部発振出力し○の周波数が、混合器2の出力の第二中
間周波数信号中のドリフト分をキャンセルするように変
化する。
つまり、混合器2、FM変調器3の周波数弁別部3a、
基準発振器12a、PLLシンセサイザ12、局部発振
器10から成るループがAFC回路を構成し、第二中間
周波数信号IF2のドリフト分が無くなるようにループ
制御が行われる。
第二中間周波数信号IF2のドリフト分は数百Hz程で
あるので、基準発振器12aの周波数可変範囲は狭くて
よく、水晶発振器に可変容量ダイオードを組込んだ比較
的簡単な回路で実現できる。
また、上述のAFC回路は、PLLシンセサイザ12の
ディジタル制御部分く可変分周器)とは無関係にアナロ
グ領域で動作するので、段階的でないリニアなドリフト
キャンセル性能が得られ、高精度のAFC動作が可能と
なる。
なお、第2図の従来のAFC回路で必要であったA/D
変換器15が、第1図の実施例のAFC回路では不要に
なるので、回路構成が簡単になる利点もある。
[発明の効果] 本発明は、上述のように、PLL回路に付属する基準周
波数発振器の出力周波数を修正することにより、中間周
波数信号の周波数ドリフトを押さえるようにしたので、
比較的簡単な構成で高精度のAFC動作が得られる。特
に、従来のAFC回路のように、PLLシンセサイザ構
成のチューナにおいて、選局情報に応じた局部発振周波
数の制御データに対してドリフト補正分のデータを加減
する方式で生じていた不都合、即ち、局部発振器の出力
周波数がステップ状(段階的)に変更されるために1ス
テップ幅内の微修正ができなかった欠点が是正され、は
ぼ完全なドリフト修正が可能となる。
【図面の簡単な説明】
第1図は本発明の一実施例を示す衛星放送受信機の要部
ブロック図、第2図は従来のAFC回路の要部ブロック
図である。 1・・・アンプ、2・・・混合器、3・・・FM復調器
、3a・・・周波数弁別部、4・・・可変発振器、10
・・・局部発振器、1]、・・・固定分周器、12・・
・PLLシンセサイザ、12a・・・基準周波数発振器
、14・・・マイクロコンピュータ、20・・・放送衛
星、21・・・パラボラアンテナ、22・・・屋外ユニ
ット。

Claims (1)

  1. 【特許請求の範囲】 局部発振出力と衛星放送の受信信号とを混合して得た中
    間周波数信号の周波数変動分を検出して、局部発振器の
    出力周波数を補正する構成のAFCループを備え、 上記AFCループは、基準周波数発振器の出力と、上記
    局部発振器の出力を選局情報に基づいて分周した信号と
    を位相比較して、比較出力により上記局部発振機の出力
    周波数を制御する構成のPLL回路を備え、 上記基準周波数発振器は、可変周波数発振器で構成され
    、上記中間周波数信号の周波数変動の検出信号を上記基
    準周波数発振器の出力周波数の制御入力に供給すること
    を特徴とする衛星放送受信機のAFC回路。
JP2086226A 1990-03-30 1990-03-30 衛星放送受信機のafc回路 Pending JPH03284016A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2086226A JPH03284016A (ja) 1990-03-30 1990-03-30 衛星放送受信機のafc回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2086226A JPH03284016A (ja) 1990-03-30 1990-03-30 衛星放送受信機のafc回路

Publications (1)

Publication Number Publication Date
JPH03284016A true JPH03284016A (ja) 1991-12-13

Family

ID=13880876

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2086226A Pending JPH03284016A (ja) 1990-03-30 1990-03-30 衛星放送受信機のafc回路

Country Status (1)

Country Link
JP (1) JPH03284016A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5535441A (en) * 1994-09-30 1996-07-09 Hughes Electronics Corp. Method and device for canceling frequency offsets

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5535441A (en) * 1994-09-30 1996-07-09 Hughes Electronics Corp. Method and device for canceling frequency offsets

Similar Documents

Publication Publication Date Title
US4575761A (en) AFT arrangement for a double conversion tuner
US7577215B2 (en) Angle demodulation apparatus, local oscillation apparatus, angle demodulation method, local oscillation signal generating method, recording medium and computer data signal
JPS627728B2 (ja)
JPH0993090A (ja) 受信機
CA2118810C (en) Radio having a combined pll and afc loop and method of operating the same
US5603109A (en) Automatic frequency control which monitors the frequency of a voltage controlled oscillator in a PLL demodulator
JPS588617B2 (ja) ジユシンキ
JPH0389720A (ja) ラジオ受信機
JPH03284016A (ja) 衛星放送受信機のafc回路
US5900751A (en) Automatic frequency control circuit with simplified circuit constitution
JPS5924191Y2 (ja) シンセサイザ−受信機のafc回路
JP2553219B2 (ja) Rfモジュレータ及びそれを内蔵するビデオカセットレコーダ
JP2000174652A (ja) Fm受信機
JPS627729B2 (ja)
JP2699717B2 (ja) ダブルコンバージョン受信機用選局装置
JP3038726B2 (ja) 電子選局装置
JP3052614B2 (ja) Pll選局装置
JPH10178599A (ja) ディジタル衛星放送受信機
JPS6157740B2 (ja)
JPH06152665A (ja) Afc回路
AU603216B2 (en) Tweet elimination, or reduction, in superheterodyne receivers
JPH01130630A (ja) Rds受信機
JPH06152458A (ja) Pll選局装置
JPH05315896A (ja) 自動周波数制御回路
JPH03117222A (ja) 電圧シンセサイザ方式の受信装置