JPH0326133A - Bpsk復調方式 - Google Patents
Bpsk復調方式Info
- Publication number
- JPH0326133A JPH0326133A JP15975989A JP15975989A JPH0326133A JP H0326133 A JPH0326133 A JP H0326133A JP 15975989 A JP15975989 A JP 15975989A JP 15975989 A JP15975989 A JP 15975989A JP H0326133 A JPH0326133 A JP H0326133A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- pulse signal
- modulated wave
- clock pulse
- bpsk
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000001360 synchronised effect Effects 0.000 claims description 11
- 238000012545 processing Methods 0.000 abstract description 2
- 238000000034 method Methods 0.000 description 7
- 238000005516 engineering process Methods 0.000 description 3
- 238000004891 communication Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000010586 diagram Methods 0.000 description 1
- 238000007429 general method Methods 0.000 description 1
- 230000010363 phase shift Effects 0.000 description 1
- 238000011084 recovery Methods 0.000 description 1
- 238000011069 regeneration method Methods 0.000 description 1
Landscapes
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
(産業上の利用分野)
本発明は、入力せるB P S K ( Binary
PhaseShift Keying: 2相位相変
調)中間周波変調波をディジタル処理してディジタル信
号として出力するBPSK復調方式に関する。
PhaseShift Keying: 2相位相変
調)中間周波変調波をディジタル処理してディジタル信
号として出力するBPSK復調方式に関する。
(従来の技術及び解決すべき課題)
無線通信の分野においては、経済性や多様な通信サービ
スに応えるべく、ディジタル方式のものが採用されてお
り、かかるディジタル無線方式の一つにディジタル変調
技術がある。そして、ディジタル変調技術としては、2
相、4相等のディジタル位相変調(P S K)技術が
ある。
スに応えるべく、ディジタル方式のものが採用されてお
り、かかるディジタル無線方式の一つにディジタル変調
技術がある。そして、ディジタル変調技術としては、2
相、4相等のディジタル位相変調(P S K)技術が
ある。
そして、このBPSK変調された信号を復調するための
BPSK復調方式としては、一般的な方式として、逓倍
による搬送波再生方式等がある。
BPSK復調方式としては、一般的な方式として、逓倍
による搬送波再生方式等がある。
しかしながら、従来、かかる搬送波再生方式はアナログ
回路により行なうために回路の調整が必要である。また
、回路構成が複雑であるばかりでなく、回路の形状が比
較的大きくなる等の問題がある。
回路により行なうために回路の調整が必要である。また
、回路構成が複雑であるばかりでなく、回路の形状が比
較的大きくなる等の問題がある。
本発明は上述の点に鑑みてなされたもので、入力せるB
PSK 中間周波変調波(IF変調波という)をディ
ジタル化し、ディジタル搬送波によりラッチさせてデー
タ出力を得るようにして復調回路のIC化及び無調整化
を図ることが可能なBPSK復調方式を提供することを
目的とする。
PSK 中間周波変調波(IF変調波という)をディ
ジタル化し、ディジタル搬送波によりラッチさせてデー
タ出力を得るようにして復調回路のIC化及び無調整化
を図ることが可能なBPSK復調方式を提供することを
目的とする。
(課題を解決するための手段)
上記目的を達戊するために本発明によれば、BPSK中
間周波変調波をディジタル化し、前記中間周波変調波の
中間周波数の周期の1/2の周期のクロックパルス信号
により前記ディジタル化した信号の同期をとり、該ディ
ジタル化し同期をとった信号の位相と前記クロックパル
ス信号を2分周して形成した信号の位相とを比較してデ
ータ出力を得るものである。
間周波変調波をディジタル化し、前記中間周波変調波の
中間周波数の周期の1/2の周期のクロックパルス信号
により前記ディジタル化した信号の同期をとり、該ディ
ジタル化し同期をとった信号の位相と前記クロックパル
ス信号を2分周して形成した信号の位相とを比較してデ
ータ出力を得るものである。
(作用)
入力せるBPSK中間周波変調波をディジタル化した後
、BPSK中間周波変調波の周期のl/2の周期のクロ
ックパルス信号により前記ディジタル化した信号の同期
をとり、この同期をとったディジタル信号の位相と前記
クロツクパルス信号を2分周した信号の位相とを比較し
てデータ出力を得る。このようにして、入力せるBPS
K中間周波変調波をディジタル処理して復調し、データ
出力を得る。
、BPSK中間周波変調波の周期のl/2の周期のクロ
ックパルス信号により前記ディジタル化した信号の同期
をとり、この同期をとったディジタル信号の位相と前記
クロツクパルス信号を2分周した信号の位相とを比較し
てデータ出力を得る。このようにして、入力せるBPS
K中間周波変調波をディジタル処理して復調し、データ
出力を得る。
(実施例)
以下本発明の一実施例を添付図面に基づいて詳述する。
第1図は、本発明を実施するためのBPSK中間周波復
調回路lを示し、復調回路1のスライサ2は、入力せる
中間周波変調波(以下rTF変調波」という)Saをデ
ィジタル化してパルス信号sbを出力し、この出力され
たパルス信号sbはラッチ回路例えば、Dフリップフロ
ップ回路3の入力端子Dに入力される。このDフリップ
フロップ3の出力端子Qから出力される信号Sdは位相
比較器6に入力される。尚、IF変調波信号Saの周波
数はf1とされている。
調回路lを示し、復調回路1のスライサ2は、入力せる
中間周波変調波(以下rTF変調波」という)Saをデ
ィジタル化してパルス信号sbを出力し、この出力され
たパルス信号sbはラッチ回路例えば、Dフリップフロ
ップ回路3の入力端子Dに入力される。このDフリップ
フロップ3の出力端子Qから出力される信号Sdは位相
比較器6に入力される。尚、IF変調波信号Saの周波
数はf1とされている。
パルス発生4回路4はIF変調波信号Saの周波数16
に対して周期T = 1 /2f.のクロックパルス信
号Scを発生出力する。このクロックパルス信号Scは
、IF変調波Saをディジタル化して得たパルス信号s
bの同期をとるための搬送波で、Dフリップフロツブ回
路3の入力端子CKに入力される。
に対して周期T = 1 /2f.のクロックパルス信
号Scを発生出力する。このクロックパルス信号Scは
、IF変調波Saをディジタル化して得たパルス信号s
bの同期をとるための搬送波で、Dフリップフロツブ回
路3の入力端子CKに入力される。
一方、パルス発生回路4から出力されたパルス信号Sc
は分周回路5に入力される。この分周回路5はクロック
パルス信号Scの周波数を1/2に分周してパルス信号
Sfを出力し、位相比較器6に加える。位相比較器6は
入力せる信号Sdの位相と信号Sfの位相とを比較し、
位相差が0のときにはローレベル、πのときにはハイレ
ベルのデータ信号Sgを出力する。
は分周回路5に入力される。この分周回路5はクロック
パルス信号Scの周波数を1/2に分周してパルス信号
Sfを出力し、位相比較器6に加える。位相比較器6は
入力せる信号Sdの位相と信号Sfの位相とを比較し、
位相差が0のときにはローレベル、πのときにはハイレ
ベルのデータ信号Sgを出力する。
以下に第2図に示すタイミングチャートを参照しつつ作
用を説明する。
用を説明する。
BPSK IF変調された信号Saは第2図(a)に
示すように例えば、位相差が01π、010、π、・・
・のように変化して入力するものとする。スライサ2は
、IF変調信号Sa(第2図(a))を入力してディジ
タル化し、例えば、当該信号Saの正の半周期にハイレ
ベル、負の半周期にローレベルとなるパルス信号Sb(
第2図(b))に変換して出力する。尚、第2図(a)
において(0)はローレベルを、(1)はハイレベルに
対応する。
示すように例えば、位相差が01π、010、π、・・
・のように変化して入力するものとする。スライサ2は
、IF変調信号Sa(第2図(a))を入力してディジ
タル化し、例えば、当該信号Saの正の半周期にハイレ
ベル、負の半周期にローレベルとなるパルス信号Sb(
第2図(b))に変換して出力する。尚、第2図(a)
において(0)はローレベルを、(1)はハイレベルに
対応する。
一方、パルス発生回路4は、八力せるIF変調波信号S
aの周波数f。のl/2の周期(T=1/2f. )の
クロックパルス信号Sc(第2図(C))を発生してD
フリップフロップ回路3の入力端子CKに加える。この
Dフリップフロップ回路3は、入力せるクロツクパルス
信号sbを、パルス信号Scが入力される毎にラッチし
て信号Sd(第2図(d))として出力する。これによ
り、スライサ2によりディジタル化されて出力された前
記パルス信号sbは、クロックパルス信号Scと同期し
た信号Sdとされる。
aの周波数f。のl/2の周期(T=1/2f. )の
クロックパルス信号Sc(第2図(C))を発生してD
フリップフロップ回路3の入力端子CKに加える。この
Dフリップフロップ回路3は、入力せるクロツクパルス
信号sbを、パルス信号Scが入力される毎にラッチし
て信号Sd(第2図(d))として出力する。これによ
り、スライサ2によりディジタル化されて出力された前
記パルス信号sbは、クロックパルス信号Scと同期し
た信号Sdとされる。
分周回路5はクロックパルス信号SCの周波数を1/2
に分周してパルス信号Sf(第2図(e))を出力する
。従って、このパルス信号Sfは、クロックパルス信号
Scにより同期をとった前記信号Sdと同期した信号と
なる。位相比較器6は、入力せるこれら両信号SdとS
fとの位相を比較し、その位相差が0のときにはローレ
ベル、位相差がπのときにはハイレベルεなるディジタ
ル信号Sg(第2図(f))を出力する。
に分周してパルス信号Sf(第2図(e))を出力する
。従って、このパルス信号Sfは、クロックパルス信号
Scにより同期をとった前記信号Sdと同期した信号と
なる。位相比較器6は、入力せるこれら両信号SdとS
fとの位相を比較し、その位相差が0のときにはローレ
ベル、位相差がπのときにはハイレベルεなるディジタ
ル信号Sg(第2図(f))を出力する。
このようにしてIF変調されたBPSK IF変調波
入力信号Sa(第2図(a))は、ディジタル処理され
て復調され、ディジタル信号Sg(第24. 図(f))として出力される。
入力信号Sa(第2図(a))は、ディジタル処理され
て復調され、ディジタル信号Sg(第24. 図(f))として出力される。
(発明の効果)
以上説明したように本発明によれば、BPSK中間周波
変凋波をディジタル化し、前記中間周波変調波の中間周
波数の周期の1/2の周期のクロックパルス信号により
前記ディジタル化した信号の同期をとり、該ディジタル
化して同期をとった信号の位相と前記クロックパルス信
号を2分周して形成した信号の位相とを比較してデータ
出力を得るようにしたことにより、前記BPSK中間周
波変調波入力信号をディジタル処理により復調すること
ができ、この結果、復調回路のディジタルIC化を図る
ことができ、これに伴い復調回路の小型化及び無調整化
を図ることが可能となる。これに伴いBPSK中間周波
変調波信号の復調回路の低コスト化を図ることが可能と
なる等の優れた効果がある。
変凋波をディジタル化し、前記中間周波変調波の中間周
波数の周期の1/2の周期のクロックパルス信号により
前記ディジタル化した信号の同期をとり、該ディジタル
化して同期をとった信号の位相と前記クロックパルス信
号を2分周して形成した信号の位相とを比較してデータ
出力を得るようにしたことにより、前記BPSK中間周
波変調波入力信号をディジタル処理により復調すること
ができ、この結果、復調回路のディジタルIC化を図る
ことができ、これに伴い復調回路の小型化及び無調整化
を図ることが可能となる。これに伴いBPSK中間周波
変調波信号の復調回路の低コスト化を図ることが可能と
なる等の優れた効果がある。
第1図は本発明に係るBPSK復調方式を適用したBP
SK変調波信号の復調回路の一実施例を示すブロック図
、第2図は第1図の復調回路の信号波形の一実施例を示
すタイミングチャートである。 ■・・・BPSK復調回路、2・・・スライサ、3・・
・Dフリップフロップ、4・・・パルス発生回路、5・
・・分周回路、6・・・位相比較器。
SK変調波信号の復調回路の一実施例を示すブロック図
、第2図は第1図の復調回路の信号波形の一実施例を示
すタイミングチャートである。 ■・・・BPSK復調回路、2・・・スライサ、3・・
・Dフリップフロップ、4・・・パルス発生回路、5・
・・分周回路、6・・・位相比較器。
Claims (1)
- BPSK中間周波変調波をディジタル化し、前記中間周
波変調波の中間周波数の周期の1/2の周期のクロック
パルス信号により前記ディジタル化した信号の同期をと
り、該ディジタル化して同期をとった信号の位相と前記
クロックパルス信号を2分周して形成した信号の位相と
を比較してデータ出力を得るようにしたことを特徴とす
るBPSK復調方式。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP15975989A JPH0326133A (ja) | 1989-06-23 | 1989-06-23 | Bpsk復調方式 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP15975989A JPH0326133A (ja) | 1989-06-23 | 1989-06-23 | Bpsk復調方式 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0326133A true JPH0326133A (ja) | 1991-02-04 |
Family
ID=15700643
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP15975989A Pending JPH0326133A (ja) | 1989-06-23 | 1989-06-23 | Bpsk復調方式 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0326133A (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0800284A2 (en) * | 1996-04-04 | 1997-10-08 | New Japan Radio Corp., Ltd. | Correlator for spread spectrum signals |
JP2007174367A (ja) * | 2005-12-22 | 2007-07-05 | Oki Electric Ind Co Ltd | 信号検出回路 |
-
1989
- 1989-06-23 JP JP15975989A patent/JPH0326133A/ja active Pending
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0800284A2 (en) * | 1996-04-04 | 1997-10-08 | New Japan Radio Corp., Ltd. | Correlator for spread spectrum signals |
EP0800284A3 (en) * | 1996-04-04 | 2003-06-18 | New Japan Radio Corp., Ltd. | Correlator for spread spectrum signals |
JP2007174367A (ja) * | 2005-12-22 | 2007-07-05 | Oki Electric Ind Co Ltd | 信号検出回路 |
JP4667231B2 (ja) * | 2005-12-22 | 2011-04-06 | Okiセミコンダクタ株式会社 | 信号検出回路 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3984778A (en) | Carrier recovery scheme for a SSB-SC signal | |
US4045796A (en) | Correlation system for pseudo-random noise signals | |
US4313205A (en) | Carrier synchronization and symbol synchronization for offset-QPSK burst communications | |
JP2557426B2 (ja) | 同期復調装置における搬送波の同期を得るための方法及び装置 | |
WO1992015163A1 (en) | Method and apparatus for real-time demodulation of a gmsk signal by a non-coherent receiver | |
CA2138730C (en) | Clock signal regeneration method and apparatus | |
US4635279A (en) | Arrangement for coherently generating sinusoids of different frequencies, and angle modulation data receiver using the arrangement | |
EP0193396A2 (en) | Optical signal transmission system including pulsed FM modulator/demodulator | |
US4345211A (en) | Digital phaselock demodulator | |
JPH0326133A (ja) | Bpsk復調方式 | |
US4744094A (en) | BPSK demodulator with D type flip/flop | |
JP3120833B2 (ja) | バースト信号復調装置 | |
US4807251A (en) | PSK modem system with improved demodulation reliability | |
CA1283956C (en) | Clock synchronizing circuit including a voltage controlled oscillator | |
US4249252A (en) | Timing frequency recovery | |
US3157741A (en) | Data transmission system | |
JP2929925B2 (ja) | 直交復調器 | |
JP3252670B2 (ja) | Psk搬送波信号再生装置 | |
JPS6145908B2 (ja) | ||
JP2795761B2 (ja) | Msk信号復調回路 | |
JPS60183858A (ja) | Msk復調器のクロツク同期回路 | |
JPH0465912A (ja) | デシメーション回路 | |
JPS6154303B2 (ja) | ||
JP3313403B2 (ja) | Qpsk変調器 | |
JP2979326B2 (ja) | 4位相復調回路 |