JPH0326120A - 多重スタッフ処理回路 - Google Patents

多重スタッフ処理回路

Info

Publication number
JPH0326120A
JPH0326120A JP1161506A JP16150689A JPH0326120A JP H0326120 A JPH0326120 A JP H0326120A JP 1161506 A JP1161506 A JP 1161506A JP 16150689 A JP16150689 A JP 16150689A JP H0326120 A JPH0326120 A JP H0326120A
Authority
JP
Japan
Prior art keywords
signal
circuit
time slot
channel
stuff
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP1161506A
Other languages
English (en)
Other versions
JPH0756968B2 (ja
Inventor
Eiichi Kabaya
蒲谷 衛一
Kenichi Kurokawa
黒川 顕一
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
NEC Engineering Ltd
Original Assignee
NEC Corp
NEC Engineering Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, NEC Engineering Ltd filed Critical NEC Corp
Priority to JP1161506A priority Critical patent/JPH0756968B2/ja
Publication of JPH0326120A publication Critical patent/JPH0326120A/ja
Priority to US08/003,832 priority patent/US5305322A/en
Publication of JPH0756968B2 publication Critical patent/JPH0756968B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/062Synchronisation of signals having the same nominal but fluctuating bit rates, e.g. using buffers
    • H04J3/0623Synchronous multiplexing systems, e.g. synchronous digital hierarchy/synchronous optical network (SDH/SONET), synchronisation with a pointer process
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • H04Q11/08Time only switching
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J2203/00Aspects of optical multiplex systems other than those covered by H04J14/05 and H04J14/07
    • H04J2203/0001Provisions for broadband connections in integrated services digital network using frames of the Optical Transport Network [OTN] or using synchronous transfer mode [STM], e.g. SONET, SDH
    • H04J2203/0089Multiplexing, e.g. coding, scrambling, SONET

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Computer Hardware Design (AREA)
  • Signal Processing (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は多重スタッフ処理回路に関する.〔従来の技術
〕 従来、複数チャンネルのディジタル信号の時分割多重化
信号に対し、チャンネル毎にスタッフ処理を行うための
多重スタッフ処理回路は、第2図に示すごとく、時分割
多重信号である入力信号を一旦、多重分離回路6で多重
化単位のチャンネルに分離したあと、各チャンネル信号
に対してスタッフ情報に応じたスタッフ処理をスタッフ
処理回路7−1ないし7−nで並列に行ない、スタッフ
処理した各チャンネル信号を多重化回路8で再び時分割
多重化して、スタッフ処理済みの出力信号を得ている。
〔発明が解決しようとする課題〕
上述した従来の多重スタッフ処理回路では、多重化単位
のチャンネル数が多くなると、スタッフ処理回路の所要
個数が増えて装置規模が大形化してしまうという欠点が
ある。
〔課題を解決するための手段〕
本発明の多重スタッフ処理回路は、複数チャンネルのデ
ィジタル信号を所定時間長のタイムスロット内ごとに時
分割多重化した入力信号を1タイムスロットずつ順次に
遅延させる複数のメモリ回路と、前記入力信号と前記メ
モリ回路の各出力信号とのうちの1つを選択して出力す
る選択回路と、各前記チャンネルのスタッフ処理を指示
するスタッフ情報に応答して前記選択回路が前記選択出
力すべき信号を指示する制御回路とを備えている。
〔実施例〕
次に本発明について図を参照して設明する。
第1図は本発明の一実施例を示すブロック図、第3図は
第1図の実施例の動作を示す信号タイミング図である。
入力信号は、nチャンネルの多重化単位のディジタル信
号をビット多重化した多重化フレーム信号であり、選択
回路3の入力端(D。)に送られている。メモリ回路1
及び2は、1タイムスロット分の時間遅延を与えるため
のメモリ回路であり、入力信号を縦続に伝送して得る各
送出信号は、選択回路3の入力端(DI及びD2)に送
られている。
第3図において、TS(I>,V,TS(J),?S(
K)は、多重化フレームのタイムスロットに付与した番
号を示す。例えばTS(I)番目のタイムスロットは、
nチャンネルをビット多重化したビット列工、〜工。か
ら成る。また、V番目のタイムスロットのビット列Vl
−Vnは、負スタッフ用の空きビットから或る。メモリ
回路1及び2の送出信号(D,及びD2)はそれぞれ、
入力信号(Do >を1タイムスロット及び2タイムス
ロットだけ遅延させたものである。スタッフ情報は、V
番目のタイムスロットの直後のTS(J)番目のタイム
スロットに対し、各チャンネルのスタッフ処理を指示す
るデータであり、r■,は非スタッフ、r−4−Jは正
スタッフ、また「一」は負スタッフを表わす このスタ
ッフ情報に応じて制御回路4は、非スタッフの指示時に
は入力端(Dl)、正スタッフ指示時には1タイムスロ
ットだけ入力端(D!)のあと入力端(D2),また負
スタッフ指示時には入力端(Do)、の各入力端に与え
られている信号の選択出力を指示する選択制御信号を発
生し、選択回路3の選択動作を制御する。
従って、選択回路3からの出力信号は、入力信号中の各
チャンネルに対してスタッフ情報で指示されるスタッフ
処理を施したものになる.なお本実施例では、各チャン
ネル信号をビット多重化した入力信号にスタッフ処理を
施す場合を示したが、各チャンネル信号をバイト多重化
やワード多重化した入力信号にも同様に適用できること
は明らかである。また、入力信号を縦続伝送するメモリ
回路の段数は、フレーム当りのスタッフ許容回数に対応
して適宜に設定すれば良い。
〔発明の効果〕
以上説明したように本発明は、多重化フレームの1タイ
ムスロット分の容量もつメモリ回路を縦続接続してその
各送出信号をスタッフ情報に応じ選択出力することによ
り、チャンネル毎のスタッフ処理を多重化レベルで可能
にして装置規模を従来よりも小形化できる効果がある。
第1図及び第3図は本発明の実施例を示すブロック図及
び信号タイミング図、第2図は従来のスタッフ処理回路
を示すブロック図である。
1,2・・・メモリ回路、3・・・選択回路、4・・・
制御回路、6・・・多重分離回路、7−1〜7−n・・
・スタッフ処理回路、8・・・多重化回路。

Claims (1)

    【特許請求の範囲】
  1. 複数チャンネルのディジタル信号を所定時間長のタイム
    スロット内ごとに時分割多重化した入力信号を1タイム
    スロットずつ順次に遅延させる複数のメモリ回路と、前
    記入力信号と前記メモリ回路の各出力信号とのうちの1
    つを選択して出力する選択回路と、各前記チャンネルの
    スタッフ処理を指示するスタッフ情報に応答して前記選
    択回路が前記選択出力すべき信号を指示する制御回路と
    を備えていることを特徴とする多重スタッフ処理回路。
JP1161506A 1989-06-23 1989-06-23 多重スタッフ処理回路 Expired - Lifetime JPH0756968B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP1161506A JPH0756968B2 (ja) 1989-06-23 1989-06-23 多重スタッフ処理回路
US08/003,832 US5305322A (en) 1989-06-23 1993-01-08 Phase alignment circuit for stuffed-synchronized TDM transmission system with cross-connect function

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1161506A JPH0756968B2 (ja) 1989-06-23 1989-06-23 多重スタッフ処理回路

Publications (2)

Publication Number Publication Date
JPH0326120A true JPH0326120A (ja) 1991-02-04
JPH0756968B2 JPH0756968B2 (ja) 1995-06-14

Family

ID=15736358

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1161506A Expired - Lifetime JPH0756968B2 (ja) 1989-06-23 1989-06-23 多重スタッフ処理回路

Country Status (2)

Country Link
US (1) US5305322A (ja)
JP (1) JPH0756968B2 (ja)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5515371A (en) * 1994-10-26 1996-05-07 Adtran Timeslot interleaving delay compensation (bonding) mechanism for time division multiplexed digital communication network
US6721508B1 (en) * 1998-12-14 2004-04-13 Tellabs Operations Inc. Optical line terminal arrangement, apparatus and methods
DE19961131A1 (de) * 1999-12-17 2002-07-18 Siemens Ag Vorrichtung und Verfahren zum Ausgleichen von Datenlaufzeiten
US7327758B2 (en) * 2000-12-18 2008-02-05 Raza Microelectronics, Inc. Method of generating, transmitting, receiving and recovering synchronous frames with non-standard speeds
US7333512B2 (en) * 2000-12-18 2008-02-19 Rmi Corporation Dynamic mixing TDM data with data packets
GB0118196D0 (en) * 2001-07-26 2001-09-19 Zarlink Semiconductor Ltd Apparatus for switching time division multiplex channels
US7697886B2 (en) * 2005-05-19 2010-04-13 Delphi Technologies, Inc. Method and system to increase available bandwidth in a time division multiplexing system
US9106400B2 (en) * 2012-10-23 2015-08-11 Futurewei Technologies, Inc. Hybrid timing recovery for burst mode receiver in passive optical networks

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2373198A1 (fr) * 1976-12-03 1978-06-30 Cit Alcatel Dispositif de multiplexage numerique de trains plesiochrones
US4513427A (en) * 1982-08-30 1985-04-23 Xerox Corporation Data and clock recovery system for data communication controller
US4543652A (en) * 1982-10-04 1985-09-24 Hitachi, Ltd. Time-division switching unit
US4805195A (en) * 1984-06-08 1989-02-14 Amdahl Corporation Selectable timing delay circuit
US4935921A (en) * 1986-09-30 1990-06-19 Nec Corporation Cross-connection network using time switch
JPH0626329B2 (ja) * 1986-12-02 1994-04-06 日本電気株式会社 スタツフ同期回路
JPH01123542A (ja) * 1987-11-09 1989-05-16 Nec Corp 端局中継装置
JPH01238332A (ja) * 1988-03-18 1989-09-22 Fujitsu Ltd ディジタル伝送装置のスタッフ多重方式
US4977582A (en) * 1988-03-31 1990-12-11 At&T Bell Laboratories Synchronization of non-continuous digital bit streams
SE461310B (sv) * 1988-07-12 1990-01-29 Ellemtel Utvecklings Ab Saett och anordning foer att i en digital tidsvaeljare genomkoppla en bredbandsfoerbindelse
JPH0654901B2 (ja) * 1989-02-08 1994-07-20 富士通株式会社 フォーマット変換制御方式

Also Published As

Publication number Publication date
US5305322A (en) 1994-04-19
JPH0756968B2 (ja) 1995-06-14

Similar Documents

Publication Publication Date Title
US4805165A (en) Time division multiplex data transmission method and apparatus
JPH0326120A (ja) 多重スタッフ処理回路
CA1266535A (en) Multiplexer
US5499263A (en) Multiplexing arrangement
US5838679A (en) Asynchronous Transfer Mode (ATM) multi-channel switch with structure of grouping/trap/routing
EP0472098B1 (en) Time-division multiplexing apparatus
US5892771A (en) System for establishing a TDM information protocol over a communications path
JP2675208B2 (ja) 同報通信制御方法
JP3248503B2 (ja) 時分割多重回路及び時分割多重方法
JP2750203B2 (ja) 回線設定回路
JPH0973388A (ja) 優先順位付データ変換装置
JP3121693B2 (ja) Adm装置
JPH04127734A (ja) ビット多重化システム
JPH0315868B2 (ja)
KR0172508B1 (ko) 비트 시리얼 디지틀 정렬기
JPH04363925A (ja) 時分割多重化回路
JP3005997B2 (ja) 同期多重方式
JP2679184B2 (ja) ループ形多重化装置
JP3099955B2 (ja) 多重化装置
JPH0517760B2 (ja)
JPH06112916A (ja) データ多重伝送方式
JPH02151143A (ja) 分離回路
EP1282330A3 (en) Apparatus for switching time division multiplex channels
JPS6053344A (ja) 時分割多重アナログ伝送回路
JPH02134938A (ja) データ多重・分離方式

Legal Events

Date Code Title Description
S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080614

Year of fee payment: 13

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080614

Year of fee payment: 13

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080614

Year of fee payment: 13

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090614

Year of fee payment: 14

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100614

Year of fee payment: 15

EXPY Cancellation because of completion of term
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100614

Year of fee payment: 15