JPH03261079A - 混成集積回路 - Google Patents

混成集積回路

Info

Publication number
JPH03261079A
JPH03261079A JP2058571A JP5857190A JPH03261079A JP H03261079 A JPH03261079 A JP H03261079A JP 2058571 A JP2058571 A JP 2058571A JP 5857190 A JP5857190 A JP 5857190A JP H03261079 A JPH03261079 A JP H03261079A
Authority
JP
Japan
Prior art keywords
board
integrated circuit
hybrid integrated
circuit
external terminals
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2058571A
Other languages
English (en)
Inventor
Katsutoshi Fujita
藤田 勝利
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP2058571A priority Critical patent/JPH03261079A/ja
Publication of JPH03261079A publication Critical patent/JPH03261079A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item

Landscapes

  • Multi-Conductor Connections (AREA)
  • Coupling Device And Connection With Printed Circuit (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は混成集積回路に関し、特にプリント配線基板に
複数の半導体チップなどを搭載した混成集積回路に関す
る。
〔従来の技術〕
従来:この種の混成集積回路は、第4図の斜視図および
同図のA−A断面を示す第5図のように、外部回路との
接続のための外部端子8は、プリント配線基板1の周辺
にのみ取付けられ、コーティング樹脂6で保護されたベ
アチップ状態の半導体素子2の電極は、ワイヤ5.導体
パターン4を通じて外部端子8に導かれていた。
〔発明が解決しようとする課題〕
上述した従来の混成集積回路は、それを構成するプリン
ト配線基板の周辺にのみ外部端子を取り付けているので
、多数のピン(外部端子)を必要とする混成集積回路の
場合、外部端子を取り付ける辺の長さは、搭載する部品
の占有面積に拘わらず、(−辺に取り付ける端子数)×
(端子間ピッチ)の長さが必要であった。また、搭載し
た半導体素子から、端子が取り付けられる基板周辺迄の
導体配線パターンが必要であった。この様に、従来の混
成集積回路は、搭載する部品の占有面積が小さくても、
多ピンを要する場合、基板を大型にしなげればならない
という欠点を有する。
〔課題を解決するための手段〕
本発明の混成集積回路は、半導体素子を搭載するプリン
ト配線基板の周辺ばかりでなく、内側の部品搭載部分に
も外部回路と接続するための外部端子を設けている。
〔実施例〕
つぎに本発明を実施例により説明する。
第1図は、本発明の一実施例を示す斜視図、第2図は、
第1図のAA線での断面図である。第1図と第2図にお
いて、コーティング樹脂6によってコーティングされ、
ワイヤ5によって、導体パターン4と接続されたベアチ
ップの半導体素子2が搭載されたプリント配線基板1の
周辺に、基板1の下面から下方に突き出た外部端子7の
多数が内外2重列に取付けられている他に、基板中央の
コーティング樹脂6の下にも取付けられている。
これにより120本の外部端子が必要な混成集積回路の
場合、端子間ピッチが2.54mm、コーティング樹脂
面積が400mm”であれば、従来約6400mm20
基板が必要であったものを、約250.0mm2で実現
できるようになる。
第3図は本発明の第2の実施例を示す斜視図である。こ
の実施例では、コーティング樹脂6で覆われた半導体素
子の他に、表面実装部品3も搭載され、基板周辺の外部
端子の他に各部品の間にも外部端子7を取り付けた構造
となっている。この実施例では、搭載部品から外部端子
迄の導体配線パターンが短く、低インピーダンスで実現
できるので、小型、高性能の混成集積回路を実現できる
利点がある。
〔発明の効果〕
以上説明したように本発明は、複数のベアチップ状態の
半導体素子を搭載する混成集積回路のベースとなるプリ
ント配線基板に、周辺のみならず、内側の搭載部品の近
辺にも、外部端子を取り付ける事により、混成集積回路
のザイズを小型化できる効果がある。
【図面の簡単な説明】
第1図は本発明の第1実施例の斜視図、第2図は第1図
のA−A断面図、第3図は本発明の第2実施例の斜視図
、第斗図は従来の混成集積回路の斜視図、第5図は第4
図のA−A断面図である。 l・・・・・・プリント配線基板、2・・・・・・半導
体素子、3・・・・・・表面実装部品、4・・・・・・
導体(配線)パターン、5・・・・・・ワイヤ、6・・
・・・・コーティング樹脂、7.8・・・・・・外部端
子。

Claims (1)

    【特許請求の範囲】
  1. 少くともベアチップ状態の複数の半導体素子を含む搭載
    部品をプリント配線基板に搭載し、ワイヤボンディング
    によって、基板とベアチップの電気的接続がなされてい
    る混成集積回路において、前記プリント配線基板の周辺
    に沿って外部接続用の端子が少くとも一列に設けられて
    いる他に、この端子列の内側の半導体素子などの搭載部
    品の搭載部の近傍にも外部端子が設けられていることを
    特徴とする混成集積回路。
JP2058571A 1990-03-08 1990-03-08 混成集積回路 Pending JPH03261079A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2058571A JPH03261079A (ja) 1990-03-08 1990-03-08 混成集積回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2058571A JPH03261079A (ja) 1990-03-08 1990-03-08 混成集積回路

Publications (1)

Publication Number Publication Date
JPH03261079A true JPH03261079A (ja) 1991-11-20

Family

ID=13088127

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2058571A Pending JPH03261079A (ja) 1990-03-08 1990-03-08 混成集積回路

Country Status (1)

Country Link
JP (1) JPH03261079A (ja)

Similar Documents

Publication Publication Date Title
US6501157B1 (en) Substrate for accepting wire bonded or flip-chip components
US6995043B2 (en) Methods for fabricating routing elements for multichip modules
JPH05109802A (ja) 半導体装置
JP2568748B2 (ja) 半導体装置
US5399904A (en) Array type semiconductor device having insulating circuit board
JP2001156251A (ja) 半導体装置
JP2001168233A (ja) 多重回線グリッド・アレイ・パッケージ
US20030080418A1 (en) Semiconductor device having power supply pads arranged between signal pads and substrate edge
JPH03261079A (ja) 混成集積回路
JP2004031432A (ja) 半導体装置
KR100206975B1 (ko) 반도체 패키지
JPS6022348A (ja) 半導体装置
JPS5980957A (ja) 半導体装置
JPH0119395Y2 (ja)
JPH10233462A (ja) 半導体装置および基板ならびに半導体装置の実装構造
JPH04216653A (ja) 半導体集積回路用パッケージおよびその実装方法
JPH041744Y2 (ja)
JPH0969587A (ja) Bga型半導体装置及びbgaモジュール
JPH06350025A (ja) 半導体装置
JPH05129460A (ja) 電子回路実装基板
JPS60218864A (ja) 電子部品パツケ−ジの実装方法、及び、電子部品パツケ−ジの構造
JPH08186196A (ja) 半導体装置の実装構造
JPH11260959A (ja) 半導体パッケージ
JPH0430541A (ja) 半導体装置
JPH0574974A (ja) 半導体集積回路装置