JPH0316081Y2 - - Google Patents

Info

Publication number
JPH0316081Y2
JPH0316081Y2 JP1983119962U JP11996283U JPH0316081Y2 JP H0316081 Y2 JPH0316081 Y2 JP H0316081Y2 JP 1983119962 U JP1983119962 U JP 1983119962U JP 11996283 U JP11996283 U JP 11996283U JP H0316081 Y2 JPH0316081 Y2 JP H0316081Y2
Authority
JP
Japan
Prior art keywords
circuit
tape recorder
capacitor
oscillation
beat
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP1983119962U
Other languages
Japanese (ja)
Other versions
JPS6026693U (en
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP11996283U priority Critical patent/JPS6026693U/en
Publication of JPS6026693U publication Critical patent/JPS6026693U/en
Application granted granted Critical
Publication of JPH0316081Y2 publication Critical patent/JPH0316081Y2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)

Description

【考案の詳細な説明】 〈本考案の技術分野〉 本考案はラジオ受信機付きテープレコーダのビ
ート妨害軽減回路に関するものである。
[Detailed Description of the Invention] <Technical Field of the Present Invention> The present invention relates to a beat interference reduction circuit for a tape recorder with a radio receiver.

〈本考案がなされるに至つた技術背景〉 一般にラジオ受信機付きテープレコーダではテ
ープレコーダ部に含まれる発振回路が出力する発
振周波数の高調波とこの高調波の周波数に隣接し
た放送局の周波数がラジオ部のチユーナ回路に受
信された際、その相互間で所謂ビートが発生す
る。
<Technical background that led to the invention> In general, in a tape recorder with a radio receiver, the harmonics of the oscillation frequency output by the oscillation circuit included in the tape recorder section and the frequency of the broadcasting station adjacent to this harmonic are When received by the tuner circuit of the radio section, a so-called beat occurs between them.

ところで、最近のテープレコーダ部に含まれる
発振回路には従前のバイアス発振回路の他にテー
プレコーダ部の動作回路を制御するためのコント
ロール回路(マイクロコンピユータにて構成)の
発振回路がある。
Incidentally, in addition to the conventional bias oscillation circuit, oscillation circuits included in recent tape recorder sections include an oscillation circuit of a control circuit (comprised of a microcomputer) for controlling the operating circuit of the tape recorder section.

この後者の発振回路が発生する高調波に対し
て、従来では、シールド板をコントロール回路上
に設けるとか或いはフイルター回路を設ける等に
して対処していたが、今一つ充分なものでなかつ
た。
Conventionally, harmonics generated by the latter oscillation circuit have been dealt with by providing a shield plate on the control circuit or a filter circuit, but these measures have not been sufficient.

〈本考案の目的〉 本考案は上述のようなコントロール回路のため
の発振回路が発生する高周波に基因したビート妨
害を簡単な回路構成で極力軽減できるビート妨害
軽減回路を提供するものであり、以下、その一実
施例を添付図面に従つて詳細に説明する。
<Purpose of the present invention> The present invention provides a beat interference reduction circuit that can minimize the beat interference caused by the high frequency generated by the oscillation circuit for the control circuit as described above with a simple circuit configuration. , one embodiment thereof will be described in detail with reference to the accompanying drawings.

〈本考案の構成〉 添付の第1図は本考案に係るビート妨害軽減回
路を含んだラジオ付テープレコーダのブロツク的
電気回路図であつて、1はラジオ部、2はテープ
レコーダ部を示す。
<Structure of the Present Invention> The attached FIG. 1 is a block electric circuit diagram of a tape recorder with a radio including a beat interference reduction circuit according to the present invention, in which 1 indicates a radio section and 2 indicates a tape recorder section.

そして、ラジオ部1において、3はアンテナ、
4はチユーナ回路であつて受信したラジオ放送局
のラジオ放送波をテープレコーダ部と共通の低周
波増器5で増幅した後スピーカ6で放音する。
In the radio section 1, 3 is an antenna;
Numeral 4 is a tuner circuit which amplifies the received radio broadcast waves from a radio broadcasting station with a low frequency amplifier 5 which is common to the tape recorder section, and then outputs the sound through a speaker 6.

又、上記テープレコーダ部2において、7はテ
ープレコーダ作動回路、8はバイアス発振回路、
9はコントロール回路である。
Further, in the tape recorder section 2, 7 is a tape recorder operating circuit, 8 is a bias oscillation circuit,
9 is a control circuit.

そして、上記テープレコーダ作動回路7である
が、これには図示はしていないが、メカニズムを
再生、録音、早送り及び巻戻し等の夫々の動作モ
ードに設定するためのメカニズム駆動回路、再生
及び録音等に必要なイコライザ及びアンプ等の
種々の回路が含まれ、再生及び録音信号の送受の
ために上記低周波増幅器5に接続されている。
The tape recorder operating circuit 7 includes, although not shown, a mechanism drive circuit for setting the mechanism to each operating mode such as playback, recording, fast forwarding, rewinding, etc. It includes various circuits such as an equalizer and an amplifier necessary for the above, and is connected to the low frequency amplifier 5 for transmitting and receiving reproduction and recording signals.

又、上記バイアス発振回路8は周知の如く電源
スイツチ10がオンすると直流電源11より電源
電圧の供給を受けて発振動作を実行し、所定のバ
イアス発振周波数を出力して上記テープレコーダ
作動回路7に供給するもので、バイアス発振周波
数の高調波とラジオ部1で受信したラジオ放送波
との間でビートが生じた場合、ビートキヤンセル
スイツチ12を接点a乃至C間で切り換えること
によりそのビート妨害を除去するべく成つてい
る。
Further, as is well known, when the power switch 10 is turned on, the bias oscillation circuit 8 receives power supply voltage from the DC power supply 11 to perform an oscillation operation, and outputs a predetermined bias oscillation frequency to the tape recorder operating circuit 7. If a beat occurs between the harmonics of the bias oscillation frequency and the radio broadcast wave received by the radio unit 1, the beat interference is removed by switching the beat cancel switch 12 between contacts A to C. It's meant to be done.

又、上記コントロール回路9は上記テープレコ
ーダ作動回路7にコントロール信号を供給するも
のでICよりなり、第2図に明示するように抵抗
R1とコンデンサC1より成る時定数回路と共に発
振回路を成すコンパレータ13と電子スイツチ1
4を含んでいる。
Further, the control circuit 9 supplies a control signal to the tape recorder operating circuit 7, and is composed of an IC, and is connected to a resistor as shown in FIG.
Comparator 13 and electronic switch 1 form an oscillation circuit together with a time constant circuit consisting of R 1 and capacitor C 1
Contains 4.

そして、この発振回路は上記電源スイツチ10
がオンされて、Vcc端子I1とOSC端子I2に電源電
圧が引加されると、OSC端子I2とアース間に接続
されている上記コンデンサC1に抵抗R1を通して
充電がなされるため、コンデンサC1と抵抗R1
値で決められた時定数、即ち、 T=C1・R1 に従つてコンデンサC1の両端電圧(OSC端子の
電圧)Vcが次式に従つて上昇して行く。
This oscillation circuit is connected to the power switch 10.
When turned on and the power supply voltage is applied to the Vcc terminal I1 and the OSC terminal I2 , the capacitor C1 connected between the OSC terminal I2 and the ground is charged through the resistor R1 . Therefore, according to the time constant determined by the values of capacitor C 1 and resistor R 1 , that is, T = C 1 · R 1 , the voltage across capacitor C 1 (voltage at OSC terminal) V c is calculated according to the following formula: going up.

Vc=V0{1―exp(−t/C1R1)} 但し、V0:定数 t:時間 斯る電圧Vcが一定値V1に達するとコンパレー
タ13が動作して電子スイツチ14をオフよりオ
ンに切り換えコンデンサC1の充電電荷を放電し、
上記電圧VcをOVにする。
Vc=V 0 {1-exp(-t/C 1 R 1 )} Where, V 0 : Constant t : Time When the voltage V c reaches a constant value V 1 , the comparator 13 operates and the electronic switch 14 is activated. Switching from OFF to ON discharges the charge in capacitor C1 ,
Set the above voltage Vc to OV.

電圧VcがOVになると、電子スイツチ14がオ
ンよりオフに切り換わるため、上記コンデンサ
C1には再び充電が開始され、以後、同様の動作
が繰り返えされて鋸歯状の発振出力を出す。
When the voltage Vc becomes OV, the electronic switch 14 switches from on to off, so the above capacitor
C1 starts charging again, and from then on, the same operation is repeated and a sawtooth oscillation output is produced.

この発振周期Tは V1=V0{1―exp(−T/C1R1)} より、 T=C1R1ln(V0/V0−V1) となる。 This oscillation period T becomes T=C 1 R 1 ln (V 0 /V 0 −V 1 ) from V 1 =V 0 {1−exp( −T /C 1 R 1 )}.

この発振回路の出力する波形は鋸歯状であるた
め高調波成分を多く含んでおり、発振回路とラジ
オ部の距離にもよるがLW,MW及びSW帯の約
30MHz以下のバンドでビート妨害を起す。
The waveform output from this oscillation circuit has a sawtooth shape, so it contains many harmonic components, and depending on the distance between the oscillation circuit and the radio section, it is approximately
Beat interference occurs in bands below 30MHz.

本考案ではこのコントロール回路9の発振回路
によるビート妨害を除去乃至軽減するためになさ
れたもので、上記直流電源11に上記電源スイツ
チ10を介して接続されているベース端子側にビ
ートキヤンセルスイツチ15を備えると共にエミ
ツタ端子をアースに接続したトランジスタQのコ
レクタ端子を上記コンデンサC1と抵抗R1との接
続点eにコンデンサC2を介して接続することに
よりその目的を達成するように成つている。
The present invention is designed to eliminate or reduce beat interference caused by the oscillation circuit of the control circuit 9, and a beat cancel switch 15 is provided on the base terminal side connected to the DC power supply 11 via the power switch 10. This purpose is achieved by connecting the collector terminal of a transistor Q, which has an emitter terminal connected to ground, to the connection point e between the capacitor C 1 and the resistor R 1 via a capacitor C 2 .

尚、この場合において、上記ビートキヤンセル
スイツチ15は上記ビートキヤンセルスイツチ1
2と連動するもので、アースされた中央の接点b
とその両脇のアースされていない接点a,cを切
り換え選択できるように成つている。
In this case, the beat cancel switch 15 is the same as the beat cancel switch 1.
2, the grounded center contact b
and the ungrounded contacts a and c on both sides thereof can be switched and selected.

〈本考案の作用〉 本考案は叙上のように構成されるものであるか
ら、ビートキヤンセルスイツチ12,15を夫々
接点a又はcにオンした場合、殊に、ビートキヤ
ンセルスイツチ15側にあつてはスイツチング素
子としてのトランジスタQのベース端子に抵抗
R2を介して電源電圧(バイアス電圧)が加えら
れるためトランジスタQがオンし、その結果、コ
ンデンサC2がC1にパラレルに接続されることゝ
なつて時定数は(C1+C2)・R1となる。
<Operation of the present invention> Since the present invention is constructed as described above, when the beat cancel switches 12 and 15 are turned on at contact point a or c, respectively, especially on the beat cancel switch 15 side, is a resistor connected to the base terminal of transistor Q as a switching element.
Since the power supply voltage (bias voltage) is applied via R 2 , transistor Q is turned on, and as a result, capacitor C 2 is connected in parallel to C 1 , so the time constant is (C 1 + C 2 )・It becomes R1 .

従つて、この時の周期T′は T′=(C1+C2).R1ln(V0/V0−V1) となり、コントロール回路9における発振回路の
発振周波数は低くなる。
Therefore, the period T' at this time is T' = (C 1 + C 2 ). R 1 ln(V 0 /V 0 −V 1 ), and the oscillation frequency of the oscillation circuit in the control circuit 9 becomes low.

この場合、コンデンサC2を発振周波数が微少
(数KHz)変化するように選んでおけばラジオ放
送波との間においてビート妨害が発生した時にビ
ートキヤンセルスイツチ15を切り換えることに
よつてビート妨害を除去乃至は軽減できる。
In this case, if the capacitor C2 is selected so that the oscillation frequency changes slightly (several KHz), when beat interference occurs between radio broadcast waves, the beat interference can be removed by switching the beat cancel switch 15. Or it can be reduced.

又、上記ビートキヤンセルスイツチ15が接点
bにオンされたときにはトランジスタQのベース
端子へのバイアス電圧は抵抗R2,R3によつて分
圧されて電圧不足するため、トランジスタQはオ
フし、コンデンサC2がコンデンサC1より切り離
されるため時定数はC1・R1であり、発振周期は
上記Tとなる。
Furthermore, when the beat cancel switch 15 is turned on at contact b, the bias voltage to the base terminal of the transistor Q is divided by the resistors R 2 and R 3 and becomes insufficient, so the transistor Q is turned off and the capacitor Since C 2 is separated from the capacitor C 1 , the time constant is C 1 ·R 1 , and the oscillation period is T.

勿論、ビートキヤンセルスイツチ15の切り換
えと同時に、これと連動しているビートキヤンセ
ルスイツチ12側においてもバイアス発振回路8
の発振出力を変化させビート妨害を除去させるべ
く動作することは言うまでもない。
Of course, at the same time as the beat cancel switch 15 is switched, the bias oscillation circuit 8 is also activated on the beat cancel switch 12 side that is linked to the beat cancel switch 15.
Needless to say, it operates to change the oscillation output of the oscillation output and remove the beat disturbance.

〈本考案の効果〉 以上のような本考案にあつては、ビートキヤン
セルスイツチの操作により時定数回路のコンデン
サに今一つのコンデンサを電気的にパラレルに接
続して時定数回路の時定数を変化させ、テープレ
コーダ部のテープレコーダ作動回路をコントロー
ルするコントロール回路の発振回路の発振周波数
を変化させることにより、該発振回路が発生する
高調波に起因したビート妨害を軽減ないしは除去
することができ、従つて、良好な状態でラジオ放
送を受信できる優れた考案である。
<Effects of the present invention> In the present invention as described above, the time constant of the time constant circuit is changed by electrically connecting another capacitor in parallel to the capacitor of the time constant circuit by operating the beat cancel switch. By changing the oscillation frequency of the oscillation circuit of the control circuit that controls the tape recorder operation circuit of the tape recorder section, it is possible to reduce or eliminate beat disturbance caused by harmonics generated by the oscillation circuit. This is an excellent device that allows you to receive radio broadcasts in good condition.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本考案に係るビート妨害軽減回路を備
えたラジオ受信機付テープレコーダのブロツク的
電気回路図、第2図は同上回路中のコントロール
回路部分を示す電気回路図である。 1……ラジオ部、2……テープレコーダ部、7
……テープレコーダ作動回路、9……コントロー
ル回路、C1,C2……コンデンサ、R1……抵抗、
Q……トランジスタ。
FIG. 1 is a block electrical circuit diagram of a tape recorder with a radio receiver equipped with a beat interference reduction circuit according to the present invention, and FIG. 2 is an electrical circuit diagram showing a control circuit portion of the same circuit. 1... Radio section, 2... Tape recorder section, 7
...Tape recorder operating circuit, 9...Control circuit, C 1 , C 2 ... Capacitor, R 1 ... Resistor,
Q...Transistor.

Claims (1)

【実用新案登録請求の範囲】 ラジオ部とテープレコーダ部とから成り、斯る
テープレコーダ部はテープレコーダ作動回路と該
作動回路を制御するコントロール回路を含み、該
コントロール回路はコンデンサと抵抗とから成る
時定数回路を含む発振回路を備えているものにお
いて、 ビートキヤンセルスイツチによりオン、オフさ
れるスイツチング素子を備え、 このスイツチング素子のオン、オフにより上記
コンデンサに対してパラレルにかつ電気的に接続
あるいは切り離される今一つのコンデンサを設
け、 このコンデンサの接続により時定数回路の時定
数を切換えて上記発振回路の発振周波数を変化さ
せることを特徴とするラジオ受信機付テープレコ
ーダのビート妨害軽減回路。
[Claims for Utility Model Registration] Consisting of a radio section and a tape recorder section, the tape recorder section includes a tape recorder operating circuit and a control circuit for controlling the operating circuit, and the control circuit consists of a capacitor and a resistor. An oscillation circuit including a time constant circuit includes a switching element that is turned on and off by a beat cancel switch, and is electrically connected to or disconnected from the capacitor in parallel by turning on and off this switching element. A beat disturbance reduction circuit for a tape recorder with a radio receiver, characterized in that a capacitor is provided, and the time constant of the time constant circuit is changed by connecting the capacitor to change the oscillation frequency of the oscillation circuit.
JP11996283U 1983-07-29 1983-07-29 Beat interference reduction circuit for tape recorder with radio receiver Granted JPS6026693U (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11996283U JPS6026693U (en) 1983-07-29 1983-07-29 Beat interference reduction circuit for tape recorder with radio receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11996283U JPS6026693U (en) 1983-07-29 1983-07-29 Beat interference reduction circuit for tape recorder with radio receiver

Publications (2)

Publication Number Publication Date
JPS6026693U JPS6026693U (en) 1985-02-22
JPH0316081Y2 true JPH0316081Y2 (en) 1991-04-08

Family

ID=30275110

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11996283U Granted JPS6026693U (en) 1983-07-29 1983-07-29 Beat interference reduction circuit for tape recorder with radio receiver

Country Status (1)

Country Link
JP (1) JPS6026693U (en)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55653A (en) * 1978-06-16 1980-01-07 Marantz Japan Inc Receiving device incorporating pulse duration modulating amplifier

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55653A (en) * 1978-06-16 1980-01-07 Marantz Japan Inc Receiving device incorporating pulse duration modulating amplifier

Also Published As

Publication number Publication date
JPS6026693U (en) 1985-02-22

Similar Documents

Publication Publication Date Title
US4712250A (en) Tape player adapter for car radio
JPH0244401B2 (en)
JPH0851773A (en) Switch mode power supply
JPH0316081Y2 (en)
US4639795A (en) Signal transmission circuit
JPH0227628Y2 (en)
JPS6129585B2 (en)
KR860002344Y1 (en) Record vias circuit of tape record
JPH0650879Y2 (en) Vehicle-mounted recording medium performance device with radio
JPS5827437Y2 (en) Recording bias oscillation circuit for tape recorder with radio
JPS6127230Y2 (en)
JPS5939360Y2 (en) Recording test signal generation circuit in FM tuner
JPS59188810A (en) Bias oscillating circuit
JPH0142857Y2 (en)
JPH0516746Y2 (en)
JP3579477B2 (en) Vehicle sound system
JPS597784Y2 (en) headphone radio receiver
JPH104369A (en) Fm receiver
JPH0351762Y2 (en)
JPS6042534Y2 (en) noise reduction circuit
JPS643245Y2 (en)
KR880004359Y1 (en) Mode automatic modulating signal generating circuit of vtr
RU2008729C1 (en) Radio cassette
JPS587473Y2 (en) Magnetic head circuit of magnetic recording device
WO1987001252A1 (en) Adapter for car radio