JPS5939360Y2 - Recording test signal generation circuit in FM tuner - Google Patents

Recording test signal generation circuit in FM tuner

Info

Publication number
JPS5939360Y2
JPS5939360Y2 JP12467177U JP12467177U JPS5939360Y2 JP S5939360 Y2 JPS5939360 Y2 JP S5939360Y2 JP 12467177 U JP12467177 U JP 12467177U JP 12467177 U JP12467177 U JP 12467177U JP S5939360 Y2 JPS5939360 Y2 JP S5939360Y2
Authority
JP
Japan
Prior art keywords
recording
test signal
terminal
tuner
generation circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP12467177U
Other languages
Japanese (ja)
Other versions
JPS5451508U (en
Inventor
実 荻田
Original Assignee
ヤマハ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ヤマハ株式会社 filed Critical ヤマハ株式会社
Priority to JP12467177U priority Critical patent/JPS5939360Y2/en
Publication of JPS5451508U publication Critical patent/JPS5451508U/ja
Application granted granted Critical
Publication of JPS5939360Y2 publication Critical patent/JPS5939360Y2/en
Expired legal-status Critical Current

Links

Landscapes

  • Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)

Description

【考案の詳細な説明】 この考案はテープレコーダ等にFM放送を録音する際に
録音レベル設定を最適に行うための録音テスト信号を発
生するFMチューナの録音テスト信号発生回路に関する
[Detailed Description of the Invention] This invention relates to a recording test signal generation circuit for an FM tuner that generates a recording test signal for optimally setting a recording level when recording an FM broadcast on a tape recorder or the like.

従来、FMチューナの出力信号をテープレコーダに録音
する際に、録音レベルを最適に設定し得るようにするた
めに、FMチューナに録音レベル調整用発振器とスイッ
チを内蔵させ、録音時に前記発振器の出力信号をテープ
レコーダに印加してレベル調整を行うことが提案されて
いる(例えば実願昭49−12860号、実願昭49−
15774号)。
Conventionally, in order to optimally set the recording level when recording the output signal of an FM tuner on a tape recorder, the FM tuner has a built-in oscillator and switch for adjusting the recording level, and the output of the oscillator is adjusted during recording. It has been proposed to adjust the level by applying a signal to a tape recorder (for example, Japanese Utility Model Application No. 12860/1986,
No. 15774).

しかしながら、このような方式は、別個に録音レベル調
整用発振器を必要とし、その分コストが高くなるという
問題点がある。
However, such a method requires a separate oscillator for adjusting the recording level, which increases the cost.

この考案は、従来のこのような問題点を解決するために
なされたもので、最適な録音レヘルヲ設定するための録
音テスト信号を非常に少い部品を使用するだけで発生さ
せることのできるFMチューナにおける録音テスト信号
発生回路を提供することを目的とする。
This idea was made to solve these conventional problems, and it is an FM tuner that can generate a recording test signal to set the optimal recording level by using very few parts. The purpose of the present invention is to provide a recording test signal generation circuit for

この目的を達成するために、この考案は、FM復調器の
出力側に接続されて自動周波数制御信号、ミューテング
回路制御信号等の制御信号を発生する増幅器を利用する
もので、録音レベル設定時に前記増幅器に正帰還をかげ
て発振させ、この発振動作により録音テスト信号を発生
させるようにするものである。
To achieve this purpose, this invention utilizes an amplifier connected to the output side of the FM demodulator to generate control signals such as an automatic frequency control signal and a muting circuit control signal. The amplifier is caused to oscillate through positive feedback, and this oscillation operation generates a recording test signal.

以下、添付図面を参照してこの考案の実施例を説明する
Embodiments of this invention will be described below with reference to the accompanying drawings.

第1図はこの考案による録音テスト信号発生回路の一実
施例が組み込まれたF’Mチューナを示す。
FIG. 1 shows an F'M tuner incorporating an embodiment of the recording test signal generating circuit according to this invention.

第1図において、アンテナ2はF’M電波を受けるもの
でフロントエンド回路40入力端子に接続されている。
In FIG. 1, an antenna 2 receives F'M radio waves and is connected to an input terminal of a front end circuit 40.

フロントエンド回路4ば、高周波増幅回路1局部発振回
路および周波数変換回路を有し、アンテナ2からの電波
を選択増幅し中間周波数信号に変換するものであり、そ
の出力端子は中間周波数増幅器6の入力端子に接続され
ている。
The front end circuit 4 has a high frequency amplifier circuit 1 local oscillation circuit and a frequency conversion circuit, and selectively amplifies radio waves from the antenna 2 and converts them into intermediate frequency signals, and its output terminal is connected to the input of the intermediate frequency amplifier 6. connected to the terminal.

中間周波増幅器6は中間周波数信号を増幅するもので、
その出力端子はディスクリミネータ8の入力端子に接続
されている。
The intermediate frequency amplifier 6 amplifies the intermediate frequency signal,
Its output terminal is connected to the input terminal of the discriminator 8.

そして、中間周波増幅器6とディスクリ5ネータ8の各
電源端子6V、8Vにはスイッチ10を介して直流電圧
vbが印加されろようになっている。
A DC voltage vb is applied to each power supply terminal 6V, 8V of the intermediate frequency amplifier 6 and discriminator 8 via a switch 10.

ディスクリミネータ8はレシオ検波器等からなりFM復
調機能を有し、その出力端子はマルチプレックス・デコ
ーダ120入力端子12Iと録音テスト信号発生回路1
4の端子14Tに接続されている。
The discriminator 8 consists of a ratio detector etc. and has an FM demodulation function, and its output terminal is connected to the input terminal 12I of the multiplex decoder 120 and the recording test signal generation circuit 1.
It is connected to the terminal 14T of No. 4.

マルチプレックス・デコーダ12はディスクリ5ネータ
8から与えられるコンポジインド信号を受けて、ステレ
オ左信号および右信号をそれぞれ左および右出力端子1
2L、12Rに出力するものである。
The multiplex decoder 12 receives the composite Indian signal given from the discriminator 8 and outputs the stereo left signal and right signal to the left and right output terminals 1, respectively.
It outputs to 2L and 12R.

そして、出力端子12L、12Rはテープレコーダ13
の左および右録音入力端子13L、13Rが接続できる
ようになっている。
The output terminals 12L and 12R are connected to the tape recorder 13.
The left and right recording input terminals 13L and 13R can be connected.

録音テスト信号発生回路14ば、演算増幅器16と、デ
ィスクリごネータ8の出力端子と演算増幅器16の反転
入力端子との間に接続される抵抗器18と、演算増幅器
16の反転入力端子と出力端子との間に接続される抵抗
器20と、演算増幅器16の非反転入力端子と接地点と
の間に接続される抵抗器22と、テスト端子TEST、
制御端子C0NTおよび接地されている共通端子COM
を有するスイッチ24と、演算増幅器16の反転入力端
子とスイッチ24のテスト端子TESTとの間に接続さ
れているコンデンサ26と、演算増幅器16の非反転入
力端子とスイッチ24の制御端子C0NTとの間に接続
される抵抗器28と2スイツチ24の制御端子C0NT
と演算増幅器16の出力端子との間に接続されている抵
抗器30とをそなえており、スイッチ24が制御端子C
ONT 剣罰成すると、自動周波数制御回路(以下、A
FC回路と略称する)(図示せず)チューニングメータ
回路32およびミューテング回路(図示せず)等へ制御
信号を出力し、スイッチ24がテスト端子TESTを閉
成すると、三角波状の録音テスト信号を端子14Tから
出力するものである。
The recording test signal generation circuit 14 includes an operational amplifier 16, a resistor 18 connected between the output terminal of the discriminator 8 and the inverting input terminal of the operational amplifier 16, and the inverting input terminal and output of the operational amplifier 16. a resistor 20 connected between the terminal, a resistor 22 connected between the non-inverting input terminal of the operational amplifier 16 and the ground point, a test terminal TEST,
Control terminal C0NT and grounded common terminal COM
, a capacitor 26 connected between the inverting input terminal of the operational amplifier 16 and the test terminal TEST of the switch 24, and the non-inverting input terminal of the operational amplifier 16 and the control terminal C0NT of the switch 24. The resistor 28 and the control terminal C0NT of the switch 24 are connected to
and a resistor 30 connected between the output terminal of the operational amplifier 16 and the switch 24 connected to the control terminal C.
ONT When the sword is punished, the automatic frequency control circuit (hereinafter referred to as A
A control signal is output to the tuning meter circuit 32 (abbreviated as FC circuit) (not shown), a muting circuit (not shown), etc., and when the switch 24 closes the test terminal TEST, a triangular wave recording test signal is output to the terminal. It is output from 14T.

なお。スイッチ24とスイッチ10とは連動するように
なっており、チューニングメータ回路32は入力抵抗器
321.メータ本体32M、コンデンサ32Cとからな
っている。
In addition. Switch 24 and switch 10 are configured to operate in conjunction with each other, and tuning meter circuit 32 is connected to input resistor 321 . It consists of a meter body 32M and a capacitor 32C.

このように構成された第1図の実施例において、録音レ
ベルを設定するには、まず端子12L。
In the embodiment of FIG. 1 configured as described above, in order to set the recording level, first the terminal 12L is set.

12Rにテープレコーダの入力端子13L、’f3Rを
接続し、スイッチ10を開放するとともにスイッチ24
にテスト端子TEST側を閉成させる。
Connect the input terminals 13L and 'f3R of the tape recorder to 12R, open the switch 10, and open the switch 24.
Close the test terminal TEST side.

このようにすると、中間周波増幅器6とディスクリミネ
ータ8とに電源電圧が供給されなくなり、動作が停止す
る。
In this way, the power supply voltage is no longer supplied to the intermediate frequency amplifier 6 and the discriminator 8, and the operation is stopped.

他方、スイッチ24がテスト端子TESTを閉成するこ
とにより演算増幅器16の反転入力端子がコンデンサ2
6を介して接地される。
On the other hand, the switch 24 closes the test terminal TEST, so that the inverting input terminal of the operational amplifier 16 is connected to the capacitor 2.
6 to ground.

今、演算増幅器16の出力電圧■0が第2図に示すよう
に正電源電圧Vccになっていたとすると、コンデンサ
26は抵抗器20を介して充電され、 となるまで充電が続く。
Now, assuming that the output voltage 0 of the operational amplifier 16 is the positive power supply voltage Vcc as shown in FIG. 2, the capacitor 26 is charged via the resistor 20, and charging continues until .

ここでR1は抵抗器22の値、Rは抵抗器28の値、R
2゜は抵抗器2】 30の値である。
Here, R1 is the value of resistor 22, R is the value of resistor 28, and R
2° is the value of resistor 2]30.

コンデンサ26の電圧Vcが式(υの値になると、演算
増幅器16の出力電圧Voは負の電源電圧−VEEへ反
転し、 コンデンサ26は今度は抵抗器20を介して反
対の極性を充電され、 となるまで充電が続く。
When the voltage Vc on the capacitor 26 reaches the value of the equation (υ), the output voltage Vo of the operational amplifier 16 is inverted to the negative supply voltage -VEE, and the capacitor 26 is now charged with the opposite polarity through the resistor 20, Charging continues until .

このような動作が繰り返され、コンデンサ26の両端か
ら三角波状の電圧Vcが連続的に発生し、録音テスト信
号発生器14が発振する。
This operation is repeated, and a triangular wave voltage Vc is continuously generated from both ends of the capacitor 26, causing the recording test signal generator 14 to oscillate.

上記三角波状電圧Vcの周波数fは となる。The frequency f of the triangular wave voltage Vc is becomes.

ここで、CTはコンデンサ26の容量値、Rfは抵抗器
20の値である。
Here, CT is the capacitance value of the capacitor 26, and Rf is the value of the resistor 20.

三角波状電圧Vcは録音テスト信号となって端子14T
、マルブレソクス・デコーダ12を介して左および右出
力端子12L、12Rに与えられ端子12L、12Rに
接続されているテープレコーダ13に印加される。
The triangular wave voltage Vc becomes a recording test signal and is sent to terminal 14T.
, are applied to the left and right output terminals 12L, 12R through the Marble Sox decoder 12 and to the tape recorder 13 connected to the terminals 12L, 12R.

従って、上記三角波状電圧Vc(録音テスト信号)の周
波数fを標準録音周波数例えば400Hzに設定し、そ
の電圧レベルをFMチューナの100%変調時出力と同
一レベルにしておくことにより、テープレコーダ13の
録音レベルを最適な値に調整することができ、FMの変
調度が変化しても過大録音レベルとなることもなく歪み
を発生しないようにすることができる。
Therefore, by setting the frequency f of the triangular wave voltage Vc (recording test signal) to the standard recording frequency, for example 400 Hz, and making the voltage level the same as the 100% modulation output of the FM tuner, the tape recorder 13 The recording level can be adjusted to an optimal value, and even if the degree of FM modulation changes, the recording level will not become excessive and distortion will not occur.

このように録音レベルの設定が終了した後、スイッチ1
0を閉成するとともにスイッチ24に制御端子C0NT
を閉成させると、中間周波増幅器6とディスクリミネー
タ8は電源電圧VDが供給されるので動作を開始し、録
音テスト信号発生器14は抵抗器18の値Rsと抵抗器
20の値Rfとにより利得が決定されろ反転増幅器とな
って、チューニングメータ回路32、AFC回路および
ごニーティング回路等へ制御信号を出力する。
After setting the recording level in this way, switch 1
0 is closed and the control terminal C0NT is connected to the switch 24.
When closed, the intermediate frequency amplifier 6 and the discriminator 8 are supplied with the power supply voltage VD and start operating, and the recording test signal generator 14 changes the value Rs of the resistor 18 and the value Rf of the resistor 20. The gain is determined by the inverting amplifier, which outputs a control signal to the tuning meter circuit 32, AFC circuit, tuning circuit, etc.

従って、FIVIチューナの左および右出力端子12L
Therefore, the left and right output terminals 12L of the FIVI tuner
.

12Rに接続されているテープレコーダ13にFM復調
信号が印加され、テープレコーダ13ばFM放送を最適
なレベルで録音することができる。
The FM demodulated signal is applied to the tape recorder 13 connected to the terminal 12R, and the tape recorder 13 can record the FM broadcast at the optimum level.

第3図はこの考案による録音テスト信号発生回路の別の
実施例を示し、チューニングメータ回路320入力抵抗
器32Iを抵抗器28で代用させ、抵抗器28と制御端
子CQN’l’との間にメータ本体32Mとコンデンサ
32Cを接続して、録音レベル設定時にメータ本体32
Mが録音テスト信号発生回路14の矩形波状出力電圧V
oにより振られるのを防止するものである。
FIG. 3 shows another embodiment of the recording test signal generation circuit according to this invention, in which the tuning meter circuit 320 input resistor 32I is replaced with a resistor 28, and the resistor 28 and the control terminal CQN'l' are connected. Connect the meter body 32M and the capacitor 32C, and use the meter body 32 when setting the recording level.
M is the rectangular wave output voltage V of the recording test signal generation circuit 14
This prevents it from being swung by o.

このように構成しても、録音テスト信号発生回路14か
ら出力される三角波状のテスト信号Vcにより録音レベ
ルを最適な値に設定できるものはもちろんである。
Even with this configuration, it goes without saying that the recording level can be set to an optimal value using the triangular waveform test signal Vc output from the recording test signal generation circuit 14.

なお、上記実施例では、二個のスイッチと一個のコンデ
ンサを用いて、通常、毒叫用増幅器として動作するもの
を録音レベル設定時発振器として動作させ、三角波状の
テスト信号を得ているが、この考案はこれに限定されず
、部品数は若干増加するが適当な抵抗器、コンデンサ、
ダイオード等を付加して正弦波テスト信号を発生させて
もよい。
In the above embodiment, two switches and one capacitor are used to operate what normally operates as an amplifier for screaming as an oscillator when setting the recording level, and a triangular wave test signal is obtained. This invention is not limited to this, and although the number of parts increases slightly, suitable resistors, capacitors,
A diode or the like may be added to generate a sinusoidal test signal.

以上の説明から明らかなように、この考案による録音テ
スト信号発生回路は、FM復調器の出力側に接続されて
AFC信号、ミューテング制御信号を発生する増幅器を
利用して、録音レベル設定時に前記増幅器に正ヅ帯還を
かげて発振させ、録音テスト信号を発生させるものであ
るから、例えば1個のスイッチとコンデンサのような非
常に少ない部品で録音テスト信号を発生させることがで
きるので、コスト的に非常に有利となる。
As is clear from the above description, the recording test signal generation circuit according to this invention utilizes an amplifier connected to the output side of the FM demodulator to generate an AFC signal and a muting control signal, and when setting the recording level, the amplifier is connected to the output side of the FM demodulator. Since it generates a recording test signal by oscillating the positive frequency band, it is possible to generate a recording test signal with very few components, such as one switch and a capacitor, so it is cost-effective. It is very advantageous.

また、最近は普及品のI”MチューナもF”M放送の録
音に盛んに使用されており、このような普及機種にこの
考案を適用すれば、非常にわずかのコストアンプにより
録音レベル調整機能をもたせることができるので、普及
機種の商品価値を向上させることができろとともに、ユ
ーザーにとっても非常に便利なものである。
In addition, recently popular I"M tuners have been widely used for recording F"M broadcasts, and if this idea is applied to such popular models, recording level adjustment functions can be achieved with a very small cost amplifier. This makes it possible to improve the commercial value of popular models, and is also extremely convenient for users.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図はこの考案による録音テスト信号発生回路の一実
施例が組み込まれたFMチューナを示す回路構成図、第
2図イ2口はそれぞれ録音レベル設定時の第1図の演算
増幅器16の出力電圧VOとコンデンサ26の端子電圧
Vcを示す波形図、第3図はこの考案による録音テスト
信号発生回路の別の実施例を示す回路図である。 8・・・・・・ディスクリミネータ、10・・・・・・
スイッチ、14・・・・・・録音テスト信号発生回路、
16・・・・・・演算増幅器、22・・・・・・抵抗器
、24・・・・・・スイッチ。 26・・・・・・コンデンサ、28,30・・・・・・
抵抗器。
Fig. 1 is a circuit configuration diagram showing an FM tuner incorporating an embodiment of the recording test signal generation circuit according to this invention, and Fig. 2 (a) shows the output of the operational amplifier 16 of Fig. 1 when setting the recording level. A waveform diagram showing the voltage VO and the terminal voltage Vc of the capacitor 26, and FIG. 3 is a circuit diagram showing another embodiment of the recording test signal generating circuit according to this invention. 8...Discriminator, 10...
Switch, 14... Recording test signal generation circuit,
16... operational amplifier, 22... resistor, 24... switch. 26... Capacitor, 28, 30...
Resistor.

Claims (1)

【実用新案登録請求の範囲】[Scope of utility model registration request] FM復調器の出力側に接続されて自動周波数制御信号等
の制御信号を発生する増幅器を有するF’Mチューナに
おいて、録音レベル設定時に前記増幅器に正帰還をかげ
て発振させ、この発振動作により録音テスト信号を発生
させるようにしたことを特徴とする録音テスト信号発生
回路。
In an F'M tuner that has an amplifier that is connected to the output side of the FM demodulator and generates a control signal such as an automatic frequency control signal, when setting the recording level, the amplifier is oscillated with positive feedback, and this oscillation operation is used to record the sound. A recording test signal generation circuit characterized in that it generates a test signal.
JP12467177U 1977-09-16 1977-09-16 Recording test signal generation circuit in FM tuner Expired JPS5939360Y2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP12467177U JPS5939360Y2 (en) 1977-09-16 1977-09-16 Recording test signal generation circuit in FM tuner

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP12467177U JPS5939360Y2 (en) 1977-09-16 1977-09-16 Recording test signal generation circuit in FM tuner

Publications (2)

Publication Number Publication Date
JPS5451508U JPS5451508U (en) 1979-04-10
JPS5939360Y2 true JPS5939360Y2 (en) 1984-11-01

Family

ID=29084880

Family Applications (1)

Application Number Title Priority Date Filing Date
JP12467177U Expired JPS5939360Y2 (en) 1977-09-16 1977-09-16 Recording test signal generation circuit in FM tuner

Country Status (1)

Country Link
JP (1) JPS5939360Y2 (en)

Also Published As

Publication number Publication date
JPS5451508U (en) 1979-04-10

Similar Documents

Publication Publication Date Title
US4232398A (en) Radio receiver alignment indicator
US3999138A (en) Detector for AM-FM signals
JPS5939360Y2 (en) Recording test signal generation circuit in FM tuner
JPH0131723B2 (en)
US4124780A (en) FM stereophonic receiver providing a test signal
JPS5925410B2 (en) Receiving machine
JPS626728Y2 (en)
JPS5838667Y2 (en) FM receiver
JPS63131625A (en) Switching power supply circuit for receiver
JPS6133720Y2 (en)
JPH0669174B2 (en) AM stereo signal decoder
JPS6223163Y2 (en)
JPS6117640Y2 (en)
JPH0316081Y2 (en)
JPH0339962Y2 (en)
JP4075890B2 (en) Pulse count demodulator
JP2572471Y2 (en) FM stereo receiver
JPS6339129B2 (en)
JP2774563B2 (en) FM video signal detection circuit
JPH018024Y2 (en)
JPS5935534B2 (en) PLL circuit
JPS6224991Y2 (en)
JP2881769B2 (en) AGC circuit
JPS6037949U (en) radio receiver
JPS6364123U (en)