JPH0312756A - 電子ディスク装置 - Google Patents

電子ディスク装置

Info

Publication number
JPH0312756A
JPH0312756A JP1148163A JP14816389A JPH0312756A JP H0312756 A JPH0312756 A JP H0312756A JP 1148163 A JP1148163 A JP 1148163A JP 14816389 A JP14816389 A JP 14816389A JP H0312756 A JPH0312756 A JP H0312756A
Authority
JP
Japan
Prior art keywords
ecc
electronic disk
data
disk device
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1148163A
Other languages
English (en)
Inventor
Hironori Mizoguchi
溝口 博教
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP1148163A priority Critical patent/JPH0312756A/ja
Publication of JPH0312756A publication Critical patent/JPH0312756A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、電子ディスク装置に関し、特に、二重書き構
成において第1または第2の電子ディスり装置の障害復
旧時等に第2または第1の電子ディスク装置から第1ま
たは第2の電子ディスク装置へのデータコピーを行う電
子ディスク装置に関する。
従来の技術 従来、この種の電子ディスク装置では、ECC(エラー
コレクションコード)をデータとして、第1または第2
の電子ディスク装置から第2または第1の電子ディスク
へのデータコピーをする手段を有していなかった。
発明が解決しようとする課題 上述した従来の電子ディスク装置は、第1または第2の
電子ディスク装置から第2または第1の電子ディスク装
置へのデータコピー処理において、ECC修正不可能エ
ラーを検出してもデータコピー処理を継続すると、第1
または第2の電子ディスク装置において誤ったデータに
対してECCが生成され、そのデータを読み出した場合
には誤ったデータがエラーとならずに読み出されるとい
う欠点がある。
本発明は従来の上記実情に鑑みてなされたものであり、
従って本発明の目的は、従来の技術に内在する上記欠点
を解消することを可能とした新規な電子ディスク装置を
提供することにある。
課題を解決するための手段 上記目的を達成する為に、本発明に係る電子ディスク装
置は、第1の電子ディスク装置及び第2の電子ディスク
装置を含む電子ディスクサブシステムにおいて、電子デ
ィスク処理装置は第1の電子ディスク装置及び第2の電
子ディスク装置と接続され、前記第1の電子ディスク装
置及び第2の電子ディスク装置は共に電子ディスク処理
装置とのインタフェースを制御する電子ディスクインタ
フェース制御回路と、前記第2の電子ディスク装置また
は第1の電子ディスク装置とのインタフェースを制御す
るコピーインタフェース制御回路と、データ・管理情報
等の格納を行うデータメモリ回路と、該データメモリ回
路と同一のアドレスを持ちECCを格納するECCメモ
リ回路と、該ECCメモリ回路に格納するECCの生成
とECCエラーの検出及び修正を行うECC生成修正回
路と、前記データメモリ回路及び前記ECCメモリ回路
の読み書きを制御するメモリ制御回路とを有し、前記第
1の電子ディスク装置と前記第2の電子ディスク装置は
二重書き構成であり、通常電子ディスク処理装置とのデ
ータの読み書き処理においては前記ECC生成修正回路
においてECCの生成及びECCによるデータ修正を行
うが、前記第1または第2の電子ディスク装置の障害復
旧時等のデータコピー処理においては、ECCの生成及
びECCによるデータ修正を行わせずにECCをデータ
として通常のデータと共に前記第2または第1の電子デ
ィスク装置のコピーインタフェース制御回路及び前記第
1または第2の電子ディスク装置の前記コピーインタフ
ェース制御回路を介して前記第1または第2の電子ディ
スク装置のデータメモリ回路及びECCメモリ回路に書
き込みを行うように構成される。
実施例 次に本発明をその好ましい一実施例について図面を参照
して具体的に説明する。
第1図は本発明の一実施例を示すブロック構成図である
第1図において、本発明の一実施例における電子ディス
ク処理装置1は、第1の電子ディスク装置2及び第2の
電子ディスク装置3と接続されている。第1の電子ディ
スク装置2及び第2の電子ディスク装置ff13は共に
電子ディスク処理装置1とのインタフェースを制御する
電子ディスクインタフェース制御回路21(31)と、
第2の電子ディスク装置3または第1の電子ディスク装
置2とのインタフェースを制御するコピーインタフェー
ス制御回路22(32)と、データ・管理情報等の格納
を行うデータメモリ回路25(35)と、データメモリ
回路25(35)と同一のアドレスを持ちECCを格納
するECCメモリ回路26(36)と、ECCメモリ回
路26(36ンに格納するECCの生成とECCエラー
の検出及び修正を行うECC生成修正回路23(33)
と、データメモリ回路25(35)及びECCメモリ回
路26(36)の読み書きを制御するメモリ制御回路2
4(34)を有している。第1の電子ディスク装置2と
第2の電子ディスク装置3は二重書き構成である。
通常、電子ディスク処理装置1とのデータの読み書き処
理において、まず書き込み処理では電子ディスクインタ
フェース制御回路2N31)を介したデータはECC生
成修正回路23(33)にてECCを生成し、データメ
モリ回路25(35)に書き込まれ、生成されたECC
はECCメモリ回路26(36)に書き込まれる。また
、読み出し処理ではデータメモリ回路25(35)から
データを、ECCメモリ回路26(36)からECCを
読み出し、ECC生成修正回路23(33)においてE
CCエラーの検出及び修正を行いデータのみをインタフ
ェース制御回路2N31)を介して電子ディスク処理装
置1に転送する。
そして、第2の電子ディスク装置3の障害復旧時等のデ
ータコピー処理においてはまず、第1の電子ディスク装
置2のデータメモリ回路25からデータを、ECCメモ
リ回路26からECCを読み出し、ECC生成修正回路
23でECCによるデータ修正を行わせずにECCをデ
ータとして通常のデータと共にコピーインタフェース制
御回路22及びコピーインタフェース制御回路32を介
して第2の電子ディスク装置3のECC生成修正回路3
3でECCの生成を行わせずにデータメモリ回路35及
びECCメモリ回路36にそのまま書込む。
第1の電子ディスク装置2の障害復旧時等のデータコピ
ー処理においても、上記と同様に、第2の電子ディスク
装置3のデータメモリ回路35からデータを、ECCメ
モリ回路36からECCをそれぞれ読み出し、 ECC
生成修正回路33でECCによるデータ修正を行わせず
にECCをデータとして通常のデータと共にコピーイン
タフェース制御回路32及びコピーインタフェース回路
22を介して第1の電子ディスク装置2のECC生成修
正回路23でECCの生成を行わせずにデータメモリ回
路25及びECCメモリ回路26にそのまま書き込む。
発明の詳細 な説明したように、本発明によれば、第1または第2の
電子ディスク装置から第2または第1の電子ディスク装
置へのデータコピー処理においてECC113正不可能
エラーの発生するようなデータを読み出した場合にデー
タコピー処理を継続しても、第2または第1の電子ディ
スク装置においてECC修正不可能エラーを検出するこ
とにより、データ化けが発生しないという効果が得られ
る。
【図面の簡単な説明】 第1図は本発明に係る電子ディスクサブシステムの一実
施例を示すブロック構成図である。 1・・・電子ディスク処理装置、2・・・第1の電子デ
ィスク装置、3・・・第2の電子ディスク装置、21・
・・電子ディスクインタフェース制御回路、22・・・
コピーインタフェース制御回路、23・・・ECC生成
修正回路、24・・・メモリ制御回路、25・・・デー
タメモリ回路、26・・・ECCメモリ回路、31・・
・電子ディスクインタフェース制御回路、32・・・コ
ピーインタフェース制御回路、33・・・ECC生成修
正回路、34・・・メモリ制御回路、35・・・データ
メモリ回路、36・・・ECCメモリ回路

Claims (1)

    【特許請求の範囲】
  1. 電子ディスク処理装置、第1の電子ディスク装置及び第
    2の電子ディスク装置を含む電子ディスクサブシステム
    において、前記電子ディスク処理装置は前記第1の電子
    ディスク装置及び前記第2の電子ディスク装置と接続さ
    れ、前記第1の電子ディスク装置及び第2の電子ディス
    ク装置は共に前記電子ディスク処理装置とのインタフェ
    ースを制御する電子ディスクインタフェース制御回路と
    、前記第2の電子ディスク装置または前記第1の電子デ
    ィスク装置とのインタフェースを制御するコピーインタ
    フェース制御回路と、データ・管理情報等の格納を行う
    データメモリ回路と、前記データメモリ回路と同一のア
    ドレスを持ちECCを格納するECCメモリ回路と、前
    記ECCメモリ回路に格納するECCの生成とECCエ
    ラー検出及び修正を行うECC生成修正回路と、前記デ
    ータメモリ回路及び前記ECCメモリ回路の読み書きを
    制御するメモリ制御回路とを有し、前記第1の電子ディ
    スクと前記第2の電子ディスク装置は二重書き構成であ
    り、前記電子ディスク処理装置とのデータの読み書き処
    理においては前記ECC生成修正回路においてECCの
    生成及びECCによるデータ修正を行うが、前記第1ま
    たは第2の電子ディスク装置の障害復旧時等のデータコ
    ピー処理においては、ECCの生成及びECCによるデ
    ータ修正を行わせずにECCをデータとして通常のデー
    タと共に前記第2または第1の電子ディスク装置のコピ
    ーインタフェース制御回路及び前記第1または第2の電
    子ディスク装置のコピーインタフェース制御回路を介し
    て前記第1または第2の電子ディスク装置のデータメモ
    リ回路及びECCメモリ回路に書き込むことを特徴とす
    る電子ディスク装置。
JP1148163A 1989-06-09 1989-06-09 電子ディスク装置 Pending JPH0312756A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1148163A JPH0312756A (ja) 1989-06-09 1989-06-09 電子ディスク装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1148163A JPH0312756A (ja) 1989-06-09 1989-06-09 電子ディスク装置

Publications (1)

Publication Number Publication Date
JPH0312756A true JPH0312756A (ja) 1991-01-21

Family

ID=15446660

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1148163A Pending JPH0312756A (ja) 1989-06-09 1989-06-09 電子ディスク装置

Country Status (1)

Country Link
JP (1) JPH0312756A (ja)

Similar Documents

Publication Publication Date Title
US6631489B2 (en) Cache memory and system with partial error detection and correction of MESI protocol
JPH07129427A (ja) Eccコードによるデータの比較チェック方法
JPH0312756A (ja) 電子ディスク装置
JPS6232813B2 (ja)
JPH0327432A (ja) 電子ディスク装置
JPH04115340A (ja) 二重化記憶回路
JPH0670775B2 (ja) エラ−検出・訂正システム
JPH0327433A (ja) 電子ディスク装置
JPH05274227A (ja) 電子ディスク装置
JPH02178722A (ja) 電子ディスク装置
JPS5823679B2 (ja) 記憶装置
JPH04367046A (ja) 情報処理装置
JPS6161273A (ja) 記憶装置の制御方式
JPH0756816A (ja) メモリの制御装置
JPH0667912A (ja) エラー検出訂正回路
JP2601038B2 (ja) マイクロプログラムのエラー検出・訂正装置
JPH02143352A (ja) メモリエラー検出修正方式
JPS61278100A (ja) 半導体記憶装置
JPH0588992A (ja) メモリ制御方式
JPS61182151A (ja) 半導体記憶装置
JPS62166456A (ja) 情報処理装置
JPS6327940A (ja) 記憶制御装置
JPS61253564A (ja) 記憶装置
JPH03154950A (ja) 固定障害検出装置
JPH04256121A (ja) ディスク装置