JPH02218132A - 半導体装置の製造方法 - Google Patents
半導体装置の製造方法Info
- Publication number
- JPH02218132A JPH02218132A JP1039660A JP3966089A JPH02218132A JP H02218132 A JPH02218132 A JP H02218132A JP 1039660 A JP1039660 A JP 1039660A JP 3966089 A JP3966089 A JP 3966089A JP H02218132 A JPH02218132 A JP H02218132A
- Authority
- JP
- Japan
- Prior art keywords
- hydrogen ions
- semiconductor substrate
- oxide film
- interface
- region
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 22
- 238000004519 manufacturing process Methods 0.000 title claims description 7
- 229910052739 hydrogen Inorganic materials 0.000 claims abstract description 15
- 239000001257 hydrogen Substances 0.000 claims abstract description 15
- 239000000758 substrate Substances 0.000 claims abstract description 15
- -1 hydrogen ions Chemical class 0.000 claims abstract description 13
- 238000009792 diffusion process Methods 0.000 claims description 7
- 238000000137 annealing Methods 0.000 claims description 6
- 238000000034 method Methods 0.000 claims description 6
- 230000005527 interface trap Effects 0.000 abstract description 8
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 abstract description 7
- 229910052814 silicon oxide Inorganic materials 0.000 abstract description 7
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 abstract description 6
- 229910052782 aluminium Inorganic materials 0.000 abstract description 6
- 238000012546 transfer Methods 0.000 abstract description 4
- 229910021420 polycrystalline silicon Inorganic materials 0.000 abstract description 2
- 229920005591 polysilicon Polymers 0.000 abstract description 2
- 229910052710 silicon Inorganic materials 0.000 abstract description 2
- 239000010703 silicon Substances 0.000 abstract description 2
- 230000003247 decreasing effect Effects 0.000 abstract 1
- 238000006243 chemical reaction Methods 0.000 description 8
- 238000005468 ion implantation Methods 0.000 description 5
- 238000003384 imaging method Methods 0.000 description 4
- 238000007796 conventional method Methods 0.000 description 3
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 230000015556 catabolic process Effects 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 238000002474 experimental method Methods 0.000 description 1
- 239000007943 implant Substances 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
Landscapes
- Solid State Image Pick-Up Elements (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
[産業上の利用分野コ
本発明は半導体装置の製造方法に関し、特に、暗電流を
低減せしめる半導体装置の製造方法に関する。
低減せしめる半導体装置の製造方法に関する。
[従来の技術]
種々のデバイスの製造工程において、拡散層等を形成し
た後、半導体基板上には酸化膜が形成されるが、この際
、半導体基板の表面およびその近傍には界面トラップお
よび欠陥によるトラップが形成される。そして、これら
トラップが暗電流や接合間のリーク電流の原因となり、
ノイズの増大や耐圧劣化をもたらして、デバイスの特性
を悪化させる。この界面トラップを低減させる手段とし
ては、水素雰囲気中で比較的低温(300〜450℃)
でアニールを行うことが有効であることが知られ、各種
デバイスの製造工程においてこの方法が採用されている
。
た後、半導体基板上には酸化膜が形成されるが、この際
、半導体基板の表面およびその近傍には界面トラップお
よび欠陥によるトラップが形成される。そして、これら
トラップが暗電流や接合間のリーク電流の原因となり、
ノイズの増大や耐圧劣化をもたらして、デバイスの特性
を悪化させる。この界面トラップを低減させる手段とし
ては、水素雰囲気中で比較的低温(300〜450℃)
でアニールを行うことが有効であることが知られ、各種
デバイスの製造工程においてこの方法が採用されている
。
[発明が解決しようとする問題点]
上述した従来の方法は、一定範囲で界面トラップを減少
させることができるが、なお、満足すべきものではなか
った。特に、固体撮像素子においては、暗電流が撮像画
面上で白ノイズとしてあられれ、ダイナミックレンジを
低下させるので、より強力にトラップレベルを埋める手
段が望まれていた。
させることができるが、なお、満足すべきものではなか
った。特に、固体撮像素子においては、暗電流が撮像画
面上で白ノイズとしてあられれ、ダイナミックレンジを
低下させるので、より強力にトラップレベルを埋める手
段が望まれていた。
そこで、本発明者等は、種々の実験を重ね、試行錯誤を
繰り返した結果、半導体基板とシリコン酸化膜との界面
部分に水素イオンをイオン注入することによって界面ト
ラップを格段に減少させうろことを見出した。
繰り返した結果、半導体基板とシリコン酸化膜との界面
部分に水素イオンをイオン注入することによって界面ト
ラップを格段に減少させうろことを見出した。
[問題点を解決するための手段]
本発明による半導体装置の製造方法は、半導体基板内に
所要の拡散領域を形成する工程と、半導体基板上に酸化
膜を形成する工程と、前記半導体基板と前記酸化膜との
界面部分に水素イオンをイオン注入する工程と、アニー
リングを行う工程とを具備している。
所要の拡散領域を形成する工程と、半導体基板上に酸化
膜を形成する工程と、前記半導体基板と前記酸化膜との
界面部分に水素イオンをイオン注入する工程と、アニー
リングを行う工程とを具備している。
[実施例]
次に、本発明の実施例について、図面を参照して説明す
る。
る。
第1図は、本発明の一実施例を説明するための半導体装
置の断面図であって、この例は、固体撮像素子に対する
ものである。第1図において、シリコンからなるN型半
導体基板1上にP型拡散層2が形成され、このP型拡散
層2内には、光電変換が行われ光電変換による信号電荷
が蓄積されるN導電型の光電変換素子領域3、光電変換
素子領域3から信号電荷の転送を受け、これを出力側へ
転送するための領域であるN導電型のチャネル領域4お
よびこれらの領域を分離するための領域であるチャネル
ストッパ6が形成されている。そして、半導体基板上に
は、シリコン酸化膜5に囲まれてポリシリコンからなる
電荷転送電極7が形成されており、その上には全面に絶
縁li8が設けられている。絶縁膜8の上には、光電変
換素子領域3上に開口を有する遮光アルミニウム膜9が
形成されている。この型式の固体撮像素子は周知である
が、ここでは常法により図示の構造に形成されたものと
する。
置の断面図であって、この例は、固体撮像素子に対する
ものである。第1図において、シリコンからなるN型半
導体基板1上にP型拡散層2が形成され、このP型拡散
層2内には、光電変換が行われ光電変換による信号電荷
が蓄積されるN導電型の光電変換素子領域3、光電変換
素子領域3から信号電荷の転送を受け、これを出力側へ
転送するための領域であるN導電型のチャネル領域4お
よびこれらの領域を分離するための領域であるチャネル
ストッパ6が形成されている。そして、半導体基板上に
は、シリコン酸化膜5に囲まれてポリシリコンからなる
電荷転送電極7が形成されており、その上には全面に絶
縁li8が設けられている。絶縁膜8の上には、光電変
換素子領域3上に開口を有する遮光アルミニウム膜9が
形成されている。この型式の固体撮像素子は周知である
が、ここでは常法により図示の構造に形成されたものと
する。
このような構造に形成された固体撮像素子に対し、全面
に水素イオン10をイオン注入する。この場合、遮光ア
ルミニウム膜9がマスクとなるので、水素イオンは光電
変換素子領域3部分にのみ導入される。なお、イオン注
入のエネルギーレベルは、水素イオンが光電変換素子領
域3とシリコン酸化膜5との界面部分に導入されるよう
に選択する。イオン注入後、アニーリングを行う、実際
に、第1図の素子に水素イオンを加速エネルギー100
KeV、ドーズ量1×1012/dでイオン注入を行い
、400℃で5分間アニーリングを行って、光非照射の
状態でチャネル領域の出力端で出力を測定したところ、
出力電圧0.5mV(平均値)を得た。同じ固体撮像素
子に対し、従来方法を適用して水素雰囲気中で400℃
、10分間のアニーリングを行い、同様の測定を行った
ところ、出力電圧は、2mV (平均値)であった。
に水素イオン10をイオン注入する。この場合、遮光ア
ルミニウム膜9がマスクとなるので、水素イオンは光電
変換素子領域3部分にのみ導入される。なお、イオン注
入のエネルギーレベルは、水素イオンが光電変換素子領
域3とシリコン酸化膜5との界面部分に導入されるよう
に選択する。イオン注入後、アニーリングを行う、実際
に、第1図の素子に水素イオンを加速エネルギー100
KeV、ドーズ量1×1012/dでイオン注入を行い
、400℃で5分間アニーリングを行って、光非照射の
状態でチャネル領域の出力端で出力を測定したところ、
出力電圧0.5mV(平均値)を得た。同じ固体撮像素
子に対し、従来方法を適用して水素雰囲気中で400℃
、10分間のアニーリングを行い、同様の測定を行った
ところ、出力電圧は、2mV (平均値)であった。
この固体撮像素子は、電荷が転送されるチャネル領域4
は埋込みチャネル型であって、この部分は界面トラップ
の影響をほとんど受けないので、この部分には水素イオ
ンを注入する必要はない。
は埋込みチャネル型であって、この部分は界面トラップ
の影響をほとんど受けないので、この部分には水素イオ
ンを注入する必要はない。
したがって、この本実施例では、遮光アルミニウム膜を
設けた後イオン注入を行うことによって、他に影響を及
ぼすことなく必要な部分にのみ効果的にイオン注入を行
うことができる。
設けた後イオン注入を行うことによって、他に影響を及
ぼすことなく必要な部分にのみ効果的にイオン注入を行
うことができる。
[発明の効果]
以上説明したように、本発明は、半導体基板とシリコン
酸化膜との界面およびその付近に水素イオンをイオン注
入することにより、界面トラップを大幅に減少させるこ
とができる効果がある。従って、本発明によれば、暗電
流、リーク電流を格段に減少せしめたデバイスを製造す
ることができる。
酸化膜との界面およびその付近に水素イオンをイオン注
入することにより、界面トラップを大幅に減少させるこ
とができる効果がある。従って、本発明によれば、暗電
流、リーク電流を格段に減少せしめたデバイスを製造す
ることができる。
第1図は、本発明の一実施例を説明するための半導体装
置の断面図である。 1・・・N型半導体基板、 2・・・P型拡散層、 3
・・・光電変換素子領域、 4・・・チャネル領域、
5・・・シリコン酸化膜、 6・・・チャネルストッパ
、7・・・電荷転送電極、 8・・・絶縁膜、 9・・
・遮光アルミニウム膜、 10・・・水素イオン。
置の断面図である。 1・・・N型半導体基板、 2・・・P型拡散層、 3
・・・光電変換素子領域、 4・・・チャネル領域、
5・・・シリコン酸化膜、 6・・・チャネルストッパ
、7・・・電荷転送電極、 8・・・絶縁膜、 9・・
・遮光アルミニウム膜、 10・・・水素イオン。
Claims (1)
- 半導体基板内に所要の拡散領域を形成する工程と、半導
体基板上に酸化膜を形成する工程と、前記半導体基板と
前記酸化膜との界面部分に水素イオンをイオン注入する
工程と、アニーリングを行う工程とを具備することを特
徴とする半導体装置の製造方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1039660A JPH02218132A (ja) | 1989-02-20 | 1989-02-20 | 半導体装置の製造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1039660A JPH02218132A (ja) | 1989-02-20 | 1989-02-20 | 半導体装置の製造方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH02218132A true JPH02218132A (ja) | 1990-08-30 |
Family
ID=12559241
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1039660A Pending JPH02218132A (ja) | 1989-02-20 | 1989-02-20 | 半導体装置の製造方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH02218132A (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2805665A1 (fr) * | 1999-12-28 | 2001-08-31 | Hyundai Electronics Ind | Procede de fabrication d'un capteur d'image cmos a courant d'obscurite reduit |
JP2014165371A (ja) * | 2013-02-26 | 2014-09-08 | Asahi Kasei Electronics Co Ltd | 半導体装置の製造方法及び半導体装置 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS516679A (ja) * | 1973-06-29 | 1976-01-20 | Ibm | |
JPS5529133A (en) * | 1978-08-22 | 1980-03-01 | Seiko Instr & Electronics Ltd | Manufacturing of semiconductor device |
-
1989
- 1989-02-20 JP JP1039660A patent/JPH02218132A/ja active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS516679A (ja) * | 1973-06-29 | 1976-01-20 | Ibm | |
JPS5529133A (en) * | 1978-08-22 | 1980-03-01 | Seiko Instr & Electronics Ltd | Manufacturing of semiconductor device |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2805665A1 (fr) * | 1999-12-28 | 2001-08-31 | Hyundai Electronics Ind | Procede de fabrication d'un capteur d'image cmos a courant d'obscurite reduit |
JP2014165371A (ja) * | 2013-02-26 | 2014-09-08 | Asahi Kasei Electronics Co Ltd | 半導体装置の製造方法及び半導体装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5476808A (en) | Method of making CCD solid state image sensing device | |
US7595210B2 (en) | Method of manufacturing complementary metal oxide semiconductor image sensor | |
JPH04355964A (ja) | 固体撮像装置及びその製造方法 | |
US7678643B2 (en) | Method for manufacturing a CMOS image sensor | |
US5288656A (en) | Method of manufacturing a CCD solid state image sensing device | |
US6207984B1 (en) | CMOS sensor | |
JPH08316465A (ja) | 半導体装置およびその製造方法 | |
JP3322341B2 (ja) | 光電変換素子、それを用いた固体撮像素子およびその製造方法 | |
KR100278495B1 (ko) | 접합누설이 적은 저 스트레스 광다이오드 및 그의 형성방법 | |
JPH02218132A (ja) | 半導体装置の製造方法 | |
JPS5854671A (ja) | 固体撮像素子 | |
KR0140634B1 (ko) | 고체촬상소자의 제조방법 | |
JPH03261172A (ja) | 固体撮像素子 | |
KR100766675B1 (ko) | 암신호 감소를 위한 이미지센서 제조 방법 | |
JPS6018957A (ja) | 固体撮像素子 | |
KR100359767B1 (ko) | 고체촬상소자의 제조 방법 | |
JPH0685233A (ja) | 固体撮像装置の製造方法 | |
KR100475733B1 (ko) | 전하결합형고체촬상소자및그제조방법 | |
JPS5812477A (ja) | 固体撮像素子 | |
JP2914026B2 (ja) | 半導体装置 | |
KR100240188B1 (ko) | 고체촬상소자 및 그 제조방법 | |
JPH04291965A (ja) | 固体撮像装置及びその製造方法 | |
KR100741881B1 (ko) | 시모스 이미지 센서의 트랜지스터 및 그의 제조방법 | |
JP2990774B2 (ja) | 半導体装置およびその製造方法 | |
JPH05251680A (ja) | 固体撮像素子の製造方法 |