JPH01305679A - Picture transmitter receiver - Google Patents

Picture transmitter receiver

Info

Publication number
JPH01305679A
JPH01305679A JP63134431A JP13443188A JPH01305679A JP H01305679 A JPH01305679 A JP H01305679A JP 63134431 A JP63134431 A JP 63134431A JP 13443188 A JP13443188 A JP 13443188A JP H01305679 A JPH01305679 A JP H01305679A
Authority
JP
Japan
Prior art keywords
image
format
circuit
picture quality
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63134431A
Other languages
Japanese (ja)
Inventor
Tomishige Taguchi
富茂 田口
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP63134431A priority Critical patent/JPH01305679A/en
Publication of JPH01305679A publication Critical patent/JPH01305679A/en
Pending legal-status Critical Current

Links

Abstract

PURPOSE:To decrease redundancy at the time of transmitting a picture and to improve transmission efficiency by changing a reference clock frequency according to a video signal band. CONSTITUTION:A trap filter 54 of a picture transmitting and receiving device traps a frequency f1 of the sink chip of an ordinary picture quality format, outputs none when the format is the ordinary picture quality format, and outputs when the format is a high picture quality format. A detecting circuit 56 detects the existence of the output of the filter 54 and impresses the detected result to a CPU 30. The CPU 30 designates clock generating circuit 58 and 60 to be selected by a switch 66 according to the detected result. In a receiving system, a CPU 76 discriminates whether the picture quality is ordinary picture quality or high picture quality from data within a transmission range to be sent before picture data and selects corresponding clock generating circuits 88 and 90 with a switch 92. Thus, an unnecessary data part is never transmitted even when an image band is narrow, and the transmission efficiency can be heightened.

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、静止画像を送受信する画像送受信装置に関す
る。
DETAILED DESCRIPTION OF THE INVENTION [Field of Industrial Application] The present invention relates to an image transmitting and receiving device that transmits and receives still images.

〔従来の技術〕[Conventional technology]

ディスク状磁気記録媒体に記録された静止画像を再生し
て送信し、また、受信した画像信号を映像モニター装置
に表示し、又は当該ディスク状磁気記録媒体に記録する
画像伝送装置は、公知である。
An image transmission device that reproduces and transmits a still image recorded on a disk-shaped magnetic recording medium, and displays a received image signal on a video monitor device or records it on the disk-shaped magnetic recording medium is publicly known. .

また、ディスク状磁気記録媒体としては、所謂スチル・
ビデオ・フロッピーが知られているが、近年の高画質化
に伴い、画像信号の記録フォーマットは、通常の画質で
記録するフォーマット(ロー・バンド)と、高画質で記
録するフォーマット(ハイ・ハンド)とが規定されてい
る。第2図は輝度信号のFMスペクトルを示し、(al
は前者のフォーマット(以下、Nフォーマットという)
の場合、(b)は後者のフォーマット(以下、Hフォー
マットという)の場合を示している。
In addition, as a disk-shaped magnetic recording medium, so-called still
Video floppies are well known, but as image quality has improved in recent years, the recording format of image signals has been divided into two formats: a format that records at normal image quality (low band) and a format that records at high image quality (high hand). is stipulated. Figure 2 shows the FM spectrum of the luminance signal, (al
is the former format (hereinafter referred to as N format)
In this case, (b) shows the latter format (hereinafter referred to as H format).

〔発明が解決しようとする課題〕[Problem to be solved by the invention]

このように、2種類の記録フォーマットで記録されるこ
とのある画像信号を記録媒体から再生し、伝送回線を介
して外部に送信する場合、従来の画像伝送装置では、よ
り高画質の画像信号に合わせてハードウェア及び信号処
理速度などを構成していた。例えば、記録媒体から再生
された画像信号を画像メモリに取り込むためのA/D変
換及び当該画像メモリへの書込のクロックの周波数を、
Nフォーマットの記録画像に適合させてあり、Nフォー
マットで記録された画像信号を再生・送信する場合にも
、同じクロックで動作させていた。つまり、映像帯域の
高低にかかわらず、画像メモリの記憶データ量は一定で
ある。
In this way, when reproducing an image signal that may be recorded in two types of recording formats from a recording medium and transmitting it to the outside via a transmission line, conventional image transmission devices cannot reproduce the image signal with higher image quality. The hardware and signal processing speed were also configured. For example, the frequency of the clock for A/D conversion and writing to the image memory for capturing the image signal reproduced from the recording medium into the image memory,
It is adapted to record images in the N format, and operates with the same clock even when reproducing and transmitting image signals recorded in the N format. In other words, the amount of data stored in the image memory is constant regardless of the level of the video band.

従ってまた、映像帯域の狭い画像データを送信する場合
には、冗長度の多いデータを送信することになり、特に
、帯域の狭い伝送回線を用いる場合には多大の時間的ロ
スを生しるごとになり極めて不都合である。
Therefore, when transmitting image data with a narrow video bandwidth, data with a high degree of redundancy will be transmitted, which may result in a large amount of time loss, especially when using a transmission line with a narrow bandwidth. This is extremely inconvenient.

そこで本発明は、このような不都合の生じない画像送受
信装置を提示することを目的とする。
Therefore, it is an object of the present invention to provide an image transmitting/receiving device that does not cause such inconveniences.

〔課題を解決するだめの手段〕[Failure to solve the problem]

本発明に係る画像送受信装置は、少なくとも2挿類の映
像帯域の画像信号を送受信自在な画像送受信装置であっ
て、送信すべき画像データを一時格納する画像メモリと
、画像信号の映像帯域を判別する判別手段と、当該判別
手段の判別結果に応じた周波数の基準信号を発生ずる基
準信号発生手段とを具備し、当該判別結果に従い当該画
像メモリの伝送範囲を切り換えることを特徴とする。
An image transmitting/receiving device according to the present invention is an image transmitting/receiving device that can freely transmit and receive image signals in at least two video bands, and includes an image memory that temporarily stores image data to be transmitted, and a device that determines the video band of the image signal. and a reference signal generating means that generates a reference signal of a frequency according to the discrimination result of the discrimination means, and switches the transmission range of the image memory according to the discrimination result.

〔作用〕[Effect]

上記判別結果に従い画像メモリの伝送範囲を切り換える
ことにより、送信すべき画像の映像帯域が狭い場合でも
、不要なデータ部分を送信することが無くなる。従って
、送信効率を高めることができる。
By switching the transmission range of the image memory according to the above-mentioned determination result, unnecessary data portions are not transmitted even if the video band of the image to be transmitted is narrow. Therefore, transmission efficiency can be improved.

〔実施例〕〔Example〕

以下、図面を参照して本発明の詳細な説明する。第1A
図は、本発明の一実施例の送信系の構成ブロック図を示
し、第1B図はその受信系の構成ブロック図を示す。
Hereinafter, the present invention will be described in detail with reference to the drawings. 1st A
The figure shows a block diagram of a transmitting system according to an embodiment of the present invention, and FIG. 1B shows a block diagram of a receiving system thereof.

第1A図において、10はディスク状磁気記録媒体であ
る磁気シート、12は当該磁気シート10を一定速度(
例えば、3.60Orpm)で回転させるサーボ・モー
タ、14は再生ヘッド、16は再生アンプ、18は再生
プロセス回路、20は再生プロセス回路18から出力さ
れる輝度信号及び色差信号からR,G、B信号を形成す
る71−リクス回路、22は画像についての説明文など
のキャブシリンを入力するためのスキャナーからなるキ
ャプション・リーダ、24はマトリクス回路20とキャ
プション・リーダ22とを切り換える切換回路、26は
A/D変換器、28は画像メモリ、30は図示の各回路
を制御し、各種のディジタル演算を行うcpu、32は
画像メモリ28とCPU30との間のインターフェース
回路、34はデータ伝送用の周期信号を発生ずる周期信
号発生回路、36はFSK、PSK、、QAMなどの伝
送用の変調を行う変調回路、38ばアンプ、40ば伝送
回線、42はモニター・アンプ、44はスピーカである
In FIG. 1A, 10 is a magnetic sheet that is a disk-shaped magnetic recording medium, and 12 is a magnetic sheet 10 that is moved at a constant speed (
For example, a servo motor rotates at 3.60 rpm), 14 is a playback head, 16 is a playback amplifier, 18 is a playback process circuit, and 20 is a R, G, B 22 is a caption reader consisting of a scanner for inputting captions such as explanations about images; 24 is a switching circuit for switching between the matrix circuit 20 and the caption reader 22; 26 is A /D converter; 28 is an image memory; 30 is a CPU that controls the illustrated circuits and performs various digital operations; 32 is an interface circuit between the image memory 28 and the CPU 30; 34 is a periodic signal for data transmission. 36 is a modulation circuit for performing modulation for transmission such as FSK, PSK, QAM, 38 is an amplifier, 40 is a transmission line, 42 is a monitor amplifier, and 44 is a speaker.

46は映像信号の輝度成分から同期信号を分離する同期
分離回路、48はD/A変換器、50は映像モニター装
置、52はゲート回路、54はNフォーマット(第2図
(a))のシンク・チップ周波数ftに対するトラップ
・フィルタ、56はR2検出器、58はNフォーマット
(第2図(a))のためのクロック発生回路、60は■
]フォーマット(第2図(b))のためのクロック発生
回路である。62は磁気シート10からの再生信号と、
キャプション・リーダ22の出力との選択を指示するス
イ・ノチ、64は、スイッチ62の選択に従いCP U
 30により切り換えられるスイッチ、66は、フォー
マットの判別結果に従い、クロ・ツク発生回路58又は
同60の何れか一方を選択するスイッチである。
46 is a sync separation circuit that separates a sync signal from the luminance component of a video signal, 48 is a D/A converter, 50 is a video monitor device, 52 is a gate circuit, and 54 is a sink of N format (FIG. 2(a)).・Trap filter for chip frequency ft; 56 is R2 detector; 58 is clock generation circuit for N format (Fig. 2(a)); 60 is ■
] format (FIG. 2(b)). 62 is a reproduction signal from the magnetic sheet 10;
A switch 64 for instructing the selection between the output of the caption reader 22 and the output of the CPU 64 according to the selection of the switch 62
A switch 66, which is switched by 30, is a switch for selecting either the clock generating circuit 58 or 60 according to the format determination result.

第1A図の動作を説明する。磁気シート10にば、スチ
ル・ビデオ・カメラなどにより静止画像が磁気記録され
ている。磁気シート10をサーボ・モータ12により一
定速度で回転させ、磁気ヘッド14により電気信号に変
換する。磁気ヘッド14の出力はアンプ16を介して再
生プロセス回路18及びゲート回路52に印加される。
The operation of FIG. 1A will be explained. Still images are magnetically recorded on the magnetic sheet 10 by a still video camera or the like. The magnetic sheet 10 is rotated at a constant speed by a servo motor 12, and converted into an electrical signal by a magnetic head 14. The output of the magnetic head 14 is applied to a reproduction process circuit 18 and a gate circuit 52 via an amplifier 16.

ゲート回路52は、同期分離回路46で分離された水平
同期信号をゲート・パルスとして、アンプ16からのR
1信号を通過させる。第3図の(1)はゲート回路52
の人力(16の出)]) 、(2)はゲート・パルス(
同期分離回路46の出力する水平同期信号)、(3)は
ゲート回路52の出力を示す。
The gate circuit 52 uses the horizontal synchronization signal separated by the synchronization separation circuit 46 as a gate pulse to output R from the amplifier 16.
1 signal is passed. (1) in FIG. 3 is the gate circuit 52
human power (output of 16)]), (2) is the gate pulse (
(horizontal synchronization signal output from the synchronization separation circuit 46), (3) shows the output of the gate circuit 52.

トラップ・フィルタ54はNフォーマットのシンク・チ
ップの周波数f、にトラップをかける。つまり、Nフォ
ーマットのときには、フィルタ54は出力がなく (第
3図(41) 、Nフォーマットのときには出力がある
(第3図(5))。検出回路56はフィルタ54の出力
の有無を検出し、検出結果をCPU30に印加する。第
3図(6)はNフォーマットのときの検出回路56の出
力、(7)はNフォーマットのときの検出回路56の出
力を示す。
The trap filter 54 traps the frequency f of the N-format sync chip. In other words, in the N format, the filter 54 has no output (Fig. 3 (41)), and in the N format, it has an output (Fig. 3 (5)). The detection circuit 56 detects the presence or absence of the output of the filter 54. , the detection results are applied to the CPU 30. FIG. 3 (6) shows the output of the detection circuit 56 in the N format, and (7) shows the output of the detection circuit 56 in the N format.

CPU30はこの検出結果に従い、再生プロセス回路1
8のデエンファシス処理を指定する制御信号を再生プロ
セス回路18に印加し、スイッチ66により選択される
べきクロック発生回路58゜6・0を指定する。画像メ
モリ18に取り込まれる画像データは、画面イメージで
見て、第4図に示すようにフォーマットに応じて異なる
。従って、CPU30はまた、画像メモリ28の記憶デ
ータの送信に先立ち、検出回路56の検出結果に応じて
、画像メモリ28の伝送範囲を示すデータ又は画像メモ
リ28のアドレスを送信する。
According to this detection result, the CPU 30 controls the reproduction process circuit 1.
A control signal specifying the de-emphasis processing of 8 is applied to the reproduction process circuit 18, and the clock generation circuit 58.6.0 to be selected by the switch 66 is specified. The image data taken into the image memory 18 differs depending on the format as shown in FIG. 4 when viewed as a screen image. Therefore, prior to transmitting the data stored in the image memory 28, the CPU 30 also transmits data indicating the transmission range of the image memory 28 or the address of the image memory 28, depending on the detection result of the detection circuit 56.

再生プロセス回路18は、CPU30からの開運のデエ
ンファシス切換信号に従い、再生画像の映像帯域に応じ
たデエンファシス処理を行い、輝度信号及び色差信号の
ベースバンド信号を出力する。マトリクス回路20はそ
れをR,G、Hのコンポーネント信号に変換する。切換
回路24は、CPU30からの指示に従って、マトリク
ス回路20又はキャプション・リーダ22の何れかの出
力をA/D変換器26に印加する。この時点では、上述
のように、スイッチ66は、再生画像の映像帯域に応じ
てクロック発生回路58.60の何れか一方の側に接続
しており、A/D変換器26は、その選択されたクロッ
クの速度でA/D変換を行う。A/D変換器26の出力
は、同じクロックの速度で画像メモリ28に取り込まれ
る。NフォーマットとNフォーマットで水平走査線の数
が同じであり、水平方向の分解能のみが異なるとすると
、画像メモリ28には、画面イメージで第4図に示すよ
うに画像データが取り込まれる。
The reproduction process circuit 18 performs de-emphasis processing according to the video band of the reproduced image in accordance with a positive de-emphasis switching signal from the CPU 30, and outputs baseband signals of a luminance signal and a color difference signal. The matrix circuit 20 converts it into R, G, and H component signals. The switching circuit 24 applies the output of either the matrix circuit 20 or the caption reader 22 to the A/D converter 26 according to instructions from the CPU 30. At this point, as described above, the switch 66 is connected to either side of the clock generation circuit 58 or 60 depending on the video band of the reproduced image, and the A/D converter 26 is connected to the selected side. A/D conversion is performed at the speed of the clock. The output of A/D converter 26 is captured into image memory 28 at the same clock speed. Assuming that the number of horizontal scanning lines is the same between the N format and the N format, and only the resolution in the horizontal direction is different, image data is captured in the image memory 28 as a screen image as shown in FIG.

画像メモリ28に取り込まれた画像データは書込と同じ
速度で読み出され、D/A変換器48によりアナログ映
像体1号に変換され、映像モニター装置48に印加され
る。
The image data taken into the image memory 28 is read out at the same speed as the writing speed, converted into an analog video signal No. 1 by the D/A converter 48, and applied to the video monitor device 48.

一方、再生プロセス回路18から出力される輝度信号は
同期信号を含んでおり、同期分離回路46はその同期信
号を分離する。同期分離回路46の出力は上述の如くゲ
ート回路52に印加され、また、クロック発生回路58
.60に印加される。
On the other hand, the luminance signal output from the reproduction process circuit 18 includes a synchronization signal, and the synchronization separation circuit 46 separates the synchronization signal. The output of the synchronous separation circuit 46 is applied to the gate circuit 52 as described above, and is also applied to the clock generation circuit 58.
.. 60.

画像メモリ28の記憶画像を送信する場合には、CP 
tJ 30は、伝送周期信号発生回路34からの周期信
号のタイミングに合わせて、画像メモリ28の記憶画像
データを読み出し、変調回路36に印加する。変調回路
36は伝送路40に最適な信号波形に変調する。変調回
路36の出力は、アンプ38を介して伝送路40の送出
される。
When transmitting the image stored in the image memory 28, the CP
tJ 30 reads out the image data stored in the image memory 28 in accordance with the timing of the periodic signal from the transmission periodic signal generation circuit 34 and applies it to the modulation circuit 36. The modulation circuit 36 modulates the signal into an optimal signal waveform for the transmission line 40. The output of the modulation circuit 36 is sent out to a transmission line 40 via an amplifier 38.

ここで、映像信号の帯域とサンプリング周期及び画像メ
モリへの取り込み範囲との関係を説明する。映像信号の
帯域をN(MHz)とすると、この映像信号をサンプリ
ングして元に復元できるためには、サンプリング定理に
基づき、サンプリング周波数を最低2N(MHz)にす
る必要がある。また、2N(MHz)のサンプリング・
クロックにより画像メモリに映像信号を書き込んだ場合
、NTSC信号の1水平期間は63.5μsecで有効
画素エリアは83%であるので、画像メモリに取り込む
水平画素数は63.5X0.83X 2 X Nである
Here, the relationship between the band of the video signal, the sampling period, and the capture range into the image memory will be explained. Assuming that the band of a video signal is N (MHz), in order to be able to sample and restore this video signal to its original state, the sampling frequency must be at least 2N (MHz) based on the sampling theorem. In addition, 2N (MHz) sampling
When a video signal is written into the image memory using a clock, one horizontal period of the NTSC signal is 63.5 μsec and the effective pixel area is 83%, so the number of horizontal pixels to be captured into the image memory is 63.5 x 0.83 x 2 x N. be.

なお、キャプション・リーダ22から文字データを入力
する場合、文字の帯域は広いので、Nフォーマットのた
めのクロック発生回路60を用いる。
Note that when character data is input from the caption reader 22, since the character band is wide, a clock generation circuit 60 for the N format is used.

第1B図の受信系を説明する。70は伝送路40の減衰
特性を検知して補正するためのA L S(オートマチ
ック・レベル・センシング)回路であり、ALS制御回
路71の制御下で、1枚の画像情報の伝送が終了するま
で、この補正レベルを維持する。72はアンプ、74は
変調回路36に対応する復調回路、76は各種の演算を
行い、図示各回路を制御するCPU、77は受信同期信
号発生回路、78はインターフェース回路、80は受信
画像データをR,G、B成分毎に一時記憶する画像メモ
リ、82はD/A変換器、84は映像モニター装置、8
6は同期信号発生回路、88は低周波数(Nフォーマッ
ト用)のクロックを発生するクロック発生回路、90は
高周波数(Hフォーマット)用のクロックを発生するク
ロック発生回路、92は、CP tJ 76からの制御
信号に従い、クロック発生回路88又は同90の何れか
一方の出力クロックを選択して画像メモリ80及びD/
A変換器82に印加するスイッチである。
The receiving system shown in FIG. 1B will be explained. 70 is an ALS (automatic level sensing) circuit for detecting and correcting the attenuation characteristics of the transmission path 40, and under the control of the ALS control circuit 71, the ALS (automatic level sensing) circuit detects and corrects the attenuation characteristics of the transmission path 40, and the ALS (automatic level sensing) circuit operates until the transmission of one image information is completed under the control of the ALS control circuit 71. , maintain this correction level. 72 is an amplifier, 74 is a demodulation circuit corresponding to the modulation circuit 36, 76 is a CPU that performs various calculations and controls each circuit shown in the figure, 77 is a reception synchronization signal generation circuit, 78 is an interface circuit, and 80 is a CPU that performs various calculations and controls each circuit shown in the figure; An image memory for temporarily storing each R, G, and B component, 82 a D/A converter, 84 a video monitor device, 8
6 is a synchronization signal generation circuit, 88 is a clock generation circuit that generates a low frequency (N format) clock, 90 is a clock generation circuit that generates a high frequency (H format) clock, 92 is from CP tJ 76 According to the control signal of the clock generating circuit 88 or 90, the output clock of either the clock generating circuit 88 or the clock generating circuit 90 is selected and the image memory 80 and the D/D
This is a switch that applies voltage to the A converter 82.

受信系では、CPU76は、画像データに先立って送ら
れた来る伝送範囲のデータから、通常画質(Nフォーマ
ットの再生画像)か高画質(Hフォーマットの再生画像
)かを判別し、スイッチ92により、対応するクロック
発生回路88.90を選択する。受信画像データは、A
LS回路70でレベル補正され、復調回路74で復調さ
れ、CPU76を介して画像メモリ80に一時格納され
る。画像メモリ80には、受信画像の画質に応して第4
図に示すように画像データが取り込まれる。
In the receiving system, the CPU 76 determines whether the data is of normal image quality (N format reproduced image) or high image quality (H format reproduced image) from the data of the incoming transmission range that is sent before the image data, and uses the switch 92 to Select the corresponding clock generation circuit 88,90. The received image data is A
The signal is level-corrected in the LS circuit 70, demodulated in the demodulation circuit 74, and temporarily stored in the image memory 80 via the CPU 76. The image memory 80 stores a fourth image according to the image quality of the received image.
Image data is captured as shown in the figure.

画像メモリ80の記憶データは、スイッチ92により選
択されたクロック発生回路88.90からのクロックに
従って読み出され、D/A変換器82によりアナログ信
号に変換され、映像モニター装置84に印加される。映
像モニター装置84の代わりにプリンタを用いてもよい
The data stored in the image memory 80 is read out according to the clock from the clock generation circuit 88 , 90 selected by the switch 92 , converted into an analog signal by the D/A converter 82 , and applied to the video monitor device 84 . A printer may be used instead of the video monitor device 84.

本実施例では、2つのフォーマットの(8号が同一記録
媒体に記録されているとしたが、M種のフォーマットが
使用される場合でも、同様に、M種のクロック発生回路
を用意することで対応できる。
In this embodiment, it is assumed that two formats (No. 8) are recorded on the same recording medium, but even when M types of formats are used, it is possible to similarly prepare M types of clock generation circuits. I can handle it.

また、同一形状の異なる記録媒体、異なる形状の記録媒
体に信号が記録されているのでもよい。更には、画像メ
モリ28.80がR,G、 Bのコンボーネン1〜形式
になっているが、NTSC信号をそのまま記憶するもの
でも、輝度及び色差信号で記憶するものでもよい。変調
回路36及び復調回路74の部分は、1sONなどの高
速ディジタル回線の場合にはターミナル・アダプタに変
更されることになり、公衆電話回線の場合には、更にN
 OUを介することになる。
Further, signals may be recorded on different recording media having the same shape or recording media having different shapes. Furthermore, although the image memory 28.80 is in the R, G, and B component format, it may be one that stores NTSC signals as they are, or one that stores luminance and color difference signals. The modulation circuit 36 and demodulation circuit 74 will be changed to a terminal adapter in the case of a high-speed digital line such as 1sON, and in the case of a public telephone line, it will be changed to a terminal adapter.
This will be done via OU.

〔発明の効果〕〔Effect of the invention〕

一冊− 以上の説明から容易に理解できるように、本発明によれ
ば、映像信号帯域に応じて基準クロ・ツク周波数を変更
するので、画像伝送時の冗長度を減らすことができ、送
信効率を高めることができる。
As can be easily understood from the above explanation, according to the present invention, the reference clock frequency is changed according to the video signal band, so redundancy during image transmission can be reduced, and transmission efficiency can be improved. can be increased.

【図面の簡単な説明】[Brief explanation of the drawing]

第1A図は本発明の一実施例の送信系の構成ブロック図
、第1B図はその受信系の構成ブロック図、第2図は磁
気シート10の2つのフォーマ・ノドにおける輝度信号
の周波数スペクトル分布、第3図は映像信号帯域判別の
回路系の信号波形図、第4図は画像メモリ28の取り込
み範囲とフォーマットとの関係を示す図である。
FIG. 1A is a configuration block diagram of a transmitting system according to an embodiment of the present invention, FIG. 1B is a configuration block diagram of its receiving system, and FIG. 2 is a frequency spectrum distribution of luminance signals at two former nodes of the magnetic sheet 10. , FIG. 3 is a signal waveform diagram of the circuit system for determining the video signal band, and FIG. 4 is a diagram showing the relationship between the capture range of the image memory 28 and the format.

Claims (1)

【特許請求の範囲】[Claims] 少なくとも2種類の映像帯域の画像信号を送受信自在な
画像送受信装置であって、送信すべき画像データを一時
格納する画像メモリと、画像信号の映像帯域を判別する
判別手段と、当該判別手段の判別結果に応じた周波数の
基準信号を発生する基準信号発生手段とを具備し、当該
判別結果に従い当該画像メモリの伝送範囲を切り換える
ことを特徴とする画像送受信装置。
An image transmitting/receiving device capable of freely transmitting and receiving image signals of at least two types of video bands, comprising an image memory for temporarily storing image data to be transmitted, a determining means for determining the video band of the image signal, and a determining means for determining the video band of the image signal. 1. An image transmitting/receiving device, comprising: reference signal generating means for generating a reference signal of a frequency according to the determination result, and switching the transmission range of the image memory according to the determination result.
JP63134431A 1988-06-02 1988-06-02 Picture transmitter receiver Pending JPH01305679A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63134431A JPH01305679A (en) 1988-06-02 1988-06-02 Picture transmitter receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63134431A JPH01305679A (en) 1988-06-02 1988-06-02 Picture transmitter receiver

Publications (1)

Publication Number Publication Date
JPH01305679A true JPH01305679A (en) 1989-12-08

Family

ID=15128219

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63134431A Pending JPH01305679A (en) 1988-06-02 1988-06-02 Picture transmitter receiver

Country Status (1)

Country Link
JP (1) JPH01305679A (en)

Similar Documents

Publication Publication Date Title
JP2928624B2 (en) Wide signal recording and playback device
US6463210B1 (en) Video disc having an aspect ratio information and video disc player having an aspect ratio converting function
US5121261A (en) Digital video signal processing apparatus
KR100249291B1 (en) Information recording and reproducing apparatus
JPH0685587B2 (en) Playback device
JPH01305679A (en) Picture transmitter receiver
US5825511A (en) Image pickup apparatus
US5166803A (en) Image signal recording and reproducing system
JPH01305680A (en) Picture transmission equipment
JPH06181580A (en) Digital vtr
JP2531616B2 (en) Image signal recording device
JP2692256B2 (en) Video signal recording and playback device
JPH09200684A (en) Video/audio signal recording device
JP3300103B2 (en) Still image transmitting device and still image receiving and displaying device
JP2845037B2 (en) Video signal processing device
EP1253788A1 (en) Method and circuit for video signal correction
JP2502475B2 (en) Image signal output device
JP2830996B2 (en) Image transmission device
JPH04309089A (en) Magnetic recording and reproducing device
JPH05284452A (en) Recording and reproducing device for wide video signal
EP1261214A2 (en) Method and circuit for video signal correction
JPH01109883A (en) Video picture recording and reproducing device with automatic converting function
JPH0522683A (en) Magnetic recording and reproducing device
JPH02181593A (en) Picture signal recorder
JPH0614293A (en) Magnetic recording and reproducing device