JPH04309089A - Magnetic recording and reproducing device - Google Patents

Magnetic recording and reproducing device

Info

Publication number
JPH04309089A
JPH04309089A JP3074875A JP7487591A JPH04309089A JP H04309089 A JPH04309089 A JP H04309089A JP 3074875 A JP3074875 A JP 3074875A JP 7487591 A JP7487591 A JP 7487591A JP H04309089 A JPH04309089 A JP H04309089A
Authority
JP
Japan
Prior art keywords
signal
segment
circuit
output
recording
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP3074875A
Other languages
Japanese (ja)
Inventor
Masako Yamada
山田 まさ子
Yoshiyuki Inoue
禎之 井上
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP3074875A priority Critical patent/JPH04309089A/en
Publication of JPH04309089A publication Critical patent/JPH04309089A/en
Pending legal-status Critical Current

Links

Landscapes

  • Television Signal Processing For Recording (AREA)

Abstract

PURPOSE:To simplify the circuit constitution of a segment detection circuit and to reduce the circuit scale to discriminate a segment of a reproduction video signal at vari-speed reproduction in a VTR adopting a multi-segment recording system. CONSTITUTION:The magnetic recording and reproducing device is provided with a segment detection circuit 19, in which a segment discrimination signal being a reference signal to discriminate a segment at recording and at vari-speed reproduction is set by a digital data whose center value is a level 2N<-1> of an N-bit digital signal including a tip of a negative synchronizing signal and whose high and low level is 2N<-1>+ or -M with respect to the level 2N<-1> and the signal is multiplexed on a recording signal, and only the MSB data of the segment discrimination signal in the reproduction video signal after A/D conversion at the time o vari-speed reproduction is used to discriminate the segment.

Description

【発明の詳細な説明】[Detailed description of the invention]

【0001】0001

【産業上の利用分野】この発明は、ハイビジョンVTR
などに適用されるもので、1フィールドの映像信号を複
数のセグメントに分けて変速再生を行なうようになされ
た多セグメント記録方式の磁気記録再生装置(以下、V
TRと称す)に関するものである。
[Industrial Application Field] This invention is a high-definition VTR.
A multi-segment recording type magnetic recording and reproducing device (hereinafter referred to as V
(referred to as TR).

【0002】0002

【従来の技術】図10は、多セグメント記録方式を用い
たVTRで、例えば1フィールドの広帯域なコンポーネ
ントカラーTV信号を色信号線順次時分割多重カラーT
V信号(以下、TCI信号と称す)に変換しセグメント
分割して記録する信号処理方式の概念図を示す。同図(
a)は入力カラーTV信号であり、まず、このうちの色
差信号R−Y、B−Y信号を図10(b)に示すように
、線順次処理して1チャンネルの線順次色信号Cに変換
する。その後、輝度信号Yおよび線順次色信号Cをそれ
ぞれ時間軸圧縮し、時分割多重して図10(c)および
(d)に示すようなTCI信号に変換する。なお、TC
I信号については、「画像のディジタル信号処理」  
吹抜著  61ページなどで公知であるため、詳細な説
明は省略する。
2. Description of the Related Art FIG. 10 shows a VTR using a multi-segment recording system, in which, for example, one field of broadband component color TV signals are sequentially time-division multiplexed by color signal lines.
A conceptual diagram of a signal processing method in which the signal is converted into a V signal (hereinafter referred to as TCI signal), divided into segments, and recorded is shown. Same figure (
a) is an input color TV signal. First, the color difference signals R-Y and B-Y are processed line-sequentially into a one-channel line-sequential color signal C, as shown in FIG. 10(b). Convert. Thereafter, the luminance signal Y and the line-sequential color signal C are time-base compressed, time-division multiplexed, and converted into TCI signals as shown in FIGS. 10(c) and 10(d). In addition, T.C.
Regarding the I signal, "Image digital signal processing"
The detailed explanation will be omitted since it is well known, such as from Fukinuki, page 61.

【0003】そして、回転ヘッド(図示せず)で記録す
る際に、ドラムの回転数をフィールド周波数の3倍にす
ることにより、1フィールドの映像信号を図10(c)
に示すように、3つのセグメントに分割して記録する。 したがって、1フィールドの映像信号は図10(e)に
示すように、磁気テープ上の計3本のトラックに記録さ
れることになる。なお、図中に記した数字はそれぞれ第
1、第2、第3セグメントの映像信号が記録されている
トラックである。
When recording with a rotary head (not shown), by increasing the number of rotations of the drum to three times the field frequency, the video signal of one field can be recorded as shown in FIG. 10(c).
The data is divided into three segments and recorded as shown in . Therefore, one field of video signals is recorded on a total of three tracks on the magnetic tape, as shown in FIG. 10(e). Note that the numbers written in the figure are the tracks on which the video signals of the first, second, and third segments are recorded, respectively.

【0004】図6は、上記TCI信号をセグメント分割
して記録再生する従来のVTRの一例を示す記録系およ
び再生系のブロック図であり、同図の記録系において、
1a,1b,1cはカラーTV信号の入力端子、2a,
2b,2cはアナログデータを例えば8ビットのディジ
タルデータに変換するA/D変換回路、3は輝度信号あ
るいは外部同期信号より同期分離を行なう第1同期分離
回路、26記録信号処理回路で、上記第1同期分離回路
3より出力される同期信号を基準にして、入力カラーT
V信号を上記TCI信号に変換するための回路であり、
その変換時には、同期信号および変速再生時にセグメン
トを判別するための基準信号であるセグメント判別信号
を図8のように、輝度信号Yと線順次色信号Cとともに
時分割に多重し、また、ヘッド切り換え期間で発生する
ススキューを吸収するためのセグメントブランキング期
間をあらかじめ設ける処理を行なう。5はディジタル信
号をアナログ信号に変換するD/A変換回路、6は記録
TCI信号をFM変調するFM変調回路、7は記録アン
プ、8a,8bはそれぞれアジマス角の異なる回転ヘッ
ド、9は磁気テープである。
FIG. 6 is a block diagram of a recording system and a reproduction system showing an example of a conventional VTR that records and reproduces the TCI signal by dividing it into segments.
1a, 1b, 1c are color TV signal input terminals; 2a,
2b and 2c are A/D conversion circuits that convert analog data to, for example, 8-bit digital data; 3 is a first synchronization separation circuit that performs synchronization separation from a luminance signal or an external synchronization signal; and 26 is a recording signal processing circuit. 1 Based on the synchronization signal output from the synchronization separation circuit 3, the input color T
A circuit for converting the V signal to the TCI signal,
At the time of conversion, a synchronization signal and a segment discrimination signal, which is a reference signal for segment discrimination during variable speed playback, are time-division multiplexed with a luminance signal Y and a line-sequential color signal C, as shown in FIG. A process is performed in which a segment blanking period is provided in advance to absorb the skew that occurs during the period. 5 is a D/A conversion circuit that converts a digital signal into an analog signal, 6 is an FM modulation circuit that performs FM modulation on a recording TCI signal, 7 is a recording amplifier, 8a and 8b are rotary heads with different azimuth angles, and 9 is a magnetic tape. It is.

【0005】また、図6の再生系において、10a,1
0bは磁気テープ9から再生信号を読み出す回転ヘッド
、11a,11bは回転ヘッド10a,10bにより読
み出した再生信号を増幅するヘッドアンプ、12は上記
ヘッドアンプ11a,11bの出力をヘッド切り換え信
号にもとづいて切り換えるヘッド切り換え回路、13は
再生信号をFM復調するFM復調回路、14は再生信号
のエンベロープを検波するエンベロープ検波回路、15
は上記エンベロープ検波回路14の出力を所定のレベル
と比較するコンパレータ回路である。16は上記FM復
調回路13の出力をアナログ信号からディジタル信号に
変換するA/D変換回路、17は再生FM復調信号から
同期信号を分離する第2同期分離回路、18は上記第2
同期分離回路17の出力である同期分離信号にもとづき
再生信号の時間軸補正、ドロップアウト補償などの再生
信号処理を行なう第1の再生信号処理回路である。
[0005] Furthermore, in the reproduction system of FIG. 6, 10a, 1
0b is a rotary head that reads the reproduced signal from the magnetic tape 9; 11a and 11b are head amplifiers that amplify the reproduced signal read by the rotary heads 10a and 10b; and 12 is a rotary head that amplifies the output of the head amplifiers 11a and 11b based on the head switching signal. 13 is an FM demodulation circuit for FM demodulating the reproduced signal; 14 is an envelope detection circuit for detecting the envelope of the reproduced signal; 15 is an envelope detection circuit for detecting the envelope of the reproduced signal;
is a comparator circuit that compares the output of the envelope detection circuit 14 with a predetermined level. 16 is an A/D conversion circuit that converts the output of the FM demodulation circuit 13 from an analog signal to a digital signal; 17 is a second synchronization separation circuit that separates a synchronization signal from the reproduced FM demodulation signal; and 18 is the second
This is a first reproduced signal processing circuit that performs reproduced signal processing such as time axis correction and dropout compensation of the reproduced signal based on the synchronization separation signal that is the output of the synchronization separation circuit 17.

【0006】27は上記記録信号処理回路26において
記録時にあらかじめ付加されたセグメント判別信号のレ
ベル弁別を行ないセグメントを検出するセグメント検出
回路、20はフィールドメモリ、21はメモリ制御回路
で、上記フィールドメモリ20への書き込み制御を上記
第2同期分離回路17より出力される同期分離信号に同
期して行ない、読み出し制御を上記同期分離信号とは非
同期に行なう。22は第2の再生信号処理回路で、上記
フィールドメモリ20より出力されるTCI信号を元の
輝度信号Yと色差信号R−YおよびB−Yに復元し、D
/A変換して出力端子23a,23b,23cへ出力す
る。
27 is a segment detection circuit for detecting a segment by level-discriminating the segment discrimination signal added in advance at the time of recording in the recording signal processing circuit 26; 20 is a field memory; 21 is a memory control circuit; Write control is performed in synchronization with the synchronization separation signal output from the second synchronization separation circuit 17, and read control is performed asynchronously with the synchronization separation signal. 22 is a second reproduction signal processing circuit which restores the TCI signal outputted from the field memory 20 to the original luminance signal Y and color difference signals R-Y and B-Y;
/A conversion and output to output terminals 23a, 23b, and 23c.

【0007】つぎに、上記構成の動作について、図7〜
図9を参照して説明する。入力端子1a,1b,1cか
ら入力されたカラーTV信号は、A/D変換回路2a,
2b,2cで8ビットのディジタルデータに変換された
後、記録信号処理回路26においてTCI信号に変換さ
れ、変速再生時にセグメントを判別するための基準信号
となるセグメント判別信号が付加されてD/A変換回路
5へ送られ、ここで図8に示すようなアナログTCI信
号に変換されてFM変調回路6へ出力される。ここで、
記録信号の振幅レベルは、例えば図8に示すように、8
ビットディジタルデータで、シンクチップレベルをレベ
ル0に、ペデスタルレベルをレベル75に、ホワイトレ
ベルをレベル235に設定し、それぞれのセグメントを
示す上記セグメント判別信号は、グレーレベル、すなわ
ち、ペデスタルレベルとホワイトレベルのちょうど真ん
中のレベルを中心にレベル205をHigh(以下、H
と称す)、レベル105をLow(以下、Lと称す)と
したディジタルデータとして付加する。例えば、第1セ
グメントの判別信号は図9(a)のように、(H,H)
に、第2セグメントの判別信号は図9(b)のように、
(H,L)に、また第3セグメントの判別信号は図9(
c)のように、(L,L)に設定する。そして、上記F
M変調回路6において、上記記録TCI信号をFM変調
し、記録アンプ7で増幅した後、回転ヘッド8a,8b
により磁気テープ9上に記録する。
Next, regarding the operation of the above configuration, FIGS.
This will be explained with reference to FIG. Color TV signals input from input terminals 1a, 1b, 1c are sent to A/D conversion circuits 2a,
After being converted into 8-bit digital data in steps 2b and 2c, it is converted into a TCI signal in the recording signal processing circuit 26, and a segment discrimination signal, which is a reference signal for segment discrimination during variable speed playback, is added to the D/A signal. The signal is sent to the conversion circuit 5, where it is converted into an analog TCI signal as shown in FIG. 8, and output to the FM modulation circuit 6. here,
The amplitude level of the recording signal is, for example, 8 as shown in FIG.
In the bit digital data, the sync chip level is set to level 0, the pedestal level is set to level 75, and the white level is set to level 235, and the above segment discrimination signal indicating each segment has gray level, that is, pedestal level and white level. Level 205 is High (hereinafter referred to as H
), and is added as digital data with level 105 set to Low (hereinafter referred to as L). For example, the discrimination signal of the first segment is (H, H) as shown in FIG. 9(a).
The discrimination signal of the second segment is as shown in FIG. 9(b).
(H,L), and the third segment discrimination signal is shown in FIG.
c), set to (L, L). And the above F
The recording TCI signal is subjected to FM modulation in the M modulation circuit 6 and amplified by the recording amplifier 7, and then the rotary heads 8a, 8b are
The data is recorded on the magnetic tape 9 by the following steps.

【0008】再生系では、通常再生時、回転ヘッド10
a,10bが磁気テープ9から読み出した再生信号がそ
れぞれヘッドアンプ11a,11bにより増幅されたの
ち、ヘッド切り換え回路12でヘッド切り換え信号にも
とづいて切り換えられて、FM復調回路13へ送られる
。このFM復調回路13では、再生信号をFM復調して
A/D変換回路16へ送り、アナログ信号からディジタ
ル信号へ変換されて第1の再生信号処理回路18へ出力
される。なお、A/D変換を行なう際は負極性同期信号
の先端を含めた信号を変換する。これは、記録時に例え
ば色信号のみにノンリニアエンファシス等を施した場合
、ペデスタルレベルからホワイトレベルまでをA/D変
換したのでは、エンファシスによるペデスタル以下に落
ちたピークをクリップしてしまい、画質などが劣化して
しまうためである。
In the reproduction system, during normal reproduction, the rotating head 10
The playback signals a and 10b read from the magnetic tape 9 are amplified by head amplifiers 11a and 11b, respectively, and then switched by a head switching circuit 12 based on the head switching signal and sent to an FM demodulation circuit 13. The FM demodulation circuit 13 FM demodulates the reproduced signal and sends it to the A/D conversion circuit 16 , where the analog signal is converted into a digital signal and output to the first reproduced signal processing circuit 18 . Note that when A/D conversion is performed, signals including the leading edge of the negative polarity synchronization signal are converted. This is because when recording, for example, if non-linear emphasis is applied to only the color signal, if A/D conversion is performed from the pedestal level to the white level, the peaks that fall below the pedestal due to emphasis will be clipped, resulting in poor image quality. This is because it deteriorates.

【0009】そして、上記第1再生信号処理回路18に
おいて、上記FM復調回路13の出力である再生信号よ
り同期信号を分離する第2同期分離回路17の出力にも
とづき再生信号の時間軸補正、ドロップアウト補償など
の処理を行なう。次いで、この第1再生信号処理回路1
8の出力はフィールドメモリ20へ送られる。このとき
のフィールドメモリ20の書き込み制御は、メモリ制御
回路21により上記第2同期分離回路17から出力され
る同期分離出力に同期して行なわれ、また、フィールド
メモリ20からの読み出し制御は、上記同期分離出力と
は非同期して行なわれる。つづいて、上記フィールドメ
モリ20より出力されるTCI信号は、第2再生信号処
理回路22へ送られ、元のカラーTV信号である輝度信
号Yおよび色差信号R−Y、B−Y信号に変換されて、
出力端子23a,23b,23cへと出力される。
The first reproduced signal processing circuit 18 performs time axis correction and drop of the reproduced signal based on the output of the second synchronization separation circuit 17 which separates the synchronization signal from the reproduction signal output from the FM demodulation circuit 13. Performs processing such as out compensation. Next, this first reproduction signal processing circuit 1
The output of 8 is sent to field memory 20. At this time, write control of the field memory 20 is performed by the memory control circuit 21 in synchronization with the synchronous separation output output from the second synchronous separation circuit 17, and read control from the field memory 20 is performed in synchronization with the synchronous separation output from the second synchronous separation circuit 17. This is done asynchronously with the separate output. Subsequently, the TCI signal output from the field memory 20 is sent to the second reproduction signal processing circuit 22, where it is converted into the luminance signal Y and color difference signals RY and BY signals, which are the original color TV signals. hand,
The signals are output to output terminals 23a, 23b, and 23c.

【0010】次に、上記のような記録フォーマットを採
用するVTRで変速再生を行なった場合の動作について
説明する。回転ヘッド10a,10bが磁気テープ9よ
り読み出した再生信号は、ヘッドアンプ11a,11b
により増幅された後、FM復調回路13によりFM復調
されて再生映像信号となる。また、その再生信号のエン
ベロープがエンベロープ検波回路14で検波され、その
出力がコンパレータ回路15に入力されて所定のレベル
と比較される。
Next, an explanation will be given of the operation when variable speed reproduction is performed on a VTR that employs the above-mentioned recording format. The reproduction signals read from the magnetic tape 9 by the rotary heads 10a and 10b are sent to head amplifiers 11a and 11b.
After being amplified by , the signal is FM demodulated by an FM demodulation circuit 13 to become a reproduced video signal. Further, the envelope of the reproduced signal is detected by an envelope detection circuit 14, and its output is input to a comparator circuit 15 and compared with a predetermined level.

【0011】上記FM復調回路13の出力である再生映
像信号は、A/D変換回路16へ送られて8ビットのデ
ィジタルデータに変換されるとともに、第2同期分離回
路17へ送られ、ここで再生映像信号より同期信号が分
離される。また、上記A/D変換回路16の出力は、再
生信号処理回路18に送られるとともに、セグメント検
出回路27へ送られ、再生信号処理回路18で特殊再生
時に施される所定の動作を行なう一方、セグメント検出
回路27では、上記第2同期分離回路17より出力され
る同期分離信号をもとに、再生映像信号より記録時にあ
らかじめ付加されたセグメント判別信号を分離してレベ
ル弁別を行なって、セグメントを判別し、その結果をメ
モリ制御回路21へ出力する。
The reproduced video signal, which is the output of the FM demodulation circuit 13, is sent to the A/D conversion circuit 16 where it is converted into 8-bit digital data, and is also sent to the second sync separation circuit 17, where it is converted into 8-bit digital data. The synchronization signal is separated from the reproduced video signal. Further, the output of the A/D conversion circuit 16 is sent to the reproduced signal processing circuit 18 and also to the segment detection circuit 27, where the reproduced signal processing circuit 18 performs a predetermined operation performed during special reproduction. In the segment detection circuit 27, based on the synchronization separation signal outputted from the second synchronization separation circuit 17, the segment discrimination signal added in advance at the time of recording is separated from the reproduced video signal, and level discrimination is performed to determine the segment. The determination is made and the result is output to the memory control circuit 21.

【0012】ここで、上記セグメント検出回路27の具
体的な動作について説明する。このセグメント検出回路
27は、例えば図7に示すように、再生映像信号と比較
基準値とを比較するコンパレータ28と、上記第2同期
分離回路17の出力である同期分離信号から再生映像信
号におけるセグメント判別信号期間を示すゲートパルス
を発生するゲートパルス発生器25と、上記コンパレー
タ28の出力結果からセグメント判別を行なうセグメン
ト判別回路29とから構成されている。
The specific operation of the segment detection circuit 27 will now be explained. For example, as shown in FIG. 7, this segment detection circuit 27 includes a comparator 28 that compares the reproduced video signal with a comparison reference value, and a sync separation signal that is the output of the second sync separation circuit 17 to detect segments in the reproduced video signal. It is comprised of a gate pulse generator 25 that generates a gate pulse indicating a discrimination signal period, and a segment discrimination circuit 29 that discriminates segments based on the output result of the comparator 28.

【0013】上記のような構成のセグメント検出回路2
7においては、第2同期分離回路17から送られる同期
分離信号がゲートパルス発生器25に入力され、ここで
、上記同期分離信号より再生映像信号における記録時に
あらかじめ付加したセグメント判別信号の期間を示すゲ
ートパルスが発生される。一方、A/D変換回路16か
ら送られるディジタル再生映像信号はコンパレータ28
に入力され、上記ゲートパルス発生器25の出力である
ゲートパルスにもとづいて、あらかじめ設定された比較
基準値とひかくされて、再生映像信号よりセグメント判
別信号を分離してレベル弁別を行ない、出力する。ここ
で、上記コンパレータ28の比較基準値レベルは、レベ
ル75〜190間に、たとえばレベル130に設定する
。そして、上記コンパレータ28の出力はセグメント判
別回路29へ入力されてセグメント判別を行ない、その
結果をメモリ制御回路21へと出力する。
Segment detection circuit 2 configured as described above
7, the sync separation signal sent from the second sync separation circuit 17 is input to the gate pulse generator 25, and the sync separation signal indicates the period of the segment discrimination signal added in advance at the time of recording in the reproduced video signal. A gate pulse is generated. On the other hand, the digital playback video signal sent from the A/D conversion circuit 16 is sent to the comparator 28.
Based on the gate pulse which is the output of the gate pulse generator 25, the segment discrimination signal is separated from the reproduced video signal and level discrimination is performed by comparing it with a preset comparison reference value and output. do. Here, the comparison reference value level of the comparator 28 is set between levels 75 and 190, for example, level 130. The output of the comparator 28 is input to a segment discrimination circuit 29 for segment discrimination, and the result is output to the memory control circuit 21.

【0014】上記メモリ制御回路21では、第2同期分
離回路17の出力である同期分離信号に同期してフィー
ルドメモリ20への書き込み制御を行なうが、このフィ
ールドメモリ20への書き込みは再生信号の出力が十分
に得られる部分、つまり、コンパレータ回路15の出力
がアクティブな部分のみ書き込むように制御し、その際
、メモリへの書き込みアドレスは、上記セグメント検出
回路27からのセグメント判別結果およびヘッド切り換
え信号を基準にして発生させている。また、フィールド
メモリ20からの読み出し制御は上記第2同期分離回路
17の出力とは非同期に行なわれる。
The memory control circuit 21 controls writing to the field memory 20 in synchronization with the synchronization separation signal output from the second synchronization separation circuit 17, but the writing to the field memory 20 is performed by outputting the reproduced signal. Control is performed so that writing is performed only in a portion where a sufficient amount of information can be obtained, that is, a portion where the output of the comparator circuit 15 is active. It is generated based on the standard. Furthermore, read control from the field memory 20 is performed asynchronously with the output of the second synchronous separation circuit 17.

【0015】そして、上記フィールドメモリ20より読
み出されたTCI信号は、第2の再生信号処理回路22
において、元のカラーTV信号である輝度信号Yおよび
色差信号R−Y、B−Y信号に復元されて、出力端子2
3a,23b,23cへと出力されて変速再生時の再生
画像が得られる。
The TCI signal read out from the field memory 20 is sent to a second reproduction signal processing circuit 22.
At the output terminal 2, the luminance signal Y and the color difference signals R-Y and B-Y, which are the original color TV signals, are restored and sent to the output terminal 2.
3a, 23b, and 23c to obtain a reproduced image during variable speed reproduction.

【0016】[0016]

【発明が解決しようとする課題】上記のように構成され
ている従来のVTRでは、カラーTV信号をTCI信号
に変換する際、変速再生時にセグメントを判別するため
の基準信号であるセグメント判別信号を付加して記録し
、変速再生時に、セグメント検出回路内において、同期
分離信号にもとづき再生系のA/D変換後の再生映像信
号からセグメント判別信号をコンパレータにより分離し
レベル弁別してセグメント判別を行なっている。
[Problems to be Solved by the Invention] In the conventional VTR configured as described above, when converting a color TV signal to a TCI signal, a segment discrimination signal, which is a reference signal for discriminating segments during variable speed playback, is not used. The segment detection circuit separates the segment discrimination signal from the A/D converted reproduced video signal of the reproduction system based on the synchronization separation signal and performs segment discrimination by level discrimination. There is.

【0017】ところで、上記した従来のVTRにおける
セグメント検出回路では、再生系のA/D変換後のディ
ジタル再生映像信号のすべてのデータをコンパレータに
入力し、このコンパレータでセグメント判別信号を分離
しレベル弁別を行なってからセグメント判別を行なうよ
うに構成されていたので、セグメント検出回路の構成が
複雑になり、回路規模が大きくなるなどの問題点があっ
た。
By the way, in the segment detection circuit in the conventional VTR described above, all the data of the digital playback video signal after A/D conversion in the playback system is input to the comparator, and the comparator separates the segment discrimination signal and performs level discrimination. Since the segment detection circuit is configured to perform segment discrimination after performing the above, there are problems in that the configuration of the segment detection circuit becomes complicated and the circuit size becomes large.

【0018】この発明は上記のような問題点を解決する
ためになされたもので、変速再生時におけるセグメント
判別信号の検出を行なうセグメント検出回路の構成を簡
単にし、回路規模を小さくすることができるVTRを提
供することを目的とする。
The present invention has been made to solve the above-mentioned problems, and it is possible to simplify the configuration of a segment detection circuit that detects a segment discrimination signal during variable speed playback, and to reduce the circuit scale. The purpose is to provide VTR.

【0019】[0019]

【課題を解決するための手段】この発明に係るVTRは
、負極性の同期信号の先端を含めたN(整数)ビットの
ディジタル信号でのレベル値2N−1 を中心とし、こ
の中心値から上下±M(整数)のレベルにあるレベル値
N−1 ±Mをハイ・ローとするディジタルデータによ
りセグメントを判別するための基準信号を設定して記録
信号に付加する手段と、変速再生時に上記基準信号によ
りセグメントを判別するとき、再生系A/D変換後のデ
ィジタル再生映像信号における上記基準信号よりセグメ
ントの判別を行なうセグメント検出手段とを備えたこと
を特徴とする。
[Means for Solving the Problems] A VTR according to the present invention has a level value 2N-1 of a digital signal of N (integer) bits including the leading edge of a negative polarity synchronizing signal as the center, and the level value is above and below this center value. A level value N-1 at a level of ±M (integer) A means for setting a reference signal for identifying a segment using digital data with ±M as high/low and adding it to a recorded signal, and the above-mentioned standard during variable speed playback. The present invention is characterized by comprising segment detection means for determining segments based on the reference signal in the digital reproduced video signal after A/D conversion in the reproduction system when determining the segments based on the signals.

【0020】[0020]

【作用】上記構成のこの発明によれば、変速再生時にセ
グメント検出手段でセグメントを判別する際、ディジタ
ル再生映像信号における基準信号よりセグメント判別を
行なうことにより、セグメント検出手段の構成を簡単な
ものとすることができる。
[Operation] According to the present invention having the above structure, when the segment detection means discriminates a segment during variable speed playback, the segment discrimination is performed based on the reference signal in the digital playback video signal, thereby simplifying the structure of the segment detection means. can do.

【0021】[0021]

【実施例】以下、この発明の一実施例を図面にもとづい
て説明する。図1はこの発明の一実施例によるVTRの
記録系および再生系の構成を示すブロック図であり、同
図において、図6に示す従来例と同一の構成要素には同
一の符号を付して、それらの詳細な説明を省略する。
DESCRIPTION OF THE PREFERRED EMBODIMENTS An embodiment of the present invention will be described below with reference to the drawings. FIG. 1 is a block diagram showing the configuration of a recording system and a reproducing system of a VTR according to an embodiment of the present invention. In the figure, the same components as those of the conventional example shown in FIG. 6 are denoted by the same reference numerals. , their detailed description will be omitted.

【0022】図1において、4は記録信号処理回路で、
入力カラーTV信号をTCI信号に変換するとともに、
変速再生時にセグメントを判別するための基準信号であ
るセグメント判別信号を付加する処理を行なう。19は
セグメント検出回路で、記録時にあらかじめ付加された
セグメント判別信号を検出する。
In FIG. 1, 4 is a recording signal processing circuit;
Converts the input color TV signal to a TCI signal, and
A process of adding a segment discrimination signal, which is a reference signal for discriminating segments during variable speed reproduction, is performed. A segment detection circuit 19 detects a segment discrimination signal added in advance during recording.

【0023】図2は、上記セグメント検出回路19の構
成例を示すブロック図であり、同図において、24はセ
グメント判別回路で、再生映像信号におけるセグメント
判別信号のMSBデータよりセグメントを判別する。2
5はゲートパルス発生器で、第2同期分離回路17から
の同期分離出力より再生映像信号におけるセグメント判
別信号期間を示すゲートパルスを発生する。
FIG. 2 is a block diagram showing an example of the configuration of the segment detection circuit 19. In the figure, 24 is a segment discrimination circuit which discriminates segments based on the MSB data of the segment discrimination signal in the reproduced video signal. 2
A gate pulse generator 5 generates a gate pulse indicating a segment discrimination signal period in the reproduced video signal from the synchronization separation output from the second synchronization separation circuit 17.

【0024】つぎに、上記のように構成された実施例の
動作について、図3〜図5を参照して説明する。入力端
子1a,1b,1cから入力されたカラーTV信号は、
A/D変換回路2a,2b,2cで8ビットのディジタ
ルデータに変換された後、記録信号処理回路4において
TCI信号に変換され、その際、変速再生時にセグメン
トを判別するための基準信号となるセグメント判別信号
が付加されて図3に示すような記録信号となる。ここで
、上記セグメント判別信号は、例えば図3に示すように
、8ビットディジタルデータでのレベル値27 =12
8を中心レベルとして、たとえば上下±53にあるレベ
ル値181、75をそれぞれHigh、Lowとするデ
ィジタルデータを用いて設定する。そして、例えば、第
1セグメントの判別信号は図5(a)のように(H,H
)に、第2セグメントの判別信号は図5(b)のように
(H,L)に、また第3セグメントの判別信号は図5(
c)のように(L,L)に設定して記録信号に多重する
。以上の記録TCI信号は、FM変調回路6において、
FM変調され、記録アンプ7で増幅された後、回転ヘッ
ド8a,8bにより磁気テープ9上に記録される。
Next, the operation of the embodiment configured as described above will be explained with reference to FIGS. 3 to 5. The color TV signals input from the input terminals 1a, 1b, 1c are
After being converted into 8-bit digital data in the A/D conversion circuits 2a, 2b, and 2c, it is converted into a TCI signal in the recording signal processing circuit 4, and at this time, it becomes a reference signal for determining segments during variable speed playback. A segment discrimination signal is added, resulting in a recording signal as shown in FIG. Here, the segment discrimination signal has a level value of 27 = 12 in 8-bit digital data, for example, as shown in FIG.
Setting is made using digital data in which level values 181 and 75 located at ±53 points above and below are set as High and Low, respectively, with 8 being the center level. For example, the discrimination signal of the first segment is (H, H
), the discrimination signal of the second segment is (H,L) as shown in FIG. 5(b), and the discrimination signal of the third segment is as shown in FIG. 5(b).
The signal is set to (L, L) as shown in c) and multiplexed onto the recording signal. The above recording TCI signal is processed in the FM modulation circuit 6.
After being FM modulated and amplified by a recording amplifier 7, it is recorded on a magnetic tape 9 by rotary heads 8a and 8b.

【0025】再生系では、通常再生時、回転ヘッド10
a,10bが磁気テープ9から読み出した再生信号がそ
れぞれヘッドアンプ11a,11bにより増幅されたの
ち、ヘッド切り換え回路12でヘッド切り換え信号にも
とづいて切り換えられて、FM復調回路13へ送られる
。このFM復調回路13では、再生信号をFM復調して
A/D変換回路16へ送り、アナログ信号から8ビット
のディジタル信号へ変換されて第1の再生信号処理回路
18へ出力される。そして、この第1再生信号処理回路
18において、上記FM復調回路13の出力である再生
信号より同期信号を分離する第2同期分離回路17の出
力にもとづき再生信号の時間軸補正、ドロップアウト補
償などの処理を行なう。次いで、この第1再生信号処理
回路18の出力はフィールドメモリ20へ送られる。 このときのフィールドメモリ20の書き込み制御は、メ
モリ制御回路21により上記第2同期分離回路17から
出力される同期分離出力に同期して行なわれ、また、フ
ィールドメモリ20からの読み出し制御は、上記同期分
離出力とは非同期して行なわれる。つづいて、上記フィ
ールドメモリ20より出力されるTCI信号は、第2再
生信号処理回路22へ送られ、元のカラーTV信号であ
る輝度信号Yおよび色差信号R−Y、B−Y信号に変換
されて、出力端子23a,23b,23cへと出力され
る。
In the reproduction system, during normal reproduction, the rotating head 10
The playback signals a and 10b read from the magnetic tape 9 are amplified by head amplifiers 11a and 11b, respectively, and then switched by a head switching circuit 12 based on the head switching signal and sent to an FM demodulation circuit 13. The FM demodulation circuit 13 FM demodulates the reproduced signal and sends it to the A/D conversion circuit 16 , where the analog signal is converted into an 8-bit digital signal and output to the first reproduced signal processing circuit 18 . Then, in the first reproduction signal processing circuit 18, based on the output of the second synchronization separation circuit 17 which separates the synchronization signal from the reproduction signal which is the output of the FM demodulation circuit 13, the reproduction signal is subjected to time axis correction, dropout compensation, etc. Process. Next, the output of the first reproduced signal processing circuit 18 is sent to the field memory 20. At this time, write control of the field memory 20 is performed by the memory control circuit 21 in synchronization with the synchronous separation output output from the second synchronous separation circuit 17, and read control from the field memory 20 is performed in synchronization with the synchronous separation output from the second synchronous separation circuit 17. This is done asynchronously with the separate output. Subsequently, the TCI signal output from the field memory 20 is sent to the second reproduction signal processing circuit 22, where it is converted into the luminance signal Y and color difference signals RY and BY signals, which are the original color TV signals. The signals are then output to output terminals 23a, 23b, and 23c.

【0026】ここまでの通常再生時における再生系の信
号処理は従来例と同様である。ここで、再生モードが高
速再生に変化した場合の動作について説明する。再生モ
ードが高速再生に変化すると、ヘッド切り換え回路12
の出力である再生信号はFM復調回路13でFM復調さ
れるとともに、エンベロープ検波回路14にも送られて
再生信号のエンベロープ検波を行ない、その出力をコン
パレータ回路15で所定のレベルと比較する。そして、
上記FM復調回路13の出力である再生映像信号は、A
/D変換回路16により8ビットのディジタルデータに
変換されるが、このディジタル変換された再生映像信号
は、高速再生時に施される所定の処理を行なう第1再生
信号処理回路18に入力され、また、上記ディジタル変
換された再生映像信号のMSBデータはセグメント検出
回路19へ入力される。
The signal processing of the reproduction system during normal reproduction up to this point is the same as in the conventional example. Here, the operation when the playback mode changes to high-speed playback will be described. When the playback mode changes to high-speed playback, the head switching circuit 12
The output of the reproduced signal is subjected to FM demodulation by an FM demodulation circuit 13, and is also sent to an envelope detection circuit 14 to perform envelope detection of the reproduced signal, and a comparator circuit 15 compares the output with a predetermined level. and,
The reproduced video signal that is the output of the FM demodulation circuit 13 is A
The digitally converted playback video signal is converted into 8-bit digital data by the /D conversion circuit 16, and is input to the first playback signal processing circuit 18 which performs predetermined processing during high-speed playback. The MSB data of the digitally converted reproduced video signal is input to the segment detection circuit 19.

【0027】ところで、再生映像信号におけるセグメン
ト判別信号は、上述したように、8ビットのディジタル
信号でのレベル値128を中心値として上下±53のレ
ベルである181および75をHigh、Lowとする
ディジタルデータにより設定されている。そのレベル値
181、75および128のディジタルデータは図4に
示すようになる。図4より、それぞれのレベル値でのM
SBデータは、レベル値181で「1」、レベル値75
で「0」となっている。したがって、セグメント判別信
号のHighまたはLowの判別は、レベル値128よ
りレベルが上か下か、つまり、MSBデータが1である
か0であるかを判断すればよく、セグメント判別信号の
MSBデータが1であるときはHigh、0であるとき
はLowということになる。
By the way, as mentioned above, the segment discrimination signal in the reproduced video signal is a digital signal in which levels 181 and 75, which are levels 181 and 75, which are ±53 above and below with the level value 128 of the 8-bit digital signal as the center value, are High and Low. Set by data. The digital data of the level values 181, 75 and 128 are as shown in FIG. From Figure 4, M at each level value
SB data is "1" with level value 181, level value 75
It is "0". Therefore, to determine whether the segment discrimination signal is High or Low, it is sufficient to determine whether the level is above or below the level value 128, that is, whether the MSB data is 1 or 0. When it is 1, it is High; when it is 0, it is Low.

【0028】以上のことから、上記セグメント検出回路
19は図2に示す用に構成されており、再生系のA/D
変換後の再生映像信号におけるセグメント判別信号のM
SBデータのみを用いてセグメントを判別する。以下に
、上記セグメント検出回路19の動作について説明する
From the above, the segment detection circuit 19 is constructed as shown in FIG.
M of the segment discrimination signal in the reproduced video signal after conversion
Distinguish segments using only SB data. The operation of the segment detection circuit 19 will be explained below.

【0029】A/D変換回路16から送られる再生映像
信号のMSBデータはセグメント検出回路19内のセグ
メント判別回路24へ入力され、ここで、セグメント判
別信号のMSBデータを分離してセグメントを判別する
。そのとき、再生映像信号におけるセグメント判別信号
のMSBデータの分離および判別は、ゲートパルス発生
器25から出力されるゲートパルスにもとづいて行なわ
れる。上記ゲートパルス発生器25では、第2同期分離
回路17からの同期分離出力にもとづき再生映像信号に
おけるセグメント判別信号期間を示すゲートパルスを発
生している。
The MSB data of the reproduced video signal sent from the A/D conversion circuit 16 is input to the segment discrimination circuit 24 in the segment detection circuit 19, where the MSB data of the segment discrimination signal is separated to discriminate the segment. . At this time, separation and discrimination of the MSB data of the segment discrimination signal in the reproduced video signal is performed based on the gate pulse output from the gate pulse generator 25. The gate pulse generator 25 generates a gate pulse indicating the segment discrimination signal period in the reproduced video signal based on the synchronization separation output from the second synchronization separation circuit 17.

【0030】なお、上記実施例では、上記セグメント判
別回路24において、再生映像信号におけるセグメント
判別信号期間のMSBデータが(1,1)であるときは
第1セグメントと判別し、(1,0)であるときは第2
セグメント、(0,0)であるときは第3セグメントと
判別することになる。このセグメント判別結果は、セグ
メント検出回路19の出力としてメモリ制御回路21へ
と送られる。
In the above embodiment, the segment discrimination circuit 24 determines that when the MSB data of the segment discrimination signal period in the reproduced video signal is (1, 1), it is the first segment; , the second
If the segment is (0, 0), it is determined to be the third segment. This segment determination result is sent to the memory control circuit 21 as an output of the segment detection circuit 19.

【0031】以後の再生信号処理は従来例と同様であり
、上記第1の再生信号処理回路18の出力がフィールド
メモリ20へ送られ、その書き込み制御がメモリ制御回
路21により第2同期分離回路17からの同期分離出力
に同期して行なわれる。そして、フィールドメモリ20
への書き込みは、再生信号の出力が十分に得られる部分
、すなわち、コンパレータ回路15の出力がアクティブ
となる部分のみ書き込むように制御し、メモリ制御回路
21のメモリへの書き込みアドレスは上記セグメント検
出回路19でのセグメント判別結果およびヘッド切り換
え信号を基準にして行なわれる。また、フィールドメモ
リ20からの読み出し制御は、同期分離出力とは非同期
に行なわれる。フィールドメモリ20から読み出された
TCI信号は、第2の再生信号処理回路22でもとのカ
ラーTV信号に復元される。
The subsequent reproduction signal processing is the same as in the conventional example, and the output of the first reproduction signal processing circuit 18 is sent to the field memory 20, and its writing is controlled by the memory control circuit 21 to the second synchronization separation circuit 17. This is done in synchronization with the synchronous separation output from. And field memory 20
Writing to the memory is controlled so as to write only to a portion where a sufficient output of the reproduced signal can be obtained, that is, a portion where the output of the comparator circuit 15 is active, and the write address to the memory of the memory control circuit 21 is determined by the segment detection circuit. This is performed based on the segment discrimination result in step 19 and the head switching signal. Further, read control from the field memory 20 is performed asynchronously with the synchronous separation output. The TCI signal read from the field memory 20 is restored to the original color TV signal by the second reproduction signal processing circuit 22.

【0032】上記のようにすれば、セグメント検出回路
19において、再生系のA/D変換後の再生映像信号に
おけるセグメント判別信号のMSBデータのみを用いて
セグメント判別を行なえるので、セグメント検出回路1
9を回路構成の簡単なみのにすることが可能となる。
With the above configuration, the segment detection circuit 19 can perform segment discrimination using only the MSB data of the segment discrimination signal in the reproduced video signal after A/D conversion in the reproduction system.
9 can be simplified in circuit configuration.

【0033】なお、上記実施例では、ディジタルデータ
が8ビットの場合について説明したが、これに限るもの
でない。また、上記実施例では、セグメント判別信号が
図3および図5に示すような場合について説明したが、
これに限るものでなく、記録信号にセグメント判別信号
を多重するとき、セグメント判別信号をN(整数)ビッ
トのディジタル信号でのレベル値2N−1 を中心とし
て上下に±5M(整数)にあるレベル2N−1 ±Mを
High、Lowとするディジタルデータにより設定し
、変速再生時にセグメントの判別を行なうセグメント検
出回路において、再生系のA/D変換後の再生映像信号
におけるセグメント判別信号のMSBデータのみにより
セグメントを判別することができるものであれば、上記
実施例と同様の効果を奏する。
[0033] In the above embodiment, the case where the digital data is 8 bits has been described, but the present invention is not limited to this. Further, in the above embodiment, the case where the segment discrimination signal is as shown in FIGS. 3 and 5 was explained.
The present invention is not limited to this, but when multiplexing a segment discrimination signal on a recording signal, the segment discrimination signal is set to a level that is ±5M (integer) above and below the level value 2N-1 of an N (integer) bit digital signal. 2N-1 ±M is set by digital data as High and Low, and in the segment detection circuit that discriminates segments during variable speed playback, only the MSB data of the segment discrimination signal in the playback video signal after A/D conversion in the playback system. As long as the segment can be discriminated based on the above, the same effects as in the above embodiment can be achieved.

【0034】また、上記実施例では、1フィールドの映
像信号を3つのセグメントに分割して記録再生する場合
について説明したが、これに限ることなく、2つ以上の
複数のセグメントに分割する場合でもよい。また、各セ
グメントにそれぞれセグメント判別信号を付加するもの
に限らず、フィールドもしくはフレームを判別するため
の基準信号であっても、また、特定のセグメントを判別
するために付加する基準信号であってもよい。
Furthermore, in the above embodiment, the case where one field of video signal is divided into three segments and recorded and reproduced is explained, but the present invention is not limited to this, and even when the video signal is divided into two or more segments. good. In addition, it is not limited to adding a segment discrimination signal to each segment, but it can also be a reference signal for discriminating fields or frames, or a reference signal added for discriminating a specific segment. good.

【0035】さらに、上記実施例では、高速再生時につ
いて説明したが、低速再生時であってもよく、変速再生
時にセグメント検出回路において、セグメント判別信号
のMSBデータのみを用いてセグメントを判別できるよ
うに構成したものであれば、上記実施例と同様の効果を
奏する。
Further, in the above embodiment, explanation was given regarding high-speed playback, but low-speed playback may also be used.During variable-speed playback, the segment detection circuit may be able to discriminate between segments using only the MSB data of the segment discrimination signal. If configured as above, the same effects as in the above embodiment can be achieved.

【0036】[0036]

【発明の効果】以上のように、この発明によれば、変速
再生時にセグメントを判別するための基準信号であるセ
グメント判別信号を、負極性の同期信号を含む記録映像
信号のNビットのディジタル信号でのレベル値2N−1
 を中心値として上下に±Mのレベルにあるレペル値2
N−1 ±Mをハイ・ローとするディジタルデータによ
り設定して記録映像信号に多重し、変速再生時、上記セ
グメント判別信号を検出するセグメント検出回路を構成
するに、再生系のA/D変換後の再生映像信号における
セグメント判別信号のMSBデータのみでセグメント判
別を行なうように構成したので、セグメント検出回路の
回路構成を簡単にすることができ、回路規模を小さくす
ることができるという効果を奏する。
As described above, according to the present invention, the segment discrimination signal, which is a reference signal for discriminating segments during variable speed playback, can be converted into an N-bit digital signal of a recorded video signal including a synchronization signal of negative polarity. The level value at 2N-1
The level value 2 is at a level of ±M above and below the center value.
A/D conversion of the playback system constitutes a segment detection circuit that sets N-1 ±M with digital data as high and low and multiplexes it onto the recorded video signal and detects the segment discrimination signal during variable speed playback. Since the segment is determined using only the MSB data of the segment determination signal in the later reproduced video signal, the circuit configuration of the segment detection circuit can be simplified and the circuit scale can be reduced. .

【図面の簡単な説明】[Brief explanation of drawings]

【図1】この発明の一実施例によるVTRの記録系およ
び再生系の構成を示すブロック図である。
FIG. 1 is a block diagram showing the configuration of a recording system and a reproducing system of a VTR according to an embodiment of the present invention.

【図2】セグメント検出回路の一構成例を示すブロック
図である。
FIG. 2 is a block diagram showing a configuration example of a segment detection circuit.

【図3】TCI信号にセグメント判別信号を多重したと
きの一例を示す波形図である。
FIG. 3 is a waveform diagram showing an example when a segment discrimination signal is multiplexed on a TCI signal.

【図4】セグメント判別信号の振幅レベルとディジタル
データを説明するための表である。
FIG. 4 is a table for explaining the amplitude level and digital data of a segment discrimination signal.

【図5】セグメント判別信号の波形図である。FIG. 5 is a waveform diagram of a segment discrimination signal.

【図6】従来のVTRの記録系および再生系の構成を示
すブロック図である。
FIG. 6 is a block diagram showing the configuration of a recording system and a reproduction system of a conventional VTR.

【図7】従来のVTRにおけるセグメント検出回路の一
例を示すブロック図である。
FIG. 7 is a block diagram showing an example of a segment detection circuit in a conventional VTR.

【図8】従来のVTRにおけるTCI信号にセグメント
判別信号を多重したときの一例を示す波形図である。
FIG. 8 is a waveform diagram showing an example when a segment discrimination signal is multiplexed with a TCI signal in a conventional VTR.

【図9】従来のVTRにおけるセグメント判別信号の波
形図である。
FIG. 9 is a waveform diagram of a segment discrimination signal in a conventional VTR.

【図10】1フィールドのコンポーネントカラーTV信
号をTCI信号に変換しセグメント分割して記録する信
号処理方式の概念図である。
FIG. 10 is a conceptual diagram of a signal processing method in which a one-field component color TV signal is converted into a TCI signal, divided into segments, and recorded.

【符号の説明】[Explanation of symbols]

4  信号処理回路 19  セグメント検出回路 24  セグメント判別回路 25  ゲートパルス発生器 4 Signal processing circuit 19 Segment detection circuit 24 Segment discrimination circuit 25 Gate pulse generator

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】  1フィールドの映像信号を複数のセグ
メントに分けて回転ドラムに装着された回転ヘッドで記
録し再生するように構成された多セグメント記録方式の
磁気記録再生装置において、上記セグメントを判別する
ための基準信号を負極性の同期信号の先端を含めたN(
整数)ビットのディジタル信号でのレベル値2N−1 
を中心とし、この中心値から上下±M(整数)のレベル
にあるレベル値N−1 ±Mをハイ・ローとするディジ
タルデータにより設定して記録信号に付加する手段と、
変速再生時に上記基準信号によりセグメントを判別する
とき、再生系A/D変換後のディジタル再生映像信号に
おける上記基準信号よりセグメントの判別を行なうセグ
メント検出手段とを備えたことを特徴とする磁気記録再
生装置。
Claim 1: In a multi-segment recording type magnetic recording and reproducing apparatus configured to divide one field of video signals into a plurality of segments and record and reproduce them using a rotating head mounted on a rotating drum, the segments are discriminated. The reference signal for this purpose is N(
Integer) bit level value in digital signal 2N-1
means for setting level values N-1 ±M (integer) above and below ±M (integer) from the center value using digital data as high and low, and adding the level values to the recording signal;
A magnetic recording and reproducing device characterized in that it is provided with a segment detecting means for determining a segment based on the reference signal in a digital reproduced video signal after A/D conversion of the reproduction system when determining a segment based on the reference signal during variable speed reproduction. Device.
JP3074875A 1991-04-08 1991-04-08 Magnetic recording and reproducing device Pending JPH04309089A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3074875A JPH04309089A (en) 1991-04-08 1991-04-08 Magnetic recording and reproducing device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3074875A JPH04309089A (en) 1991-04-08 1991-04-08 Magnetic recording and reproducing device

Publications (1)

Publication Number Publication Date
JPH04309089A true JPH04309089A (en) 1992-10-30

Family

ID=13559954

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3074875A Pending JPH04309089A (en) 1991-04-08 1991-04-08 Magnetic recording and reproducing device

Country Status (1)

Country Link
JP (1) JPH04309089A (en)

Similar Documents

Publication Publication Date Title
JPH0685587B2 (en) Playback device
JPH04309089A (en) Magnetic recording and reproducing device
US5166803A (en) Image signal recording and reproducing system
JPH06181580A (en) Digital vtr
US5396372A (en) Audio signal recording and reproducing apparatus
JP3277483B2 (en) Image recording playback device
JPH0683479B2 (en) Video signal recording device and recording / reproducing device
JP3087858B2 (en) Video signal recording and playback device
JPH0522683A (en) Magnetic recording and reproducing device
JP2531616B2 (en) Image signal recording device
JPH04310080A (en) Magnetic recording and reproducing device
JPH03198596A (en) Magnetic recording and reproducing device
JPH05145890A (en) Magnetic recording and reproducing device
JPH04284795A (en) Disk reproducing device
JP2587142B2 (en) Video signal recording and playback device
JPH05161116A (en) Magnetic recording and reproducing device
JPS6339284A (en) Magnetic recording and reproducing device
JPH051674B2 (en)
JPH06181581A (en) Transmission system, generator, recorder, recording medium, reproducing device and recording and reproducing device for line sequential signal
JPH04357793A (en) Video signal recording and reproducing device
JPH05199490A (en) Recording/reproducing device
JPH01305679A (en) Picture transmitter receiver
JPH05219480A (en) Memory control circuit
JPH0817475B2 (en) Video signal playback device
JPH0799668A (en) Video signal recording device and video signal reproducing device