JPH01258105A - Pc program displaying system - Google Patents

Pc program displaying system

Info

Publication number
JPH01258105A
JPH01258105A JP8654888A JP8654888A JPH01258105A JP H01258105 A JPH01258105 A JP H01258105A JP 8654888 A JP8654888 A JP 8654888A JP 8654888 A JP8654888 A JP 8654888A JP H01258105 A JPH01258105 A JP H01258105A
Authority
JP
Japan
Prior art keywords
program
area
display
display device
designated
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP8654888A
Other languages
Japanese (ja)
Inventor
Kunio Tanaka
久仁夫 田中
Yasuyuki Ino
泰行 伊野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fanuc Corp
Original Assignee
Fanuc Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fanuc Corp filed Critical Fanuc Corp
Priority to JP8654888A priority Critical patent/JPH01258105A/en
Publication of JPH01258105A publication Critical patent/JPH01258105A/en
Pending legal-status Critical Current

Links

Landscapes

  • Programmable Controllers (AREA)

Abstract

PURPOSE:To enable program display to be performed even in a display device in which adjustment for color or luminance is impossible by inversely displaying a designated program area by inverting the storage content of a frame memory in a designated area when the erasure, duplication, and transfer of a sequence program are designated. CONSTITUTION:A processor 11 controls the whole of a programmable controller (PC). An input circuit 12 receives a signal from the outside, and transfers it to a bus after converting a signal level. An output circuit 13 output an internal output signal to the outside. An interface 40 for a program generator connects the bus to the program generator. In such a case, the device is constituted in such a way that the area is inversely displayed by inverting the storage content of the frame memory in which the display data of the area in stored at the time of designating the area of the erasure, the duplication, and the transfer of the sequence program. In such a way, it is possible to perform the program display even in the display device in which no color or luminance can be changed.

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はPC(プログラマブル・コントローラ)のシー
ケンスプログラムを表示するためのPCのプログラム表
示方式に関し、特に色あるいは輝度の変更ができない表
示装置を有するPCでのプログラム表示方式に関する。
[Detailed Description of the Invention] [Field of Industrial Application] The present invention relates to a PC program display method for displaying a sequence program of a PC (programmable controller), and in particular has a display device whose color or brightness cannot be changed. It relates to a program display method on a PC.

〔従来の技術〕[Conventional technology]

PC(プログラマブル・コントローラ)のラダープログ
ラム、等のシーケンスプログラムを編集するときには、
消去、複写、変更等の操作が必要である。
When editing sequence programs such as PC (programmable controller) ladder programs,
Operations such as deletion, copying, and modification are required.

このために、消去等の範囲を表示する方法として、色あ
るいは輝度等を変更して表示する方法が一般的に使用さ
れている。
For this reason, as a method of displaying the range of erasure, etc., a method of displaying by changing the color, brightness, etc. is generally used.

〔発明が解決しようとする課題〕[Problem to be solved by the invention]

しかし、ラップトツブ式の自動プログラミング装置等の
軽量な装置では、プラズマ表示装置、特に色あるいは輝
度の変更のできない表示装置が使用される。従って、こ
のようなPMC(プログラマブル・マシン・コントロー
ラ)では従来の方法を使用することができない。
However, in lightweight devices such as laptop-type automatic programming devices, plasma displays are used, particularly displays that do not allow for color or brightness changes. Therefore, conventional methods cannot be used with such PMCs (programmable machine controllers).

本発明はこのような点に鑑みてなされたものであり、色
あるいは輝度の調整ができない表示装置を有するPCで
のプログラム表示方式を提供することを目的とする。
The present invention has been made in view of these points, and it is an object of the present invention to provide a program display method on a PC having a display device in which color or brightness cannot be adjusted.

〔課題を解決するための手段〕[Means to solve the problem]

本発明では上記課題を解決するために、プラズマ表示装
置のように、色あるいは輝度の変更ができない表示装置
を有するPC(プログラマブル・コントローラ)のシー
ケンスプログラムを表示するPCのプログラム表示方式
において、シーケンスプログラムの消去、複写、移動等
の領域を指定するときに、前記領域の表示データを記憶
しているフレームメモリの記憶内容を反転させることに
より、前記領域を反転表示するようにしたことを特徴と
するPCのプログラム表示方式提供される。
In order to solve the above problems, the present invention provides a program display method for a PC (programmable controller) having a display device such as a plasma display device in which color or brightness cannot be changed. When specifying an area to be erased, copied, moved, etc., the area is displayed in reverse by reversing the stored contents of a frame memory that stores the display data of the area. A PC program display method is provided.

〔作用〕[Effect]

指定領域を反転表示することにより、色あるいは輝度の
変更できない表示装置でも指定領域を表示することがで
きる。
By displaying the designated area in reverse, the designated area can be displayed even on a display device that cannot change the color or brightness.

反転表示は画素ごとにフレームメモリのrlJ、rQl
を反転させることにより行う。
Reverse display is done by rlJ, rQl of frame memory for each pixel.
This is done by reversing the .

〔実施例〕〔Example〕

以下、本発明の一実施例を図面に基づいて説明する。 Hereinafter, one embodiment of the present invention will be described based on the drawings.

第1図に本発明のPCのプログラム表示方式の表示例を
示す0図において、Xo、1.Xo、2、X003、X
004は論理的なリレー接点であり、Yo、0、YOo
l、Yo、3は論理的なリレーのコイルである。
FIG. 1 shows a display example of the program display method of the PC of the present invention. Xo, 2, X003, X
004 is a logical relay contact, Yo, 0, YOo
l, Yo, and 3 are logical relay coils.

1− %−テ、接点X002、xO03及ヒコイルYO
,Iのラダ一部分を削除するものとする。先ず、削除ボ
タンを押し、領域Aをカーソルで指定する。
1-%-TE, contacts X002, xO03 and Hikoil YO
, I shall delete part of the ladder. First, press the delete button and specify area A with the cursor.

領域Aは反転表示される。具体的には各画素ごとにその
近傍のみを行う。これは反転すべき領域を限定し、処理
が高速になるからである。この処理は、ラダー図の表示
データを格納するフレームメモリのデータを「1」とr
O」に反転させることで行う。
Area A is displayed in reverse video. Specifically, only the vicinity of each pixel is processed. This is because it limits the area to be inverted and speeds up the processing. This process sets the data in the frame memory that stores the display data of the ladder diagram to "1" and r
This is done by flipping it to "O".

従って、モノクロのプラズマ表示装置のような、軽量な
表示装置でも、削除すべき領域を明確にプログラマに認
識させることができる。勿論、削除のみでなく、複写あ
るいは変更等の範囲を指定するのにも同様に使用するこ
とができる。
Therefore, even in a lightweight display device such as a monochrome plasma display device, the programmer can clearly recognize the area to be deleted. Of course, it can be used not only for deletion, but also for specifying a range of copying, modification, etc.

第2図に本発明を実施するためのプログラム作成装置と
PC(プログラマブル・コントローラ)のハードウェア
のブロック図を示す。図において、1はプログラム作成
装置、2は表示画面でありCRT、液晶表示装置等が使
用される0表示画面2には、第1図に示すラダー表示画
面が表示される。
FIG. 2 shows a hardware block diagram of a program creation device and a PC (programmable controller) for implementing the present invention. In the figure, 1 is a program creation device, 2 is a display screen, and the ladder display screen shown in FIG. 1 is displayed on the 0 display screen 2, which uses a CRT, liquid crystal display, etc.

また、これらの表示は1個の画面にマルチウィンド形式
で表示することもできる。3はファンクションキーであ
り、削除、複写、変更等のファンク 。
Further, these displays can also be displayed in a multi-window format on one screen. 3 is a function key, and functions such as deletion, copying, and modification.

ジョンを指令する。4は操作キーである。command John. 4 is an operation key.

プログラム作成装置1はマイクロプロセッサ構成となっ
ており、上記に説明した表示処理はプログラム作成装置
1内のマイクロプロセッサによって処理される。
The program creation device 1 has a microprocessor configuration, and the display processing described above is processed by the microprocessor within the program creation device 1.

lOはPC(プログラマブル・コントローラ)、11は
PC全体を制御するプロセッサである。12は入力回路
であり、外部からの信号を受け、信号レベルを変換して
バスに転送する。13は出力回路であり、内部の出力信
号を外部へ出力する。
IO is a PC (programmable controller), and 11 is a processor that controls the entire PC. An input circuit 12 receives a signal from the outside, converts the signal level, and transfers it to the bus. 13 is an output circuit, which outputs an internal output signal to the outside.

20はROMであり、その内部にはラダープログラムの
実行を管理する管理プログラム21と工作機械等を制御
するためのラダー言語で作成されたラダープログラム2
2等が格納されている。30はRAMであり、各種のデ
ータが格納されており、入力信号、出力信号、補助リレ
ー信号、内部レジスタ信号もここに格納される。
20 is a ROM, which contains a management program 21 for managing the execution of ladder programs and a ladder program 2 written in a ladder language for controlling machine tools, etc.
2nd prize is stored. A RAM 30 stores various data, including input signals, output signals, auxiliary relay signals, and internal register signals.

40はプログラム作成装置用のインタフェースであり、
バスとプログラム作成装置を接続するためのインタフェ
ース回路である。
40 is an interface for the program creation device;
This is an interface circuit for connecting a bus and a program creation device.

上記の説明では、ラダープログラムを編集する場合につ
いて述べたが、他の二−モニック形式のプログラムも同
様に処理することができる。
Although the above explanation deals with editing a ladder program, other monic format programs can be processed in the same way.

〔発明の効果〕〔Effect of the invention〕

以上説明したように本発明では、プラズマ表示装置のよ
うに色あるいは輝度の変更のできない表示装置で、編集
領域を反転表示するようにしたので、シーケンスプログ
ラムの編集、保守等が簡単になり、必要な時間も短縮さ
れる。
As explained above, in the present invention, since the editing area is displayed in reverse on a display device such as a plasma display device in which the color or brightness cannot be changed, editing and maintenance of sequence programs can be simplified and necessary. time is also reduced.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図に本発明のPCのプログラム表示方式の概念を示
す図、 第2図は本発明を実施するためのプログラム作成装置と
PC(プログラマブル・コントローラ)のハードウェア
のブロック図である。 1・−・−・−・−−〜−−−プログラム作成装置2・
−・・−・・・−・・・−・表示画面3−・・−−一−
−・・・・−ファンクションキー4−・−・・−・・・
−・操作キー 10−−m−−・−・−・・・−・PC(7”ログラマ
ブル・コントローラ) A・−・−・−・−・・−反転領域 特許出願人 ファナック株式会社 代理人   弁理士  服部毅巖
FIG. 1 is a diagram showing the concept of a PC program display method of the present invention, and FIG. 2 is a block diagram of the hardware of a program creation device and a PC (programmable controller) for implementing the present invention. 1.------------Program creation device 2.
−・・−・・・−・・Display screen 3−・・−−1−
−・・−Function key 4−・−・・−・・
−・Operation keys 10−−m−−・−・−・・・PC (7” programmable controller) A・−・−・−・−・・−Reversed area patent applicant Fanuc Co., Ltd. agent Patent attorney Takeshi Hattori

Claims (2)

【特許請求の範囲】[Claims] (1)プラズマ表示装置のように、色あるいは輝度の変
更ができない表示装置を有するPC(プログラマブル・
コントローラ)のシーケンスプログラムを表示するPC
のプログラム表示方式において、 シーケンスプログラムの消去、複写、移動等の範囲を指
定するときに、指定された領域のフレームメモリの記憶
内容を反転させることにより、指定されたプログラム領
域を反転表示するようにしたことを特徴とするPCのプ
ログラム表示方式。
(1) A PC (programmable computer) with a display device such as a plasma display device whose color or brightness cannot be changed.
PC that displays the sequence program of the controller
In the program display method of , when specifying a range for erasing, copying, moving, etc. of a sequence program, the specified program area is displayed in reverse by inverting the stored contents of the frame memory in the specified area. A PC program display method characterized by:
(2)前記シーケンスプログラムはラダープログラムで
あることを特徴とする特許請求の範囲第1項記載のPC
のプログラム表示方式。
(2) The PC according to claim 1, wherein the sequence program is a ladder program.
program display method.
JP8654888A 1988-04-08 1988-04-08 Pc program displaying system Pending JPH01258105A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP8654888A JPH01258105A (en) 1988-04-08 1988-04-08 Pc program displaying system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP8654888A JPH01258105A (en) 1988-04-08 1988-04-08 Pc program displaying system

Publications (1)

Publication Number Publication Date
JPH01258105A true JPH01258105A (en) 1989-10-16

Family

ID=13890057

Family Applications (1)

Application Number Title Priority Date Filing Date
JP8654888A Pending JPH01258105A (en) 1988-04-08 1988-04-08 Pc program displaying system

Country Status (1)

Country Link
JP (1) JPH01258105A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009099021A (en) * 2007-10-18 2009-05-07 Koyo Electronics Ind Co Ltd Ladder diagram edition system
JP2015207134A (en) * 2014-04-21 2015-11-19 村田機械株式会社 Machine tool, program editing method, and control program

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS592075A (en) * 1982-06-28 1984-01-07 富士通株式会社 Graphic display editing system
JPS5995612A (en) * 1982-11-23 1984-06-01 Rika Kogyo Kk Control state display system
JPS60221807A (en) * 1984-04-19 1985-11-06 Toshiba Mach Co Ltd Displaying method of relay ladder figure in display device

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS592075A (en) * 1982-06-28 1984-01-07 富士通株式会社 Graphic display editing system
JPS5995612A (en) * 1982-11-23 1984-06-01 Rika Kogyo Kk Control state display system
JPS60221807A (en) * 1984-04-19 1985-11-06 Toshiba Mach Co Ltd Displaying method of relay ladder figure in display device

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009099021A (en) * 2007-10-18 2009-05-07 Koyo Electronics Ind Co Ltd Ladder diagram edition system
JP2015207134A (en) * 2014-04-21 2015-11-19 村田機械株式会社 Machine tool, program editing method, and control program

Similar Documents

Publication Publication Date Title
KR900002950B1 (en) Multi window displaying device
JPH01258105A (en) Pc program displaying system
JPH0228716A (en) Multi-window device
JPH04370805A (en) Programmable controller and its program editing and display method, editing display device, and programming device
JPH04370806A (en) Programmable control and its display method, display method, and programming device
JPH05108300A (en) Mouse cursor display system
JPH0535837A (en) Cut data editing system for window system with cut-and-paste function
JPS61107289A (en) Virtual screen display control system
JPH03126128A (en) Partial display window display device
JPH0462090B2 (en)
JPH01244502A (en) Pc program display system
JPS62297975A (en) Control system for multi-window display
JPS61148542A (en) Maintenance system of data processor
JPH01191269A (en) Image controller
JPS6258379A (en) Adverse simulation device for graph transformation
JPH06202612A (en) Graphic editor device
JPH04162090A (en) Display device
JPH03129424A (en) Window display device
JPH058435B2 (en)
JPS63276637A (en) Memory contents arithmetic processing system in debug program
JPS62276672A (en) Window changing method
JPH0695829A (en) Man-machine interface device using crt screen operation
JPH10240199A (en) Picture display control device
JPS62119637A (en) Program display system
JPH05197360A (en) Image processing system and method therefor