JPH01220585A - Video signal processing device - Google Patents

Video signal processing device

Info

Publication number
JPH01220585A
JPH01220585A JP63045130A JP4513088A JPH01220585A JP H01220585 A JPH01220585 A JP H01220585A JP 63045130 A JP63045130 A JP 63045130A JP 4513088 A JP4513088 A JP 4513088A JP H01220585 A JPH01220585 A JP H01220585A
Authority
JP
Japan
Prior art keywords
signal
circuit
video signal
noise
output signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63045130A
Other languages
Japanese (ja)
Inventor
Yasuo Mihashi
三橋 康夫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP63045130A priority Critical patent/JPH01220585A/en
Publication of JPH01220585A publication Critical patent/JPH01220585A/en
Pending legal-status Critical Current

Links

Landscapes

  • Picture Signal Circuits (AREA)
  • Television Signal Processing For Recording (AREA)
  • Processing Of Color Television Signals (AREA)

Abstract

PURPOSE:To improve S/N and the sharpness of pictures by providing a specific noise canceller circuit and a signal processing circuit. CONSTITUTION:The noise component in a flat picture part is eliminated from a video signal (a) including a noise component (n) by a low pass filter 11 of a noise canceller circuit 25 to obtain a signal (h), and a difference signal component (i) is obtained by a subtracting circuit 12. A signal from a limiter 13 is subtracted from the signal (i) by a subtracting circuit 14 to obtain a difference signal component (k) which scarcely includes noise, and the signal (h) is added by an adding circuit 15 to obtain a video signal l where most of the noise component of the signal (a) is eliminated. The signal l passes delay circuits 16 and 17 of a signal processing circuit 26 to become signal (n), and this signal is added to the signal l by an adding circuit 18, and a signal (p) having a half amplitude is obtained through a 1/2 attenuator 19. A signal (q) obtained by subtracting the signal (p) from a signal (m) from the circuit 16 in a subtracting circuit 20 is reduced by an attenuator 21. This signal is added to the signal (m) by an adding circuit 22 to obtain a signal (r). Thus, S/N and the sharpness are improved.

Description

【発明の詳細な説明】 [産業上の利用分野〕 この発明は、テレビジョン受信機やビデオテープレコー
ダ(以下、VTRと称す)、ディスクプレーヤなどのビ
デオ再生機に適用されるもので、ビデオ信号のS/Nの
改善および画像の鮮鋭度の向上を図るように、このビデ
オ信号を加工処理するビデオ信号処理装置に関するもの
である。
Detailed Description of the Invention [Industrial Field of Application] The present invention is applied to video playback devices such as television receivers, video tape recorders (hereinafter referred to as VTRs), and disk players. The present invention relates to a video signal processing device that processes this video signal so as to improve the S/N ratio and the sharpness of the image.

[従来の技術〕 テレビジョン受信機やVTR、ディスクプレーヤなどの
ビデオ再生機における画質は、ビデオ信号のS/N、解
像度、鮮鋭度の3つのバランスで決まる。
[Prior Art] Image quality in video playback devices such as television receivers, VTRs, and disc players is determined by the balance of three factors: S/N, resolution, and sharpness of the video signal.

第3図は上記3つの画質決定要素のうち、ビデオ信号の
S/Hの改善および鮮鋭度の向上を1指した従来のVT
Rにおけるビデオ信号処理装置の構成を示すブロック図
であり、同図において、(1)は復調回路で、この復調
回路(1)は図示省略した再生ヘッドによりピックアッ
プされた3.4 MHz〜4.4 MHzのFM変調ビ
デオ信号をベースバンドのビデオ信号に復調する。(2
)はディエンファシス回路で、このディエンファシス回
路(2)は記録時にプリエンファシス回路により高周波
成分を強調して記録されたビデオ信号の高周波成分を抑
圧して、ビデオ信号の記録再生系で発生する高域のノイ
ズ成分を低減するもので、上記プリエンファシス回路と
逆特性を有する。
Figure 3 shows a conventional VT system that focuses on improving S/H and sharpness of the video signal among the three image quality determining factors mentioned above.
1 is a block diagram showing the configuration of a video signal processing device in R. In the same figure, (1) is a demodulation circuit, and this demodulation circuit (1) is a block diagram showing the configuration of a video signal processing device in R. Demodulates a 4 MHz FM modulated video signal to a baseband video signal. (2
) is a de-emphasis circuit. This de-emphasis circuit (2) suppresses the high-frequency components of the recorded video signal by emphasizing the high-frequency components using the pre-emphasis circuit during recording, and suppresses the high-frequency components generated in the video signal recording and reproducing system. This circuit reduces noise components in the range, and has characteristics opposite to those of the pre-emphasis circuit described above.

(3)はローパスフィルタ(以下、LPFと称す)で、
ビデオ信号の高周波帯域を遮断する。
(3) is a low-pass filter (hereinafter referred to as LPF),
Blocks the high frequency band of the video signal.

(4)は2次微分回路′で、ビデオ信号のトランジェン
ト部分およびノイズ成分を微分する。(5)はアッテネ
ータで、微分された信号レベルを適当レベルに設定する
。(6)は加算回路で、上記LPF(3)の出力信号と
上記アッテネータ(5)の出力信号とを加算する0以上
のLPF(3)、2次微分回路(4)、アッテネータ(
5)、加算回路(6)により2次微分方式画質加工回路
(23)を構成する。
(4) is a second-order differentiator' which differentiates the transient part and noise component of the video signal. (5) is an attenuator that sets the differentiated signal level to an appropriate level. (6) is an adder circuit which includes an LPF (3) of 0 or more that adds the output signal of the LPF (3) and the output signal of the attenuator (5), a second-order differentiator (4), an attenuator (
5) A second-order differential image quality processing circuit (23) is configured by the addition circuit (6).

(7)はへイバスフィルタ(以下、HPFと称す)で、
ビデオ信号に含まれるノイズ成分をピックアップする。
(7) is a high-pass filter (hereinafter referred to as HPF),
Picks up noise components contained in video signals.

(8)はノイズ成分を増幅するノイズアンプ、(9)は
ノイズ成分の振幅を制限するリミッタ、 (10)は極
性反転回路、(11)はアッテネータで、上記リミッタ
(9)により制限されたノイズ成分の振幅を最適値に設
定する。(12)は加算回路で、上記2次微分方式画買
加工回路(23)の出力信号と極性の反転したノイズ成
分信号とを加算する。以−EのHPF(7)、ノイズア
ンプ(8)、リミッタ(9)、極性反転回路(10)、
アッテネータ(11)、加算回路(12)によりノイズ
キャンセラ回路(24)を構成する。
(8) is a noise amplifier that amplifies the noise component, (9) is a limiter that limits the amplitude of the noise component, (10) is a polarity inversion circuit, and (11) is an attenuator that suppresses the noise that is limited by the limiter (9). Set the component amplitude to the optimal value. (12) is an adder circuit which adds the output signal of the second-order differential picture processing circuit (23) and the noise component signal whose polarity has been inverted. HPF (7), noise amplifier (8), limiter (9), polarity inversion circuit (10),
The attenuator (11) and the adder circuit (12) constitute a noise canceller circuit (24).

つぎに、上記構成の動作について説明する。Next, the operation of the above configuration will be explained.

3.4 MHz 〜4.4 MHzにFM変調し、かつ
プリエンファシス回路を通して高周波成分が強調されて
記録媒体に記録されたビデオ信号を、再生ヘットにより
ピックアップして復調回路(1)に入力することによっ
て、このFM変調ビデオ信号をベースバンドのビデオ信
号に復調する。ついで、この復調ビデオ信号を上記プリ
エンファシス回路と逆特性のディエンファシス回路(2
)に入力することによって、高周波成分を抑圧して高域
のノイズ成分を低減する。しかし、このようなエンファ
シス処理のみの場合には、第4図(a)で示すように、
多くのノイズ成分(n)が残留している。とくに、VT
Rの磁気テープの品質が悪いと、かなりのノイズ成分(
n)が残留している。
A video signal which is FM modulated to 3.4 MHz to 4.4 MHz and recorded on a recording medium with high frequency components emphasized through a pre-emphasis circuit is picked up by a playback head and input to the demodulation circuit (1). This FM modulated video signal is demodulated into a baseband video signal. Next, this demodulated video signal is passed through a de-emphasis circuit (2
) to suppress high frequency components and reduce high frequency noise components. However, in the case of only such emphasis processing, as shown in FIG. 4(a),
Many noise components (n) remain. In particular, VT
If the quality of the R magnetic tape is poor, a considerable amount of noise component (
n) remains.

つぎに、多くのノイズ成分(n)を含む第4図(a)で
示すようなビデオ信号を2次微分方式画質加工回路(2
3)に加えると、まずビデオ信号がL P F (3)
を通過して、第4図(b)で示すように高域成分および
ノイズ成分が除去される。一方。
Next, a video signal as shown in FIG. 4(a) containing many noise components (n) is processed by a second-order differential image quality processing circuit (
3), the video signal is L P F (3)
The high frequency components and noise components are removed as shown in FIG. 4(b). on the other hand.

2次微分回路(0を通過したビデオ信号のレベルの急変
しているトランジェント部分(1)が2同機分されると
ともに、ノイズ成分も微分され、この微分信号が7ツテ
ネータ(5)を通過することにより適当に設定されて、
第4r1!1(0)に示すような波形信号となる。
The second-order differentiation circuit (transient part (1) in which the level of the video signal that has passed 0 suddenly changes) is divided into two parts, the noise component is also differentiated, and this differentiated signal passes through the 7-tuneator (5). Appropriately set by
A waveform signal as shown in 4th r1!1(0) is obtained.

つづいて、上記L P F (3)から出力される第4
図(b)で示す信号と、上記アッテネータ(5)から出
力される第4図(C)に示す信号とが加算回路(8)で
加算されて、第4図(d)で示すような信号となる。こ
の第4図(d)で示す信号は、ノイズ成分(n)を含む
ものの、第4図(a)で示す元のビデオ信号の自レベル
から黒レベルに急変する立上りトランジェント部分およ
び黒レベルから自レベルに急変する立下リトランジェン
ト部分のそれぞれに適度なピーク(pi)、(p2)が
加えられており、画質の鮮鋭度の増したビデオ信号とな
る。
Continuing, the fourth output from L P F (3) above is
The signal shown in FIG. 4(b) and the signal shown in FIG. 4(C) outputted from the attenuator (5) are added in an adder circuit (8) to produce a signal as shown in FIG. 4(d). becomes. Although the signal shown in FIG. 4(d) contains a noise component (n), the rising transient portion of the original video signal shown in FIG. Appropriate peaks (pi) and (p2) are added to each of the falling retransient portions where the level suddenly changes, resulting in a video signal with increased image quality and sharpness.

つぎに、鮮鋭度の増した第4図(d)で示すビデオ信号
はノイズキャンセラ回路(24)に入力される。このノ
イズキャンセラ回路(20に入力されたビデオ信号は、
まずHPF(?)、ノイズアンプ(8)を通過して第4
図(e)で示すように、ノイズ成分(n)およびビデオ
信号の高周波成分が増幅される。
Next, the video signal with increased sharpness shown in FIG. 4(d) is input to the noise canceller circuit (24). The video signal input to this noise canceller circuit (20) is
First, it passes through the HPF (?), the noise amplifier (8), and then the fourth
As shown in Figure (e), the noise component (n) and the high frequency component of the video signal are amplified.

ついで、リミッタ(9)により設定されたリミッティン
グレベル(Ll) 、(L2)でノイズ成分(n)の振
幅が制限されて、第4図(f)で示すような信号となる
。この第4図(Dで示す信号の極性を極性反転回路(1
0)で反転し、かつアッテネータ(11)により適当な
レベルに減衰させたのち、加算回路(!2)に入力し、
この加算回路(12)において、第4図(d)で示す信
号と加算することにより、第4図(g)で示すような信
号を出力する。この第4図(g)で示す信号は、立上り
トランジェント部分および立下リトランジェント部分に
2次微分方式によりピーク(pi)、(p2)をもった
ビデオ信号からノイズ成分(n)を取り除いた鮮鋭度の
あるビデオ信号である。
Next, the amplitude of the noise component (n) is limited by the limiting levels (Ll) and (L2) set by the limiter (9), resulting in a signal as shown in FIG. 4(f). The polarity of the signal shown in FIG.
0) and attenuated to an appropriate level by an attenuator (11), then input to an adder circuit (!2),
This adder circuit (12) outputs a signal as shown in FIG. 4(g) by adding it to the signal shown in FIG. 4(d). The signal shown in Fig. 4 (g) is a sharp signal obtained by removing noise components (n) from a video signal that has peaks (pi) and (p2) in the rising transient portion and falling retransient portion using the quadratic differential method. This is a high quality video signal.

[発明が解決しようとする課題] S/Hの改善お上び鮮鋭度の向上を1指した従来のビデ
オ信号処理装置は、以上のように構成されているので、
2次微分方式画質加工回路(23)でノイズ成分(n)
が強調されるばかりでなく、2次微分によりトランジェ
ント部分のピーク(pi) 。
[Problems to be Solved by the Invention] The conventional video signal processing device, which aims to improve S/H and improve sharpness, is configured as described above.
Noise component (n) in the second-order differential image quality processing circuit (23)
Not only is the peak (pi) of the transient part emphasized by the second derivative.

(p2)を高くしようとすると、そのピークの時間幅が
大きくなる。また、このようなピークを発生させると、
そのピークの後に第4図(c) 、 (d) 、 (g
)で示すようにリンギング(交)が発生して振動減衰を
繰り返すという問題がある。したがって、最終的にS/
Nがあまり改善できないばかりでなく、オーバーシュー
トやリンギング現象の発生によって画像の鮮鋭度も十分
に向上することができない欠点があった。
When trying to increase (p2), the time width of its peak increases. Also, when such a peak occurs,
After that peak, Figure 4 (c), (d), (g
), there is a problem in that ringing (crossing) occurs and vibration damping repeats. Therefore, finally S/
Not only is it not possible to significantly improve N, but also the image sharpness cannot be sufficiently improved due to the occurrence of overshoot and ringing phenomena.

この発明は上記のような問題点を解消するためになされ
たもので、S/Nを大きく改善でき、しかもトランジェ
ント部分のピークを大きく、かつ小幅にして画像の鮮鋭
度を著しく向上することができるビデオ信号処理装置を
提供することを目的とする。
This invention was made to solve the above-mentioned problems, and it is possible to greatly improve the S/N ratio, and also to make the peak of the transient part larger and narrower, thereby significantly improving the sharpness of the image. An object of the present invention is to provide a video signal processing device.

[課題を解決するための手段] この発明にかかるビデオ信号処理装置は、復調回路、デ
ィエンファシス回路の次段に、LPFと減算回路、リミ
ッタと減算回路およびリミッタ側の減算回路の出力信号
とLPFの出力信号を加算する加算回路からなるノイズ
キャンセラ回路を設け、このノイズキャンセラ回路の次
段に、直列ニ接続された2つの遅延回路と2つの加算回
路と1つの減算回路からなり、かつビデオ信号のトラン
ジェント部分にピークをもたせる信号加工処理回路を設
けたことを特徴とする。
[Means for Solving the Problems] A video signal processing device according to the present invention includes an LPF and a subtraction circuit, a limiter and a subtraction circuit, and an output signal of the subtraction circuit on the limiter side and an LPF at the next stage of a demodulation circuit and a de-emphasis circuit. A noise canceler circuit consisting of an adder circuit that adds the output signals of the video signal is provided, and the next stage of the noise canceler circuit is a noise canceler circuit consisting of two delay circuits, two adder circuits, and one subtracter circuit connected in series. It is characterized in that it is equipped with a signal processing circuit that makes certain parts peak.

[作用] この発明によれば、復調回路によってベースバンドに復
調され、かつディエンファシス回路によって高域のノイ
ズ成分が低減されたビデオ信号を上記ノイズキャンセラ
回路に入力することにより、このビデオ信号に含まれる
ノイズ成分の大部分を除去する。ついで、ノイズ成分の
大部分が除去されたビデオ信号を上記の信号加工処理回
路に゛;゛   入力することにより、このビデオ信号
の立上りトランジェント部分および立下リトランジェン
ト部分に、細くて深いピークが両極性で付加されること
となり、これにより鮮鋭度のきわめて良いビデオ信号が
得られる。
[Operation] According to the present invention, by inputting the video signal demodulated to baseband by the demodulation circuit and whose high-frequency noise components have been reduced by the de-emphasis circuit to the noise canceller circuit, Remove most of the noise components. Then, by inputting the video signal from which most of the noise components have been removed to the above-mentioned signal processing circuit, thin and deep peaks are created at both extremes in the rising transient portion and falling retransient portion of this video signal. As a result, a video signal with extremely high sharpness can be obtained.

[発明の実施例] 以下、この発明の一実施例を図面にもとづいて説明する
[Embodiment of the Invention] Hereinafter, an embodiment of the present invention will be described based on the drawings.

第1図はこの発明の一実施例によるビデオ信号処理装置
の構成を示すブロック図であり、同図において、(1)
および(2)は第3図で示す従来例の場合と同様な復調
回路およびディエンファシス回路である。
FIG. 1 is a block diagram showing the configuration of a video signal processing device according to an embodiment of the present invention, in which (1)
and (2) are a demodulation circuit and a de-emphasis circuit similar to those in the conventional example shown in FIG.

第1図において、 (11)はLPF、(12)はその
L P F (11)の入出力信号を減算する減算回路
In FIG. 1, (11) is an LPF, and (12) is a subtraction circuit that subtracts the input and output signals of the LPF (11).

(13)はリミッタ、(14)はそのリミッタ(13)
の入出力信号を減算する減算回路である。 (15)は
加算回路で、この加算回路(15)は上記減算回路(1
4)の出力信号と上記L P F (11)の出力信号
とを加算する0以上のL P F (11)、減算回路
(12)、(14) 、  リミッタ(13)、加算回
路(15)によってノイズキャンセラ回路(25)を構
成している。
(13) is the limiter, (14) is its limiter (13)
This is a subtraction circuit that subtracts the input and output signals of . (15) is an addition circuit, and this addition circuit (15) is the subtraction circuit (1).
0 or more LPF (11) that adds the output signal of 4) and the output signal of the above LPF (11), subtraction circuits (12), (14), limiter (13), addition circuit (15) A noise canceller circuit (25) is configured.

(1B)、(17)は直列に接続された2つの遅延回路
、 (1B)は加算回路で、この加算回路(18)は上
記加算回路(15)の出力信号と上記2つの遅延回路(
18)、(17)を経た出力信号とを加算する。 (i
ll)は1/2アツテネータ、 (20)は減算回路で
、この減算回路(20)は上記1/2アツテネータ(1
8)の出力信号を上記2つの遅延回路(to)、(17
)のうち入力側の遅延回路(1e)の出力信号から減算
する。
(1B) and (17) are two delay circuits connected in series, (1B) is an adder circuit, and this adder circuit (18) receives the output signal of the adder circuit (15) and the two delay circuits (
18) and the output signal that has passed through (17). (i
ll) is a 1/2 attenuator, (20) is a subtraction circuit, and this subtraction circuit (20) is connected to the 1/2 attenuator (1
8) to the above two delay circuits (to) and (17
) is subtracted from the output signal of the input side delay circuit (1e).

(21)はアッテネータ、(22)は加算回路で、この
加算回路(22)は上記入力側の遅延回路(18)の出
力信号と上記減算回路(20)の出力信号とを加算する
0以上の遅延回路(01)、(17) 、加算回路(1
8) 。
(21) is an attenuator, (22) is an adder circuit, and this adder circuit (22) adds the output signal of the delay circuit (18) on the input side and the output signal of the subtraction circuit (20). Delay circuit (01), (17), addition circuit (1
8).

(22)、アッテネータ(19)、(21) 、減算回
路(20)によって信号加工処理回路(28)を構成し
ている。
(22), attenuators (19), (21), and a subtraction circuit (20) constitute a signal processing circuit (28).

つぎに、上記構成の動作について、第1図および第2図
を参照して説明する。
Next, the operation of the above configuration will be explained with reference to FIGS. 1 and 2.

復調回路(1)によって復調され、かつディエンファシ
ス回路(2)によってその高周波成分が抑圧された第2
図(a)で示すノイズ成分(n)を含むビデオ信号はノ
イズキャンセラ回路(25)に入力される。そして、ま
ずL P F (11)に通過されることにより、たと
えば空や壁の部分などのごとく大面積で、・視覚的に目
につきやすい平坦な画像部分のノイズ成分が高域信号の
低レベルのところに集中することから、そのノイズ成分
が除去されて第2図(h)で示すような信号となる。こ
のL P F (11)から出力される第2図(h)で
示す信号を減算回路(12)において、元のビデオ信号
(a)から減算することにより、第2図(i)で示すよ
うな差信号成分が得られる。
The second signal is demodulated by the demodulation circuit (1) and whose high frequency components are suppressed by the de-emphasis circuit (2).
A video signal containing a noise component (n) shown in FIG. 3(a) is input to a noise canceller circuit (25). Then, by first passing through L P F (11), the noise components in large area and visually noticeable flat image parts, such as parts of the sky or walls, are reduced to low levels of high-frequency signals. Since the noise components are concentrated at a certain point, the noise components are removed, resulting in a signal as shown in FIG. 2(h). By subtracting the signal shown in Fig. 2 (h) output from this L P F (11) from the original video signal (a) in the subtraction circuit (12), the signal shown in Fig. 2 (i) is obtained. A difference signal component is obtained.

ついで、その差信号成分(i)をリミッタ(13)に入
力して、リミッティングレベル(Ll) 、 (L2)
で振幅制限することにより、第4図U)で示すような信
号成分となる。
Next, the difference signal component (i) is input to the limiter (13) to obtain the limiting level (Ll), (L2).
By limiting the amplitude at , a signal component as shown in FIG. 4 U) is obtained.

つづいて、上記減算回路(12)から出力される差信号
成分(i)から上記リミッタ(13)より出力される信
号成分U)を減算回路(14)において減算することに
より、第4図(k)で示すように、ノイズをほとんど含
まないスパイク状の差信号成分が得られる。このスパイ
ク状の差信号成分(k)を加算回路(15)において、
上記LPF(11)から出力される第2図(h)で示す
信号に加算することにより、第2図(皇)で示すように
、ノイズ成分をほとんど含まないビデオ信号が得られる
Next, by subtracting the signal component U) output from the limiter (13) from the difference signal component (i) output from the subtraction circuit (12) in the subtraction circuit (14), the signal component (k) shown in FIG. ), a spike-like difference signal component containing almost no noise is obtained. This spike-like difference signal component (k) is added to the adder circuit (15).
By adding it to the signal shown in FIG. 2 (h) output from the LPF (11), a video signal containing almost no noise component can be obtained as shown in FIG. 2 (hi).

以上のように、ノイズキャンセラ回路(25)では、元
のビデオ信号(a)の波形を変形することなしに、ノイ
ズ成分(n)の大部分を除去することになる。
As described above, the noise canceller circuit (25) removes most of the noise component (n) without changing the waveform of the original video signal (a).

つぎに、ノイズ成分(n)の大部分が除去されたビデオ
信号(皇)が信号加工処理回路(2B)に入力される。
Next, the video signal (K) from which most of the noise components (n) have been removed is input to the signal processing circuit (2B).

そしてまず、そのビデオ信号(fL)が遅延回路(Hl
)、(17)に入力されて、第2図(m)、(n)で示
すように、τseCづつ遅れた信号となる。この2τs
ec遅れた信号(n)と上記ビデオ信号(皇)とを加算
回路(18)において加算することにより、第2図(0
)で示すような信号が得られ、これを1/2アツテネー
タ(13)に通すことにより、振幅が半分になった第2
図(p)で示すような信号となる。
First, the video signal (fL) is transferred to the delay circuit (Hl).
) and (17), resulting in a signal delayed by τseC as shown in FIG. 2(m) and (n). This 2τs
By adding the ec-delayed signal (n) and the video signal (K) in the adder circuit (18),
) is obtained, and by passing it through the 1/2 attenuator (13), a second signal with half the amplitude is obtained.
The signal will be as shown in figure (p).

ついで、上記遅延回路(1B)から出力される第2図(
腸)で示す信号から上記第2図(p)で示す信号を減算
回路(20)において減算することにより、第2図(q
)で示す信号を得る。この信号(q)はビデオ信号の立
上り時および立下り時に細いパルスを発生したことにな
り、この信号(q)を7ツテネータ(21)に通すこと
により、適当な大きさにまで減少する。この減少された
信号を加算回路(22)において、上記遅延回路(16
)から出力される信号(■)に加算することにより、第
2図(r)で示すような波形のビデオ信号を得る。この
第2図(r)で示すビデオ信号は元のビデオ信号(a)
に対しτsec遅延しているが、そのトランジェント部
分(1)において、パルス幅の狭い、かつ振幅の大きい
ビークPが加えられているため、鮮鋭度のきわめて良い
ビデオ信号をつくることができる。
Then, the signal shown in FIG. 2 (
By subtracting the signal shown in FIG. 2 (p) from the signal shown in FIG.
) is obtained. This signal (q) generates thin pulses at the rise and fall times of the video signal, and is reduced to an appropriate magnitude by passing this signal (q) through the 7-Tutenator (21). This reduced signal is added to the delay circuit (16) in the adder circuit (22).
) is added to the signal (■) output from ) to obtain a video signal with a waveform as shown in FIG. 2(r). The video signal shown in FIG. 2 (r) is the original video signal (a)
However, since a peak P with a narrow pulse width and a large amplitude is added in the transient portion (1), a video signal with extremely high sharpness can be created.

また、上記のようにしてつくられるビデオ信号の周波数
特性および歪の発生状況を検討してみると、つざのこと
がいえる。
Furthermore, if we examine the frequency characteristics and the occurrence of distortion of the video signal created as described above, we can say something similar.

加算回路(15)から出力されるビデオ信号(1)の位
相(VJL)をVJlxsinωtとすると、加算回路
(18)の出力信号(o)の位相(Vo)は。
If the phase (VJL) of the video signal (1) output from the adder circuit (15) is VJlxsinωt, then the phase (Vo) of the output signal (o) of the adder circuit (18) is.

Vo 1lVl  + Vi (t−2τ)m 5in
(I)t +  sinω(t−2τ)w 2g1nω
(t−τ)  cosωtとなる。
Vo 1lVl + Vi (t-2τ)m 5in
(I)t + sinω(t-2τ)w 2g1nω
(t-τ) cosωt.

したがって、l/2アツテネータ(18)の出力信号(
p)の位相(Vp)、減算回路(20)の出力信号(q
)の位相(Vq)、加算回路(22)の出力信号(r)
の位相(Vr)はそれぞれ Vp  =  1/2  Vo  −sin ω (t
  −τ )    cos ω tvq  −V膳 
−Vp 璽 sin ω (t  −τ )   −sin ω
 (t  −t)cos ω tm sinω(t −
t )(1−coaωt )Vr  s+  Vm  
+  Vq  K  −ain ω (t  −c  
 )+ K(1−cos ωt) sinω(t −?
 )m(1+ K−K costa τ)  5inc
+>(t −t )となる。
Therefore, the output signal of the l/2 attenuator (18) (
p) phase (Vp), the output signal (q
) phase (Vq), output signal (r) of the adder circuit (22)
The phase (Vr) of is Vp = 1/2 Vo −sin ω (t
−τ ) cos ω tvq −Vzen
−Vp sin ω (t −τ ) −sin ω
(t − t) cos ω tm sin ω(t −
t)(1-coaωt)Vr s+Vm
+ Vq K −ain ω (t −c
)+K(1-cos ωt) sinω(t-?
)m(1+K-K costa τ) 5inc
+>(t−t).

すなわち、出力ビデオ信号(r)の位相(Vr)はビデ
オ信号(i)の位相(1)に対してτSec遅れて出力
され、かつ両信号(r)、 (fL)の位相差(θ)は
、 となり、位相ωに対して、つまり周波数に対して一次直
線となる。
That is, the phase (Vr) of the output video signal (r) is output with a delay of τSec with respect to the phase (1) of the video signal (i), and the phase difference (θ) between the two signals (r) and (fL) is , and becomes a linear straight line with respect to the phase ω, that is, with respect to the frequency.

また、上記2つの遅延回路(1B)、(17)の群遅延
特性は位相なωについて微分すればよく、つまりdθ/
dω・(−ωτ)・−τとなり、遅延時間τだけの函数
になり1周波数に対しては変化しない、すなわち1周波
数帯域に関係なく1群遅延特性のフラットな信号処理が
可能で、ビデオ信号に歪を発生することがない。
Furthermore, the group delay characteristics of the above two delay circuits (1B) and (17) can be differentiated with respect to the phase ω, that is, dθ/
dω・(−ωτ)・−τ, which is a function only of the delay time τ and does not change with respect to one frequency.In other words, signal processing with a flat one-group delay characteristic is possible regardless of one frequency band, and the video signal No distortion occurs.

なお、上記各減算回路(12)、(14)、(20)は
インバータなどの極性反転回路を付加して加算するよう
にしてもよい。
Note that each of the subtracting circuits (12), (14), and (20) may include a polarity inversion circuit such as an inverter for addition.

また、上記遅延回路(to)、(17)としては一般に
100 n5ec〜200 n5ecのデイレイライン
素子を使用するが、これに限らず、たとえばアクティブ
フィルタなどで構成してもよい、とくに、アクティブフ
ィルタで構成すると、IC化に最適である。
Furthermore, although delay line elements of 100 n5ec to 200 n5ec are generally used as the delay circuits (to) and (17), they are not limited to this, and may be constructed with active filters, etc. In particular, active filters may be used. Once configured, it is ideal for IC implementation.

さらに、上記実施例ではVTRのビデオ信号処理装置に
適用したが、ディスクプレーヤやテレビジョン受信機の
ビデオ信号処理に適用しても同様の効果を奏する。
Further, in the above embodiment, the present invention is applied to a video signal processing device for a VTR, but the same effect can be obtained even if the present invention is applied to a video signal processing device for a disc player or a television receiver.

[発明の効果] 以上のように、この発明によれば、LPF、リミッタ、
それら両者の入出力信号の減算回路、加算回路から構成
されるノイズキャンセラ回路により、復調ビデオ信号に
残留するノイズ成分を除去してS/Nを改善することが
できるとともに、ノイズキャンセラ回路の次段に、2つ
の直列接続された遅延回路を含む信号加工処理回路を設
けることにより、ビデオ信号のトランゼント部分に細く
て深いピークを付加して、鮮鋭度を著しく向上すること
ができる。また、従来装置でみられたオーバーシュート
やリンギング現象の発生もないので、全体として画質を
著しく良好なものにできる。。
[Effects of the Invention] As described above, according to the present invention, an LPF, a limiter,
A noise canceller circuit consisting of a subtraction circuit and an addition circuit for both input and output signals can remove noise components remaining in the demodulated video signal and improve the S/N ratio. By providing a signal processing circuit including two series-connected delay circuits, narrow and deep peaks can be added to the transient portion of the video signal to significantly improve sharpness. Furthermore, since there is no overshoot or ringing phenomenon seen in conventional devices, the overall image quality can be significantly improved. .

【図面の簡単な説明】[Brief explanation of the drawing]

第1図はこの発明の一実施例によるビデオ信号処理装置
の構成を示すブロック図、第2図はその動作信号波形図
、第3図は従来のビデオ信号処理装置の構成を示すブロ
ック図、第4図は第3図の動作信号波形図である。 (1)・・・復調回路、(2)・・・ディエンファシス
回路、 (11)・・・L P F 、 (12)、(
14)、(2G)・・・減算回路、(13)・・・リミ
ッタ、(15) 、(18) 、(22)・・・加算回
路、(1B) 、(17)・・・遅延回路、(25)・
・・ノイズキャンセラ回路、 (2B)・・・信号加工
処理回路。 なお、図中の同一符号は同一または相当部分を示す。
FIG. 1 is a block diagram showing the configuration of a video signal processing device according to an embodiment of the present invention, FIG. 2 is an operating signal waveform diagram thereof, and FIG. 3 is a block diagram showing the configuration of a conventional video signal processing device. FIG. 4 is an operation signal waveform diagram of FIG. 3. (1)... Demodulation circuit, (2)... De-emphasis circuit, (11)... L P F , (12), (
14), (2G)...Subtraction circuit, (13)...Limiter, (15), (18), (22)...Addition circuit, (1B), (17)...Delay circuit, (25)・
...Noise canceller circuit, (2B) ...Signal processing circuit. Note that the same reference numerals in the figures indicate the same or corresponding parts.

Claims (1)

【特許請求の範囲】[Claims] (1)FM変調ビデオ信号を復調する復調回路と、上記
ビデオ信号の高周波成分を抑圧するデイエンフアシス回
路と、ローパスフィルタと、このローパスフィルタの入
出力信号を減算する減算回路と、上記ローパスフィルタ
の次段に設けられたリミッタと、このリミッタの入出力
信号を減算する減算回路と、この減算回路の出力信号と
上記ローパスフィルタの出力信号とを加算する加算回路
と、この加算回路の次段に設けられて直列に接続された
2つの遅延回路と、これら2つの遅延回路を経た出力信
号と上記加算回路の出力信号とを加算する加算回路と、
この加算回路の出力信号を上記2つの遅延回路のうち入
力側の遅延回路の出力信号から減算する減算回路と、こ
の減算回路の出力信号と上記入力側の遅延回路の出力信
号とを加算する加算回路とを具備したことを特徴とする
ビデオ信号処理装置。
(1) A demodulation circuit that demodulates an FM modulated video signal, a de-emphasis circuit that suppresses high frequency components of the video signal, a low-pass filter, a subtraction circuit that subtracts the input/output signal of this low-pass filter, and a subtraction circuit that subtracts the input/output signal of the low-pass filter. A limiter provided in the stage, a subtraction circuit that subtracts the input/output signal of this limiter, an addition circuit that adds the output signal of this subtraction circuit and the output signal of the low-pass filter, and a limiter provided in the next stage of this addition circuit. two delay circuits connected in series; an adder circuit that adds the output signal passed through these two delay circuits and the output signal of the adder circuit;
A subtraction circuit that subtracts the output signal of this adder circuit from the output signal of the delay circuit on the input side of the two delay circuits, and an addition circuit that adds the output signal of this subtraction circuit and the output signal of the delay circuit on the input side. A video signal processing device characterized by comprising a circuit.
JP63045130A 1988-02-26 1988-02-26 Video signal processing device Pending JPH01220585A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63045130A JPH01220585A (en) 1988-02-26 1988-02-26 Video signal processing device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63045130A JPH01220585A (en) 1988-02-26 1988-02-26 Video signal processing device

Publications (1)

Publication Number Publication Date
JPH01220585A true JPH01220585A (en) 1989-09-04

Family

ID=12710688

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63045130A Pending JPH01220585A (en) 1988-02-26 1988-02-26 Video signal processing device

Country Status (1)

Country Link
JP (1) JPH01220585A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7433534B2 (en) 2002-05-27 2008-10-07 Sanyo Electric Co., Ltd. Edge emphasizing circuit
JP2009301331A (en) * 2008-06-13 2009-12-24 Sony Corp Signal processing apparatus and signal processing method, and program

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60192468A (en) * 1984-03-14 1985-09-30 Matsushita Electric Ind Co Ltd Picture quality adjusting device
JPS62147864A (en) * 1985-12-23 1987-07-01 Matsushita Electric Ind Co Ltd Video camera equipment
JPS6313482A (en) * 1986-07-03 1988-01-20 Mitsubishi Electric Corp Magnetic recording and reproducing device

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60192468A (en) * 1984-03-14 1985-09-30 Matsushita Electric Ind Co Ltd Picture quality adjusting device
JPS62147864A (en) * 1985-12-23 1987-07-01 Matsushita Electric Ind Co Ltd Video camera equipment
JPS6313482A (en) * 1986-07-03 1988-01-20 Mitsubishi Electric Corp Magnetic recording and reproducing device

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7433534B2 (en) 2002-05-27 2008-10-07 Sanyo Electric Co., Ltd. Edge emphasizing circuit
JP2009301331A (en) * 2008-06-13 2009-12-24 Sony Corp Signal processing apparatus and signal processing method, and program
JP4586893B2 (en) * 2008-06-13 2010-11-24 ソニー株式会社 Signal processing apparatus and method, and program

Similar Documents

Publication Publication Date Title
JPH0115229B2 (en)
JPH0349074A (en) Inversion preventive circuit
JPH02110863A (en) Magnetic reproducing device
JPH01220585A (en) Video signal processing device
JPS61159876A (en) Noise elimination circuit
JP2591005B2 (en) Noise canceller device
EP0147073B1 (en) Noise reduction circuit for a video signal
JPH01288067A (en) Video signal contour correction device
JPH0281366A (en) Fm wave demodulating circuit
JPH0215464A (en) Magnetic picture recording and reproducing device
JP2997388B2 (en) Inversion prevention circuit
JP2595837B2 (en) Video signal demodulator
JP2969628B2 (en) Video signal transmission device
GB2234133A (en) Video noise reduction apparatus
JP2535826B2 (en) Noise cancellation circuit
JPS61247109A (en) Low carrier fm demodulator
JP2576634B2 (en) Reversal development prevention device
JPH0338972A (en) Video signal contour corrector
JPS63266983A (en) Video signal processor
JPH03238669A (en) Fm demodulation device
JPS5946047B2 (en) Reversal phenomenon correction circuit
JPH0533596B2 (en)
JPH01198879A (en) Noise reduction device
JPH05101537A (en) Fm demodulator
JPH05298823A (en) Reversal preventing circuit