JPH01145842A - 半導体装置 - Google Patents

半導体装置

Info

Publication number
JPH01145842A
JPH01145842A JP30520987A JP30520987A JPH01145842A JP H01145842 A JPH01145842 A JP H01145842A JP 30520987 A JP30520987 A JP 30520987A JP 30520987 A JP30520987 A JP 30520987A JP H01145842 A JPH01145842 A JP H01145842A
Authority
JP
Japan
Prior art keywords
chip
power
power supply
pins
semiconductor device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP30520987A
Other languages
English (en)
Inventor
Kazunori Watanabe
渡辺 和範
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC IC Microcomputer Systems Co Ltd
Original Assignee
NEC IC Microcomputer Systems Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC IC Microcomputer Systems Co Ltd filed Critical NEC IC Microcomputer Systems Co Ltd
Priority to JP30520987A priority Critical patent/JPH01145842A/ja
Publication of JPH01145842A publication Critical patent/JPH01145842A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Lead Frames For Integrated Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は半導体装置に関し、特にチップへの電源供給の
均一化を企っなパッケージを備えている半導体装置に関
する。
〔従来の技術〕
従来の半導体装置は、電源ピンとして使用される外部リ
ードの先端とチップとをボンディング線で接続している
ので、チップ上の電源電圧レベルを安定するには、複数
のピンを使用することが行なわれている。
〔発明が解決しようとする問題点〕
上述した従来の半導体装置では、電源ピン1本でLSI
チップの特定の点にしか電源を供給する事ができないな
め、チップ上の電源電圧レベルを安定させるために複数
ケ所に電源が必要である場合、近くにある外部リードに
ボンディングし、信号ピンを電源として使用しなければ
ならない−jjtR造となっているのて、電源電圧レベ
ルの安定化のためチップ上に設定された電源の端の数だ
け信号ピンの数が減少してしまうという欠点がある。
〔問題点を解決するための手段〕
本発明の半導体装置は、チップをマウントする搭載部と
、前記搭載部の周囲に配置され所定の外部リードに接続
された電源導体を有するパッケージを備えているという
ものである。
〔実施例〕
次に、本発明の実施例について図面を参照して説明する
第1図(a>は本発明の第1の実施例を一部破断して示
す平面図、第1図(b)は第1図(a>のx−x’線断
面図である。
この実施例は、チップ1をマウントする搭載部(アイラ
ンド2として図示)と、アイランド2の周囲に配置され
特定の外部リードである電源ピン5と一体の電源導体4
を有する樹脂モールドパッケージを備えているというも
のである。
電源導体4が、アイランド2をほぼ包囲して配置されて
いるので、この電源導体4とチップ1との接続はボンデ
ィング線3により複数個所で行うことができ;チップ上
の電源電圧レベルの安定化が、−本の外部リードを使用
するだけで達成できる。
第2図は本発明の第2の実施例の主要部を示す平面模式
図である。
この実施例は、電源ピン5−1.5−2のそれぞれと一
体の電源導体4−1.4−2がアイランド2の周囲に2
重に配置されているので、単一電源半導体装置の一層の
電源電圧レベルの安定化、もしくは、2電源半導体装置
の各電源電圧レベルの安定化が可能となる利点がある。
〔発明の効果〕
以上説明したように本発明は、電源導体をチップ搭載部
の周囲に配置する事により、信号ピンを電源ピンに流用
しなくてもチップ上と電源電圧の安定化を行うことがで
きるので半導体装置のピンの有効活用が可能となる効果
がある。
【図面の簡単な説明】
第1図(a)は本発明の第1の実施例を一部破断して示
す平面図、第1図(b)は第1図(a)のx−x’線断
面図、第2図は第2の実施例の主要部を示す平面模式図
である。 1・・・チップ、2・・・アイランド、3・・・ボンデ
ィング線、4.4−1.4−2・・・電源導体、5゜5
−1.5−2・・・電源ピン、6・・・外部リード、7
・・・樹脂モールド。

Claims (1)

    【特許請求の範囲】
  1.  チップをマウントする搭載部と、前記搭載部の周囲に
    配置され所定の外部リードに接続された電源導体を有す
    るパッケージを備えていることを特徴とする半導体装置
JP30520987A 1987-12-01 1987-12-01 半導体装置 Pending JPH01145842A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP30520987A JPH01145842A (ja) 1987-12-01 1987-12-01 半導体装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP30520987A JPH01145842A (ja) 1987-12-01 1987-12-01 半導体装置

Publications (1)

Publication Number Publication Date
JPH01145842A true JPH01145842A (ja) 1989-06-07

Family

ID=17942366

Family Applications (1)

Application Number Title Priority Date Filing Date
JP30520987A Pending JPH01145842A (ja) 1987-12-01 1987-12-01 半導体装置

Country Status (1)

Country Link
JP (1) JPH01145842A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0620593A1 (en) * 1993-04-16 1994-10-19 Kabushiki Kaisha Toshiba Semiconductor device with smaller package
US5592020A (en) * 1993-04-16 1997-01-07 Kabushiki Kaisha Toshiba Semiconductor device with smaller package having leads with alternating offset projections
JP2008153576A (ja) * 2006-12-20 2008-07-03 Sanyo Electric Co Ltd 半導体集積回路

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0620593A1 (en) * 1993-04-16 1994-10-19 Kabushiki Kaisha Toshiba Semiconductor device with smaller package
US5592020A (en) * 1993-04-16 1997-01-07 Kabushiki Kaisha Toshiba Semiconductor device with smaller package having leads with alternating offset projections
US5801433A (en) * 1993-04-16 1998-09-01 Kabushiki Kaisha Toshiba Semiconductor device with smaller package
JP2008153576A (ja) * 2006-12-20 2008-07-03 Sanyo Electric Co Ltd 半導体集積回路

Similar Documents

Publication Publication Date Title
US5373188A (en) Packaged semiconductor device including multiple semiconductor chips and cross-over lead
US5613295A (en) Semiconductor device having an interconnecting circuit board and method for manufacturing same
US5252853A (en) Packaged semiconductor device having tab tape and particular power distribution lead structure
EP0590986B1 (en) Lead-on-chip lead frame
US6667560B2 (en) Board on chip ball grid array
JPH04307943A (ja) 半導体装置
KR100266531B1 (ko) 반도체장치에서칩-리드상호접속구조
JPH01145842A (ja) 半導体装置
US5801927A (en) Ceramic package used for semiconductor chips different in layout of bonding pads
JPH03276747A (ja) リードフレーム
US5869884A (en) Semiconductor device having lead terminal on only one side of a package
JPH0360050A (ja) 半導体装置
JPH0382066A (ja) 半導体装置
JPH0770666B2 (ja) 集積回路装置実装パツケ−ジ
JPS6251231A (ja) 半導体集積回路装置
JPH03180052A (ja) 半導体集積回路
JPH0621329A (ja) 樹脂封止型半導体装置
JP2842592B2 (ja) 半導体集積回路装置
JPH04107846A (ja) 半導体装置
JPH0350842A (ja) 半導体装置
JPH01298757A (ja) リードフレーム
JPS62190858A (ja) 半導体装置
JPH06103697B2 (ja) コンパクトicのワイヤボンディング構造体
JPS6047448A (ja) 半導体集積回路装置
JPS63153832A (ja) 半導体装置のワイヤボンデイング構造