JPH01143405A - アナログ型周波数分周器 - Google Patents

アナログ型周波数分周器

Info

Publication number
JPH01143405A
JPH01143405A JP62299736A JP29973687A JPH01143405A JP H01143405 A JPH01143405 A JP H01143405A JP 62299736 A JP62299736 A JP 62299736A JP 29973687 A JP29973687 A JP 29973687A JP H01143405 A JPH01143405 A JP H01143405A
Authority
JP
Japan
Prior art keywords
frequency
signal
input
mixer
amplifier
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP62299736A
Other languages
English (en)
Inventor
Hirotsugu Kawamura
川村 洋次
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP62299736A priority Critical patent/JPH01143405A/ja
Publication of JPH01143405A publication Critical patent/JPH01143405A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Agricultural Chemicals And Associated Chemicals (AREA)
  • Treatments For Attaching Organic Compounds To Fibrous Goods (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は周波数を分周する回路を使用する周波数シンセ
サイザ、変復調器、計測器等に適用されるアナログ型周
波数分周器に関する。
〔従来の技術〕
第2図に従来のアナログ型周波数分周器の一例を示す。
入力端子lから入力された入力周波数信号は、ミキサ3
において入力周波数信号の1/Nと(N−1)ハの周波
数からなるローカル信号によってミキシングされ、(N
−1) /Nとl/Nの周波数信号に周波数変換される
。これらの信号は増幅器4により増幅され、ミキサ3に
ローカル信号として帰還される。この時、ミキサ3及び
増幅器4から構成される帰還ループは正帰還ループとな
るように設定され、帰還ループ内には入力周波数のl/
Nと(N−1)/Nの周波数が存在し、安定な分周動作
が行われる。
そして、帰還ループ内の信号を出力端子2から取り出せ
ば、入力周波数信号の1/Nと(N−1)/Nの周波数
信号、つまり分周信号が得られことになる。
〔発明が解決しようとする問題点) 上述した従来のアナログ型周波数分周器では、帰還ルー
プを構成するミキサ3.増幅器4及びループ内の信号伝
送路において時間遅延が存在することにより、帰還位相
が全ての周波数で揃わないために、帰還ループで正帰還
となる周波数帯域は限られたものとなり、分周周波数帯
域が狭いという問題があった。
本発明は広い周波数帯域において分周を実現できるアナ
ログ型周波数分周器を提供することを目的としている。
〔問題点を解決するための手段〕
本発明のアナログ型周波数分周器は、増幅器とミキサで
構成される帰還ループ内に周波数信号の通過位相を変化
させる可変容量ダイオードを設け、この可変容量ダイオ
ードに加える電圧を制御することにより帰還ループ内の
信号の位相を制御し、正帰還となる周波数帯域を可変に
するものである。
これにより分周周波数帯域が可変になり、広い所要の周
波数帯域で分周動作が可能となる。
〔実施例〕 次に、本発明を図面を参照して説明する。
第1図に本発明のアナログ型周波数分周器の一実施例を
示す。入力端子1から入力された入力周波数信号は、ミ
キサ3において入力周波数の1/Nと(N4)ハの周波
数からなるローカル信号によってミキシングされ、(N
−1)/Nと1/Nの周波数信号に周波数変換される。
これらの信号は増幅器4により増幅され、可変容量ダイ
オード5により位相制御した後、ミキサ3にローカル信
号として帰還される。
可変容量ダイオード5は加える電圧により容量が変化す
るもので、この時ミキサ3.増幅器4及び可変容量ダイ
オード5から構成された帰還ループは外部から制御端子
7に与えられる制御電圧6により制御された可変容量ダ
イオード5の容量により、入力周波数の1/Nと(N−
1)ハの周波数において、正帰還ループとなるように位
相制御される。
帰還ループ内は入力周波数の1/Nと(N−1)/Nの
周波数の信号が存在し、これらの信号は出力端子2より
分周周波数信号として取り出される。
入力周波数が変化した場合には、それに応じて入力周波
数の1/Nと(N−1) /Nの周波数において帰還ル
ープが正帰還となるように、外部の制御電圧6により可
変容量ダイオード5の容量を制御すれば、分周周波数帯
域を可変することができる。
なお、第1図は本発明の一実施例を示すものであり、可
変容量ダイオード5或いは出力端子2を増幅器4の内部
(例えば増幅器4を多段増幅器としてその増幅器の段間
)に設置した場合でも同様の効果が得られる。また、可
変容量ダイオード5の接続方向が逆となっても、制御電
圧を逆にしてやれば同様の効果が得られることは明らか
である。
〔発明の効果] 以上説明したように本発明は、制御電圧により可変容量
ダイオードを制御して周波数信号の位相を制御すること
により、分周周波数帯域を変化させられるので、従来よ
りも広い所要の周波数帯域で分周動作が可能なアナログ
型周波数分周器が実現できる。
【図面の簡単な説明】
第1図は本発明の実施例の構成を示すブロック図、第2
図は従来のアナログ型周波数分周器の一例のブロック図
である。 l・・・入力端子、2・・・出力端子、3・・・ミキサ
、4・・・増幅器、5・・・可変容量ダイオード、6・
・・制御電圧、7・・・制御端子。

Claims (1)

    【特許請求の範囲】
  1. (1)入力周波数信号の1/N周波数と(N−1)/N
    周波数(Nは自然数)の各信号を増幅する増幅器と、こ
    の増幅器により増幅された前記各周波数信号と入力周波
    数信号を乗ずるミキサとを備え、このミキサの出力信号
    を前記増幅器に帰還することにより分周動作を行なうア
    ナログ型周波数分周器において、前記各周波数信号の通
    過位相を変化させる可変容量ダイオードを設け、この可
    変容量ダイオードに加える電圧を制御して分周周波数帯
    域を変化させることを特徴とするアナログ型周波数分周
    器。
JP62299736A 1987-11-30 1987-11-30 アナログ型周波数分周器 Pending JPH01143405A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62299736A JPH01143405A (ja) 1987-11-30 1987-11-30 アナログ型周波数分周器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62299736A JPH01143405A (ja) 1987-11-30 1987-11-30 アナログ型周波数分周器

Publications (1)

Publication Number Publication Date
JPH01143405A true JPH01143405A (ja) 1989-06-06

Family

ID=17876343

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62299736A Pending JPH01143405A (ja) 1987-11-30 1987-11-30 アナログ型周波数分周器

Country Status (1)

Country Link
JP (1) JPH01143405A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008215488A (ja) * 2007-03-05 2008-09-18 Furukawa Electric Co Ltd:The バンドクランプ
JP2009019650A (ja) * 2007-07-10 2009-01-29 Furukawa Electric Co Ltd:The バンドクランプ、バンドクランプ付きワイヤーハーネス、配索物ユニット、配索物ユニットの製造方法、及び自動車内配索物の固定方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008215488A (ja) * 2007-03-05 2008-09-18 Furukawa Electric Co Ltd:The バンドクランプ
JP2009019650A (ja) * 2007-07-10 2009-01-29 Furukawa Electric Co Ltd:The バンドクランプ、バンドクランプ付きワイヤーハーネス、配索物ユニット、配索物ユニットの製造方法、及び自動車内配索物の固定方法

Similar Documents

Publication Publication Date Title
KR930001593A (ko) Pll 주파수 신세사이저
WO1990005413A1 (en) High speed digital programmable frequency divider
GB991525A (en) A digital frequency synthesis device
JPS5825724A (ja) 広帯域周波数シンセサイザ
US4797637A (en) PLL frequency synthesizer
US3710276A (en) Digital variable quadrature sine wave voltage controlled oscillator
JPH01143405A (ja) アナログ型周波数分周器
US4272730A (en) Microwave frequency synthesizer utilizing a combination of a phase locked loop and frequency translation techniques
JPS63290408A (ja) 高速可変分周器
JPH03198401A (ja) 位相・振幅調整回路
JP3804209B2 (ja) 位相同期発振器
JPH03163908A (ja) クロツク信号遅延回路
JPS62146020A (ja) Pll周波数シンセサイザ
US3680004A (en) Wide-band frequency-converting and amplifying circuits
JPS6359217A (ja) 周波数シンセサイザ
JPH08274637A (ja) 周波数シンセサイザ
JPS628602A (ja) マイクロ波アナログ分周器
JPH04367103A (ja) 弾性表面波発振器
JPS62261244A (ja) 位相デユ−テイ調整回路
JPH02294119A (ja) 位相調整装置
JPS59114927A (ja) 可変周波数発振回路
JPS60253309A (ja) マイクロ波ダイナミツク分周器
JPH0227804A (ja) 周波数変換回路
GB1214383A (en) Frequency preparation on the principle of the digital counting process
JPS61287324A (ja) 分周回路

Legal Events

Date Code Title Description
FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 7

Free format text: PAYMENT UNTIL: 20071006

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 8

Free format text: PAYMENT UNTIL: 20081006

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081006

Year of fee payment: 8

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 9

Free format text: PAYMENT UNTIL: 20091006

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 10

Free format text: PAYMENT UNTIL: 20101006

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101006

Year of fee payment: 10

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 11

Free format text: PAYMENT UNTIL: 20111006

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 12

Free format text: PAYMENT UNTIL: 20121006

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121006

Year of fee payment: 12

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 13

Free format text: PAYMENT UNTIL: 20131006