JP7405885B2 - 同期整流回路 - Google Patents

同期整流回路 Download PDF

Info

Publication number
JP7405885B2
JP7405885B2 JP2022033423A JP2022033423A JP7405885B2 JP 7405885 B2 JP7405885 B2 JP 7405885B2 JP 2022033423 A JP2022033423 A JP 2022033423A JP 2022033423 A JP2022033423 A JP 2022033423A JP 7405885 B2 JP7405885 B2 JP 7405885B2
Authority
JP
Japan
Prior art keywords
voltage
output
circuit
current
control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2022033423A
Other languages
English (en)
Other versions
JP2023128808A (ja
Inventor
龍一 戸嶋
Original Assignee
菊水電子工業株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 菊水電子工業株式会社 filed Critical 菊水電子工業株式会社
Priority to JP2022033423A priority Critical patent/JP7405885B2/ja
Publication of JP2023128808A publication Critical patent/JP2023128808A/ja
Application granted granted Critical
Publication of JP7405885B2 publication Critical patent/JP7405885B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B70/00Technologies for an efficient end-user side electric power management and consumption
    • Y02B70/10Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes

Landscapes

  • Dc-Dc Converters (AREA)

Description

本発明は、同期整流回路に関し、より詳細には、チョッパ回路を用いた双方向コンバータとして動作する同期整流回路に関する。
直流電力を直流電力に変換する変換装置であるDC-DCコンバータには、降圧コンバータ、昇圧コンバータ、力行/回生が可能な双方向コンバータ等がある。回路形式としては、ダイオードを用いた非同期整流型と、スイッチング素子のみで制御する同期整流型とが知られている。
図1に、従来の同期整流型のチョッパ回路を用いたDC-DCコンバータの概略の構成を示す。DC-DCコンバータ10は、同期整流型のチョッパ回路を用いたコンバータ部11と、エラーアンプ21およびPWM回路22を含む制御回路部12とから構成されている。制御回路部12は、定電流モードでコンバータ部11を制御している。エラーアンプ21は、コンバータ部11のインダクタ電流値CURR_MONと基準電流値CURR_REFとの差分に応じた駆動信号DRIVEをPWM回路22に出力する。PWM回路22では、入力された駆動信号DRIVEと、内部で生成した鋸歯状波とをコンパレータで比較しPWM変調する。変調されたパルスを、コンバータ部11のスイッチング素子に供給し、チョッパ回路を制御する。
また、起動時に生ずる突入電流を防止するためのソフトスタート回路を備えたDC-DCコンバータが知られており、さらに、再起動時、ソフトスタートから定電流モード等に切り替える際の突入電流を防止する構成も知られている(例えば特許文献1参照)。
特開2018-133915号公報
従来のDC-DCコンバータの出力側に電圧源を接続し、双方向コンバータとして動作させる場合、コンバータ部の出力端子電圧は、出力側に接続された出力電圧源によって異なる。従って、同期整流型DC-DCコンバータの場合、出力電流の向き(力行/回生)は、出力しようとする電圧値Voutと、出力側に接続された出力電圧源の電圧値Voとの大小で決まる。チョッパ回路の出力電圧Voutは、入力側電圧源の電圧値VinとPWM回路22のデューティ比の積で決まる。すなわち、電圧値Vinとデューティ比の積が電圧値Voより高ければ力行動作となり、電圧値Vinとデューティ比の積が電圧値Voより低ければ回生動作となる。電圧値Vinとデューティ比の積が電圧値Voに等しければ、電流のやり取りは発生せず、電流値はゼロとなる。
従来のソフトスタート回路は、コンバータ部の出力電圧が0Vから緩やかに上昇するように、エラーアンプの出力を設定している。従って、出力しようとする電圧値Vout<出力電圧源の電圧値Voとなり、制御開始直後は回生動作を始め、出力電圧源からコンバータ部11に突入電流が流れ込んでしまうという問題があった。
例えば、非同期整流型のDC-DCコンバータを使用した一般的な直流電源装置、電子負荷装置の動作に当てはめると、定電流モードで動作させた場合、電流0Aから制御を開始するようになっている。この場合、駆動信号DRIVEは、出力電流0Aから基準電流値CURR_REFの電流値に達するように出力を制御する。このため、制御を開始した瞬間に関しては、必ずPWM回路22のデューティ比がゼロからスタートしてしまう。上記の場合と同様に、出力しようとする電圧値Vout<出力電圧源の電圧値Voとなり、制御開始直後は回生動作を始め、出力電圧源からコンバータ部11に突入電流が流れ込んでしまう。
図2に、従来のDC-DCコンバータの制御開始時の電流立上り波形を示す。双方向コンバータとして電流モードで15Aの回生電流が流れるように定電流モードで制御した場合のシミュレーション結果である。制御開始直後は、40A以上に達する突入電流が流れてしまうことが分かる。上記した実機への応用に際して、定電流モードでの制御において意図しない過大な電流は、被試験体として使用される蓄電池やインバータなどの評価において障害になり、最悪の場合試験体の破損につながる恐れがある。
本発明の目的は、出力側に電圧源を接続し、双方向コンバータとして定電流モードで制御する場合に、出力側からの突入電流を抑制する同期整流回路を提供することにある。
本発明は、このような目的を達成するために、一実施態様は、双方向コンバータとして定電流モードで制御する同期整流回路であって、スイッチング素子およびインダクタを含むコンバータ部と、エラーアンプとPWM回路を含み、前記スイッチング素子を制御する制御回路とを備え、前記制御回路は、制御開始時において、前記コンバータ部の出力電圧の電圧モニタ値を前記エラーアンプの誤差増幅器に入力して、前記コンバータ部の出力電圧が、前記コンバータ部の出力に接続された電圧源の電圧値と等しくなるように制御し、前記定電流モードで制御を開始すると、前記誤差増幅器の入力を前記インダクタの出力電流の電流モニタ値に切り替えることを特徴とする。

本発明によれば、双方向コンバータとして定電流モードで制御する場合に、動作開始直後の駆動信号を、直前の出力電圧に応じた電圧モニタ値から制御するので、出力側からの突入電流を抑制することが可能となる。
従来の同期整流型のチョッパ回路を用いたDC-DCコンバータの概略の構成を示す図である。 従来のDC-DCコンバータの制御開始時の電流立上り波形を示す図である。 本発明の一実施形態にかかる同期整流回路の概略の構成を示す図である。 本実施形態の同期整流回路の制御開始時の電流立上り波形を示す図である。 本実施形態の同期整流回路を含む試験装置における電流立上り波形を示す図である。
以下、図面を参照しながら本発明の実施形態について詳細に説明する。
図3は、本発明の一実施形態にかかる同期整流回路の概略の構成を示す。同期整流回路100は、同期整流型のチョッパ回路を用いたコンバータ部101と、エラーアンプ121およびPWM回路122を含む制御回路部102とから構成されている。コンバータ部101は、入力側の直流電圧源111を含み、コンデンサC1、スイッチング素子S1,S2、インダクタL、およびコンデンサC2から構成される同期整流型のチョッパ回路である。コンバータ部101の出力には、出力側の直流電圧源103が接続され、双方向コンバータとして動作する。
コンバータ部101のインダクタLの出力には電流検知素子が設けられ、出力電流に応じた電流モニタ値CURR_MONが制御回路部102に入力される。制御回路部102は、定電流モードによる制御では、コンバータ部101の電流モニタ値CURR_MONと基準電流値CURR_REFとの差分に応じた駆動信号DRIVEをPWM回路122に出力する。PWM回路122では、入力された駆動信号DRIVEと、鋸歯状波生成回路132で生成した鋸歯状波とをコンパレータ133で比較し、PWM変調する。変調されたパルスを、コンバータ部101のスイッチング素子S1,S2に供給し、チョッパ回路を制御して、コンバータ部101から所望の出力電流が得られるようにする。
コンバータ部101の出力には電圧検知素子が設けられ、出力電圧に応じた電圧モニタ値VOLT_MONが制御回路部102に入力される。本実施形態のエラーアンプ121は、さらにスイッチSWを備え、電流モニタ値CURR_MONと電圧モニタ値VOLT_MONとを切り替えて、誤差増幅器131の入力端子に入力することができる。
エラーアンプ121における動作を詳述する。図3は、双方向コンバータとして定電流モードによる制御開始前の状態を示している。誤差増幅器131の反転入力端子には、スイッチSWを介して、電圧モニタ値VOLT_MONの分電圧が入力されており、電圧モニタ値VOLT_MONに比例した駆動信号DRIVEが、エラーアンプ121から出力される。従って、コンパレータ133では、出力しようとする電圧値が、出力側の直流電圧源103の電圧値Voと同じになるようにデューティ比が設定され、PWM回路122からスイッチング素子S1,S2を制御する。
双方向コンバータとして定電流モードによる制御を開始すると、開始と同時に誤差増幅器131の反転入力端子には、スイッチSWを介して、電流モニタ値CURR_MONと基準電流値CURR_REFとの差分に応じた電圧が入力される。誤差増幅器131は積分回路を形成し、上述したように、電流モニタ値CURR_MONと基準電流値CURR_REFとの差分に応じた駆動信号DRIVEをPWM回路122に出力する。
この構成によれば、制御開始直後の駆動信号DRIVEの値は、スイッチSWを切り替える直前の出力電圧に応じた電圧モニタ値に比例した値からスタートするので、PWM回路122のデューティ比は、出力側の直流電圧源103の電圧値Voとなるように、スイッチング素子S1,S2を制御する。従って、制御開始直後に回生動作が生ずることはなく、出力電圧源103からコンバータ部101への突入電流を抑制することできる。
図4に、本実施形態の同期整流回路の制御開始時の電流立上り波形を示す。電流モードで15Aの回生電流が流れるように定電流制御した場合のシミュレーション結果である。制御開始直後の突入電流が抑制され、回生電流がゼロからスムーズに立ち上がっていることが分かる。
図5に、本実施形態の同期整流回路を含む試験装置における電流立上り波形を示す。同期整流回路100を含む試験装置の出力に、直流電源を接続する。試験装置は、電流設定値-1A(回生動作)、定電流モードに設定され、直流電源は、電圧設定値1000Vに設定されている。試験装置の出力に1000Vが印加された状態で、試験装置の出力をONした時の波形を示している。上記のシミュレーション結果と同様に、制御開始直後の突入電流が抑制され、回生電流がゼロから-1Aまでスムーズに立ち上がっていることが分かる。
10,100 同期整流回路
11,101 コンバータ部
12,102 制御回路部
21,121 エラーアンプ
22,122 PWM回路を含む
103,111 直流電圧源
131 誤差増幅器
132 鋸歯状波生成回路
133 コンパレータ

Claims (1)

  1. 双方向コンバータとして定電流モードで制御する同期整流回路であって、
    スイッチング素子およびインダクタを含むコンバータ部と、
    エラーアンプおよびPWM回路を含み、前記スイッチング素子を制御する制御回路とを備え、
    前記制御回路は、制御開始時において、前記コンバータ部の出力電圧の電圧モニタ値を前記エラーアンプの誤差増幅器に入力して、前記コンバータ部の出力電圧が、前記コンバータ部の出力に接続された電圧源の電圧値と等しくなるように制御し、前記定電流モードで制御を開始すると、前記誤差増幅器の入力を前記インダクタの出力電流の電流モニタ値に切り替えることを特徴とする同期整流回路。
JP2022033423A 2022-03-04 2022-03-04 同期整流回路 Active JP7405885B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2022033423A JP7405885B2 (ja) 2022-03-04 2022-03-04 同期整流回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2022033423A JP7405885B2 (ja) 2022-03-04 2022-03-04 同期整流回路

Publications (2)

Publication Number Publication Date
JP2023128808A JP2023128808A (ja) 2023-09-14
JP7405885B2 true JP7405885B2 (ja) 2023-12-26

Family

ID=87972437

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2022033423A Active JP7405885B2 (ja) 2022-03-04 2022-03-04 同期整流回路

Country Status (1)

Country Link
JP (1) JP7405885B2 (ja)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001326569A (ja) 2000-05-16 2001-11-22 Toshiba Corp Led駆動回路及び光送信モジュール
JP2004248396A (ja) 2003-02-13 2004-09-02 Fujitsu Ltd Dc/dcコンバータ制御装置
JP2014045604A (ja) 2012-08-28 2014-03-13 Minebea Co Ltd 負荷駆動装置およびその制御方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001326569A (ja) 2000-05-16 2001-11-22 Toshiba Corp Led駆動回路及び光送信モジュール
JP2004248396A (ja) 2003-02-13 2004-09-02 Fujitsu Ltd Dc/dcコンバータ制御装置
JP2014045604A (ja) 2012-08-28 2014-03-13 Minebea Co Ltd 負荷駆動装置およびその制御方法

Also Published As

Publication number Publication date
JP2023128808A (ja) 2023-09-14

Similar Documents

Publication Publication Date Title
JP5739832B2 (ja) 昇降圧型dc−dcコンバータの制御回路、昇降圧型dc−dcコンバータの制御方法、および昇降圧型dc−dcコンバータ
US10158289B2 (en) DC/DC converter
US8248040B2 (en) Time-limiting mode (TLM) for an interleaved power factor correction (PFC) converter
KR100809269B1 (ko) 직류-직류 컨버터의 제어회로
JP2008228362A (ja) 電源装置
JPH11220874A (ja) Dc−dcコンバータ制御回路
WO2006016516A1 (ja) 電源装置
TWI796869B (zh) 準恆定導通時間控制電路及其開關變換器和方法
JP2007221892A (ja) 電力変換装置
JP2004056992A (ja) Dc−dcコンバータ
JP5023819B2 (ja) 昇降圧型dc−dcコンバータの制御方法、昇降圧型dc−dcコンバータの制御回路、および昇降圧型dc−dcコンバータ
JP2009225642A (ja) 電源装置および半導体集積回路装置
JP7405885B2 (ja) 同期整流回路
JPH1155944A (ja) スイッチング電源装置
JP5167733B2 (ja) 昇圧型dc/dcコンバータ
JP4464263B2 (ja) スイッチング電源装置
JP4039362B2 (ja) 直流変換装置
JP7288799B2 (ja) 電源制御装置、降圧型dc/dcコンバータ、および昇圧型dc/dcコンバータ
JP2013005514A (ja) スイッチング電源回路
JP4686285B2 (ja) スイッチング制御回路、dc−dcコンバータ
JPH09294368A (ja) 電源回路
US6703817B2 (en) Pulse width modulated power conversion apparatus and methods using capacitor-charge feedback
JP4983275B2 (ja) Dc/dcコンバータ
JP2007236141A (ja) 多出力dc−dcコンバータ及び電源装置
JP2006042461A (ja) スイッチング電源装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20220304

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20230214

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20230411

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20230620

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20230815

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20231114

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20231214

R150 Certificate of patent or registration of utility model

Ref document number: 7405885

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

R371 Transfer withdrawn

Free format text: JAPANESE INTERMEDIATE CODE: R371

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350