JP6985220B2 - 磁気トンネル接合素子、それを用いた磁気メモリおよび磁気トンネル接合素子の製造方法 - Google Patents

磁気トンネル接合素子、それを用いた磁気メモリおよび磁気トンネル接合素子の製造方法 Download PDF

Info

Publication number
JP6985220B2
JP6985220B2 JP2018135822A JP2018135822A JP6985220B2 JP 6985220 B2 JP6985220 B2 JP 6985220B2 JP 2018135822 A JP2018135822 A JP 2018135822A JP 2018135822 A JP2018135822 A JP 2018135822A JP 6985220 B2 JP6985220 B2 JP 6985220B2
Authority
JP
Japan
Prior art keywords
layer
protective film
film
tunnel junction
magnetic tunnel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2018135822A
Other languages
English (en)
Other versions
JP2020013921A5 (ja
JP2020013921A (ja
Inventor
勝哉 三浦
浩孝 濱村
ユウ チョウ
将貴 山田
清彦 佐藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi High Tech Corp
Original Assignee
Hitachi High Tech Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi High Tech Corp filed Critical Hitachi High Tech Corp
Priority to JP2018135822A priority Critical patent/JP6985220B2/ja
Priority to KR1020180162793A priority patent/KR102447760B1/ko
Priority to TW108100618A priority patent/TWI734064B/zh
Priority to US16/287,589 priority patent/US11164906B2/en
Publication of JP2020013921A publication Critical patent/JP2020013921A/ja
Publication of JP2020013921A5 publication Critical patent/JP2020013921A5/ja
Priority to KR1020210112073A priority patent/KR102447763B1/ko
Application granted granted Critical
Publication of JP6985220B2 publication Critical patent/JP6985220B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B61/00Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices
    • H10B61/20Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices comprising components having three or more electrodes, e.g. transistors
    • H10B61/22Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices comprising components having three or more electrodes, e.g. transistors of the field-effect transistor [FET] type
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/161Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect details concerning the memory cell structure, e.g. the layers of the ferromagnetic memory cell
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/01Manufacture or treatment
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/10Magnetoresistive devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/80Constructional details
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/80Constructional details
    • H10N50/85Magnetic active materials

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Mram Or Spin Memory Techniques (AREA)
  • Hall/Mr Elements (AREA)
  • Semiconductor Memories (AREA)

Description

本発明は、磁気メモリ(MRAM:Magnetoresistive Random Access Memory)及び、メモリセルを構成する磁気トンネル接合(MTJ:Magnetic Tunnel Junction)素子に係り、特に磁気トンネル接合の保護膜に関する。
MRAMは、MTJ素子をメモリセルの構成要素とする抵抗変化型の不揮発メモリである。MTJ素子の基本構造は、第1の強磁性層、第1の障壁層、第2の強磁性層を積層した3層構造である。
MTJ素子では、通常、第1の強磁性層、第2の強磁性層のうちどちらか一方を磁化が可変である記録層とし、他方を磁化が反転しづらい参照層とする。MTJ素子は、第1の強磁性層及び第2の強磁性層の磁化の相対角に応じて素子抵抗が変化する性質を有する。第1の強磁性層の磁化及び第2の強磁性層の磁化が互いに平行になるとき(平行状態)、MTJ素子抵抗は最小となり、第1の強磁性層の磁化及び第2の強磁性層の磁化が互いに反平行になるとき(反平行状態)、MTJ素子抵抗は最大となる。この抵抗変化率をトンネル磁気抵抗(TMR)比と呼ぶ。
MRAMでは、この2つの抵抗状態を「0」と「1」のビット情報に対応させる。MTJ素子は電源が遮断されても磁化方向を保ち続けるため、ビット情報を保持し続けることができ、不揮発性を有する。また、MTJ素子に電流を印加することで発生するスピントランスファートルクによって記録層の磁化を反転させ、情報を書き込む方式が主流になりつつある。この場合、MTJ素子に印加する電流方向によって、書き込む「0」若しくは「1」のビット情報を区別することができる。
次に、MTJ素子の磁化方向について説明する。MTJ素子の磁化方向は、磁化が膜面に対して水平方向になる磁性体を、第1の強磁性層、第2の強磁性層に適用することが一般的であった。これは、TMR比が大きい材料を、第1の強磁性層及び第2の強磁性層に適用するためであり、このような材料は磁化が膜面に対して水平に向く性質を示すためである。しかし、MTJ素子の磁化方向は、膜面に対して垂直であるほうが微細化に向き、かつ不揮発性を維持しやすい。そのため、大きな抵抗変化を示し、かつ垂直磁化を実現する材料技術が開発された。その結果、TMR比を維持しつつ、MTJ素子の磁化方向を膜面に対して垂直を維持できるようになっている。例えば特許文献1では、大きなTMR比が得られる例として、第1の強磁性層及び第2の強磁性層にCoFeB、第1の障壁層にMgOを材料として適用することを開示する。
特許文献2及び特許文献3は、このような垂直磁化膜を有するMTJ素子に応力膜を設け、MTJ素子を垂直磁化膜の膜面に対して垂直方向に伸長させて垂直方向の形状磁気異方性を増加させることで、MTJ素子の保磁力特性を向上させられることを開示している。具体的には、特許文献2ではMTJ素子の上側に基板に対して引っ張り応力が加わるような応力膜を配置し、MTJ素子の下側に基板に対して圧縮応力が加わるような応力膜を配置する素子構造を開示する。また、特許文献3ではMTJ素子を磁化方向に沿って上下に引っ張るように引っ張り応力を与える側壁膜をMTJ素子の側壁に形成する素子構造を開示する。
なお、特許文献4には複数層の保護膜を備えたMTJ素子を開示する。しかし、本文献ではスパッタ法による保護膜形成を前提とするため、保護膜作製方法、保護膜の特性、効果などが大きく異なるものである。
特開2011−258596号公報 特開2012−182219号公報 特開2013−8868号公報 特開2015−179694号公報
発明者らは、MTJ素子に垂直磁化膜の膜面に対して垂直方向に伸長させる応力が印加されることで、MTJ素子の垂直方向の磁化が安定化しなくなる場合があることを見出した。
3d遷移金属を少なくとも1種類含んだ強磁性層材料(例えば、CoFeB)の磁化方向が膜面に対して垂直になる理由は、強磁性層と障壁層との積層界面において界面磁気異方性が発現し、強磁性層の膜厚が薄膜化されることによって界面磁気異方性の影響が層の全体に及ぶことにある。すなわち、例えば、CoFeB膜とMgO膜との積層界面における界面磁気異方性は膜面に対して垂直方向に磁化を揃える効果を持つ。これに対して、CoFeB膜が本来持つ磁気異方性は、面内方向に磁化を揃える傾向がある。垂直磁化を実現するためには、界面磁気異方性がCoFeB膜の磁気異方性に打ち勝つ必要がある。CoFeB膜の場合、膜厚を2nm以下まで十分に薄くすると、CoFeB膜の磁気異方性に対して界面磁気異方性が支配的になるため、垂直磁化が実現する。
また、CoFeB膜とMgO膜との積層界面に界面磁気異方性が発現するメカニズムは、CoFeB中のFeとMgO中のOとが、界面において結合するためである。このため、垂直磁気異方性を実現するためには、Fe(3d遷移金属)とOとの結合が十分に確保される必要がある。
MTJ素子に垂直磁化膜の膜面に対して垂直方向に伸長させる応力が印加されることで、MTJ素子の垂直方向の磁化が安定化しなくなる原因は、界面磁気異方性の発現に重要な役割を果たすFeとOとの結合が、応力印加によって界面に格子不整合が発生し、FeとOとの結合が阻害されることにあると考えられる。応力印加により形状磁気異方性が増加する形状が得られても、界面磁気異方性が減少することにより、MTJ素子の特性がかえって劣化することになる。
さらに、界面磁気異方性に着目すると、MTJ素子の製造工程においてプラズマCVDによる保護膜成膜中において、プラズマによる酸化還元反応のためにCoFeB層とMgO層の界面磁気異方性の減少が引き起こされる可能性がある。プラズマCVDにより保護膜を成膜する利点は、緻密な膜が得られることにある。界面磁気異方性は、界面におけるFeとOの組成比が1対1のときに最大になることが知られているところ、プラズマCVDによる保護膜成膜工程において酸化または還元反応が生じると、Feに対するOの組成比が変化し、界面磁気異方性を減少させるように作用する。
本願において開示される発明のうち、代表的なものの概要を簡単に説明すれば、次のとおりである。
一実施の形態におけるMTJ素子は、磁気トンネル接合層と、磁気トンネル接合層の側壁に形成される複数層の保護膜とを有し、保護膜は、プラズマCVDにより形成されるSiN膜であるとともに磁気トンネル接合層に直接接る第1の保護膜を含み、第1の保護膜の成膜条件における水素イオン密度または水素イオンエネルギーは、第1の保護膜以外の保護膜の成膜条件における水素イオン密度または水素イオンエネルギーより低く、第1の保護膜以外の保護膜は、窒素密度が第1の保護膜の窒素密度よりも高い保護膜を含む。
プラズマCVD成膜による磁気トンネル接合層の磁気特性劣化を抑制し、微細化に対応可能なMTJ素子、MRAMを提供する。
その他の課題と新規な特徴は、本明細書の記述および添付図面から明らかになるであろう。
実施例1の垂直磁化MTJ素子の断面図。 実施例1の垂直磁化MTJ素子の作製プロセスフロー。 実施例1の垂直磁化MTJ素子の作製プロセスフロー。 実施例1の垂直磁化MTJ素子の作製プロセスフロー。 実施例1の垂直磁化MTJ素子の作製プロセスフロー。 実施例1の垂直磁化MTJ素子の作製プロセスフロー。 実施例1の垂直磁化MTJ素子の作製プロセスフロー。 実施例1の垂直磁化MTJ素子の作製プロセスフロー。 実施例2の垂直磁化MTJ素子の断面図。 実施例2の垂直磁化MTJ素子の作製プロセスフロー。 実施例2の垂直磁化MTJ素子の作製プロセスフロー。 実施例2の垂直磁化MTJ素子の作製プロセスフロー。 実施例2の垂直磁化MTJ素子の作製プロセスフロー。 実施例2の垂直磁化MTJ素子の作製プロセスフロー。 実施例2の垂直磁化MTJ素子の作製プロセスフロー。 実施例2の垂直磁化MTJ素子の作製プロセスフロー。 実施例2の垂直磁化MTJ素子の作製プロセスフロー。 実施例3の垂直磁化MTJ素子の断面図。 実施例3の垂直磁化MTJ素子の作製プロセスフロー。 実施例3の垂直磁化MTJ素子の作製プロセスフロー。 実施例3の垂直磁化MTJ素子の作製プロセスフロー。 実施例3の垂直磁化MTJ素子の作製プロセスフロー。 実施例3の垂直磁化MTJ素子の作製プロセスフロー。 実施例3の垂直磁化MTJ素子の作製プロセスフロー。 実施例3の垂直磁化MTJ素子の作製プロセスフロー。 実施例3の垂直磁化MTJ素子の作製プロセスフロー。 3層構造の記録層を適用した垂直磁化MTJ素子の断面図。 積層フェリ型参照層を適用した垂直磁化MTJ素子の断面図。 MRAMメモリセルの概略図。 MRAMメモリアレイの概略図。
以下の実施の形態においては便宜上その必要があるときは、複数のセクションまたは実施の形態に分割して説明するが、特に明示した場合を除き、それらはお互いに無関係なものではなく、一方は他方の一部または全部の変形例、詳細、補足説明等の関係にある。
また、以下の実施の形態において、要素の数等(個数、数値、量、範囲等を含む)に言及する場合、特に明示した場合および原理的に明らかに特定の数に限定される場合等を除き、その特定の数に限定されるものではなく、特定の数以上でも以下でもよい。
さらに、以下の実施の形態において、その構成要素(要素ステップ等も含む)は、特に明示した場合および原理的に明らかに必須であると考えられる場合等を除き、必ずしも必須のものではないことは言うまでもない。
同様に、以下の実施の形態において、構成要素等の形状、位置関係等に言及するときは特に明示した場合および原理的に明らかにそうではないと考えられる場合等を除き、実質的にその形状等に近似または類似するもの等を含むものとする。このことは、構成要素等の数値および範囲についても同様である。
また、実施の形態を説明するための全図において、同一の部材には原則として同一の符号を付し、その繰り返しの説明は省略する。なお、図面をわかりやすくするために、平面図であってもハッチングを付す場合があり、また断面図であってもハッチングを省略する場合がある。
実施例1のMTJ素子の構造を説明する。図1はMTJ素子の断面図である。MTJ素子100は、第1の強磁性層101、第1の障壁層102、第2の強磁性層103をこの順に積層した3層構造の磁気トンネル接合層を基本とし、第1の強磁性層101の第1の障壁層102と逆側の界面に接する下部電極層104及び第2の強磁性層の第1の障壁層102と逆側の界面に接するキャップ層105を備える。図1の例では、下部電極層104は、第1の非磁性層106、第2の非磁性層107、第3の非磁性層108の3層構造とした。しかし、MTJ素子のTMR比、あるいは磁気異方性が減少しなければ、下部電極層104は必ずしも3層でなくても良い。また、キャップ層105は1層としたが、MTJ素子の磁気異方性が減少しなければ1層でなくても良い。また、第1の強磁性層101を参照層、第2の強磁性層103を記録層とするボトムピン型の構造としても、第1の強磁性層101を記録層とし、第2の強磁性層103を参照層とするトップピン型の構造としても良い。
第1の強磁性層101及び第2の強磁性層103の材料はCoFeBを適用し、第1の障壁層102の材料はMgOを適用した。これは、CoFeBとMgOの積層界面における界面磁気異方性を使って垂直磁化を実現するためである。第1の強磁性層101、第2の強磁性層103、及び第1の障壁層102の材料は、界面磁気異方性が発現し、垂直磁化を実現できる材料の組合せであれば、磁気トンネル接合層の材料として他の材料の組み合わせを用いても構わない。
下部電極層104において、第1の非磁性層106及び第3の非磁性層108の材料にはTaを用い、第2の非磁性層107の材料にはRuを用いた。このような積層構造とすることで下部電極層104の表面ラフネスを減少することができる。下部電極層104の表面ラフネスが大きいと強磁性層と障壁層との界面に乱れが生じ、発現する界面磁気異方性が低下する。表面ラフネスを小さく抑えることで、MTJ素子100のTMR比及び磁気異方性減少を抑制することが可能となる。下部電極層104の表面ラフネスを減少することができる材料の組合せであれば、他の材料や他の積層構造を用いても構わない。
キャップ層105の材料にはRuを用いた。Ruを用いると記録層103の磁気異方性が減少する場合もあるので、Taを用いても良い。ただし、キャップ層の材料としてTaを用いた場合、第2の強磁性層103とキャップ層105との境界にCoFeBとTaとが混じり合った領域、すなわち磁気的なデッドレイヤが形成される場合がある。これは、第2の強磁性層103が実効的に薄くなったことに相当する。このため、キャップ層105にTaを用いる場合は、デッドレイヤの膜厚を考慮して第2の強磁性層103の膜厚を決定する必要がある。デッドレイヤの膜厚を考慮しておけば、Taは第2の強磁性層103の磁気異方性を減少することはない。以上のように、キャップ層105の材料は、第2の強磁性層103の磁気異方性を減少しない材料であれば、他の材料を用いても構わない。
実施例1では、図1に示すように、MTJ素子100の側壁を覆うように形成された第1の保護膜109、及び第1の保護膜109を覆うように形成された第2の保護膜110を備える。第1の実施例では、第1の保護膜109は、プラズマCVDによって成膜される。プラズマCVDによる成膜前の段階では、MTJ素子100がピラー形状に加工されている。なお、図1ではMTJ素子の径が上にいくほど絞られた形状となっているが、積層膜のエッチングにより生じる形状であり、本明細書においては、かかる形状についてもピラー形状と表記する。保護膜の成膜前に大気曝露するとMTJ素子100の磁気特性が劣化するため、MTJ素子100がピラー形状に加工した後、大気曝露することなく、プラズマCVDによる保護膜を成膜する。
第1の保護膜109を成膜する際には、MTJ素子100の側壁が露出した状態となるため、プラズマCVDによる保護膜成膜中に、MTJ素子100の側壁においてプラズマによる酸化還元反応が起こる。この結果、CoFeB層とMgO層の積層界面における界面磁気異方性が減少し、MTJ素子の磁気特性が劣化する。このため、第1の保護膜109の成膜条件をプラズマの密度やエネルギーが低い条件とする。この結果、プラズマCVDによる保護膜成膜中の酸化又は還元反応が緩やかになり、界面磁気異方性の減少を抑制することができる。
その後、第2の保護膜110を、第1の保護膜109との合計の応力がゼロに近づく条件で成膜する。この結果、CoFeB層とMgO層の積層界面における格子不整合を解消し、界面磁気異方性の減少を更に抑制することができる。
実施例1では、第1の保護膜109及び第2の保護膜110の材料は、ともにプラズマCVDによるSiNを用いた。プラズマCVDによってSiNを成膜する場合、Hガスを用いるため還元反応が起きる。第1の保護膜109を成膜するときは、プラズマCVDの印加バイアス電圧を50Vとし、水素イオン密度及びエネルギーを低減した。この結果、還元反応が抑制され、界面磁気異方性は減少しない。この条件で成膜された第1の保護膜109の応力は、膜面に対して水平にMTJ素子100を内側に圧縮する方向に印加され(圧縮応力)、その大きさは50MPaであった。
第1の保護膜109は圧縮応力50MPaで成膜されているため、第2の保護膜110は、膜面に対して水平にMTJ素子100を外側に引っ張る方向に50MPaの応力(引っ張り応力)が印加される条件で成膜する。SiNを引っ張り応力とするためには、プラズマCVDによって成膜する際に用いるNガスの比率を高くすれば良い。従って、第1の保護膜109と第2の保護膜110とではN含有量が異なっており、第2の保護膜110のSiNのN含有量は、第1の保護膜109のSiNのN含有量より大きい。なお、第1の保護膜109及び第2の保護膜の応力方向及び応力値は、合計の応力がゼロに近づくように調整されることを説明するための例であり、これ以外の値でも構わない。
第2の保護膜をマスクとして下部電極層104をエッチングして素子分離し、層間絶縁膜112を成膜する。更に、層間絶縁膜112をCMP(Chemical Mechanical Polishing:化学機械研磨)で平坦化しつつ、ハードマスク層111が露出するまで除去する。その後、ハードマスク層111上端と電気的に接続されるように上部配線層113を形成する。
図2A〜Gに、図1のMTJ素子の作製フローを示す。図2Aは、MJT素子100を構成する積層膜の成膜構成を示している。MRAMでは、半導体ウェハプロセスにおける配線プロセスにおいて、配線間にMTJ素子を作製することが多い。実施例1においても配線間にMTJ素子を作製する。配線層において、下部電極層104(第1の非磁性層106、第2の非磁性層107、第3の非磁性層108)、第1の強磁性層101、第1の障壁層102、第2の強磁性層103、キャップ層105、ハードマスク層111をこの順に積層する。それぞれの層の膜厚について、第1の強磁性層101は1.0nm、第1の障壁層102は1.0nm、第2の強磁性層103の膜厚は1.6nm、第1の非磁性層106の膜厚は5nm、第2の非磁性層107の膜厚は10nm、第3の非磁性層108の膜厚は20nmとする。
図2Bはハードマスク層111を加工する工程を示している。ハードマスク層111の材料としてはTaを用いることができる。ハードマスク層の成膜段階での膜厚は150nmとした。ハードマスク層111上にレジスト膜を形成し、所望の位置にMTJ素子が形成されるようにレジスト膜をパターニングし、レジストパターンをハードマスク層111に転写する。
図2Bでパターニングされたハードマスク層111を用いて、第1の強磁性層101、第1の障壁層102、第2の強磁性層103及びキャップ層105をエッチング加工する工程を図2Cに示す。エッチングの終点は、第1の強磁性層101を完全にエッチング加工し、第3の非磁性層108の表面から第3の非磁性層108の途中までエッチングした点とした。
この後、大気曝露することなく第1の保護膜109をプラズマCVDで成膜する。この工程を図2Dに示す。第1の保護膜109としてSiN膜を適用し、その膜厚は10nmとする。この工程では、前述のように、水素イオンによる還元反応を抑制するためイオン密度及びエネルギーが低い条件としている。この成膜条件による第1の保護膜109の応力は圧縮応力50MPaを示す。
図2Eに、第2の保護膜110を成膜する工程を示す。第2の保護膜110としてSiN膜を適用し、その膜厚は20nmとする。第2の保護膜110は引っ張り応力50MPaとする必要がある。引っ張り応力にするためには、例えば、SiNの密度が3g/cm以上で、N−H量が5×1021atms/cm以上などの条件があるが、所望の引っ張り応力が実現できれば、この条件に限るものではない。このような条件を実現するためには、少なくとも、プラズマCVDによる成膜時にNガスの流量を大きくする必要がある。結果として、第2の保護膜110のN含有量は、第1の保護膜109のN含有量より大きくなる。
図2Fは、第2の保護膜110をマスクとして、下部電極層104をエッチングする工程を示している。その後、層間絶縁膜112を成膜する工程を図2Gに示す。
このようにして作製したMTJ素子100は、第1の保護膜109によって第1の強磁性層101及び第2の強磁性層103と第1の障壁層102との積層界面における、還元反応による界面磁気異方性の減少が抑制されている。また、第2の保護膜110によって、第1の保護膜109と第2の保護膜110の合計応力がゼロ近辺に制御されるため、格子不整合による界面磁気異方性の減少も抑制される。以上のように、第1の保護膜109には酸化還元反応の抑制、第2の保護膜110には応力調整といった異なる機能を与えることで、磁化が膜面に対して垂直方向に安定化したMTJ素子が可能になる。
実施例1では保護膜を2層構造とし、それぞれに酸化還元反応の抑制と応力調整という異なる機能を与えた。実施例2では保護膜を3層構造とし、それぞれに酸化還元反応の抑制、応力調整、耐湿性の向上という3つの異なる機能を与え、更にMTJ素子の信頼性を高める構造とする。
図3を用いて実施例2におけるMTJ素子の構造を説明する。図3は、実施例2のMTJ素子の断面図である。実施例2のMTJ素子300は実施例1と同じ積層構造とした。第1の強磁性層101を参照層、第2の強磁性層103を記録層とするボトムピン型の構造としているが、第1の強磁性層101を記録層とし、第2の強磁性層103を参照層とするトップピン型の構造としても良い。各層の材料についても実施例1と同様である。
図3に示すように、実施例2のMTJ素子300では、MTJ素子300の側壁を覆うように形成された第1の保護膜109、第1の保護膜109を覆うように形成された第2の保護膜110、及び第2の保護膜110を覆うように形成された第3の保護膜301を備えている。
実施例2における第1の保護膜109の役割は、実施例1と同様である。第1の保護膜109はプラズマの密度やエネルギーが低い条件で成膜され、プラズマCVDによる保護膜成膜中の酸化又は還元反応が緩やかになることで、界面磁気異方性の減少を抑制する。
第2の保護膜110は、第1の保護膜109及び第3の保護膜301との合計の応力がゼロに近づく条件で成膜する。この結果、CoFeB層とMgO層の積層界面における格子不整合を解消し、界面磁気異方性の減少を更に抑制する。
第3の保護膜301は、大気に触れる可能性があるため耐湿性に優れた条件で成膜する。緻密な膜であるほど、耐湿性に優れた膜であるといえ、SiとNとの比が1:1となるようにガス量を調整し、プラズマの密度やエネルギーを高くすることで耐湿性に優れた膜を得ることができる。そのため、第3の保護膜301のN含有量は、第2の保護膜110のN含有量より小さくなっている。この結果、実施例2のMTJ素子300は、実施例1のMTJ素子100と比較して耐湿性を向上することができ、さらに信頼性の高いMTJ素子を実現できる。
実施例2では、第1の保護膜109、第2の保護膜110及び第3の保護膜301の材料は、ともにプラズマCVDによるSiNを用いた。第1の保護膜109を成膜するときは、プラズマCVDの印加バイアス電圧を50Vとし、水素イオン密度及びエネルギーを低減する。この結果、還元反応が抑制され、界面磁気異方性は減少しない。この条件で成膜された第1の保護膜109の応力は圧縮応力であり、その大きさは50MPaであった。
次に、第2の保護膜110を成膜する。第1の保護膜109は圧縮応力50MPaで成膜されている。後述するように第3の保護膜301は圧縮応力140MPaで成膜されている。このため、第2の保護膜110は、引っ張り応力190MPaになる条件で成膜する。このため、実施例2では、実施例1と比較して、第2の保護膜110成膜時のNガスの比率が高くなる。従って、実施例2では、実施例1と比較して、第2の保護膜110のSiNにおけるN含有量が大きくなっている。また、第2の保護膜110のSiNにおけるN含有量は第1の保護膜109、第3の保護膜301よりも大きい。
第3の保護膜301は上述のようなSiN膜の耐湿性を高める条件を用いて成膜した結果、応力は圧縮応力で140MPaであった。第3の保護膜301を成膜後、第3の保護膜301をマスクとして下部電極層104をエッチングして素子分離し、層間絶縁膜112を成膜する。更に、層間絶縁膜112をCMPで平坦化しつつハードマスク層111が露出するまで除去する。その後、ハードマスク層111上端と電気的に接続されるように上部配線層113を形成する。
このようにして第1の保護膜109、第2の保護膜110、及び第3の保護膜301をプラズマCVDにより成膜することで、第1の保護膜109、第2の保護膜110、及び第3の保護膜301の合計の応力をゼロに近づけることが可能である。この結果、CoFeB層とMgO層の間の界面磁気異方性の減少を抑制し、かつ耐湿性に優れた保護膜を形成できる。また、以上説明した第1の保護膜109、第2の保護膜110、及び第3の保護膜301の応力方向及び応力値は、合計の応力がゼロに近づくように調整されることを説明するための例であり、これ以外の値でも構わない。
図4A〜Hに、図3のMTJ素子の作製フローを示す。図4Aは、MJT素子300を構成する積層膜の成膜構成を示している。実施例1と同様に、下部電極層104(第1の非磁性層106、第2の非磁性層107、第3の非磁性層108)、第1の強磁性層101、第1の障壁層102、第2の強磁性層103、キャップ層105、ハードマスク層111をこの順に積層し、それぞれの層の膜厚も実施例1と同じである。
図4B及び図4Cの工程も、実施例1と同様である。ハードマスク層111を加工し(図4B)、第1の強磁性層101、第1の障壁層102、第2の強磁性層103、及びキャップ層105をエッチング加工する(図4C)。実施例2におけるハードマスク層111の材料もTaを用い、ハードマスク層111の成膜段階での膜厚を150nmとしている。
この後、大気曝露することなく第1の保護膜109をプラズマCVDで成膜する。この工程を図4Dに示す。この工程では、前述のように、還元反応を抑制するため水素イオン密度及びエネルギーが低い条件としている。第1の保護膜109は膜厚10nmのSiN膜であり、第1の保護膜109の応力は、圧縮応力50MPaを示す。
図4Eに、第2の保護膜110を成膜する工程を示す。実施例2では、第2の保護膜110としてSiN膜を適用し、その膜厚は10nmとする。第1の保護膜109は圧縮応力50MPaで成膜されている。また、後述する第3の保護膜301の応力は、圧縮応力で140MPaである。このため、第2の保護膜110は引っ張り応力190MPaとなるように成膜した。引っ張り応力を実現するために、プラズマCVDによる成膜時にNガスの流量を大きくする必要がある。結果として、第2の保護膜110のN含有量は、第1の保護膜109及び第3の保護膜301のN含有量より大きくなる。
図4Fは、第3の保護膜301を成膜する工程を示している。第3の保護膜301は保護膜の耐湿性を高める条件で成膜した結果、圧縮応力140MPaであった。
図4Gは、第3の保護膜301をマスクとして、下部電極層104をエッチングする工程を示している。その後、層間絶縁膜112を成膜する工程を図4Hに示す。
このようにして作製したMTJ素子300は、第1の保護膜109によって第1の強磁性層101及び第2の強磁性層103と第1の障壁層102との積層界面における、還元反応による界面磁気異方性の減少が抑制されている。また、第2の保護膜110によって、第1の保護膜109、第2の保護膜110、第3の保護膜301の合計応力がゼロ近辺に制御されるため、格子不整合による界面磁気異方性の減少も抑制される。更に、第3の保護膜301によって耐湿性が向上している。以上のように、第1の保護膜109には酸化還元反応の抑制、第2の保護膜110には応力調整、第3の保護膜301には耐湿性の向上と、それぞれに異なる機能を独立に与えることが可能である。それぞれの保護膜は、対応する機能を最適化することができるので、MTJ素子の安定性向上に貢献できる。
図5を用いて実施例3におけるMTJ素子の構造を説明する。図5は、実施例3のMTJ素子の断面図である。実施例3のMTJ素子500は、実施例1及び実施例2と同じ積層構造とした。また、実施例3においても、第1の強磁性層101を参照層、第2の強磁性層103を記録層とするボトムピン型の構造としているが、第1の強磁性層101を記録層とし、第2の強磁性層103を参照層とするトップピン型の構造としても良い。各層の材料についても実施例1及び実施例2と同様である。
図5に示すように、実施例3のMTJ素子500では、MTJ素子500の側壁を覆うように形成された第1の保護膜109、第1の保護膜109を覆うように形成された第2の保護膜501を備えている。
実施例3における第1の保護膜109の役割は、実施例1及び実施例2と同様である。第1の保護膜109はプラズマの密度やエネルギーが低い条件で成膜され、プラズマCVDによる保護膜成膜中の酸化又は還元反応が緩やかになることで、界面磁気異方性の減少を抑制する。
第2の保護膜501は、実施例1及び実施例2とは異なり、耐湿性に優れた条件で成膜する。耐湿性に優れた条件とは実施例2の第3の保護膜301に関して説明した通りである。
その後、耐湿性に優れた第2の保護膜501により第1の強磁性層101、第1の障壁層102及び第2の強磁性層103が保護されている状態でエッチング装置に移動させ、第2の保護膜501をマスクとして、下部電極層104をエッチングし、素子分離を行う。下部電極層104をエッチング加工した後、プラズマCVD装置に移動させ、第3の保護膜502を成膜する。第3の保護膜502の役割は応力調整であり、第1の保護膜109、第2の保護膜501、及び第3の保護膜502の合計の応力がゼロに近づくように調整される。実施例3では、第1の保護膜109の応力が圧縮応力50MPa、第2の保護膜501の応力が圧縮応力140MPaであるため、第3の保護膜502の応力は引っ張り応力190MPaに調整される。
このように、実施例3では、第3の保護膜502成膜時のNガスの比率が高く、第1の保護膜109及び第2の保護膜501と比較して、第3の保護膜502のSiNにおけるN含有量が大きくなっている。また、実施例3における、第1の保護膜109、第2の保護膜501、及び第3の保護膜502の応力方向及び応力値は、合計の応力がゼロに近づくように調整されることを説明するための例であり、これ以外の値でも構わない。
第3の保護膜502を成膜後、層間絶縁膜112を成膜する。更に、層間絶縁膜112をCMPで平坦化しつつハードマスク層111が露出するまで除去する。その後、ハードマスク層111上端と電気的に接続されるように上部配線層113を形成する。
このように第1の保護膜109、第2の保護膜501、及び第3の保護膜502をプラズマCVDの条件を変えながらSiN膜を成膜することで、第1の保護膜109、第2の保護膜501、及び第3の保護膜502の合計の応力をゼロに近づけることが可能である。この結果、CoFeB層とMgO層の間の界面磁気異方性の減少を抑制し、かつ耐湿性に優れた保護膜を形成できる。
実施例3の特徴は、3層の保護膜の中でもっとも外側に位置する第3の保護膜502が応力調整を担う点にある。最外層である第3の保護膜502に応力調整の役割を持たせることで、より容易に第1の保護膜109、第2の保護膜501、第3の保護膜502に層間絶縁膜112を含めた層の合計の応力をゼロに近づけることができる。これは、応力調整の役割を果たす第3の保護膜502が層間絶縁膜112の近くに位置することによる。
図6A〜Hに、図5のMTJ素子の作製フローを示す。図6Aは、MJT素子500を構成する積層膜の成膜構成を示している。実施例1及び実施例2と同様に、下部電極層104(第1の非磁性層106、第2の非磁性層107、第3の非磁性層108)、第1の強磁性層101、第1の障壁層102、第2の強磁性層103、キャップ層105、ハードマスク層111をこの順に積層し、それぞれの層の膜厚も実施例1及び実施例2と同じである。
図6B及び図6Cの工程も、実施例1及び実施例2と同様である。ハードマスク層111を加工し(図6B)、第1の強磁性層101、第1の障壁層102、第2の強磁性層103、及びキャップ層105をエッチング加工する(図6C)。実施例3におけるハードマスク層111の材料もTaを用い、ハードマスク層111の成膜段階での膜厚を150nmとしている。
この後、大気曝露することなく第1の保護膜109をプラズマCVDで成膜する。この工程を図6Dに示す。この工程は、実施例1及び実施例2と同様に、プラズマによる還元反応を抑制するため水素イオン密度及びエネルギーが低い条件としている。第1の保護膜109は膜厚10nmのSiN膜であり、第1の保護膜109の応力は、圧縮応力50MPaを示す。
図6Eに、第2の保護膜501を成膜する工程を示す。実施例3では、第2の保護膜501としてSiN膜を適用し、その膜厚は20nmとする。第2の保護膜501は保護膜の耐湿性を高める条件で成膜した結果、圧縮応力140MPaであった。
図6Fは、第2の保護膜501をマスクとして、下部電極層104をエッチングする工程を示している。
図6Gに、第3の保護膜502を成膜する工程を示す。第3の保護膜502は応力調整層であり、第1の保護膜109の応力は圧縮応力50MPa、第2の保護膜501の応力は圧縮応力140MPaであるため、第3の保護膜502の応力は引っ張り応力190MPaとなるように成膜する。引っ張り応力を実現するために、プラズマCVDによる成膜時にNガスの流量を大きくする必要がある。結果として、第3の保護膜502のN含有量は、第1の保護膜109及び第2の保護膜501のN含有量より大きくなる。
その後、層間絶縁膜112を成膜する工程を図6Hに示す。
このようにして作製したMTJ素子500は、第1の保護膜109によって第1の強磁性層101及び第2の強磁性層103と第1の障壁層102との積層界面における、還元反応による界面磁気異方性の減少が抑制されている。また、第2の保護膜501によって耐湿性が向上している。さらに、第3の保護膜502によって、第1の保護膜109、第2の保護膜501、及び第3の保護膜502の合計応力がゼロ近辺に制御されるため、格子不整合による界面磁気異方性の減少も抑制される。以上のように、第1の保護膜109には酸化還元反応の抑制、第2の保護膜501には耐湿性の向上、第3の保護膜502には応力調整と、それぞれに異なる機能を独立に与えることが可能である。それぞれの保護膜は、対応する機能を最適化することができるので、MTJ素子の安定性向上に貢献できる。
以下、実施例1〜3として説明したMTJ素子につき、共通の変形例について説明する。実施例1〜3では、記録層を単層(第2の強磁性層103)とする例を示したが、さらに磁気異方性を向上し膜面に対して垂直方向に磁化を安定化させるために、3層構造の記録層を用いても良い。
実施例1の磁気トンネル接合層において、単層(第2の強磁性層103)の記録層の代わりに、3層の記録層701を適用したMTJ素子700を図7に示す。3層構造の記録層701は、第3の強磁性層702、第4の非磁性層703、第4の強磁性層704で構成される。第3の強磁性層702の材料としてCoFeB、第4の非磁性層703の材料としてTa、第4の強磁性層704の材料としてCoFeBを適用する。3層構造の記録層を適用する場合は、キャップ層705は単層ではなく、第2の障壁層706及び第5の非磁性層707で構成されることが望ましい。第2の障壁層706の材料としてMgO、第5の非磁性層707の材料としてRuを適用する。
3層構造の記録層及び2層構造のキャップ層を適用することにより、第3の強磁性層702及び第4の強磁性層704が、第4の非磁性層703を介して強磁性結合し、一体の磁性体としてはたらく。また、第4の強磁性層704と第2の障壁層706の積層界面においても、界面磁気異方性が発現する。これにより、MTJ素子の記録層の磁気異方性が増加する。本構造は、実施例1に限られず、他の実施例のMTJ素子構造にも適用可能である。
さらに別の変形例について説明する。以上の例では、参照層を単層(第1の強磁性層101)とする例を示したが、さらに磁気異方性を向上し、膜面に対して垂直方向に磁化を安定化させるために、垂直磁化を持つ磁性多層膜を用いて積層フェリ型構造としても良い。
実施例1の磁気トンネル接合層において、単層(第1の強磁性層101)の参照層の代わりに、磁性多層膜を用いた積層フェリ型参照層801を適用したMTJ素子800を図8に示す。磁性多層膜を使った積層フェリ型参照層801は、第1の磁性多層膜802、第6の非磁性層803、第2の磁性多層膜804、第7の非磁性層805、第5の強磁性層806をこの順に積層した構造である。第1の磁性多層膜802の材料としてCo/Pt多層膜、第6の非磁性層803の材料としてRu、第2の磁性多層膜804の材料としてCo/Pt多層膜、第7の非磁性層805の材料としてTa、第5の強磁性層806の材料としてCoFeBを適用する。
磁性多層膜を用いた積層フェリ型参照層801では、第1の磁性多層膜802と第2の磁性多層膜804の磁化が反平行に結合するように、第6の非磁性層803の材料及び膜厚が選択されている。また、第2の磁性多層膜804と第5の強磁性層806の磁化が平行に結合するように第7の非磁性層805の材料及び膜厚が選択されている。この構造の利点は、第1の磁性多層膜802と第2の磁性多層膜804とが強い垂直磁気異方性を持つため、膜面に対して垂直方向に磁化が安定化すること、第1の磁性多層膜802と第2の磁性多層膜804が積層フェリ型構造であるため外部への漏洩磁場が小さいこと、第5の強磁性層806にTMR比が大きい材料を選択できることが挙げられる。本構造は、実施例1に限られず、他の実施例のMTJ素子構造にも適用可能であり、3層構造の記録層の変形例とも組み合わせることが可能である。
以上説明したMTJ素子をメモリセルに利用する。メモリセルは、MTJ素子と選択トランジスタとで構成される。図9はメモリセル900の一般的な構造を示した模式図である。ここでは、一例として実施例1のMTJ素子100を適用している。メモリセル900のMTJ素子100は、下部電極層104が選択トランジスタ901のドレイン電極と電気的に接続されている。さらに、上部配線層113はビット線902に電気的に接続されている。選択トランジスタ901のソース電極は、ビット線902と平行に配置されるソース線903に電気的に接続されている。選択トランジスタ901のゲート電極は、ビット線及びソース線と直交するように配置されるワード線904に接続されている。
図10は、MTJ素子100をアレイ状に配置したMRAMメモリアレイ1000の概略図を示している。ビット線902、ソース線903、及びワード線904は複数配置され、ビット線902及びソース線903とワード線904とが交差する各点に、メモリセル900が配置される。各ビット線902、ソース線903、ワード線904にはそれぞれ独立に電圧を制御する機構が設置されている。
特定のメモリセル900を選択するときは、そのメモリセル900が電気的に接続しているビット線902及びソース線903の電圧を制御し、メモリセル900が接続しているワード線904に電圧を印加することで選択トランジスタ901に電流が印加される状態となる。例えば、MTJ素子を低抵抗状態に書き込みする場合、ソース線903の電位と比較してビット線902の電位が高くなるように設定する。この状態でワード線904に電圧を印加すると、MTJ素子の上部配線層113から下部電極層104に向かって電流が流れる。電流がMTJ素子の書き込み閾値電流を超えるとMTJ素子は低抵抗状態になる。
100,300,500,700,800:MTJ素子、101:第1の強磁性層、102:第1の障壁層、103:第2の強磁性層、104:下部電極層、105,705:キャップ層、106:第1の非磁性層、107:第2の非磁性層、108:第3の非磁性層、109:第1の保護膜、110,501:第2の保護膜、111:ハードマスク層、112:層間絶縁膜、113:上部配線層、301,502:第3の保護膜、701:記録層、702:第3の強磁性層、703:第4の非磁性層、704:第4の強磁性層、706:第2の障壁層、707:第5の非磁性層、801:積層フェリ型参照層、802:第1の磁性多層膜、803:第6の非磁性層、804:第2の磁性多層膜、805:第7の非磁性層、806:第5の強磁性層、900:メモリセル、901:選択トランジスタ、902:ビット線、903:ソース線、904:ワード線、1000:MRAMメモリアレイ。

Claims (19)

  1. 磁気トンネル接合層と、
    前記磁気トンネル接合層の側壁に形成される複数層の保護膜とを有し、
    前記保護膜はプラズマCVDにより形成されるSiN膜であるとともに前記磁気トンネル接合層に直接接る第1の保護膜を含み、
    前記第1の保護膜の成膜条件における水素イオン密度または水素イオンエネルギーは、前記第1の保護膜以外の保護膜の成膜条件における水素イオン密度または水素イオンエネルギーより低く、
    前記第1の保護膜以外の保護膜は、窒素密度が前記第1の保護膜の窒素密度よりも高い保護膜を含むことを特徴とする磁気トンネル接合素子。
  2. 請求項1に記載の磁気トンネル接合素子において、
    前記第1の保護膜以外の保護膜は、前記第1の保護膜を覆うように形成される第2の保護膜であることを特徴とする磁気トンネル接合素子。
  3. 請求項2に記載の磁気トンネル接合素子において、
    前記第1の保護膜は圧縮応力を示し
    前記第2の保護膜は引っ張り応力を示すことを特徴とする磁気トンネル接合素子。
  4. 請求項2に記載の磁気トンネル接合素子において、
    前記第1の保護膜以外の保護膜は、前記第2の保護膜を覆うように形成される第3の保護膜を含み、
    前記第2の保護膜の窒素密度は、前記第1の保護膜および前記第3の保護膜の窒素密度よ高く、
    前記第3の保護膜の耐湿性は、前記第1の保護膜および前記第2の保護膜の耐湿性よ高いことを特徴とする磁気トンネル接合素子。
  5. 請求項4に記載の磁気トンネル接合素子において、
    前記第1の保護膜および前記第3の保護膜は、圧縮応力を示し
    前記第2の保護膜は引っ張り応力を示すことを特徴とする磁気トンネル接合素子。
  6. 請求項1に記載の磁気トンネル接合素子において、
    前記保護膜は、前記第1の保護膜を覆うように形成される第2の保護膜前記第2の保護膜を覆うように形成される第3の保護膜を含み、
    前記第3の保護膜の窒素密度は、前記第1の保護膜および前記第2の保護膜の窒素密度よ高く、
    前記第2の保護膜の耐湿性は、前記第1の保護膜および前記第3の保護膜の耐湿性よ高いことを特徴とする磁気トンネル接合素子。
  7. 請求項6に記載の磁気トンネル接合素子において、
    前記第1の保護膜および前記第2の保護膜は圧縮応力を示し
    前記第3の保護膜は引っ張り応力を示すことを特徴とする磁気トンネル接合素子。
  8. 請求項1ないし請求項7のいずれかに記載の磁気トンネル接合素子において、
    前記磁気トンネル接合層は、記録層となる第1の強磁性層と、参照層となる第2の強磁性層、前記記録層と前記参照層との間の第1の障壁層とを有することを特徴とする磁気トンネル接合素子。
  9. 請求項1ないし請求項7のいずれかに記載の磁気トンネル接合素子において、
    前記磁気トンネル接合層に接するキャップ層と前記磁気トンネル接合層に接する下部電極層とをさらに有し、
    前記磁気トンネル接合層は、前記キャップ層に接する記録層と、前記下部電極層に接する参照層、前記記録層と前記参照層との間の第1の障壁層と、を有し、
    前記下部電極層は、第1の非磁性層、第2の非磁性層と、第3の非磁性層を有し、
    前記記録層は、前記第1の障壁層に接する第3の強磁性層、第4の強磁性層、前記第3の強磁性層と前記第4の強磁性層との間の第4の非磁性層と、を有し、
    前記キャップ層は、前記第4の強磁性層に接する第2の障壁層第5の非磁性層を有することを特徴とする磁気トンネル接合素子。
  10. 請求項1ないし請求項7のいずれかに記載の磁気トンネル接合素子において、
    前記磁気トンネル接合層に接するキャップ層と前記磁気トンネル接合層に接する下部電極層とをさらに有し、
    前記磁気トンネル接合層は、前記キャップ層に接する記録層、前記下部電極層に接する参照層、前記記録層と前記参照層との間の第1の障壁層と、を有し、
    前記参照層は、第1の磁性多層膜第6の非磁性層第2の磁性多層膜第7の非磁性層第5の強磁性層を有し、
    前記第1の磁性多層膜は前記下部電極層に接し、
    前記第5の強磁性層は前記第1の障壁層に接し、
    前記第1の磁性多層膜の磁化と前記第2の磁性多層膜の磁化は、反平行に結合し
    前記第2の磁性多層膜の磁化と前記第5の強磁性層の磁化は、平行に結合することを特徴とする磁気トンネル接合素子。
  11. 第1の方向に延在する複数のビット線と、
    前記第1の方向に延在する複数のソース線と
    前記第1の方向と交差する第2の方向に延在する複数のワード線と、
    請求項1に記載の磁気トンネル接合素子と、ソース・ドレイン経路が前記磁気トンネル接合素子に直列接続される選択トランジスタとを有し、前記ビット線と前記ワード線の交点および前記ソース線と前記ワード線の交点に配置されたメモリセルとを有し、
    前記磁気トンネル接合素子および前記選択トランジスタのソース・ドレイン経路は、前記ビット線と前記ソース線との間に接続され、
    前記選択トランジスタのゲートは、前記ワード線に接続されることを特徴とする磁気メモリ。
  12. 第1の強磁性層と、第2の強磁性層と、前記第1の強磁性層と前記第2の強磁性層との間の第1の障壁層とが積層された磁気トンネル接合層を含む積層膜から磁気トンネル接合素子を製造する磁気トンネル接合素子の製造方法において
    パターニングされハードマスクを用いて前記磁気トンネル接合層をエッチングする第1の工程と、
    前記ハードマスクおよび前記磁気トンネル接合層の側壁にプラズマCVDにより第1のSiN膜を成膜する第2の工程と、
    前記第1のSiN膜を覆う第2のSiN膜をプラズマCVDにより成膜する第3の工程とを有し、
    前記第2の工程における水素イオン密度または水素イオンエネルギー、前記第3の工程における水素イオン密度または水素イオンエネルギーより低く、
    前記第2のSiN膜は、窒素密度が前記第1のSiN膜の窒素密度より高くなる成膜条件により成膜されることを特徴とする磁気トンネル接合素子の製造方法。
  13. 請求項12に記載の磁気トンネル接合素子の製造方法において、
    前記第1のSiN膜は、応力が圧縮応力となる成膜条件により成膜され、
    前記第2のSiN膜は、応力が引っ張り応力となる成膜条件により成膜されることを特徴とする磁気トンネル接合素子の製造方法。
  14. 請求項12に記載の磁気トンネル接合素子の製造方法において、
    前記第2のSiN膜を覆う第3のSiN膜をプラズマCVDにより成膜する第4の工程をさらに有し、
    前記第2の工程における水素イオン密度または水素イオンエネルギー、前記第4の工程における水素イオン密度または水素イオンエネルギーより低く、
    前記第2のSiN膜は、窒素密度が前記第3のSiN膜窒素密度より高くなる成膜条件によ成膜され、
    前記第3のSiN膜は、耐湿性前記第1のSiN膜および前記第2のSiN膜の耐湿性よ高くなる成膜条件によ成膜されることを特徴とする磁気トンネル接合素子の製造方法。
  15. 請求項14に記載の磁気トンネル接合素子の製造方法において、
    前記第3のSiN膜は、応力が圧縮応力となる成膜条件により成膜されることを特徴とする磁気トンネル接合素子の製造方法。
  16. 第1の強磁性層と、第2の強磁性層と、前記第1の強磁性層と前記第2の強磁性層との間の第1の障壁層とが積層された磁気トンネル接合層を含む積層膜から磁気トンネル接合素子を製造する磁気トンネル接合素子の製造方法において
    パターニングされハードマスクを用いて前記磁気トンネル接合層をエッチングする第1の工程と、
    前記ハードマスクおよび前記磁気トンネル接合層の側壁にプラズマCVDにより第1のSiN膜を成膜する第2の工程と、
    前記第1のSiN膜を覆う第2のSiN膜をプラズマCVDにより成膜する第3の工程と、
    前記第2のSiN膜を覆う第3のSiN膜をプラズマCVDにより成膜する第4の工程とを有し、
    前記第2の工程における水素イオン密度または水素イオンエネルギー、前記第3の工程および前記第4の工程における水素イオン密度または水素イオンエネルギーより低く、
    前記第2のSiN膜は、耐湿性が前記第1のSiN膜および前記第3のSiN膜の耐湿性よ高くなる成膜条件によ成膜され、
    前記第3のSiN膜は、窒素密度が前記第1のSiN膜および前記第2のSiN膜窒素密度より高くなる成膜条件によ成膜されることを特徴とする磁気トンネル接合素子の製造方法。
  17. 請求項16に記載の磁気トンネル接合素子の製造方法において、
    前記第1のSiN膜は、応力が圧縮応力となる成膜条件により成膜され、
    前記第2のSiN膜は、応力が圧縮応力となる成膜条件により成膜され、
    前記第3のSiN膜は、応力が引っ張り応力となる成膜条件により成膜されることを特徴とする磁気トンネル接合素子の製造方法。
  18. 請求項1に記載の磁気トンネル接合素子において、
    前記保護膜の各々が示す応力の総和は、0であることを特徴とする磁気トンネル接合素子。
  19. 請求項12に記載の磁気トンネル接合素子の製造方法において、
    前記第1のSiN膜と前記第2のSiN膜を含む保護膜の各々が示す応力の総和は、0であることを特徴とする磁気トンネル接合素子の製造方法。
JP2018135822A 2018-07-19 2018-07-19 磁気トンネル接合素子、それを用いた磁気メモリおよび磁気トンネル接合素子の製造方法 Active JP6985220B2 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP2018135822A JP6985220B2 (ja) 2018-07-19 2018-07-19 磁気トンネル接合素子、それを用いた磁気メモリおよび磁気トンネル接合素子の製造方法
KR1020180162793A KR102447760B1 (ko) 2018-07-19 2018-12-17 자기 터널 접합 소자, 그것을 이용한 자기 메모리 및 자기 터널 접합 소자의 제조 방법
TW108100618A TWI734064B (zh) 2018-07-19 2019-01-08 磁穿隧接面元件、使用其之磁記憶體及磁穿隧接面元件之製造方法
US16/287,589 US11164906B2 (en) 2018-07-19 2019-02-27 Magnetic tunnel junction element, magnetic memory using the same, and manufacture method of magnetic tunnel junction element
KR1020210112073A KR102447763B1 (ko) 2018-07-19 2021-08-25 자기 터널 접합 소자, 그것을 이용한 자기 메모리 및 자기 터널 접합 소자의 제조 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2018135822A JP6985220B2 (ja) 2018-07-19 2018-07-19 磁気トンネル接合素子、それを用いた磁気メモリおよび磁気トンネル接合素子の製造方法

Publications (3)

Publication Number Publication Date
JP2020013921A JP2020013921A (ja) 2020-01-23
JP2020013921A5 JP2020013921A5 (ja) 2021-02-04
JP6985220B2 true JP6985220B2 (ja) 2021-12-22

Family

ID=69161339

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2018135822A Active JP6985220B2 (ja) 2018-07-19 2018-07-19 磁気トンネル接合素子、それを用いた磁気メモリおよび磁気トンネル接合素子の製造方法

Country Status (4)

Country Link
US (1) US11164906B2 (ja)
JP (1) JP6985220B2 (ja)
KR (2) KR102447760B1 (ja)
TW (1) TWI734064B (ja)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11189782B2 (en) * 2019-08-27 2021-11-30 International Business Machines Corporation Multilayered bottom electrode for MTJ-containing devices
KR102674105B1 (ko) * 2019-12-12 2024-06-12 에스케이하이닉스 주식회사 가변 저항 소자를 포함하는 반도체 장치
EP4098633A4 (en) 2020-01-30 2023-12-06 Sumitomo Electric Industries, Ltd. COATING STATE DETECTION METHOD, COATING STATE DETECTION APPARATUS AND PRODUCTION METHOD FOR OPTICAL FIBERS
US11985906B2 (en) * 2020-05-29 2024-05-14 Taiwan Semiconductor Manufacturing Company Limited Low-resistance contact to top electrodes for memory cells and methods for forming the same
CN112242298B (zh) * 2020-09-14 2022-06-07 北海惠科光电技术有限公司 一种氮化硅薄膜的制作方法、薄膜晶体管和显示面板
CN116615089A (zh) * 2023-07-06 2023-08-18 苏州凌存科技有限公司 一种半导体器件及其制备方法

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4074281B2 (ja) * 2004-09-14 2008-04-09 株式会社東芝 磁気ランダムアクセスメモリ
JP2006224593A (ja) * 2005-02-21 2006-08-31 Canon Inc インクジェット記録ヘッドの製造方法
JP2006261592A (ja) * 2005-03-18 2006-09-28 Fujitsu Ltd 磁気抵抗効果素子及びその製造方法
JP2007305645A (ja) * 2006-05-09 2007-11-22 Nec Corp 磁気メモリ装置、及びその製造方法
US7663131B2 (en) * 2007-03-08 2010-02-16 Magic Technologies, Inc. SyAF structure to fabricate Mbit MTJ MRAM
JP2009290073A (ja) * 2008-05-30 2009-12-10 Renesas Technology Corp 半導体装置及びその製造方法
JP2010103303A (ja) * 2008-10-23 2010-05-06 Toshiba Corp 磁気抵抗素子及びその製造方法
JP5725735B2 (ja) 2010-06-04 2015-05-27 株式会社日立製作所 磁気抵抗効果素子及び磁気メモリ
JP2012182219A (ja) 2011-02-28 2012-09-20 Toshiba Corp 磁気ランダムアクセスメモリ
JP2012227339A (ja) * 2011-04-19 2012-11-15 Panasonic Corp 半導体装置及びその製造方法
JP2013008868A (ja) 2011-06-24 2013-01-10 Toshiba Corp 半導体記憶装置
JP5990130B2 (ja) * 2013-05-15 2016-09-07 富士通株式会社 半導体記憶装置
US20150069556A1 (en) * 2013-09-11 2015-03-12 Kabushiki Kaisha Toshiba Magnetic memory and method for manufacturing the same
JP6139444B2 (ja) 2014-03-18 2017-05-31 株式会社東芝 磁気抵抗効果素子、磁気抵抗効果素子の製造方法及び磁気メモリ
JP6586328B2 (ja) * 2015-09-04 2019-10-02 東京エレクトロン株式会社 被処理体を処理する方法
US10756258B2 (en) * 2017-11-27 2020-08-25 Taiwan Semiconductor Manufacturing Co., Ltd. Memory device and fabrication method thereof

Also Published As

Publication number Publication date
US11164906B2 (en) 2021-11-02
US20200027920A1 (en) 2020-01-23
KR20200009994A (ko) 2020-01-30
KR102447760B1 (ko) 2022-09-27
TW202008625A (zh) 2020-02-16
KR102447763B1 (ko) 2022-09-27
JP2020013921A (ja) 2020-01-23
KR20210110538A (ko) 2021-09-08
TWI734064B (zh) 2021-07-21

Similar Documents

Publication Publication Date Title
JP6985220B2 (ja) 磁気トンネル接合素子、それを用いた磁気メモリおよび磁気トンネル接合素子の製造方法
US11925122B2 (en) Magnetoresistive structure having two dielectric layers, and method of manufacturing same
JP6200471B2 (ja) 磁気メモリ
KR100515532B1 (ko) 자기 기억 장치 및 그 제조 방법
JP6139444B2 (ja) 磁気抵抗効果素子、磁気抵抗効果素子の製造方法及び磁気メモリ
JP5537791B2 (ja) Mtj素子の製造方法
JP5502627B2 (ja) 磁気ランダムアクセスメモリ及びその製造方法
US20070246787A1 (en) On-plug magnetic tunnel junction devices based on spin torque transfer switching
JP2002319664A (ja) 半導体記憶装置及びその製造方法
JP6434103B1 (ja) 磁気メモリ
JPWO2006092849A1 (ja) 磁気抵抗効果素子及び磁気メモリ装置
US9236106B2 (en) Magnetic domain wall motion memory and write method for the same
JP2009252878A (ja) 磁気記憶装置
WO2019077661A1 (ja) トンネル磁気抵抗効果素子、磁気メモリ、内蔵型メモリ、及びトンネル磁気抵抗効果素子を作製する方法
JP2005515625A (ja) 低減された粗さを有する抵抗性メモリ素子
TW202013367A (zh) 用於記憶體元件之化合物自由層
US8427866B2 (en) Magnetic storage element and magnetic storage device
JP2006179701A (ja) 磁気ランダムアクセスメモリ
JP2004158578A (ja) 磁気記憶装置及びその製造方法
JP2009146995A (ja) 磁気記憶装置
JP2005109201A (ja) 強磁性トンネル接合素子、磁気メモリセル及び磁気ヘッド
TW202101795A (zh) 磁阻記憶體裝置
TW200410413A (en) Method for manufacturing MTJ cell of magnetic random access memory

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20201217

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20201217

TRDD Decision of grant or rejection written
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20211022

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20211026

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20211125

R150 Certificate of patent or registration of utility model

Ref document number: 6985220

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150