JP6944108B2 - 検波回路及び無線通信装置 - Google Patents
検波回路及び無線通信装置 Download PDFInfo
- Publication number
- JP6944108B2 JP6944108B2 JP2017160088A JP2017160088A JP6944108B2 JP 6944108 B2 JP6944108 B2 JP 6944108B2 JP 2017160088 A JP2017160088 A JP 2017160088A JP 2017160088 A JP2017160088 A JP 2017160088A JP 6944108 B2 JP6944108 B2 JP 6944108B2
- Authority
- JP
- Japan
- Prior art keywords
- inverter
- channel transistor
- detection circuit
- signal
- output voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000001514 detection method Methods 0.000 title claims description 101
- 238000004891 communication Methods 0.000 title claims description 35
- 230000005540 biological transmission Effects 0.000 claims description 21
- 239000003990 capacitor Substances 0.000 claims 1
- 101100286980 Daucus carota INV2 gene Proteins 0.000 description 37
- 101100397045 Xenopus laevis invs-b gene Proteins 0.000 description 37
- 101150110971 CIN7 gene Proteins 0.000 description 36
- 101150110298 INV1 gene Proteins 0.000 description 36
- 101100397044 Xenopus laevis invs-a gene Proteins 0.000 description 36
- 238000010586 diagram Methods 0.000 description 20
- 230000010355 oscillation Effects 0.000 description 10
- 238000006243 chemical reaction Methods 0.000 description 5
- 238000011084 recovery Methods 0.000 description 5
- 230000007423 decrease Effects 0.000 description 3
- 230000001419 dependent effect Effects 0.000 description 3
- 238000000034 method Methods 0.000 description 3
- 230000008878 coupling Effects 0.000 description 2
- 238000010168 coupling process Methods 0.000 description 2
- 238000005859 coupling reaction Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 239000000284 extract Substances 0.000 description 2
- 230000005669 field effect Effects 0.000 description 2
- 239000000203 mixture Substances 0.000 description 2
- 238000004364 calculation method Methods 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 230000020169 heat generation Effects 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 230000000087 stabilizing effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/22—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral
- H03K5/26—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being duration, interval, position, frequency, or sequence
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/189—High-frequency amplifiers, e.g. radio frequency amplifiers
- H03F3/19—High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/189—High-frequency amplifiers, e.g. radio frequency amplifiers
- H03F3/19—High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only
- H03F3/195—High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only in integrated circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/20—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
- H03F3/21—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
- H03F3/211—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only using a combination of several amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/30—Single-ended push-pull [SEPP] amplifiers; Phase-splitters therefor
- H03F3/3001—Single-ended push-pull [SEPP] amplifiers; Phase-splitters therefor with field-effect transistors
- H03F3/301—CMOS common drain output SEPP amplifiers
- H03F3/3016—CMOS common drain output SEPP amplifiers with symmetrical driving of the end stage
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/01—Shaping pulses
- H03K5/08—Shaping pulses by limiting; by thresholding; by slicing, i.e. combined limiting and thresholding
- H03K5/082—Shaping pulses by limiting; by thresholding; by slicing, i.e. combined limiting and thresholding with an adaptive threshold
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/22—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral
- H03K5/24—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude
- H03K5/2472—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude using field effect transistors
- H03K5/2481—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude using field effect transistors with at least one differential stage
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/105—A non-specified detector of the power of a signal being used in an amplifying circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/294—Indexing scheme relating to amplifiers the amplifier being a low noise amplifier [LNA]
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Amplifiers (AREA)
- Transmitters (AREA)
Description
102、103、113、114 乗算器
104、116 局部発振器
105、117 90度ハイブリッド回路
106 加算器
107、111 電力増幅器
108 アンテナ
109、122〜124、208、223〜225 検波回路
112 低雑音増幅器
115 クロックデータリカバリ回路
118、119 リミッタ増幅器
120 アナログ−デジタル変換器
INV1,INV2 インバータ
C11、C21、C22、C31 容量
R11、R12、R21、R22 抵抗
Claims (9)
- 第1のPチャネル型トランジスタと飽和電流値が前記第1のPチャネル型トランジスタの飽和電流値よりも小さい第1のNチャネル型トランジスタとを有し、入力ノードが交流信号を伝送する伝送路に第1の容量を介して接続され、前記交流信号の電力に応じた第1の出力電圧を出力し、温度が高くなると前記第1の出力電圧が高くなる第1のインバータと、
第2のPチャネル型トランジスタと飽和電流値が前記第2のPチャネル型トランジスタの飽和電流値よりも大きい第2のNチャネル型トランジスタとを有し、入力ノードが前記伝送路に第2の容量を介して接続され、前記交流信号の電力に応じた第2の出力電圧を出力し、温度が高くなると前記第2の出力電圧が低くなる第2のインバータと、
前記第1のインバータの出力ノード又は前記第2のインバータの出力ノードの何れか一方の出力ノードに、一方の電極が接続される第3の容量と、
前記第1のインバータの出力ノードと検波回路の出力ノードとの間に接続される第1の抵抗と、
前記第2のインバータの出力ノードと前記検波回路の出力ノードとの間に接続される第2の抵抗とを有することを特徴とする検波回路。 - 前記第1の抵抗及び前記第2の抵抗は、温度変化に対する前記第1のインバータの前記第1の出力電圧の変化量をdV1とし前記第2のインバータの前記第2の出力電圧の変化量をdV2とし、前記第1の抵抗の抵抗値をR1とし前記第2の抵抗の抵抗値をR2としたとき、dV2:dV1=R2:R1の関係を満たす抵抗値を有することを特徴とする請求項1記載の検波回路。
- 前記第1のインバータの入力ノード及び前記第2のインバータの入力ノードは、それぞれ所定の電圧にバイアスされることを特徴とする請求項1又は2記載の検波回路。
- 前記第1のインバータの入力ノード及び前記第2のインバータの入力ノードをそれぞれ所定の電圧にバイアスするバイアス回路を有することを特徴とする請求項1又は2記載の検波回路。
- 送信する交流信号の電力を増幅する電力増幅器と、
前記電力増幅器により入力される前記交流信号を送信するアンテナと、
前記交流信号の電力を検出する検波回路とを有し、
前記検波回路は、
第1のPチャネル型トランジスタと飽和電流値が前記第1のPチャネル型トランジスタの飽和電流値よりも小さい第1のNチャネル型トランジスタとを有し、第1の容量を介して入力される前記交流信号の電力に応じた第1の出力電圧を出力し、温度が高くなると前記第1の出力電圧が高くなる第1のインバータと、
第2のPチャネル型トランジスタと飽和電流値が前記第2のPチャネル型トランジスタの飽和電流値よりも大きい第2のNチャネル型トランジスタとを有し、第2の容量を介して入力される前記交流信号の電力に応じた第2の出力電圧を出力し、温度が高くなると前記第2の出力電圧が低くなる第2のインバータと、
前記第1のインバータの出力ノード又は前記第2のインバータの出力ノードの何れか一方の出力ノードに、一方の電極が接続される第3の容量と、
前記第1のインバータの出力ノードと前記検波回路の出力ノードとの間に接続される第1の抵抗と、
前記第2のインバータの出力ノードと前記検波回路の出力ノードとの間に接続される第2の抵抗とを有することを特徴とする無線通信装置。 - 前記電力増幅器と前記アンテナとの間に前記検波回路が接続されることを特徴とする請求項5記載の無線通信装置。
- アンテナと、
前記アンテナで受信した交流信号を増幅する増幅器と、
前記増幅器で増幅された前記交流信号を復調する復調回路と、
復調された前記交流信号をデジタル信号に変換する変換器と、
前記交流信号の電力を検出する検波回路とを有し、
前記検波回路は、
第1のPチャネル型トランジスタと飽和電流値が前記第1のPチャネル型トランジスタの飽和電流値よりも小さい第1のNチャネル型トランジスタとを有し、第1の容量を介して入力される前記交流信号の電力に応じた第1の出力電圧を出力し、温度が高くなると前記第1の出力電圧が高くなる第1のインバータと、
第2のPチャネル型トランジスタと飽和電流値が前記第2のPチャネル型トランジスタの飽和電流値よりも大きい第2のNチャネル型トランジスタとを有し、第2の容量を介して入力される前記交流信号の電力に応じた第2の出力電圧を出力し、温度が高くなると前記第2の出力電圧が低くなる第2のインバータと、
前記第1のインバータの出力ノード又は前記第2のインバータの出力ノードの何れか一方の出力ノードに、一方の電極が接続される第3の容量と、
前記第1のインバータの出力ノードと前記検波回路の出力ノードとの間に接続される第1の抵抗と、
前記第2のインバータの出力ノードと前記検波回路の出力ノードとの間に接続される第2の抵抗とを有することを特徴とする無線通信装置。 - 前記増幅器と前記復調回路との間に前記検波回路が接続されることを特徴とする請求項7記載の無線通信装置。
- 前記復調回路と前記変換器との間に前記検波回路が接続されることを特徴とする請求項7又は8記載の無線通信装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2017160088A JP6944108B2 (ja) | 2017-08-23 | 2017-08-23 | 検波回路及び無線通信装置 |
US16/106,566 US10348285B2 (en) | 2017-08-23 | 2018-08-21 | Detector circuit and wireless communication apparatus |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2017160088A JP6944108B2 (ja) | 2017-08-23 | 2017-08-23 | 検波回路及び無線通信装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2019041167A JP2019041167A (ja) | 2019-03-14 |
JP6944108B2 true JP6944108B2 (ja) | 2021-10-06 |
Family
ID=65434399
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2017160088A Active JP6944108B2 (ja) | 2017-08-23 | 2017-08-23 | 検波回路及び無線通信装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US10348285B2 (ja) |
JP (1) | JP6944108B2 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20210028841A (ko) | 2019-09-05 | 2021-03-15 | 삼성전자주식회사 | 무선 통신 회로의 성능 검출 및 캘리브레이션하기 위한 방법 및 전자 장치 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3971368B2 (ja) | 2003-11-18 | 2007-09-05 | 株式会社東芝 | 信号強度検波回路およびそれを用いた増幅率制御システム。 |
JP4689591B2 (ja) | 2006-12-13 | 2011-05-25 | 三菱電機株式会社 | 検波回路 |
CN101669281B (zh) * | 2007-04-20 | 2012-03-21 | 富士通株式会社 | 放大装置以及多赫尔蒂放大电路的控制方法 |
US8019292B2 (en) * | 2007-07-11 | 2011-09-13 | Axiom Microdevices, Inc. | Power amplifier amplitude modulator system and method |
WO2018084889A1 (en) * | 2016-11-02 | 2018-05-11 | Peregrine Semiconductor Corporation | Mismatch detection using replica circuit |
-
2017
- 2017-08-23 JP JP2017160088A patent/JP6944108B2/ja active Active
-
2018
- 2018-08-21 US US16/106,566 patent/US10348285B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
JP2019041167A (ja) | 2019-03-14 |
US10348285B2 (en) | 2019-07-09 |
US20190068180A1 (en) | 2019-02-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9917586B2 (en) | Digital signal up-converting apparatus and related digital signal up-converting method | |
US8374571B2 (en) | Semiconductor integrated circuit and operating method thereof | |
CN102870328B (zh) | 具有减少的至偏置节点的耦合的pll电荷泵 | |
US6346861B2 (en) | Phase locked loop with high-speed locking characteristic | |
US20070026835A1 (en) | Multiplier and radio communication apparatus using the same | |
US7772913B2 (en) | Mixer circuit, communication device, and electronic equipment | |
EP2550737A1 (en) | Frequency multiplying transceiver | |
US7911281B2 (en) | PLL circuit and radio communication apparatus | |
US7719338B2 (en) | Pulse generating circuit and UWB communication system | |
JP4477520B2 (ja) | キャリアリーク低減送信回路 | |
JP6944108B2 (ja) | 検波回路及び無線通信装置 | |
US7792514B2 (en) | Envelope detector for AM radio | |
US20190214998A1 (en) | Delay locked loop circuit | |
JP6755093B2 (ja) | 無線送信装置及び無線送信方法 | |
US9166848B2 (en) | Frequency-shift keying receiver | |
US10594342B1 (en) | Power amplifying system and associated power amplifying method for bluetooth device | |
Lee et al. | A 32-Gb/s CMOS receiver with analog carrier recovery and synchronous QPSK demodulation | |
CN110896338B (zh) | 时钟传输模块与网络传输方法 | |
JP2009017528A (ja) | パルス発生回路及びuwb通信装置 | |
US11012078B1 (en) | IQ signal source | |
US20190068356A1 (en) | Impulse generation circuit and wireless communication apparatus | |
JP6492848B2 (ja) | 復調回路及びこれを用いた無線タグ装置 | |
JP6950043B2 (ja) | 無線送信装置及び無線送信方法 | |
CN112543067B (zh) | 射频信号检测器及其方法 | |
US10615780B2 (en) | Low power 25% duty cycle local oscillator clock generation circuit |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20200514 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20210226 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20210309 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20210412 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20210810 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20210823 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6944108 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |