JP6904798B2 - 電源装置 - Google Patents

電源装置 Download PDF

Info

Publication number
JP6904798B2
JP6904798B2 JP2017118943A JP2017118943A JP6904798B2 JP 6904798 B2 JP6904798 B2 JP 6904798B2 JP 2017118943 A JP2017118943 A JP 2017118943A JP 2017118943 A JP2017118943 A JP 2017118943A JP 6904798 B2 JP6904798 B2 JP 6904798B2
Authority
JP
Japan
Prior art keywords
terminal
mos transistor
booster circuit
power
voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2017118943A
Other languages
English (en)
Other versions
JP2019004640A (ja
Inventor
宇都宮 文靖
文靖 宇都宮
道関 隆国
隆国 道関
亜実 田中
亜実 田中
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ablic Inc
Original Assignee
Ablic Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ablic Inc filed Critical Ablic Inc
Priority to JP2017118943A priority Critical patent/JP6904798B2/ja
Priority to KR1020180066898A priority patent/KR102541101B1/ko
Priority to US16/006,379 priority patent/US10355588B2/en
Priority to TW107120197A priority patent/TWI773772B/zh
Priority to EP18177580.0A priority patent/EP3416257A1/en
Priority to CN201810612838.4A priority patent/CN109149928B/zh
Publication of JP2019004640A publication Critical patent/JP2019004640A/ja
Application granted granted Critical
Publication of JP6904798B2 publication Critical patent/JP6904798B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02JCIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
    • H02J1/00Circuit arrangements for dc mains or dc distribution networks
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M3/145Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M3/155Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M3/145Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M3/155Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/156Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/56Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
    • G05F1/575Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices characterised by the feedback circuit
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/0048Circuits or arrangements for reducing losses
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/08Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B70/00Technologies for an efficient end-user side electric power management and consumption
    • Y02B70/10Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Dc-Dc Converters (AREA)
  • Emergency Protection Circuit Devices (AREA)
  • Electrical Discharge Machining, Electrochemical Machining, And Combined Machining (AREA)
  • Charge And Discharge Circuits For Batteries Or The Like (AREA)

Description

本発明は、電源装置に関する。
従来から、電源制御装置が知られている(例えば、特許文献1を参照)。
特許文献1の電源制御装置では、蓄電素子が、電源で発生した電力を蓄電する。DC−DC変換器は、入力側給電線からの入力を所定の電圧に変換し、出力側給電線に接続された負荷に供給する。DC−DC変換器は、入力側の電圧が第1所定電圧を超えた時に起動して給電を開始する。電源制御部は、出力側給電線に接続され、電力供給を受けて動作する。電源制御部は、電源の電源エネルギーに従い、動作モードを変えながら負荷への電力供給制御を行う。電源制御部は、マイクロコンピュータによって構成される。電源制御部は、DC−DC変換器からの給電開始で起動し、検出された電源エネルギーの監視のみを周期的に行う低消費電力動作モードで動作する。電源制御部は、電源エネルギーを監視し、入力側給電線の電圧が第1の所定電圧より高い第2の所定電圧になった状態に相当するレベルへ電源エネルギーが超えた時に、負荷への電力供給を開始させる。
図4は、従来の電源装置P1の概略回路図である。従来の電源装置は、蓄電容量P101と、電圧検出回路P102と、昇圧回路P301と、制御回路P302と、スイッチ素子P303と、入力端子P131とP132と、出力端子P133とP134と、を備えている。
発電装置P100の出力端子P120は、入力端子P131を経由して蓄電容量P101の一端に接続されている。発電装置P100の出力端子P120−2は、入力端子P132を経由してグランド端子P110に接続されている。蓄電容量P101の他端は、グランド端子P110に接続されている。蓄電容量P101の一端は、電圧検出回路P102の入力端子P121と、昇圧回路P301の入力端子P320と、制御回路P302の入力端子P323とに接続されている。
電圧検出回路P102の出力端子P122は、昇圧回路P301のイネーブル端子P321に接続されている。昇圧回路P301の出力端子P322は、スイッチ素子P303の一端と、制御回路P302の電源端子P324とに接続されている。
スイッチ素子P303の他端は、出力端子P133を経由して負荷P105の入力端子P127に接続されている。負荷P105の入力端子P127−2は、出力端子P134を経由してグランド端子P110に接続されている。スイッチ素子P303は、制御回路P302の出力端子P325からの信号によって制御される。
昇圧回路P301の入力端子P320と出力端子P322とは、昇圧回路P301の内部においてショットキーダイオード等の整流素子を介して接続されている。
図4に示す従来の電源装置は、太陽光や温度差や振動等で発電する発電装置P100が発生した電力を蓄電容量P101に蓄電する。蓄電電圧が所定電圧以上であることを電圧検出回路P102が検出すると、昇圧回路P301は、蓄電電力を昇圧電力に変換する。
スイッチ素子P303は、負荷P105への昇圧電力の供給を制御する。制御回路P302の駆動電力は、昇圧回路P301の出力端子P322から供給される。制御回路P302は、入力端子P323でモニターする蓄電電圧が所定の電圧以上であれば、スイッチ素子P303をオンする。
国際公開第2014/064762号
ところで、図4に示す従来の電源装置では、発電装置P100からの電力が制御回路P302で消費される。さらに、制御回路P302の電源端子P324に供給される電源電圧が、制御回路P302の最低動作電圧未満の場合、制御回路P302の出力端子P325からスイッチ素子P303に出力される信号の電圧(出力電圧)が不定となる。そのため、スイッチ素子P303が弱オン状態となり、負荷P105においても発電装置P100からの電力が消費される。従って、発電装置P100が発生する電力が非常に少ない場合、蓄電電圧がある程度上昇すると、蓄電電力は制御回路P302や負荷P105で消費されてしまう。その結果、蓄電電圧が上昇しなくなってしまう。
本発明は、電力を消費する制御回路を設けることなく、蓄電電圧が低い場合に負荷における電力消費を抑制することができる電源装置を提供することを目的とする。
本発明の電源装置は、発電装置から電力の入力を受け、負荷に電力を供給する電源装置であって、前記発電装置と接続する入力端子と、前記発電装置から入力される電力を蓄電する蓄電容量と、前記蓄電容量の蓄電電圧を検出する電圧検出回路と、前記電圧検出回路によって起動され、前記蓄電容量の蓄電電力を昇圧して出力する昇圧回路と、前記昇圧回路の出力に接続され、前記蓄電電圧で制御される第1のMOSトランジスタと、前記負荷と接続する出力端子と、を備え、前記蓄電容量の一端は、前記入力端子の一方の端子と、前記昇圧回路の入力端子と、前記電圧検出回路の入力端子と、前記第1のMOSトランジスタのゲート端子とに接続されることを特徴とする。
本発明によれば、電力を消費する制御回路を設けることなく、蓄電電圧が低い場合に負荷における電力消費を抑制することができる電源装置を提供できる。
第1実施形態の電源装置の概略回路図である。 第2実施形態の電源装置の概略回路図である。 第3実施形態の電源装置の概略回路図である。 従来の電源装置の概略回路図である。
[第1実施形態]
以下、図を参照して電源装置1の実施形態について説明する。
図1は、第1実施形態の電源装置1の概略回路図である。
図1に示す例では、電源装置1が、蓄電容量101と、電圧検出回路102と、昇圧回路103と、Pチャネル型MOSトランジスタ104と、入力端子131と132と、出力端子133と134を備えている。電圧検出回路102は、入力端子121と、出力端子122とを備えている。昇圧回路103は、入力端子123と、電源端子124と、出力端子125と、イネーブル端子126とを備えている。
入力端子131は、蓄電容量101の一端と、電圧検出回路102の入力端子121と、昇圧回路103の入力端子123と、Pチャネル型MOSトランジスタ104のゲート端子に接続されている。蓄電容量101の他端は、グランド端子110に接続されている。入力端子132はグランド端子110に接続されている。電圧検出回路102の出力端子122は、昇圧回路103のイネーブル端子126に接続されている。昇圧回路103の入力端子123と出力端子125とは、昇圧回路103の内部においてショットキーダイオード等の整流素子を介して接続されている。昇圧回路103の出力端子125は、昇圧回路103の電源端子124と、Pチャネル型MOSトランジスタ104のソース端子とに接続されている。Pチャネル型MOSトランジスタ104のドレイン端子は、出力端子133に接続されている。出力端子134はグランド端子110に接続されている。また、各回路要素にはグランド端子110に接続されているものがあるが、グランド端子110との接続の説明は省略する。
電源装置1の外部に発電装置100と負荷105がある。発電装置100の出力端子120は、入力端子131に接続されている。発電装置100の出力端子120−2は、入力端子132に接続されている。負荷105の入力端子127は、出力端子133に接続されている。負荷105の入力端子127−2は、出力端子134に接続されている。
図1に示す例では、発電装置100が、太陽光や温度差や振動等のエネルギーによって電力を発生する。蓄電容量101は、発電装置100が発生した電力を蓄電電力として蓄電する。蓄電容量101の両端子間の蓄電電圧は、蓄電される蓄電電力の増加に伴って上昇する。電圧検出回路102は、蓄電容量101の蓄電電圧を検出する。
昇圧回路103は、蓄電電圧が昇圧回路103を起動可能な電圧以上になったことを電圧検出回路102が検出した場合に、電圧検出回路102によって起動され、入力端子123に入力された蓄電電力を昇圧電力に変換し、昇圧電力を出力端子125から出力する。Pチャネル型MOSトランジスタ104は、昇圧電力で動作する負荷105への昇圧電力の供給を制御する。
図1に示す例では、発電装置100が発電を開始すると、発電装置100が発電電力を出力し、蓄電容量101の蓄電電圧が上昇する。蓄電電力は、昇圧回路103の入力端子123に入力される。一方、この時点では、蓄電電圧が昇圧回路103を起動可能な電圧未満であるため、昇圧回路103は蓄電電力を昇圧電力に変換しない。
入力端子123に入力された蓄電電力は、昇圧回路103内のショットキーダイオード等の整流手段(図示せず)および昇圧回路103の出力端子125を介してPチャネル型MOSトランジスタ104のソース端子に供給される。また、蓄電電圧は、Pチャネル型MOSトランジスタ104のゲート端子に印加される。
昇圧回路103が蓄電電力を昇圧電力に変換しない場合、Pチャネル型MOSトランジスタ104のソース電圧(出力端子125の電圧)は、昇圧回路103の入力端子123と出力端子125の間にショットキーダイオード等の整流手段があるため、Pチャネル型MOSトランジスタ104のゲート電圧(入力端子123の電圧)以下になる。そのため、Pチャネル型MOSトランジスタ104はオフする。従って、蓄電電力は、負荷105に供給されず、負荷105において消費されない。
図1に示す例では、続いて、蓄電電圧がさらに上昇し、電圧検出回路102は、蓄電電圧が昇圧回路103を起動できる所定電圧以上になったことを検出し、イネーブル信号を昇圧回路103に出力する。その結果、昇圧回路103は、起動し、蓄電電力を昇圧電力に変換して出力端子125から出力する。
昇圧電力は、Pチャネル型MOSトランジスタ104のソース端子に供給される。また、昇圧電力に変換されていない蓄電電力による蓄電電圧が、Pチャネル型MOSトランジスタ104のゲート端子に印加される。
昇圧電力の電圧は蓄電電力の電圧よりも高いため、昇圧回路103が蓄電電力を昇圧電力に変換する場合、Pチャネル型MOSトランジスタ104のソース電圧(出力端子125の電圧)は、Pチャネル型MOSトランジスタ104のゲート電圧(入力端子123の電圧)よりも高くなる。その結果、Pチャネル型MOSトランジスタ104がオンし、昇圧電力が負荷105に供給される。負荷105は、昇圧電力によって駆動される。
また、出力端子125から出力される昇圧電力の一部は、昇圧回路103の電源端子124に供給され、昇圧回路103は、自分が昇圧している昇圧電力によって変換動作(昇圧動作)を持続する。
図1に示す例では、昇圧回路103が起動すると、昇圧電力に変換される蓄電電力が次第に減少する。昇圧回路103が昇圧を継続するのに必要な電圧は、起動に必要な電圧より低いので、昇圧回路103は、蓄電容量101に蓄電された蓄電電力が減少し、蓄電電圧が低下しても、昇圧電力を出力し続ける。
蓄電電圧が昇圧回路103の昇圧を継続するのに必要な電圧より低下し、昇圧回路103が変換動作を持続できなくなると、変換動作(昇圧動作)が停止してPチャネル型MOSトランジスタ104がオフし、蓄電容量101の蓄電電圧が再び上昇し始め、電源装置1は上述した動作を繰り返す。
図1に示す例では、図4に示す制御回路P302が必要なくなる。また、図1に示す例では、図4に示す例のように制御回路P302の出力の不定時にスイッチ素子P303が弱オン状態となり、負荷P105において電力が消費されてしまう事態を回避することができる。
図1に示す例では、発電装置100が発生する電力が非常に少ない場合でも、発電電力が負荷105において消費されることがない(発電電力が制御回路において消費されることもない)ので、昇圧回路103が起動する前に蓄電電圧の上昇が途中で止まってしまうことがない。このため、図1に示す例では、発電装置100が発生する電力が非常に少ない場合であっても、負荷105を駆動できるようになる。
[第2実施形態]
第2実施形態の電源装置1は、後述する点を除き、上述した第1実施形態の電源装置1と同様に構成されている。従って、第2実施形態の電源装置1によれば、第1実施形態の電源装置1と同様の効果を奏することができる。
図2は、第2実施形態の電源装置1の概略回路図である。
図2に示す例では、電源装置1が、Pチャネル型MOSトランジスタ104の代わりに、Pチャネル型MOSトランジスタ204を備えている。また、電源装置1が、プルダウン手段としてプルダウン抵抗205と、Nチャネル型MOSトランジスタ206とを備えている。
以下、第1実施形態と同じ部分は省略して説明する。
昇圧回路103の出力端子125は、昇圧回路103の電源端子124と、Pチャネル型MOSトランジスタ204のソース端子と出力端子133に接続されている。Pチャネル型MOSトランジスタ204のドレイン端子は、Nチャネル型MOSトランジスタ206のゲート端子とプルダウン抵抗205の一方の端子に接続されている。プルダウン抵抗205の他方の端子はグランド端子110に接続されている。Nチャネル型MOSトランジスタ206のドレイン端子は、出力端子134に接続されている。Nチャネル型MOSトランジスタ206のソース端子は、グランド端子110に接続されている。第1実施形態と同様に、グランド端子110との接続の説明は省略する。
電源装置1の外部に発電装置100と負荷105がある。発電装置100の出力端子120は、入力端子131に接続されている。発電装置100の出力端子120−2は、入力端子132に接続されている。負荷105の入力端子127は、出力端子133に接続されている。負荷105の入力端子127−2は、出力端子134に接続されている。
Pチャネル型MOSトランジスタ204およびNチャネル型MOSトランジスタ206は、負荷105への昇圧電力の供給を制御する。
図2に示す例では、発電装置100が発電を開始すると、発電装置100が発電電力を出力し、蓄電容量101の蓄電電圧が上昇する。蓄電電力は、昇圧回路103の入力端子123に入力される。一方、この時点では、蓄電電圧が昇圧回路103を起動可能な電圧未満であるため、昇圧回路103は蓄電電力を昇圧電力に変換しない。
入力端子123に入力された蓄電電力は、昇圧回路103内のショットキーダイオード等の整流手段(図示せず)および昇圧回路103の出力端子125を介してPチャネル型MOSトランジスタ204のソース端子に供給される。また、蓄電電圧は、Pチャネル型MOSトランジスタ204のゲート端子に印加される。
昇圧回路103が蓄電電力を昇圧電力に変換しない場合、第1実施形態と同様に昇圧回路103の出力端子125の電圧は、入力端子123の電圧以下になり、Pチャネル型MOSトランジスタ204のソース電圧は、Pチャネル型MOSトランジスタ204のゲート電圧以下になる。その結果、Pチャネル型MOSトランジスタ204がオフする。従って、Nチャネル型MOSトランジスタ206のゲート電圧が、グランド端子110の電圧になり、Nチャネル型MOSトランジスタ206のソース電圧と等しくなる。その結果、Nチャネル型MOSトランジスタ206がオフする。そのため、蓄電容量101の蓄電電力は、昇圧回路103および負荷105において消費されない。
図2に示す例では、続いて、蓄電容量101の蓄電電圧がさらに上昇し、電圧検出回路102は、蓄電電圧が昇圧回路103を起動できる所定電圧以上になったことを検出し、イネーブル信号を昇圧回路103に出力する。その結果、昇圧回路103は、起動し、蓄電電力を昇圧電力に変換して出力端子125から出力する。
昇圧電力は、Pチャネル型MOSトランジスタ204のソース端子に供給される。また、蓄電容量101の蓄電電圧が、Pチャネル型MOSトランジスタ204のゲート端子に印加される。
昇圧電力の電圧は蓄電電圧よりも高いため、昇圧回路103が蓄電電力を昇圧電力に変換する場合、Pチャネル型MOSトランジスタ204のソース電圧(出力端子125の電圧)は、Pチャネル型MOSトランジスタ204のゲート電圧(入力端子123の電圧)よりも高くなる。その結果、Pチャネル型MOSトランジスタ204がオンする。従って、Nチャネル型MOSトランジスタ206のゲート電圧が、Nチャネル型MOSトランジスタ206のソース電圧よりも高くなる。そのため、Nチャネル型MOSトランジスタ206がオンする。その結果、昇圧回路103の昇圧電力が負荷105に供給される。負荷105は、昇圧回路103の昇圧電力によって駆動される。
また、出力端子125から出力される昇圧電力の一部は、昇圧回路103の電源端子124に供給され、昇圧回路103は、自分が昇圧している昇圧電力によって変換動作(昇圧動作)を持続する。
また、出力端子125から出力される昇圧回路103の昇圧電力の一部は、Pチャネル型MOSトランジスタ204のソース端子に供給され、Pチャネル型MOSトランジスタ204がオンし続ける。そのため、Nチャネル型MOSトランジスタ206もオンし続ける。その結果、負荷105は、昇圧回路103の昇圧電力によって駆動され続ける。
図2に示す例では、昇圧回路103が起動すると、昇圧電力に変換される蓄電電力が次第に減少する。昇圧回路103が昇圧を継続するのに必要な電圧は、昇圧回路103の起動に必要な電圧より低いので、昇圧回路103は、蓄電容量101に蓄電された蓄電電力が減少し、蓄電電圧が低下しても、昇圧電力を出力し続ける。
蓄電容量101の蓄電電圧が昇圧回路103の昇圧を継続するのに必要な電圧より低下し、昇圧回路103が変換動作を持続できなくなると、変換動作(昇圧動作)が停止してPチャネル型MOSトランジスタ204がオフし、Nチャネル型MOSトランジスタ206がオフする。その後、蓄電容量101の蓄電電圧が再び上昇し始め、電源装置1は上述した動作を繰り返す。
[第3実施形態]
第3実施形態の電源装置1は、後述する点を除き、上述した第2実施形態の電源装置1と同様に構成されている。従って、第3実施形態の電源装置1によれば、第2実施形態の電源装置1と同様の効果を奏することができる。
図3は、第3実施形態の電源装置1の概略回路図である。
図3に示す例では、電源装置1が、低電圧昇圧回路200と、スイッチ素子201と、起動用容量202と、整流手段としてショットキーダイオード203と、プルダウン抵抗205と、Nチャネル型MOSトランジスタ206とを更に備えている。低電圧昇圧回路200は、入力端子220と、制御信号出力端子221と、出力端子222とを備えている。
図1に示す例では、電圧検出回路102の出力端子122が、昇圧回路103のイネーブル端子126に接続されているが、図3に示す例では、電圧検出回路102の出力端子122が、低電圧昇圧回路200の入力端子220に接続されている。
また、図3に示す例では、低電圧昇圧回路200の出力端子222が、起動用容量202の一端と、スイッチ素子201の一端に接続されている。起動用容量202の他端は、グランド端子110に接続されている。スイッチ素子201の他端は、昇圧回路103の電源端子124と、ショットキーダイオード203のカソード端子と、Pチャネル型MOSトランジスタ104のソース端子に接続されている。スイッチ素子201は、低電圧昇圧回路200の制御信号出力端子221からの信号によって制御される。
図1および図2に示す例では、昇圧回路103の出力端子125と電源端子124とが直接接続されているが、図3に示す例では、昇圧回路103の出力端子125は、ショットキーダイオード203のアノード端子と出力端子133に接続されている。ショットキーダイオード203によって、電流が起動用容量202から昇圧回路103の出力端子125および負荷105が接続される出力端子133に流れてしまうことが阻止される。
図3に示す例では、昇圧回路103の出力端子125は、ショットキーダイオード203を介してPチャネル型MOSトランジスタ204のソース端子に接続されている。また、Pチャネル型MOSトランジスタ204のソース端子は、スイッチ素子201を介して起動用容量202の一端に接続されている。Pチャネル型MOSトランジスタ204のゲート端子は、蓄電容量101の一端に接続されている。Pチャネル型MOSトランジスタ204のドレイン端子は、Nチャネル型MOSトランジスタ206のゲート端子に接続されている。
Nチャネル型MOSトランジスタ206のゲート端子は、プルダウン抵抗205を介してグランド端子110に接続されている。Nチャネル型MOSトランジスタ206のソース端子は、グランド端子110に接続されている。Nチャネル型MOSトランジスタ206のドレイン端子は、昇圧電力で動作する負荷105が接続される出力端子134と、昇圧回路103の他端の電源端子124−2とに接続されている。第1実施形態と同様に、グランド端子110との接続の説明は省略する。
電源装置1の外部に発電装置100と負荷105がある。発電装置100の出力端子120は、入力端子131に接続されている。発電装置100の出力端子120−2は、入力端子132に接続されている。負荷105の入力端子127は、出力端子133に接続されている。負荷105の入力端子127−2は、出力端子134に接続されている。
Pチャネル型MOSトランジスタ204およびNチャネル型MOSトランジスタ206は、負荷105への昇圧電力の供給を制御する。
図3に示す例では、発電装置100が発電を開始すると、発電装置100が発電電力を出力し、蓄電容量101の蓄電電圧が上昇する。蓄電電力は、昇圧回路103の入力端子123と、電圧検出回路102の入力端子121とに入力される。この時点では、蓄電容量101の蓄電電圧が昇圧回路103を起動可能な電圧未満であるため、昇圧回路103は蓄電電力を昇圧電力に変換しない。また、電圧検出回路102は、蓄電容量101の蓄電電圧が低電圧昇圧回路200を起動できる電圧以上になったことを検出しない。
入力端子123に入力された蓄電容量101の蓄電電力は、昇圧回路103内のショットキーダイオード等の整流手段(図示せず)および昇圧回路103の出力端子125を介して負荷105の端子127に供給される。また、蓄電容量101の蓄電電力は、昇圧回路103内のショットキーダイオード等の整流手段、昇圧回路103の出力端子125およびショットキーダイオード203を介してPチャネル型MOSトランジスタ204のソース端子に供給される。また、蓄電容量101の蓄電電圧は、Pチャネル型MOSトランジスタ204のゲート端子に印加される。
昇圧回路103が蓄電電力を昇圧電力に変換しない場合、第1実施形態と同様に昇圧回路103の出力端子125の電圧は、入力端子123の電圧以下になり、Pチャネル型MOSトランジスタ204のソース電圧は、Pチャネル型MOSトランジスタ204のゲート電圧以下になる。その結果、Pチャネル型MOSトランジスタ204がオフする。従って、Nチャネル型MOSトランジスタ206のゲート電圧が、グランド端子110の電圧になり、Nチャネル型MOSトランジスタ206のソース電圧と等しくなる。その結果、Nチャネル型MOSトランジスタ206がオフする。そのため、蓄電容量101の蓄電電力は、昇圧回路103および負荷105において消費されない。
図3に示す例では、続いて、蓄電容量101の蓄電電圧が上昇し、電圧検出回路102は、蓄電容量101の蓄電電圧が低電圧昇圧回路200を起動できる電圧以上になったことを検出し、出力端子122を介して蓄電容量101の蓄電電力を低電圧昇圧回路200の入力端子220に供給する。低電圧昇圧回路200は、蓄電容量101の蓄電電力を第2昇圧電力に変換して出力端子222から出力する。第2昇圧電力は、起動用容量202に蓄電される。
図3に示す例では、続いて、起動用容量202の蓄電電圧が上昇し、低電圧昇圧回路200は、起動用容量202の蓄電電圧が昇圧回路103を起動できる電圧以上になったら、制御信号出力端子221の出力でスイッチ素子201をオンする。そのため、起動用容量202の蓄電電力が、スイッチ素子201を介して昇圧回路103の電源端子124に供給される。
また、起動用容量202の蓄電電力は、スイッチ素子201を介してPチャネル型MOSトランジスタ204のソース端子に供給される。
この時、Pチャネル型MOSトランジスタ204のソース電圧は、Pチャネル型MOSトランジスタ204のゲート電圧よりも高くなる。その結果、Pチャネル型MOSトランジスタ204がオンする。従って、Nチャネル型MOSトランジスタ206のゲート電圧が、グランド端子110の電圧よりも高くなり、Nチャネル型MOSトランジスタ206のソース電圧よりも高くなる。そのため、Nチャネル型MOSトランジスタ206がオンする。その結果、昇圧回路103は、起動し、蓄電容量101の蓄電電力を昇圧電力に変換して出力端子125から出力するため、昇圧回路103の昇圧電力が負荷105に供給される。負荷105は、昇圧回路103の昇圧電力によって駆動される。
また、出力端子125から出力される昇圧回路103の昇圧電力の一部は、ショットキーダイオード203を介して電源端子124に供給され、昇圧回路103は、自分が昇圧している昇圧電力によって変換動作(昇圧動作)を持続する。
また、出力端子125から出力される昇圧回路103の昇圧電力の一部は、ショットキーダイオード203を介してPチャネル型MOSトランジスタ204のソース端子に供給され、Pチャネル型MOSトランジスタ204がオンし続ける。そのため、Nチャネル型MOSトランジスタ206もオンし続ける。その結果、負荷105は、昇圧回路103の昇圧電力によって駆動され続ける。
図3に示す例では、昇圧回路103が起動すると、昇圧電力に変換される蓄電容量101の蓄電電力が次第に減少する。昇圧回路103が昇圧を継続するのに必要な電圧は、起動に必要な電圧より低いので、昇圧回路103は、蓄電容量101に蓄電された蓄電電力が減少し、蓄電電圧が低下しても、昇圧電力を出力し続ける。
蓄電電圧が昇圧回路103の昇圧を継続するのに必要な電圧より低下し、昇圧回路103が変換動作を持続できなくなると、変換動作(昇圧動作)が停止してPチャネル型MOSトランジスタ204がオフし、Nチャネル型MOSトランジスタ206がオフし、スイッチ素子201がオフする。その後、蓄電容量101の蓄電電圧が再び上昇し始め、電源装置1は上述した動作を繰り返す。
図3に示す例では、低電圧昇圧回路200の電力変換能力は昇圧回路103の電力変換能力より小さく、低電圧昇圧回路200の消費電流も昇圧回路103より小さい。そのため、低電圧昇圧回路200は、発電装置100の発電電力が小さく、蓄電容量101の蓄電電力が小さい場合であっても、電圧検出回路102の出力端子122から出力される蓄電容量101の蓄電電力によって動作することができる。
一方、低電圧昇圧回路200の出力端子222から出力される第2昇圧電力によっては、昇圧回路103を直接起動することができない。そのため、第2昇圧電力は、一旦、起動用容量202に蓄えられる。昇圧回路103を起動できる電力が起動用容量202に蓄えられたら、この蓄えられた電力が、スイッチ素子201を介して昇圧回路103の電源端子124に供給される。昇圧回路103が起動し、変換動作(昇圧動作)を開始すると、昇圧回路103は自分が昇圧している昇圧電力によって変換動作(昇圧動作)を持続する。
図3に示す例では、蓄電容量101の蓄電電圧が低電圧昇圧回路200を起動できる電圧以上になったことを電圧検出回路102が検出して低電圧昇圧回路200が起動する前に、低電圧昇圧回路200は、蓄電電力を消費しない。
図3に示す例では、Pチャネル型MOSトランジスタ204のオフリークによるNチャネル型MOSトランジスタ206の弱オン状態を防止するために、Nチャネル型MOSトランジスタ206のゲート端子は、プルダウン抵抗205を介してグランド端子110に接続されている。
図3に示す例では、低電圧昇圧回路200を設けたために、蓄電容量101の蓄電電圧が図1に示す例よりも低い場合であっても、昇圧回路103を起動することができる。
また、図3に示す例では、Pチャネル型MOSトランジスタ204がオフし、Nチャネル型MOSトランジスタ206がオフしている場合に、蓄電容量101の蓄電電力は、負荷105において消費されず、昇圧回路103や低電圧昇圧回路200においても消費されない。
また、図3に示す例では、発電装置100が発生する電力が非常に少ない場合であっても、負荷105を駆動することができる。
図3に示す例では整流手段としてショットキーダイオードの例をあげたが、通常のダイオードやダイオード接続したトランジスタでも良い。
以上、本発明の実施形態及びその変形を説明したが、これらの実施形態及びその変形は、例として提示したものであり、発明の範囲を限定することは意図していない。これら実施形態はMOSトランジスタ等の極性を入れ替えることで、逆極性の構成での実施も当然可能である。これら実施形態及びその変形は、その他の様々な形態で実施されることが可能であり、発明の要旨を逸脱しない範囲で、種々の省略、置き換え、変更を行うことができる。これら実施形態及びその変形は、発明の範囲や要旨に含まれると同時に、特許請求の範囲に記載された発明とその均等の範囲に含まれるものである。また、上述した各実施形態及びその変形は、互いに適宜組み合わせることができる。
1…電源装置
100…発電装置
101…蓄電容量
102…電圧検出回路
103…昇圧回路
104、204…Pチャネル型MOSトランジスタ
105…負荷
200…低電圧昇圧回路
201…スイッチ素子
202…起動用容量
203…ショットキーダイオード
205…プルダウン抵抗
206…Nチャネル型MOSトランジスタ

Claims (4)

  1. 発電装置から電力の入力を受け、負荷に電力を供給する電源装置であって、
    前記発電装置と接続する入力端子と、
    前記発電装置から入力される電力を蓄電する蓄電容量と、
    前記蓄電容量の蓄電電圧を検出する電圧検出回路と、
    前記電圧検出回路によって起動され、前記蓄電容量の蓄電電力を昇圧して出力する昇圧回路と、
    前記昇圧回路の出力に接続され、前記蓄電電圧で制御される第1のMOSトランジスタと、
    前記負荷と接続する出力端子と、を備え
    前記蓄電容量の一端は、前記入力端子の一方の端子と、前記昇圧回路の入力端子と、前記電圧検出回路の入力端子と、前記第1のMOSトランジスタのゲート端子とに接続されることを特徴とする電源装置。
  2. 記蓄電容量の他端は、グランド端子に接続され、
    前記電圧検出回路の出力端子は、前記昇圧回路のイネーブル端子に接続され、
    前記昇圧回路の出力端子は、前記昇圧回路の電源端子と、前記第1のMOSトランジスタのソース端子とに接続され、
    前記第1のMOSトランジスタのドレイン端子は、前記出力端子の一方の端子に接続することを特徴とする請求項1に記載の電源装置。
  3. 第2のMOSトランジスタと、プルダウン手段とを更に備え、
    前記蓄電容量の一端は、前記入力端子の一方の端子と、前記昇圧回路の入力端子と、前記電圧検出回路の入力端子と、前記第1のMOSトランジスタのゲート端子とに接続され、
    前記蓄電容量の他端は、グランド端子に接続され、
    前記電圧検出回路の出力端子は、前記昇圧回路のイネーブル端子に接続され、
    前記昇圧回路の出力端子は、前記昇圧回路の電源端子と、前記第1のMOSトランジスタのソース端子と、前記出力端子の一方の端子とに接続され、
    前記出力端子の他方の端子は、前記第2のMOSトランジスタのドレイン端子に接続され、
    前記第2のMOSトランジスタのソース端子は、グランド端子に接続され、
    前記第1のMOSトランジスタのドレイン端子は、前記第2のMOSトランジスタのゲート端子と、前記プルダウン手段の一方の端子とに接続され、
    前記プルダウン手段の他方の端子は、グランド端子に接続されることを特徴とする請求項1に記載の電源装置。
  4. 第2のMOSトランジスタと、プルダウン手段と、低電圧昇圧回路と、スイッチ素子と、起動用容量と、整流手段とを更に備え、
    前記蓄電容量の一端は、前記入力端子の一方の端子と、前記昇圧回路の入力端子と、前記電圧検出回路の入力端子と、前記第1のMOSトランジスタのゲート端子とに接続され、
    前記蓄電容量の他端は、グランド端子に接続され、
    前記昇圧回路の出力端子は、前記整流手段の一方の端子と、前記出力端子の一方の端子とに接続され、
    前記整流手段の他方の端子は、前記昇圧回路の電源端子と、前記第1のMOSトランジスタのソース端子と、前記スイッチ素子の一方の端子とに接続され、
    前記電圧検出回路の出力端子は、前記低電圧昇圧回路の入力端子に接続され、
    前記低電圧昇圧回路の出力端子は、前記起動用容量の一方の端子と、前記スイッチ素子の他方の端子とに接続され、
    前記起動用容量の他方の端子は、グランド端子に接続され、
    前記低電圧昇圧回路の制御信号出力端子は、前記スイッチ素子の制御端子に接続され、
    前記出力端子の他方の端子は、前記昇圧回路の他端の電源端子と、前記第2のMOSトランジスタのドレイン端子とに接続され、
    前記第2のMOSトランジスタのソース端子は、グランド端子に接続され、
    前記第1のMOSトランジスタのドレイン端子は、前記第2のMOSトランジスタのゲート端子と、前記プルダウン手段の一方の端子とに接続され、
    前記プルダウン手段の他方の端子は、グランド端子に接続されることを特徴とする請求項1に記載の電源装置。
JP2017118943A 2017-06-16 2017-06-16 電源装置 Active JP6904798B2 (ja)

Priority Applications (6)

Application Number Priority Date Filing Date Title
JP2017118943A JP6904798B2 (ja) 2017-06-16 2017-06-16 電源装置
KR1020180066898A KR102541101B1 (ko) 2017-06-16 2018-06-11 전원 장치
US16/006,379 US10355588B2 (en) 2017-06-16 2018-06-12 Power source device including voltage boost circuit
TW107120197A TWI773772B (zh) 2017-06-16 2018-06-12 電源裝置
EP18177580.0A EP3416257A1 (en) 2017-06-16 2018-06-13 Power source device
CN201810612838.4A CN109149928B (zh) 2017-06-16 2018-06-14 电源装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2017118943A JP6904798B2 (ja) 2017-06-16 2017-06-16 電源装置

Publications (2)

Publication Number Publication Date
JP2019004640A JP2019004640A (ja) 2019-01-10
JP6904798B2 true JP6904798B2 (ja) 2021-07-21

Family

ID=62631031

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2017118943A Active JP6904798B2 (ja) 2017-06-16 2017-06-16 電源装置

Country Status (6)

Country Link
US (1) US10355588B2 (ja)
EP (1) EP3416257A1 (ja)
JP (1) JP6904798B2 (ja)
KR (1) KR102541101B1 (ja)
CN (1) CN109149928B (ja)
TW (1) TWI773772B (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110529328A (zh) * 2019-09-18 2019-12-03 三川智慧科技股份有限公司 一种微型水流发电装置及智能水表
JP2022142013A (ja) * 2021-03-16 2022-09-30 エイブリック株式会社 昇圧回路を有する電子機器。
CN115603570A (zh) * 2021-06-28 2023-01-13 碇基半导体股份有限公司(Tw) 转换电路

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3657445B2 (ja) * 1998-01-28 2005-06-08 セイコーインスツル株式会社 電子機器
JP2005137071A (ja) 2003-10-29 2005-05-26 Hitachi Ltd 振動発電装置
JP4269959B2 (ja) * 2004-01-30 2009-05-27 ミツミ電機株式会社 電源回路及びその電源供給制御方法
JP4785410B2 (ja) * 2004-06-01 2011-10-05 セイコーインスツル株式会社 昇圧回路を有する電子機器
JP2006042955A (ja) * 2004-08-02 2006-02-16 Hitachi Ltd 生体内物質光計測装置
JP4855743B2 (ja) 2004-09-30 2012-01-18 株式会社日立製作所 燃料電池を用いた電源装置およびその制御方法
JP2006230157A (ja) * 2005-02-21 2006-08-31 Matsushita Electric Ind Co Ltd 電源装置
JP2006286408A (ja) * 2005-03-31 2006-10-19 Hitachi Ltd 燃料電池の最大電力点電圧特定方法および燃料電池制御システムならびに燃料電池制御システムに使用される電力制御装置
JP4628172B2 (ja) * 2005-04-28 2011-02-09 セイコーインスツル株式会社 昇圧型dc−dc、および、昇圧型dc−dcを有する半導体装置
JP4777737B2 (ja) * 2005-10-05 2011-09-21 セイコーインスツル株式会社 昇圧型dc−dcコンバータを有する電子機器
JP4978283B2 (ja) * 2007-04-10 2012-07-18 セイコーエプソン株式会社 モータ駆動制御回路、半導体装置、電子時計および発電装置付き電子時計
JP5228567B2 (ja) * 2008-03-26 2013-07-03 ミツミ電機株式会社 昇圧型dc−dcコンバータ
KR100996813B1 (ko) * 2008-06-11 2010-11-25 매그나칩 반도체 유한회사 방전회로 및 이를 구비한 표시장치
JP2013215034A (ja) * 2012-04-02 2013-10-17 Renesas Electronics Corp Dc−dcコンバータ
WO2014064762A1 (ja) * 2012-10-23 2014-05-01 三菱電機エンジニアリング株式会社 電源制御装置および電源制御装置の制御方法
CN203225658U (zh) * 2013-03-28 2013-10-02 重庆徐港电子有限公司 自导通升压开关电源
CN103607009B (zh) * 2013-11-22 2016-03-30 钰泰科技(上海)有限公司 一种带自动保护功能的充放电电路
US9729061B2 (en) * 2015-07-08 2017-08-08 Qualcomm Incorporated Boost regulator having adaptive dead time
JP6770412B2 (ja) * 2016-11-25 2020-10-14 エイブリック株式会社 電源装置

Also Published As

Publication number Publication date
TW201906273A (zh) 2019-02-01
EP3416257A1 (en) 2018-12-19
US10355588B2 (en) 2019-07-16
TWI773772B (zh) 2022-08-11
CN109149928A (zh) 2019-01-04
US20180367034A1 (en) 2018-12-20
KR20180137411A (ko) 2018-12-27
KR102541101B1 (ko) 2023-06-09
CN109149928B (zh) 2024-07-02
JP2019004640A (ja) 2019-01-10

Similar Documents

Publication Publication Date Title
JP4628172B2 (ja) 昇圧型dc−dc、および、昇圧型dc−dcを有する半導体装置
JP4907275B2 (ja) 電源装置及びその動作制御方法
JP5147554B2 (ja) スイッチング電源装置及びそれに用いる半導体装置
JP5330962B2 (ja) Dc−dcコンバータ
JP5179893B2 (ja) スイッチング電源
JP2004173481A (ja) スイッチングレギュレータ及び電源装置
JP2005323413A (ja) 過電流検出回路及びこれを有する電源装置
JP6904798B2 (ja) 電源装置
JP4416689B2 (ja) スイッチングレギュレータ及びスイッチングレギュレータの出力電圧切換方法
JP4673350B2 (ja) 直流電源装置
JP2010213559A (ja) 直流電源装置およびdc−dcコンバータ
JP2009254110A (ja) 昇圧型dc−dcコンバータおよび電源駆動用半導体集積回路
JP5825433B2 (ja) スイッチング電源装置
JP2010011529A (ja) スイッチングレギュレータ及びその動作制御方法
JP5423060B2 (ja) 昇圧型スイッチングレギュレータ
JP2007151322A (ja) 電源回路およびdc−dcコンバータ
JP5400449B2 (ja) 電源回路
JP2006254685A (ja) スイッチング電源装置
JP2010136577A (ja) 起動回路および電源装置
JP2009296713A (ja) Dc−dcコンバータおよび電源制御用半導体集積回路
JP4201087B2 (ja) スイッチング電源回路
US20220302829A1 (en) Electronic device including boost circuit
JP2006148987A (ja) スイッチング電源回路
JP5407393B2 (ja) 電源装置
JP2008131848A (ja) スイッチングレギレータ

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20200608

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20200608

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20200608

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20200805

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20210308

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20210316

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20210507

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20210608

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20210624

R150 Certificate of patent or registration of utility model

Ref document number: 6904798

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250