JP6340484B2 - 走査駆動回路 - Google Patents

走査駆動回路 Download PDF

Info

Publication number
JP6340484B2
JP6340484B2 JP2017531625A JP2017531625A JP6340484B2 JP 6340484 B2 JP6340484 B2 JP 6340484B2 JP 2017531625 A JP2017531625 A JP 2017531625A JP 2017531625 A JP2017531625 A JP 2017531625A JP 6340484 B2 JP6340484 B2 JP 6340484B2
Authority
JP
Japan
Prior art keywords
switch transistor
pull
output terminal
terminal
module
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2017531625A
Other languages
English (en)
Other versions
JP2018506053A (ja
Inventor
戴超
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL China Star Optoelectronics Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Technology Co Ltd
Publication of JP2018506053A publication Critical patent/JP2018506053A/ja
Application granted granted Critical
Publication of JP6340484B2 publication Critical patent/JP6340484B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2230/00Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Shift Register Type Memory (AREA)
  • Dc-Dc Converters (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Electronic Switches (AREA)

Description

本発明は、表示駆動分野に関し、特に走査駆動回路に関する。
Gate Driver On Array(GOA)は、従来の薄膜トランジスタ液晶表示装置のアレイ基板に走査駆動回路を作成し、走査線毎に対して走査する駆動方式を実現している。従来の走査駆動回路の構造は図1に示したように、上記走査駆動回路10はプルアップ制御モジュール101、プルアップモジュール102、ダウンストリームモジュール103、プルダウンモジュール104、ブートストラップコンデンサ105及びプルダウン維持モジュール106を含む。
上記の走査駆動回路10が高温状態で作動する時に、スイッチトランジスタの閾値電圧は負の値に移動し、これにより走査駆動回路10の各モジュールのスイッチトランジスタに漏電が発生しやすいことから、上記走査駆動回路の安定性に影響を与えた。
これらの技術的問題を解決するために、走査駆動回路を提供する必要があった。
本発明は、従来の走査駆動回路において漏電が発生しやすいことが走査駆動回路の安定性に影響を与えるという問題を解決するために、漏電現象が軽くて安定性が高い走査駆動回路を提供することを目的とする。
上記の問題を解決するために、本発明の技術的特徴は以下の通りである。
本発明の実施例では、カスケード接続された走査線の駆動操作を行うための走査駆動回路であって、
前レベルのダウンストリーム信号を受信し、前レベルのダウンストリーム信号によって対応する前記走査線の走査レベル信号を生成するプルアップ制御モジュールと、
前記走査レベル信号及び現在のレベルのクロック信号によって対応する前記走査線の走査信号をプルアップするプルアップモジュールと、
次の2レベルのクロック信号及び次の2レベルの走査信号によって対応する前記走査線の走査信号をプルダウンするプルダウンモジュールと、
対応する前記走査線の走査信号のローレベルを維持する、2つの交替作動する第1プルダウン維持ユニット及び第2プルダウン維持ユニットを含むプルダウン維持モジュールと、
次のレベルのプルアップ制御モジュールに現在のレベルのダウンストリーム信号を送信するダウンストリームモジュールと、及び、
前記走査線の走査信号のハイレベルを生成するブートストラップコンデンサと、を含み、
前記プルアップ制御モジュールが走査レベル信号を生成する時に、前記プルアップ制御モジュール及び前記プルダウン維持モジュールは、一定のハイレベル電圧を使用して漏電現象の発生を防止し、前記プルダウンモジュールは、現在のレベルの走査信号を使用して漏電現象の発生を防止し、
前記プルアップ制御モジュールは、第1スイッチトランジスタを含み、前記第1スイッチトランジスタの制御端は、前記前レベルのダウンストリーム信号を入力し、前記第1スイッチトランジスタの入力端は、前記一定のハイレベル電圧を入力し、前記第1スイッチトランジスタの出力端は、前記プルアップモジュールと、前記プルダウンモジュールと、前記プルダウン維持モジュールと、前記ダウンストリームモジュール及び前記ブートストラップコンデンサに接続する。
本発明の走査駆動回路において、前記プルアップモジュールは、第2スイッチトランジスタを含み、前記第2スイッチトランジスタの制御端は、前記プルアップ制御モジュールの第1スイッチトランジスタの出力端に接続し、前記第2スイッチトランジスタの入力端は、前記現在のレベルのクロック信号を入力し、前記第2スイッチトランジスタの出力端は、現在のレベルの走査信号を出力する。
本発明の走査駆動回路において、前記ダウンストリームモジュールは、第3スイッチトランジスタを含み、前記第3スイッチトランジスタの制御端は、前記プルアップ制御モジュールの第1スイッチトランジスタの出力端に接続し、前記第3スイッチトランジスタの入力端は、前記現在のレベルのクロック信号を入力し、前記第3スイッチトランジスタの出力端は、前記現在のレベルのダウンストリーム信号を出力する。
本発明の走査駆動回路において、前記プルダウンモジュールは、第4スイッチトランジスタ及び第5スイッチトランジスタを含み、前記第4スイッチトランジスタの制御端は、前記次の2レベルの走査信号を入力し、前記第4スイッチトランジスタの入力端は、前記プルアップ制御モジュールの第1スイッチトランジスタの出力端に接続し、前記第4スイッチトランジスタの出力端は、前記第5スイッチトランジスタの入力端に接続し、前記第5スイッチトランジスタの制御端は、前記次の2レベルのクロック信号を入力し、前記第5スイッチトランジスタの出力端は、前記現在のレベルの走査信号を入力すること、を特徴とする請求項1に記載の走査駆動回路。
本発明の走査駆動回路において、前記プルダウン維持モジュールは、第6スイッチトランジスタと、第7スイッチトランジスタと、第8スイッチトランジスタと、第9スイッチトランジスタと、第10スイッチトランジスタと、第11スイッチトランジスタと、第12スイッチトランジスタと、第13スイッチトランジスタと、第14スイッチトランジスタ及び第15スイッチトランジスタと、を含み、
前記第6スイッチトランジスタの制御端は、前記一定のハイレベル電圧を入力し、前記第6スイッチトランジスタの入力端は、前記一定のハイレベル電圧を入力、前記第6スイッチトランジスタの出力端は、前記第7スイッチトランジスタの出力端と、前記第8スイッチトランジスタの制御端及び第10スイッチトランジスタの制御端とにそれぞれ接続し、
前記第7スイッチトランジスタの制御端は、前記第1スイッチトランジスタの出力端及び前記第11スイッチトランジスタの制御端にそれぞれ接続し、前記第7スイッチトランジスタの入力端は、第1の一定のローレベル電圧に接続し、
前記第8スイッチトランジスタの入力端は、前記一定のハイレベル電圧を入力し、前記第8スイッチトランジスタの出力端は、前記第9スイッチトランジスタの出力端と、前記第14スイッチトランジスタの制御端及び前記第15スイッチトランジスタの制御端とにそれぞれ接続し、
前記第9スイッチトランジスタの制御端は、前記第1スイッチトランジスタの出力端に接続し、前記第9スイッチトランジスタの入力端は、前記第10スイッチトランジスタの出力端及び前記第11スイッチトランジスタの出力端にそれぞれ接続し、
前記第10スイッチトランジスタの入力端は、前記一定のハイレベル電圧を入力し、
前記第11スイッチトランジスタの入力端は、第2の一定のローレベル電圧に接続し、
前記第12スイッチトランジスタの制御端は、前記第1スイッチトランジスタの出力端に接続し、前記第12スイッチトランジスタの入力端は、前記一定のハイレベル電圧を入力し、前記第12スイッチトランジスタの出力端は、前記第13スイッチトランジスタの出力端及び前記第14スイッチトランジスタの出力端にそれぞれ接続し、
前記第13スイッチトランジスタの制御端は、前記第15スイッチトランジスタの制御端に接続し、前記第13スイッチトランジスタの入力端は、前記第2の一定のローレベル電圧に接続し、
前記第14スイッチトランジスタの入力端は、前記第1スイッチトランジスタの出力端に接続し、
前記第15スイッチトランジスタの入力端は、前記第1の一定のローレベル電圧に接続し、前記第15スイッチトランジスタの出力端は、前記プルアップモジュールの第2スイッチトランジスタの出力端に接続する。
本発明の走査駆動回路において、前記第1の一定のローレベル電圧は、第2の一定のローレベル電圧より大きい。
本発明の走査駆動回路において、前記ブートストラップコンデンサは、前記第1スイッチトランジスタの出力端及び前記プルアップモジュールの第2スイッチトランジスタの出力端の間に設置される。
本発明の走査駆動回路において、前記プルダウンモジュールは、第4スイッチトランジスタ及び第5スイッチトランジスタを含み、前記第4スイッチトランジスタの制御端は、前記次の2レベルのクロック信号を入力し、前記第4スイッチトランジスタの入力端は、前記プルアップ制御モジュールの第1スイッチトランジスタの出力端に接続し、前記第4スイッチトランジスタの出力端は、前記第5スイッチトランジスタの入力端に接続し、前記第5スイッチトランジスタの制御端は、前記次の2レベルの走査信号を入力し、前記第5スイッチトランジスタの出力端は、前記現在のレベルの走査信号を入力する。
本発明の走査駆動回路において、カスケード接続された走査線の駆動操作を行うための走査駆動回路であって、
前レベルのダウンストリーム信号を受信し、前記前レベルのダウンストリーム信号によって対応する前記走査線の走査レベル信号を生成するプルアップ制御モジュールと、
前記走査レベル信号及び現在のレベルのクロック信号によって、対応する前記走査線の走査信号をプルアップするプルアップモジュールと、
次の2レベルのクロック信号及び次の2レベルの走査信号によって対応する前記走査線の走査信号をプルダウンするプルダウンモジュールと、
対応する前記走査線の走査信号のローレベルを維持するプルダウン維持モジュールと、
次のレベルのプルアップ制御モジュールに現在のレベルのダウンストリーム信号を送信するダウンストリームモジュールと、及び、
前記走査線の走査信号のハイレベルを生成するブートストラップコンデンサとを含み、
前記プルアップ制御モジュールが走査レベル信号を生成する時に、前記プルアップ制御モジュール及び前記プルダウン維持モジュールは、一定のハイレベル電圧を使用して漏電現象の発生を防止し、前記プルダウンモジュールは、現在のレベルの走査信号を使用して漏電現象の発生を防止する。
本発明の走査駆動回路において、前記プルアップ制御モジュールは、第1スイッチトランジスタを含み、前記第1スイッチトランジスタの制御端は、前記前レベルのダウンストリーム信号を入力し、前記第1スイッチトランジスタの入力端は、前記一定のハイレベル電圧を入力し、前記第1スイッチトランジスタの出力端は、前記プルアップモジュールと、前記プルダウンモジュールと、前記プルダウン維持モジュールと、前記ダウンストリームモジュール及び前記ブートストラップコンデンサにそれぞれ接続する。
前記プルアップモジュールは、第2スイッチトランジスタを含み、前記第2スイッチトランジスタの制御端は、前記プルアップ制御モジュールの第1スイッチトランジスタの出力端に接続し、前記第2スイッチトランジスタの入力端は、前記現在のレベルのクロック信号を入力し、前記第2スイッチトランジスタの出力端は、現在のレベルの走査信号を入力する。
本発明の走査駆動回路において、前記ダウンストリームモジュールは、第3スイッチトランジスタと含み、前記第3スイッチトランジスタの制御端は、前記プルアップ制御モジュールの第1スイッチトランジスタの出力端に接続し、前記第3スイッチトランジスタの入力端は、前記現在のレベルのクロック信号を入力し、前記第3スイッチトランジスタの出力端は、前記現在のレベルのダウンストリーム信号を出力する。
本発明の走査駆動回路において、前記プルダウンモジュールは、第4スイッチトランジスタ及び第5スイッチトランジスタを含み、前記第4スイッチトランジスタの制御端は、前記次の2レベルの走査信号を入力し、前記第4スイッチトランジスタの入力端は、前記プルアップ制御モジュールの第1スイッチトランジスタの出力端に接続し、前記第4スイッチトランジスタの出力端は、前記第5スイッチトランジスタの入力端に接続し、前記第5スイッチトランジスタの制御端は、前記次の2レベルのクロック信号を入力し、前記第5スイッチトランジスタの出力端は、前記現在のレベルの走査信号を入力する。
本発明の走査駆動回路において、前記プルダウン維持モジュールは、第6スイッチトランジスタと、第7スイッチトランジスタと、第8スイッチトランジスタと、第9スイッチトランジスタと、第10スイッチトランジスタと、第11スイッチトランジスタと、第12スイッチトランジスタと、第13スイッチトランジスタと、第14スイッチトランジスタ及び第15スイッチトランジスタとを含み、
前記第6スイッチトランジスタの制御端は、前記一定のハイレベル電圧を入力し、前記第6スイッチトランジスタの入力端は、前記一定のハイレベル電圧を入力し、前記第6スイッチトランジスタの出力端は、前記第7スイッチトランジスタの出力端と、前記第8スイッチトランジスタの制御端及び第10スイッチトランジスタの制御端とにそれぞれ接続し、
前記第7スイッチトランジスタの制御端は、前記第1スイッチトランジスタの出力端及び前記第11スイッチトランジスタの制御端にそれぞれ接続し、前記第7スイッチトランジスタの入力端は、第1の一定のローレベル電圧に接続し、
前記第8スイッチトランジスタの入力端は、前記一定のハイレベル電圧を入力し、前記第8スイッチトランジスタの出力端は、前記第9スイッチトランジスタの出力端と、前記第14スイッチトランジスタの制御端及び前記第15スイッチトランジスタの制御端に接続し、
前記第9スイッチトランジスタの制御端、前記第1スイッチトランジスタの出力端に接続し、前記第9スイッチトランジスタの入力端は、前記第10スイッチトランジスタの出力端及び前記第11スイッチトランジスタの出力端にそれぞれ接続し、
前記第10スイッチトランジスタの入力端は、前記一定のハイレベル電圧を入力し、
前記第11スイッチトランジスタの入力端は、第2の一定のローレベル電圧に接続し、
前記第12スイッチトランジスタの制御端は、前記第1スイッチトランジスタの出力端に接続し、前記第12スイッチトランジスタの入力端は、前記一定のハイレベル電圧を入力し、前記第12スイッチトランジスタの出力端は、前記第13スイッチトランジスタの出力端及び前記第14スイッチトランジスタの出力端にそれぞれ接続し、
前記第13スイッチトランジスタの制御端は、前記第15スイッチトランジスタの制御端に接続し、前記第13スイッチトランジスタの入力端は、前記第2の一定のローレベル電圧に接続し、
前記第14スイッチトランジスタの入力端は、前記第1スイッチトランジスタの出力端に接続し、
前記第15スイッチトランジスタの入力端は、前記第1の一定のローレベル電圧に接続し、前記第15スイッチトランジスタの出力端は、前記プルアップモジュールの第2スイッチトランジスタの出力端に接続する。
本発明の走査駆動回路において、前記第1の一定のローレベル電圧は、第2の一定のローレベル電圧より大きい。
本発明の走査駆動回路において、前記ブートストラップコンデンサは、前記第1スイッチトランジスタの出力端及び前記プルアップモジュールの第2スイッチトランジスタの出力端の間に設置される。
本発明の走査駆動回路において、前記プルダウンモジュールは、第4スイッチトランジスタ及び第5スイッチトランジスタを含み、前記第4スイッチトランジスタの制御端は、前記次の2レベルのクロック信号を入力し、前記第4スイッチトランジスタの入力端は、前記プルアップ制御モジュールの第1スイッチトランジスタの出力端に接続し、前記第4スイッチトランジスタの出力端は、前記第5スイッチトランジスタの入力端に接続し、前記第5スイッチトランジスタの制御端は、前記次の2レベルの走査信号を入力し、前記第5スイッチトランジスタの出力端は、前記現在のレベルの走査信号を入力する。
本発明の走査駆動回路において、前記プルダウン維持モジュールは、2つの交替作動する、第1プルダウン維持ユニット及び第2プルダウン維持ユニットを含む。
既存のスキャン駆動回路とは異なり、プルアップ制御モジュール、プルダウン維持モジュール及びプルダウンモジュールを設定することにより、本発明のスキャン駆動回路は漏電現象を回避して、 走査駆動回路の信頼性。 本発明は既存の走査駆動回路の漏れ現象を容易に解決し、走査駆動回路の信頼性に影響を与える。
従来の走査駆動回路の構造を示す図である。 本発明の走査駆動回路の第1の実施例の構造を示す図である。 本発明の走査駆動回路の第1の実施例の信号波形図である。 本発明の走査駆動回路の第2の実施例の構造を示す図である。 本発明の走査駆動回路の第3の実施例の構造を示す図である。 本発明の走査駆動回路の第4の実施例の構造を示す図である。 本発明の走査駆動回路の第5の実施例の構造を示す図である。
以下、各図を参照しながら本発明の実施可能な特定実施例について説明する。本発明における方向を表す用語、例えば、「上」、「下」、「前」、「後」、「左」、「右」、「内」、「外」、「側面」等は、図面における方向を示すだけである。よって、使用する方向用語は、本発明を説明及び理解するためのものであり、本発明を限定するものではない。
各図において、構造が相似している単位は同一の符号で表す。
図2に示すように、図2は本発明の走査駆動回路の第1の実施例の構造を示す図である。本実施例の走査駆動回路20は、プルアップ制御モジュール201と、プルアップモジュール202と、プルダウンモジュール203と、プルダウン維持モジュール204と、ダウンストリームモジュール205及びブートストラップコンデンサ206とを含む。プルアップ制御モジュール201は、前レベルのダウンストリーム信号ST(N-1)を受信し、前レベルのダウンストリーム信号ST(N-1)により対応する走査線の走査レベル信号Q(N)を生成する。プルアップモジュール202は、走査レベル信号Q(N)及び現在のレベルのクロック信号CK(n)により、対応する走査線の走査信号G(N)をプルアップする。プルダウンモジュール203は、次の2レベルのクロック信号CK(n+2)及び次の2レベルの走査信号G(N+2)により、対応する走査線の走査信号G(N)をプルダウンする。プルダウン維持モジュール204は、対応する走査線の走査信号G(N)のローレベルを維持させる。ダウンストリームモジュール205は、次のレベルのプルアップ制御モジュールへ現在のレベルのダウンストリーム信号ST(N)を送信する。ブートストラップコンデンサ206は、生成走査線の走査信号G(N)のハイレベルを生成する。
プルアップ制御モジュール201は、第1スイッチトランジスタT11を含み、第1スイッチトランジスタT11の制御端は、前レベルのダウンストリーム信号ST(N-1)を入力し、第1スイッチトランジスタT11の入力端は、一定のハイレベル電圧DCHを入力し、第1スイッチトランジスタT11の出力端は、プルアップモジュール202、プルダウンモジュール203、プルダウン維持モジュール204、ダウンストリームモジュール205及びブートストラップコンデンサ206とそれぞれ接続する。
プルアップモジュール202は、第2スイッチトランジスタT21を含み、第2スイッチトランジスタT21の制御端は、プルアップ制御モジュールの第1スイッチトランジスタT11の出力端に接続し、第2スイッチトランジスタT21の入力端は、現在のレベルのクロック信号CK(n)を入力し、第2スイッチトランジスタT21の出力端は、現在のレベルの走査信号G(N)を出力する。
ダウンストリームモジュール205は、第3スイッチトランジスタT22を含み、第3スイッチトランジスタT22の制御端は、プルアップ制御モジュール201の第1スイッチトランジスタT11の出力端に接続し、第3スイッチトランジスタT22の入力端は、現在のレベルのクロック信号CK(n)を入力し、第3スイッチトランジスタT22の出力端は現在のレベルのダウンストリーム信号ST(N)を出力する。
プルダウンモジュール203は、第4スイッチトランジスタT411及び第5スイッチトランジスタT412を含み、第4スイッチトランジスタT411の制御端は、次の2レベルの走査信号G(N+2)を入力し、第4スイッチトランジスタT411の入力端は、プルアップ制御モジュールの第1スイッチトランジスタT11の出力端に接続し、第4スイッチトランジスタT411の出力端は、第5スイッチトランジスタT412の入力端に接続し、第5スイッチトランジスタT412の制御端は、次の2レベルのクロック信号CK(n+2)を入力し、第5スイッチトランジスタT412の出力端は、現在のレベルの走査信号G(N)を入力する。
プルダウン維持モジュール204は、第6スイッチトランジスタT51と、第7スイッチトランジスタT52と、第8スイッチトランジスタT53と、第9スイッチトランジスタT54と、第10スイッチトランジスタT73と、第11スイッチトランジスタT74と、第12スイッチトランジスタT75と、第13スイッチトランジスタT76と、第14スイッチトランジスタT42及び第15スイッチトランジスタT32を含む。
第6スイッチトランジスタT51の制御端は、一定のハイレベル電圧DCHを入力し、第6スイッチトランジスタT51の入力端は、一定のハイレベル電圧DCHを入力し、第6スイッチトランジスタT51の出力端は、第7スイッチトランジスタT52の出力端、第8スイッチトランジスタT53の制御端及び第10スイッチトランジスタT73の制御端にそれぞれ接続する。
第7スイッチトランジスタT52の制御端は、第1スイッチトランジスタT11の出力端及び第11スイッチトランジスタT74の制御端にそれぞれ接続し、第7スイッチトランジスタT52の入力端は、第1の一定のローレベル電圧VSS1に接続する。
第8スイッチトランジスタT53の入力端は、一定のハイレベル電圧DCHを入力し、第8スイッチトランジスタT53の出力端は、第9スイッチトランジスタT54の出力端、第14スイッチトランジスタT42の制御端及び第15スイッチトランジスタT32の制御端にそれぞれ接続する。
第9スイッチトランジスタT54の制御端は、第1スイッチトランジスタT11の出力端に接続し、第9スイッチトランジスタT54の入力端は第10スイッチトランジスタT73の出力端及び第11スイッチトランジスタT74の出力端にそれぞれ接続する。
第10スイッチトランジスタT73の入力端は、一定のハイレベル電圧DCHを入力し、第11スイッチトランジスタT74の入力端は、第2の一定のローレベル電圧DCLに接続する。
第12スイッチトランジスタT75の制御端は、第1スイッチトランジスタT11の出力端に接続し、第12スイッチトランジスタT75の入力端は、一定のハイレベル電圧DCHを入力し、第12スイッチトランジスタT75の出力端は、第13スイッチトランジスタT76の出力端及び第14スイッチトランジスタT42の出力端にそれぞれ接続する。
第13スイッチトランジスタT76の制御端は、第15スイッチトランジスタT32の制御端に接続し、第13スイッチトランジスタT76の入力端は、第2の一定のローレベルの電圧DCLに接続する。
第14スイッチトランジスタT42の入力端は、第1スイッチトランジスタT11の出力端に接続する。
第15スイッチトランジスタT32の入力端は、第1の一定のローレベル電圧VSS1に接続し、第15スイッチトランジスタT32の出力端は、プルアップモジュール202の第2スイッチトランジスタT21の出力端に接続する。
ブートストラップコンデンサ206は、第1スイッチトランジスタT11の出力端とプルアップモジュール202の第2スイッチトランジスタT21の出力端との間に設置される。
図2和図3に示すように、図3は、本発明の走査駆動回路の第1の実施例の信号波形図である。この好ましい実施例の走査駆動回路を使用する時に、起動信号STVにより走査駆動回路を起動し、前レベルのダウンストリーム信号ST(N-1)がハイレベルである場合、第1スイッチトランジスタT11が導通され、一定のハイレベル電圧DCHが第1スイッチトランジスタT11により、ブートストラップコンデンサ206を充電することで、参考点Q(N)が比較的に高いレベルに上昇する。次に、前レベルのダウンストリーム信号ST(N-1)がローレベルになり、第1スイッチトランジスタT11が切断され、参考点Q(N)がブートストラップコンデンサ206により比較的に高いレベルに維持され、且つ第2スイッチトランジスタT21と第3スイッチトランジスタT22とが導通される。
次に、現在のレベルのクロック信号CK(n)がハイレベルになり、クロック信号CK(n)が、第2スイッチトランジスタT21により、続いてブートストラップコンデンサ206を充電することで、参考点Q(N)がさらに高いレベルに到達し、現在のレベルの走査信号G(N)及び現在のレベルのダウンストリーム信号ST(N)もハイレベルになる。
この際、参考点Q(N)はハイレベル状態であり、第1スイッチトランジスタT11の入力端は、一定のハイレベル電圧DCHに接続するため、参考点Q(N)が第1スイッチトランジスタT11による漏電現象が発生しない。
また、第7スイッチトランジスタT52と、第9スイッチトランジスタT54と、第11スイッチトランジスタT74及び第12スイッチトランジスタT75が導通されているため、参考点P(N)がローレベル状態であるので、第14スイッチトランジスタT42は切断状態であり、一定のハイレベル電圧DCHが第12スイッチトランジスタT75により、第14スイッチトランジスタT42の出力端に接続するため、参考点Q(N)も第14スイッチトランジスタT42による漏電現象を発生しない。
また、第4スイッチトランジスタT411と第5スイッチトランジスタT412は切断状態であるが、第5スイッチトランジスタT412の出力端が現在のレベルの走査信号G(N)を入力し、この際当該現在のレベルの走査信号G(N)はハイレベル状態であるため、参考点Q(N)も第4スイッチトランジスタT411と第5スイッチトランジスタT412による漏電現象を発生しない。
従って、本実施例の走査駆動回路20がハイレベル状態である時、第1スイッチトランジスタT11と、第14スイッチトランジスタT42と、第4スイッチトランジスタT411及び第5スイッチトランジスタT412による漏電現象が発生しないので、走査駆動回路20の安定性を高める。
次の2レベルの走査信号G(N+2)及び次の2レベルのクロック信号CK(n+2)がハイレベルである時、第4スイッチトランジスタT411及び第5スイッチトランジスタT412が導通し、同時に現在のレベルの走査信号G(N)がローレベルであり、参考点Q(N)はプルダウンモジュールにより放電する。また、第7スイッチトランジスタT52切断されているため、参考点P(N)は第6スイッチトランジスタT51と第8スイッチトランジスタT53の作用によりハイレベルになり、この際、第13スイッチトランジスタT76と第14スイッチトランジスタT42が導通され、参考点Q(N)が第14スイッチトランジスタT42、第13スイッチトランジスタT76により第2一定のローレベル電圧DCLに接続し、これにより参考点Q(N)の低電位を確保してローレベルの現在のレベルの走査信号G(N)に対して維持作用を果たしている。
便利に駆動回路を解析するために、好ましくは第1の一定の低レベル電圧VSS1は、第2の一定の低レベル電圧DCLよりも大きく設定され、駆動回路20中の各部を独立して制御し、実際の状況に応じて、第1の一定の低レベル電圧VSS1または第2の一定の低レベル電圧DCLの具体的な数値を設定する。
本発明の走査駆動回路はプルアップ制御モジュール、プルダウン維持モジュール及びプルダウンモジュールによる設定により、漏電現象の発生を回避し、走査駆動回路の安定性を高めることができる。
図4に示すように、図4は、本発明の走査駆動回路の第2実施例の構造を示す図である。本実施例の走査駆動回路は第1実施例に比べて、プルダウンモジュールの第4スイッチトランジスタT411の制御端に次の2レベルのクロック信号CK(n+2)を入力し、第4スイッチトランジスタT411の入力端は、プルアップ制御モジュールの第1スイッチトランジスタT11の出力端に接続し、第4スイッチトランジスタT411の出力端は、第5スイッチトランジスタT412の入力端に接続し、第5スイッチトランジスタT412の制御端は、次の2レベルの走査信号G(N+2)に入力し、第5スイッチトランジスタT412の出力端は、現在のレベルの走査信号G(N)を入力する。
本実施例では、第1の実施例の走査駆動回路のプルダウンモジュールを変更することにより、第4のスイッチトランジスタと第5のスイッチトランジスタによる参考点Q(N)の漏電現象を防止するだけでなく、次の2レベルのクロック信号のインパルス信号が、現在のレベルの走査信号に影響を及ぼすことを回避することができる。
図5に示すように、図5は本発明の走査駆動回路の第3実施例の構造を示すである。第1実施例に基づいて、本実施例の走査駆動回路のプルダウン維持モジュールは、2つの交替作動する第1プルダウン維持ユニット51及び第2プルダウン維持ユニット52を含み、それぞれ電圧源LC1と電圧源LC2を介して第1プルダウン維持ユニット51及び第2プルダウン維持ユニット52を制御する。第1プルダウン維持ユニット51和第2プルダウン維持ユニット52の作動原理は、上記の第1実施例中のプルダウン維持モジュールの作動原理と同一であり、具体的には、上記の走査駆動回路の第1実施例の説明を参照されたい。
本実施例の走査駆動回路には、2つの交替作動するプルダウン維持ユニットが設置されることで、各プルダウン維持ユニットの電気感応力をうまく軽減することができ、走査駆動回路の長時間作動する時の安定性をさらに高めることができる。
図6に示すように、図6は、本発明の走査駆動回路の第4実施例の構造を示す図である。本実施例の走査駆動回路は第3実施例に比べると、プルダウンモジュールの第4スイッチトランジスタT411の制御端は、次の2レベルのクロック信号CK(n+2)を入力し、第4スイッチトランジスタT411の入力端は、プルアップ制御モジュールの第1スイッチトランジスタT11の出力端に接続し、第4スイッチトランジスタT411の出力端は、第5スイッチトランジスタT412の入力端に接続し、第5スイッチトランジスタT412の制御端は、次の2レベルの走査信号G(N+2)を入力し、第5スイッチトランジスタT412の出力端は、現在のレベルの走査信号G(N)を入力する。
本実施例は第3実施例の走査駆動回路のプルダウンモジュールを変更することにより、第4スイッチトランジスタと第5スイッチトランジスタによる参考点Q(N)の漏電現象を防止するだけではなく、次の2レベルのクロック信号のインパルス信号が、現在のレベルの走査信号に影響を及ぼすことを回避することができる。
図7に示すように、図7は、本発明の走査駆動回路の第5実施例の構造を示す図である。本実施例の走査駆動回路は第1実施例に比べると、本実施例の走査駆動回路においては、ノードの共有をせず、(T53の制御端とT73の制御端には共有ノードがない)、いくつかの制御部材の増加にはなったが、本発明の走査駆動回路の安定性をさらに高める。
本発明の走査駆動回路は、プルアップ制御モジュールと、プルダウン維持モジュール及びプルダウンモジュールの設置により、避免漏電現象の発生を回避することができ、走査駆動回路の安定性を高めることができ、従来の走査駆動回路の漏電現象が発生しやすいことが走査駆動回路の安定性に影響を与える技術的問題を解決した。
上記より、本発明は好ましい実施例により開示されたが、上記の好ましい実施例は本発明を限定するものでなく、本発明の趣旨及び範囲を脱出しない限り、当業者であれば、様々な変更及び修飾を加えることができるため、本発明の保護範囲は、特許請求の範囲に基づくものである。

Claims (18)

  1. カスケード接続された走査線の駆動操作を行うための走査駆動回路であって、
    前レベルのダウンストリーム信号を受信し、前レベルのダウンストリーム信号によって対応する前記走査線の走査レベル信号を生成するプルアップ制御モジュールと、
    前記走査レベル信号及び現在のレベルのクロック信号によって対応する前記走査線の走査信号をプルアップするプルアップモジュールと、
    次の2レベルのクロック信号及び次の2レベルの走査信号によって対応する前記走査線の走査信号をプルダウンするプルダウンモジュールと、
    対応する前記走査線の走査信号のローレベルを維持する、2つの交替作動する第1プルダウン維持ユニット及び第2プルダウン維持ユニットを含むプルダウン維持モジュールと、
    次のレベルのプルアップ制御モジュールに現在のレベルのダウンストリーム信号を送信するダウンストリームモジュールと、及び、
    前記走査線の走査信号のハイレベルを生成するブートストラップコンデンサと、を含み、
    前記プルアップ制御モジュールが走査レベル信号を生成する時に、前記プルアップ制御モジュール及び前記プルダウン維持モジュールは、一定のハイレベル電圧を使用して漏電現象の発生を防止し、前記プルダウンモジュールは、現在のレベルの走査信号を使用して漏電現象の発生を防止し、
    前記プルアップ制御モジュールは、第1スイッチトランジスタを含み、前記第1スイッチトランジスタの制御端は、前記前レベルのダウンストリーム信号を入力し、前記第1スイッチトランジスタの入力端は、前記一定のハイレベル電圧を入力し、前記第1スイッチトランジスタの出力端は、前記プルアップモジュールと、前記プルダウンモジュールと、前記プルダウン維持モジュールと、前記ダウンストリームモジュール及び前記ブートストラップコンデンサに接続すること、を特徴とする走査駆動回路。
  2. 前記プルアップモジュールは、第2スイッチトランジスタを含み、前記第2スイッチトランジスタの制御端は、前記プルアップ制御モジュールの第1スイッチトランジスタの出力端に接続し、前記第2スイッチトランジスタの入力端は、前記現在のレベルのクロック信号を入力し、前記第2スイッチトランジスタの出力端は、現在のレベルの走査信号を出力すること、を特徴とする請求項1に記載の走査駆動回路。
  3. 前記ダウンストリームモジュールは、第3スイッチトランジスタを含み、前記第3スイッチトランジスタの制御端は、前記プルアップ制御モジュールの第1スイッチトランジスタの出力端に接続し、前記第3スイッチトランジスタの入力端は、前記現在のレベルのクロック信号を入力し、前記第3スイッチトランジスタの出力端は、前記現在のレベルのダウンストリーム信号を出力すること、を特徴とする請求項1に記載の走査駆動回路。
  4. 前記プルダウンモジュールは、第4スイッチトランジスタ及び第5スイッチトランジスタを含み、前記第4スイッチトランジスタの制御端は、前記次の2レベルの走査信号を入力し、前記第4スイッチトランジスタの入力端は、前記プルアップ制御モジュールの第1スイッチトランジスタの出力端に接続し、前記第4スイッチトランジスタの出力端は、前記第5スイッチトランジスタの入力端に接続し、前記第5スイッチトランジスタの制御端は、前記次の2レベルのクロック信号を入力し、前記第5スイッチトランジスタの出力端は、前記現在のレベルの走査信号を入力すること、を特徴とする請求項1に記載の走査駆動回路。
  5. 前記プルダウン維持モジュールは、第6スイッチトランジスタと、第7スイッチトランジスタと、第8スイッチトランジスタと、第9スイッチトランジスタと、第10スイッチトランジスタと、第11スイッチトランジスタと、第12スイッチトランジスタと、第13スイッチトランジスタと、第14スイッチトランジスタ及び第15スイッチトランジスタと、を含み、
    前記第6スイッチトランジスタの制御端は、前記一定のハイレベル電圧を入力し、前記第6スイッチトランジスタの入力端は、前記一定のハイレベル電圧を入力、前記第6スイッチトランジスタの出力端は、前記第7スイッチトランジスタの出力端と、前記第8スイッチトランジスタの制御端及び第10スイッチトランジスタの制御端とにそれぞれ接続し、
    前記第7スイッチトランジスタの制御端は、前記第1スイッチトランジスタの出力端及び前記第11スイッチトランジスタの制御端にそれぞれ接続し、前記第7スイッチトランジスタの入力端は、第1の一定のローレベル電圧に接続し、
    前記第8スイッチトランジスタの入力端は、前記一定のハイレベル電圧を入力し、前記第8スイッチトランジスタの出力端は、前記第9スイッチトランジスタの出力端と、前記第14スイッチトランジスタの制御端及び前記第15スイッチトランジスタの制御端とにそれぞれ接続し、
    前記第9スイッチトランジスタの制御端は、前記第1スイッチトランジスタの出力端に接続し、前記第9スイッチトランジスタの入力端は、前記第10スイッチトランジスタの出力端及び前記第11スイッチトランジスタの出力端にそれぞれ接続し、
    前記第10スイッチトランジスタの入力端は、前記一定のハイレベル電圧を入力し、
    前記第11スイッチトランジスタの入力端は、第2の一定のローレベル電圧に接続し、
    前記第12スイッチトランジスタの制御端は、前記第1スイッチトランジスタの出力端に接続し、前記第12スイッチトランジスタの入力端は、前記一定のハイレベル電圧を入力し、前記第12スイッチトランジスタの出力端は、前記第13スイッチトランジスタの出力端及び前記第14スイッチトランジスタの出力端にそれぞれ接続し、
    前記第13スイッチトランジスタの制御端は、前記第15スイッチトランジスタの制御端に接続し、前記第13スイッチトランジスタの入力端は、前記第2の一定のローレベル電圧に接続し、
    前記第14スイッチトランジスタの入力端は、前記第1スイッチトランジスタの出力端に接続し、
    前記第15スイッチトランジスタの入力端は、前記第1の一定のローレベル電圧に接続し、前記第15スイッチトランジスタの出力端は、前記プルアップモジュールの第2スイッチトランジスタの出力端に接続すること、を特徴とする請求項1に記載の走査駆動回路。
  6. 前記第1の一定のローレベル電圧は、第2の一定のローレベル電圧より大きいこと、を特徴とする請求項5に記載の走査駆動回路。
  7. 前記ブートストラップコンデンサは、前記第1スイッチトランジスタの出力端及び前記プルアップモジュールの第2スイッチトランジスタの出力端の間に設置されること、を特徴とする請求項1に記載の走査駆動回路。
  8. 前記プルダウンモジュールは、第4スイッチトランジスタ及び第5スイッチトランジスタを含み、前記第4スイッチトランジスタの制御端は、前記次の2レベルのクロック信号を入力し、前記第4スイッチトランジスタの入力端は、前記プルアップ制御モジュールの第1スイッチトランジスタの出力端に接続し、前記第4スイッチトランジスタの出力端は、前記第5スイッチトランジスタの入力端に接続し、前記第5スイッチトランジスタの制御端は、前記次の2レベルの走査信号を入力し、前記第5スイッチトランジスタの出力端は、前記現在のレベルの走査信号を入力すること、を特徴とする請求項1に記載の走査駆動回路。
  9. カスケード接続された走査線の駆動操作を行うための走査駆動回路であって、
    前レベルのダウンストリーム信号を受信し、前記前レベルのダウンストリーム信号によって対応する前記走査線の走査レベル信号を生成するプルアップ制御モジュールと、
    前記走査レベル信号及び現在のレベルのクロック信号によって、対応する前記走査線の走査信号をプルアップするプルアップモジュールと、
    次の2レベルのクロック信号及び次の2レベルの走査信号によって対応する前記走査線の走査信号をプルダウンするプルダウンモジュールと、
    対応する前記走査線の走査信号のローレベルを維持するプルダウン維持モジュールと、
    次のレベルのプルアップ制御モジュールに現在のレベルのダウンストリーム信号を送信するダウンストリームモジュールと、及び、
    前記走査線の走査信号のハイレベルを生成するブートストラップコンデンサとを含み、
    前記プルアップ制御モジュールが走査レベル信号を生成する時に、前記プルアップ制御モジュール及び前記プルダウン維持モジュールは、一定のハイレベル電圧を使用して漏電現象の発生を防止し、前記プルダウンモジュールは、現在のレベルの走査信号を使用して漏電現象の発生を防止すること、を特徴とする走査駆動回路。
  10. 前記プルアップ制御モジュールは、第1スイッチトランジスタを含み、前記第1スイッチトランジスタの制御端は、前記前レベルのダウンストリーム信号を入力し、前記第1スイッチトランジスタの入力端は、前記一定のハイレベル電圧を入力し、前記第1スイッチトランジスタの出力端は、前記プルアップモジュールと、前記プルダウンモジュールと、前記プルダウン維持モジュールと、前記ダウンストリームモジュール及び前記ブートストラップコンデンサにそれぞれ接続すること、を特徴とする請求項9に記載の走査駆動回路。
  11. 前記プルアップモジュールは、第2スイッチトランジスタを含み、前記第2スイッチトランジスタの制御端は、前記プルアップ制御モジュールの第1スイッチトランジスタの出力端に接続し、前記第2スイッチトランジスタの入力端は、前記現在のレベルのクロック信号を入力し、前記第2スイッチトランジスタの出力端は、現在のレベルの走査信号を入力すること、を特徴とする請求項10に記載の走査駆動回路。
  12. 前記ダウンストリームモジュールは、第3スイッチトランジスタと含み、前記第3スイッチトランジスタの制御端は、前記プルアップ制御モジュールの第1スイッチトランジスタの出力端に接続し、前記第3スイッチトランジスタの入力端は、前記現在のレベルのクロック信号を入力し、前記第3スイッチトランジスタの出力端は、前記現在のレベルのダウンストリーム信号を出力すること、を特徴とする請求項10に記載の走査駆動回路。
  13. 前記プルダウンモジュールは、第4スイッチトランジスタ及び第5スイッチトランジスタを含み、前記第4スイッチトランジスタの制御端は、前記次の2レベルの走査信号を入力し、前記第4スイッチトランジスタの入力端は、前記プルアップ制御モジュールの第1スイッチトランジスタの出力端に接続し、前記第4スイッチトランジスタの出力端は、前記第5スイッチトランジスタの入力端に接続し、前記第5スイッチトランジスタの制御端は、前記次の2レベルのクロック信号を入力し、前記第5スイッチトランジスタの出力端は、前記現在のレベルの走査信号を入力すること、を特徴とする請求項10に記載の走査駆動回路。
  14. 前記プルダウン維持モジュールは、第6スイッチトランジスタと、第7スイッチトランジスタと、第8スイッチトランジスタと、第9スイッチトランジスタと、第10スイッチトランジスタと、第11スイッチトランジスタと、第12スイッチトランジスタと、第13スイッチトランジスタと、第14スイッチトランジスタ及び第15スイッチトランジスタとを含み、
    前記第6スイッチトランジスタの制御端は、前記一定のハイレベル電圧を入力し、前記第6スイッチトランジスタの入力端は、前記一定のハイレベル電圧を入力し、前記第6スイッチトランジスタの出力端は、前記第7スイッチトランジスタの出力端と、前記第8スイッチトランジスタの制御端及び第10スイッチトランジスタの制御端とにそれぞれ接続し、
    前記第7スイッチトランジスタの制御端は、前記第1スイッチトランジスタの出力端及び前記第11スイッチトランジスタの制御端にそれぞれ接続し、前記第7スイッチトランジスタの入力端は、第1の一定のローレベル電圧に接続し、
    前記第8スイッチトランジスタの入力端は、前記一定のハイレベル電圧を入力し、前記第8スイッチトランジスタの出力端は、前記第9スイッチトランジスタの出力端と、前記第14スイッチトランジスタの制御端及び前記第15スイッチトランジスタの制御端に接続し、
    前記第9スイッチトランジスタの制御端、前記第1スイッチトランジスタの出力端に接続し、前記第9スイッチトランジスタの入力端は、前記第10スイッチトランジスタの出力端及び前記第11スイッチトランジスタの出力端にそれぞれ接続し、
    前記第10スイッチトランジスタの入力端は、前記一定のハイレベル電圧を入力し、
    前記第11スイッチトランジスタの入力端は、第2の一定のローレベル電圧に接続し、
    前記第12スイッチトランジスタの制御端は、前記第1スイッチトランジスタの出力端に接続し、前記第12スイッチトランジスタの入力端は、前記一定のハイレベル電圧を入力し、前記第12スイッチトランジスタの出力端は、前記第13スイッチトランジスタの出力端及び前記第14スイッチトランジスタの出力端にそれぞれ接続し、
    前記第13スイッチトランジスタの制御端は、前記第15スイッチトランジスタの制御端に接続し、前記第13スイッチトランジスタの入力端は、前記第2の一定のローレベル電圧に接続し、
    前記第14スイッチトランジスタの入力端は、前記第1スイッチトランジスタの出力端に接続し、
    前記第15スイッチトランジスタの入力端は、前記第1の一定のローレベル電圧に接続し、前記第15スイッチトランジスタの出力端は、前記プルアップモジュールの第2スイッチトランジスタの出力端に接続すること、を特徴とする請求項10に記載の走査駆動回路。
  15. 前記第1の一定のローレベル電圧は、第2の一定のローレベル電圧より大きいこと、を特徴とする請求項14に記載の走査駆動回路。
  16. 前記ブートストラップコンデンサは、前記第1スイッチトランジスタの出力端及び前記プルアップモジュールの第2スイッチトランジスタの出力端の間に設置されること、を特徴とする請求項10に記載の走査駆動回路。
  17. 前記プルダウンモジュールは、第4スイッチトランジスタ及び第5スイッチトランジスタを含み、前記第4スイッチトランジスタの制御端は、前記次の2レベルのクロック信号を入力し、前記第4スイッチトランジスタの入力端は、前記プルアップ制御モジュールの第1スイッチトランジスタの出力端に接続し、前記第4スイッチトランジスタの出力端は、前記第5スイッチトランジスタの入力端に接続し、前記第5スイッチトランジスタの制御端は、前記次の2レベルの走査信号を入力し、前記第5スイッチトランジスタの出力端は、前記現在のレベルの走査信号を入力すること、を特徴とする請求項10に記載の走査駆動回路。
  18. 前記プルダウン維持モジュールは、2つの交替作動する、第1プルダウン維持ユニット及び第2プルダウン維持ユニットを含む、特徴とする請求項9に記載の走査駆動回路。
JP2017531625A 2014-12-12 2014-12-19 走査駆動回路 Expired - Fee Related JP6340484B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN201410766636.7A CN104464671B (zh) 2014-12-12 2014-12-12 一种扫描驱动电路
CN201410766636.7 2014-12-12
PCT/CN2014/094316 WO2016090671A1 (zh) 2014-12-12 2014-12-19 一种扫描驱动电路

Publications (2)

Publication Number Publication Date
JP2018506053A JP2018506053A (ja) 2018-03-01
JP6340484B2 true JP6340484B2 (ja) 2018-06-06

Family

ID=52910628

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2017531625A Expired - Fee Related JP6340484B2 (ja) 2014-12-12 2014-12-19 走査駆動回路

Country Status (8)

Country Link
US (1) US9576677B2 (ja)
JP (1) JP6340484B2 (ja)
KR (1) KR101937963B1 (ja)
CN (1) CN104464671B (ja)
DE (1) DE112014007244T5 (ja)
EA (1) EA031970B1 (ja)
GB (1) GB2548509B (ja)
WO (1) WO2016090671A1 (ja)

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104409058B (zh) * 2014-11-14 2017-02-22 深圳市华星光电技术有限公司 一种扫描驱动电路
CN104766576B (zh) * 2015-04-07 2017-06-27 深圳市华星光电技术有限公司 基于p型薄膜晶体管的goa电路
CN104851403B (zh) * 2015-06-01 2017-04-05 深圳市华星光电技术有限公司 基于氧化物半导体薄膜晶体管的goa电路
CN104882108B (zh) * 2015-06-08 2017-03-29 深圳市华星光电技术有限公司 基于氧化物半导体薄膜晶体管的goa电路
US10115362B2 (en) 2015-07-03 2018-10-30 Shenzhen China Star Optoelectronics Technology Co., Ltd. Scan-driving circuit
CN104992682B (zh) * 2015-07-03 2017-10-24 深圳市华星光电技术有限公司 一种扫描驱动电路
CN105047160B (zh) * 2015-08-24 2017-09-19 武汉华星光电技术有限公司 一种扫描驱动电路
CN106205458A (zh) * 2016-08-30 2016-12-07 深圳市华星光电技术有限公司 一种goa驱动单元
CN106251816B (zh) 2016-08-31 2018-10-12 深圳市华星光电技术有限公司 一种栅极驱动电路及液晶显示装置
CN106157916A (zh) * 2016-08-31 2016-11-23 深圳市华星光电技术有限公司 一种栅极驱动单元及驱动电路
CN106128394B (zh) * 2016-08-31 2018-06-19 深圳市华星光电技术有限公司 显示电路及具有该显示电路的液晶显示屏
CN106297714B (zh) * 2016-09-29 2018-11-27 深圳市华星光电技术有限公司 扫描驱动电路及显示装置
CN106571123B (zh) * 2016-10-18 2018-05-29 深圳市华星光电技术有限公司 Goa驱动电路及液晶显示装置
CN107134460B (zh) * 2017-04-11 2019-08-02 深圳市华星光电半导体显示技术有限公司 显示装置及其goa电路
US10431135B2 (en) 2017-04-21 2019-10-01 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Scanning driving circuit
CN106898290B (zh) * 2017-04-21 2019-08-02 深圳市华星光电半导体显示技术有限公司 扫描驱动电路
US10699659B2 (en) * 2017-09-27 2020-06-30 Shenzhen China Star Optoelectronics Technology Co. Ltd. Gate driver on array circuit and liquid crystal display with the same
CN109935208B (zh) * 2018-02-14 2021-03-02 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示装置以及驱动方法
US10825412B2 (en) * 2018-07-27 2020-11-03 Shenzhen China Star Optoelectronics Technology Co., Ltd. Liquid crystal panel including GOA circuit and driving method thereof
CN111243543B (zh) * 2020-03-05 2021-07-23 苏州华星光电技术有限公司 Goa电路、tft基板、显示装置及电子设备
CN115244610B (zh) 2020-12-26 2023-11-28 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路、显示装置
CN113628596B (zh) * 2021-07-23 2023-02-24 昆山龙腾光电股份有限公司 栅极驱动单元、栅极驱动电路及显示装置

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
AU2003241202A1 (en) 2002-06-10 2003-12-22 Samsung Electronics Co., Ltd. Shift register, liquid crystal display device having the shift register and method of driving scan lines using the same
US6876232B2 (en) * 2003-08-21 2005-04-05 International Business Machines Corporation Methods and arrangements for enhancing domino logic
TWI275051B (en) * 2003-10-16 2007-03-01 Pioneer Corp Organic electroluminescence display panel
TW200627363A (en) * 2004-12-20 2006-08-01 Toshiba Kk Driver circuit of display device and method of driving the same
US20080129348A1 (en) * 2005-04-05 2008-06-05 Uniram Technology Inc. High performance low power multiple-level-switching output drivers
KR101543320B1 (ko) * 2008-07-18 2015-08-11 엘지디스플레이 주식회사 액정표시장치의 구동방법
KR101752360B1 (ko) * 2010-10-28 2017-07-12 삼성디스플레이 주식회사 게이트 구동회로 및 이를 구비한 표시 장치
US8421518B2 (en) 2011-03-09 2013-04-16 Conexant Systems, Inc. High speed level shifters and method of operation
KR101963595B1 (ko) 2012-01-12 2019-04-01 삼성디스플레이 주식회사 게이트 구동 회로 및 이를 구비한 표시 장치
CN103514840B (zh) * 2012-06-14 2016-12-21 瀚宇彩晶股份有限公司 集成门极驱动电路及液晶面板
TWI511459B (zh) * 2012-10-11 2015-12-01 Au Optronics Corp 可防止漏電之閘極驅動電路
CN103680453B (zh) * 2013-12-20 2015-09-16 深圳市华星光电技术有限公司 阵列基板行驱动电路
CN103956146B (zh) * 2014-04-17 2017-04-12 深圳市华星光电技术有限公司 一种液晶面板驱动电路、液晶显示装置及一种驱动方法
CN103928008B (zh) * 2014-04-24 2016-10-05 深圳市华星光电技术有限公司 一种用于液晶显示的goa电路及液晶显示装置
TWI486959B (zh) * 2014-05-05 2015-06-01 Au Optronics Corp 移位暫存器電路
CN104008742B (zh) * 2014-05-20 2016-06-29 深圳市华星光电技术有限公司 一种扫描驱动电路及一种液晶显示装置
TWI595472B (zh) 2014-06-23 2017-08-11 友達光電股份有限公司 顯示面板
CN104078022B (zh) * 2014-07-17 2016-03-09 深圳市华星光电技术有限公司 具有自我补偿功能的栅极驱动电路
CN104157260B (zh) * 2014-09-10 2016-09-28 深圳市华星光电技术有限公司 基于igzo制程的栅极驱动电路

Also Published As

Publication number Publication date
EA201791311A1 (ru) 2017-10-31
JP2018506053A (ja) 2018-03-01
KR20170086564A (ko) 2017-07-26
CN104464671A (zh) 2015-03-25
GB201709226D0 (en) 2017-07-26
EA031970B1 (ru) 2019-03-29
WO2016090671A1 (zh) 2016-06-16
US20160171949A1 (en) 2016-06-16
DE112014007244T5 (de) 2017-09-28
US9576677B2 (en) 2017-02-21
GB2548509B (en) 2020-10-28
GB2548509A (en) 2017-09-20
CN104464671B (zh) 2017-01-11
KR101937963B1 (ko) 2019-01-14

Similar Documents

Publication Publication Date Title
JP6340484B2 (ja) 走査駆動回路
JP6486486B2 (ja) 走査駆動回路
JP6691991B2 (ja) 走査駆動回路
USRE49782E1 (en) Shift register and driving method thereof gate driving circuit and display apparatus
JP6539737B2 (ja) 走査駆動回路
US10388237B2 (en) GOA drive unit and drive circuit
KR101933332B1 (ko) 산화물 반도체 박막 트랜지스터에 의한 goa회로
US9947281B2 (en) Shift register unit, gate drive device and display device
US10043474B2 (en) Gate driving circuit on array substrate and liquid crystal display (LCD) using the same
JP2019537044A (ja) 走査駆動回路および表示装置
US20150346904A1 (en) Shift Register Unit, Display Device and Driving Method
GB2548760A (en) GOA circuit and liquid crystal display device
CN108962171B (zh) Goa电路及具有该goa电路的液晶显示装置
KR101989720B1 (ko) 산화물 반도체 박막 트랜지스터를 위한 스캐닝 구동 회로
US9444450B2 (en) Scan driving circuit
JP2018503852A5 (ja)
TWI618043B (zh) 閘極驅動電路及其驅動方法和平板顯示裝置
US10490156B2 (en) Shift register, gate driving circuit and display panel
TW201715506A (zh) 移位暫存器
CN106683624B (zh) Goa电路及液晶显示装置
TW201616509A (zh) 移位暫存器
US20150302813A1 (en) Driving circuit of display panel, display device, and method for driving the driving circuit of the display panel
US9799292B2 (en) Liquid crystal display driving circuit
TW201907383A (zh) 顯示裝置與驅動方法
US10217430B1 (en) GOA circuit and liquid crystal panel, display device

Legal Events

Date Code Title Description
TRDD Decision of grant or rejection written
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20180418

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20180424

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20180514

R150 Certificate of patent or registration of utility model

Ref document number: 6340484

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees