JP5925150B2 - 直流電源装置 - Google Patents
直流電源装置 Download PDFInfo
- Publication number
- JP5925150B2 JP5925150B2 JP2013051820A JP2013051820A JP5925150B2 JP 5925150 B2 JP5925150 B2 JP 5925150B2 JP 2013051820 A JP2013051820 A JP 2013051820A JP 2013051820 A JP2013051820 A JP 2013051820A JP 5925150 B2 JP5925150 B2 JP 5925150B2
- Authority
- JP
- Japan
- Prior art keywords
- fet
- synchronous rectification
- switching
- terminal
- winding
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Rectifiers (AREA)
- Dc-Dc Converters (AREA)
Description
図6は、実施の形態2にかかる直流電源装置の一構成例を示す図である。なお、実施の形態1と同一または同等の構成部には同一符号を付して、その詳細な説明は省略する。
出力電圧が比較的高く出力電流も大きい直流電源装置を実施の形態1あるいは2の構成を用いて実現する場合には、同期整流用FETとして、耐電圧が高くオン抵抗の低いものが要求される。この場合には、各同期整流用FETをそれぞれ複数個並列に接続してオン抵抗を低くすることが考えられるが、直流電源装置の出力電流によっては、各同期整流用FETをそれぞれ複数個並列に接続してオン抵抗を低くするよりもダイオード整流回路を構成する方がオン時の電圧が低くなり、高効率化や小型軽量化を図れる場合がある。
Claims (7)
- 入力直流電圧を負荷装置で利用可能な直流電圧に変換する直流電源装置であって、
前記入力直流電圧が印加される入力コンデンサと、
複数個のFETがフルブリッジ接続されて構成されたスイッチング回路と、
一次側巻線と二次側巻線とを有するトランスと、
前記スイッチング回路の出力間に前記一次側巻線を介して接続された共振コイルと、
複数個の同期整流用FETを有する同期整流回路と、
前記スイッチング回路に流れるスイッチング電流を検出する電流検出回路と、
前記各FETの駆動信号の位相を制御する位相制御回路と、
前記スイッチング電流に基づいて、前記位相制御回路が前記各FETの寄生ダイオードがオンした状態で当該FETをオンさせるゼロ電圧スイッチングを達成可能な電流下限値に対し、前記スイッチング電流が不足している場合に、前記二次側巻線に短絡ループ電流が流れるように、前記同期整流用FETを制御するゼロ電圧制御回路と、を備え、
前記同期整流回路は、
前記二次側巻線の一方の端子にドレイン端子が接続される第1の同期整流用FETと、
前記二次側巻線の他方の端子にドレイン端子が接続される第2の同期整流用FETと、
前記二次側巻線の一方の端子に一端が接続される第1の出力チョークコイルと、
前記二次側巻線の他方の端子に一端が接続される第2の出力チョークコイルと、
前記第1の出力チョークコイルの他端と前記第2の出力チョークコイルの他端との接続点に一端が接続され、前記第1の同期整流用FETのソース端子と前記第2の同期整流用FETのソース端子との接続点に他端が接続される出力コンデンサと、
を備え、
前記ゼロ電圧制御回路は、
前記電流下限値に対する不足電流を算出し、前記共振コイルのインダクタンス値、前記トランスの漏れインダクタンス値、および前記入力直流電圧に基づいて、前記不足電流を補うために必要な前記第1の同期整流用FETおよび前記第2の同期整流用FETの1スイッチング周期における同時オン時間を算出すると共に、前記第1の同期整流用FETおよび前記第2の同期整流用FETのオンタイミングを、前記同時オン時間分だけ早めて前記第1の同期整流用FETおよび前記第2の同期整流用FETが同時にオンしている期間を設けることを特徴とする直流電源装置。 - 入力直流電圧を負荷装置で利用可能な直流電圧に変換する直流電源装置であって、
前記入力直流電圧が印加される入力コンデンサと、
複数個のFETがフルブリッジ接続されて構成されたスイッチング回路と、
一次側巻線と二次側巻線とを有するトランスと、
前記スイッチング回路の出力間に前記一次側巻線を介して接続された共振コイルと、
複数個の同期整流用FETを有する同期整流回路と、
前記スイッチング回路に流れるスイッチング電流を検出する電流検出回路と、
前記各FETの駆動信号の位相を制御する位相制御回路と、
前記スイッチング電流に基づいて、前記位相制御回路が前記各FETの寄生ダイオードがオンした状態で当該FETをオンさせるゼロ電圧スイッチングを達成可能な電流下限値に対し、前記スイッチング電流が不足している場合に、前記二次側巻線に短絡ループ電流が流れるように、前記同期整流用FETを制御するゼロ電圧制御回路と、を備え、
前記二次側巻線は、中点が接続された第1の二次側巻線および第2の二次側巻線からなり、
前記同期整流回路は、
前記第1の二次側巻線の一方の端子にソース端子が接続される第1の同期整流用FETと、
前記第2の二次側巻線の一方の端子にソース端子が接続される第2の同期整流用FETと、
前記第1の同期整流用FETのドレイン端子と前記第2の同期整流用FETのドレイン端子との接続点に一端が接続された出力チョークコイルと、
前記出力チョークコイルの他端に一端が接続され、前記第1の二次側巻線の他方の端子と前記第2の二次側巻線の他方の端子との接続点に他端が接続される出力コンデンサと、
前記第1の同期整流用FETを駆動する第1の駆動回路と、
前記第2の同期整流用FETを駆動する第2の駆動回路と、
を備え、
前記ゼロ電圧制御回路は、
前記電流下限値に対する不足電流を算出し、前記共振コイルのインダクタンス値、前記トランスの漏れインダクタンス値、および前記入力直流電圧に基づいて、前記不足電流を補うために必要な前記第1の同期整流用FETおよび前記第2の同期整流用FETの1スイッチング周期における同時オン時間を算出すると共に、前記第1の同期整流用FETおよび前記第2の同期整流用FETのオンタイミングを、前記同時オン時間分だけ早めて前記第1の同期整流用FETおよび前記第2の同期整流用FETが同時にオンしている期間を延長することを特徴とする直流電源装置。 - 入力直流電圧を負荷装置で利用可能な直流電圧に変換する直流電源装置であって、
前記入力直流電圧が印加される入力コンデンサと、
複数個のFETがフルブリッジ接続されて構成されたスイッチング回路と、
一次側巻線と二次側巻線とを有するトランスと、
前記スイッチング回路の出力間に前記一次側巻線を介して接続された共振コイルと、
複数個の同期整流用FETを有する同期整流回路と、
前記スイッチング回路に流れるスイッチング電流を検出する電流検出回路と、
前記各FETの駆動信号の位相を制御する位相制御回路と、
前記スイッチング電流に基づいて、前記位相制御回路が前記各FETの寄生ダイオードがオンした状態で当該FETをオンさせるゼロ電圧スイッチングを達成可能な電流下限値に対し、前記スイッチング電流が不足している場合に、前記二次側巻線に短絡ループ電流が流れるように、前記同期整流用FETを制御するゼロ電圧制御回路と、を備え、
前記二次側巻線は、中点が接続された第1の二次側巻線および第2の二次側巻線と、中点が接続された第1の二次側補助巻線および第2の二次側補助巻線からなり、
前記同期整流回路は、
前記第1の二次側巻線の一方の端子にアノード端子が接続される第1の整流ダイオードと、
前記第2の二次側巻線の一方の端子にアノード端子が接続される第2の整流ダイオードと、
前記第1の整流ダイオードのカソード端子と前記第2の整流ダイオードのカソード端子との接続点に一端が接続された出力チョークコイルと、
前記出力チョークコイルの他端に一端が接続され、前記第1の二次側巻線の他方の端子と前記第2の二次側巻線の他方の端子とが接続された中点に他端が接続される出力コンデンサと、
前記第1の二次側補助巻線の一方の端子にソース端子が接続される第1の同期整流用FETと、
前記第2の二次側補助巻線の一方の端子にソース端子が接続される第2の同期整流用FETと、
前記第1の同期整流用FETのドレイン端子と前記第2の同期整流用FETのドレイン端子との接続点に一端が接続され、前記第1の二次側巻線の他方の端子と前記第2の二次側巻線の他方の端子とが接続された中点に他端が接続されるコンデンサと、
前記第1の同期整流用FETを駆動する第1の駆動回路と、
前記第2の同期整流用FETを駆動する第2の駆動回路と、
を備え、
前記ゼロ電圧制御回路は、
前記電流下限値に対する不足電流を算出し、前記共振コイルのインダクタンス値、前記トランスの漏れインダクタンス値、および前記入力直流電圧に基づいて、前記不足電流を補うために必要な前記第1の同期整流用FETおよび前記第2の同期整流用FETの1スイッチング周期におけるオン時間を算出すると共に、前記第1の同期整流用FETおよび前記第2の同期整流用FETを、前記オン時間だけオン制御することを特徴とする直流電源装置。 - 前記ゼロ電圧制御回路は、
前記一次側巻線に正電圧が印加されている期間と、その直前の前記一次側巻線に電圧が印加されていない期間とで、前記オン時間の1/2ずつ前記第1の同期整流用FETをオンさせ、前記一次側巻線に負電圧が印加されている期間と、その直前の前記一次側巻線に電圧が印加されていない期間とで、前記オン時間の1/2ずつ前記第2の同期整流用FETをオンさせることを特徴とする請求項3に記載の直流電源装置。 - 前記ゼロ電圧制御回路は、
前記一次側巻線に印加されている正電圧が立ち上がるタイミングよりも前記オン時間の1/2早い時刻から、前記一次側巻線に印加されている正電圧が立ち上がるタイミングまでの期間、および、前記一次側巻線に印加されている正電圧が立ち下がるタイミングよりも前記オン時間の1/2早い時刻から、前記一次側巻線に印加されている正電圧が立ち下がるタイミングまでの期間、前記第1の同期整流用FETをオンさせ、
前記一次側巻線に印加されている負電圧が立ち下がるタイミングよりも前記オン時間の1/2早い時刻から、前記一次側巻線に印加されている負電圧が立ち下がるタイミングまでの期間、および、前記一次側巻線に印加されている負電圧が立ち上がるタイミングよりも前記オン時間の1/2早い時刻から、前記一次側巻線に印加されている負電圧が立ち上がるタイミングまでの期間、前記第2の同期整流用FETをオンさせる
ことを特徴とする請求項4に記載の直流電源装置。 - 前記スイッチング回路を構成するFETは、ワイドバンドギャップ半導体により形成されたことを特徴とする請求項1から5の何れか一項に記載の直流電源装置。
- 前記ワイドバンドギャップ半導体は、炭化珪素、窒化ガリウム系材料、またはダイヤモンドであることを特徴とする請求項6に記載の直流電源装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013051820A JP5925150B2 (ja) | 2013-03-14 | 2013-03-14 | 直流電源装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013051820A JP5925150B2 (ja) | 2013-03-14 | 2013-03-14 | 直流電源装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2014180111A JP2014180111A (ja) | 2014-09-25 |
JP5925150B2 true JP5925150B2 (ja) | 2016-05-25 |
Family
ID=51699481
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2013051820A Expired - Fee Related JP5925150B2 (ja) | 2013-03-14 | 2013-03-14 | 直流電源装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5925150B2 (ja) |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104333240A (zh) * | 2014-11-21 | 2015-02-04 | 小米科技有限责任公司 | 一种谐振整流装置、谐振整流控制方法及装置 |
JP6496563B2 (ja) * | 2015-02-04 | 2019-04-03 | 株式会社タムラ製作所 | トランス及びスイッチング電源装置 |
JP6350327B2 (ja) * | 2015-02-12 | 2018-07-04 | 株式会社デンソー | 絶縁型dcdcコンバータ |
CN106558999B (zh) * | 2015-09-30 | 2020-02-14 | 株式会社村田制作所 | Dc/dc转换装置 |
CN106558993A (zh) * | 2015-09-30 | 2017-04-05 | 株式会社村田制作所 | Dc/dc转换装置 |
CN106911262B (zh) | 2015-12-22 | 2019-05-21 | 华为技术有限公司 | 双向变换电路和双向变换器 |
US10262789B2 (en) | 2016-07-05 | 2019-04-16 | Tamura Corporation | Transformer and switched-mode power supply apparatus |
US10249430B2 (en) | 2016-07-05 | 2019-04-02 | Tamura Corporation | Transformer and switched-mode power supply apparatus |
US20190386574A1 (en) * | 2017-02-23 | 2019-12-19 | Sharp Kabushiki Kaisha | Power supply and power supply unit |
US10778109B2 (en) | 2017-02-23 | 2020-09-15 | Sharp Kabushiki Kaisha | Power supply and power supply unit |
WO2020250500A1 (ja) * | 2019-06-11 | 2020-12-17 | 住友電気工業株式会社 | 電力変換装置、それを含む車両及び制御方法 |
TWI707527B (zh) * | 2019-10-15 | 2020-10-11 | 立錡科技股份有限公司 | 返馳式電源供應電路及其中之二次側控制電路及控制方法 |
CN114701373B (zh) * | 2022-06-07 | 2022-09-02 | 合肥有感科技有限责任公司 | 无线充电控制方法 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3482378B2 (ja) * | 2000-06-01 | 2003-12-22 | 松下電器産業株式会社 | スイッチング電源装置 |
JP4790826B2 (ja) * | 2009-03-10 | 2011-10-12 | 株式会社日立製作所 | 電源装置およびハードディスク装置 |
US9787190B2 (en) * | 2011-04-18 | 2017-10-10 | Mitsubishi Electric Corporation | Power conversion device and in-vehicle power supply device equipped with same |
-
2013
- 2013-03-14 JP JP2013051820A patent/JP5925150B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2014180111A (ja) | 2014-09-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5925150B2 (ja) | 直流電源装置 | |
JP5558631B2 (ja) | 電力変換装置およびそれを備えた車載電源装置 | |
EP2662964B1 (en) | Bidirectional DC-DC converter and control method thereof | |
TWI467909B (zh) | DC-DC converters and vehicles | |
CN107408889B (zh) | 功率转换器 | |
US8605464B2 (en) | Power converter, control method of power converter, and hard disk drive | |
KR101310551B1 (ko) | 컨버터, 컨버터 제어방법 및 인버터 | |
US9559602B2 (en) | Magnetizing current based control of resonant converters | |
US9362831B2 (en) | Fly-forward converter with energy recovery snubber | |
TWI472140B (zh) | DC-DC converter | |
US7196913B2 (en) | DC conversion apparatus | |
US20170005592A1 (en) | Control method of inverter circuit | |
JP2013188015A (ja) | 直流電源装置 | |
KR20100115087A (ko) | 양방향 dc-dc 컨버터 및 그의 제어방법 | |
JP5849599B2 (ja) | フォワード形直流−直流変換装置 | |
CN107112904B (zh) | Dc/dc转换器 | |
CN115868105A (zh) | 软开关脉冲宽度调制dc-dc功率转换器 | |
US7218535B2 (en) | DC conversion apparatus | |
JP5135418B2 (ja) | 双方向dc−dcコンバータ | |
Jeong | High efficiency asymmetrical half-bridge converter using a self-driven synchronous rectifier | |
JP2005318757A (ja) | スイッチング電源装置 | |
JP5587382B2 (ja) | 双方向dc−dcコンバータ | |
JP6132882B2 (ja) | 電力変換装置 | |
JP6305492B1 (ja) | Dc−dcコンバータ | |
WO2017122579A1 (ja) | 位相シフト方式フルブリッジ型電源回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20150116 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20151217 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20151222 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160222 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20160322 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20160419 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5925150 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |