JP5915086B2 - 切替制御装置、切替制御方法、情報処理装置および切替制御プログラム - Google Patents
切替制御装置、切替制御方法、情報処理装置および切替制御プログラム Download PDFInfo
- Publication number
- JP5915086B2 JP5915086B2 JP2011239433A JP2011239433A JP5915086B2 JP 5915086 B2 JP5915086 B2 JP 5915086B2 JP 2011239433 A JP2011239433 A JP 2011239433A JP 2011239433 A JP2011239433 A JP 2011239433A JP 5915086 B2 JP5915086 B2 JP 5915086B2
- Authority
- JP
- Japan
- Prior art keywords
- switch
- switching control
- unit
- input
- slot
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4004—Coupling between buses
- G06F13/4022—Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L41/00—Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Mathematical Physics (AREA)
- Hardware Redundancy (AREA)
Description
図1は、実施例1に係る切替制御装置を含むシステムの全体構成例を示す図である。図1に示すように、システムは、サーバ1と、切替制御装置10と、運用系拡張I/Oボックス20と、待機系拡張I/Oボックス30とを有する。切替制御装置10は、例えばサーバ1のアダプタとして実装することができるが、他にもサーバ1と切替制御装置10とを別々の筐体で実装してもよく、切替制御装置10の全部または一部がサーバ1に組み込まれていてもよい。また、サーバの台数や切替制御装置の台数等についても任意に設定することができる。
図2は、実施例1に係る切替制御装置の構成を示す機能ブロック図である。図2に示すように、切替制御装置10は、通信中継部11と監視部12と抽出部13と記憶部14とバックアップコントローラ部15と状態管理部16と切替制御部17とを有する。通信中継部11と監視部12と抽出部13とバックアップコントローラ部15と状態管理部16と切替制御部17とは、例えばCPU(Central Processing Unit)などの電子回路やFPGA(Field-Programmable Gate Array)などの集積回路である。記憶部14は、例えば半導体メモリ素子などの記憶装置である。
図3は、実施例1に係る切替制御装置が実行する処理の流れを示すフローチャートである。図3に示すように、切替制御装置10の監視部12は、電源が投入されると、通信中継部11がサーバ1から運用系拡張I/Oボックス20へ中継するアクセスを監視し、サーバから運用系への設定を監視する(S101)。すなわち、監視部12は、サーバ1が運用系のPCIeスイッチ21に実行した初期化処理を監視する。
図4は、実施例1に係る切替制御装置が実行する設定処理を説明する図である。図4の上図に示すように、サーバ1は、運用系拡張I/Oボックス20の入出力デバイスが使用するI/O領域を抽出し、抽出した入出力デバイスのI/O領域をメモリ空間に確保する。そして、サーバ1は、メモリ空間上で確保されたI/O領域をPCIeスイッチ21のコンフィグレーションレジスタに書き込む。このようにすることで、サーバ1のメモリ空間に確保された入出力デバイスのI/O空間(アドレス空間)と、運用系拡張I/Oボックス20のPCIeスイッチ21のコンフィグレーションレジスタに書き込まれた入出力デバイスのI/O空間とを対応させることができる。
図5は、実施例2に係る切替制御装置を説明する図である。図5に示すシステムは、実施例1と同様に、サーバ1と切替制御装置10と運用系拡張I/Oボックス20と待機系拡張I/Oボックス30とを有する。なお、各装置の説明は、実施例1と同様なので省略する。
図6は、実施例2に係る切替制御装置の構成を示す機能ブロック図である。図6に示すように、実施例2に係る切替制御装置10は、通信中継部11と監視部12と抽出部13と記憶部14とバックアップコントローラ部15と状態管理部16と切替制御部17とスロット検出部18とを有する。
図7は、実施例2に係る切替制御装置が実行する処理の流れを示すフローチャートである。図7に示すS201からS207までの処理は、実施例1で説明した図3のS101からS107と同様の処理なので、ここでは説明を省略する。
図8は、実施例2に係る切替制御装置が実行する設定処理を説明する図である。図8の上図は、図4の上図と同様なので、詳細な説明は省略する。具体的には、サーバ1から見たI/O空間には、運用系のPCIeスイッチが有する各スロットのI/O空間が対応付けられているように見える。実際には、サーバ1のメモリ空間に確保されたI/O空間に、運用系のPCIeスイッチが有する各スロットのI/O空間と、待機系のPCIeスイッチが有する各スロットのI/O空間とが対応付けられている。
上記実施例では、PCIeスイッチを例にして説明したが、これに限定されるものではなく、例えば、ホストコンピュータと、ホストコンピュータからケーブルを延長して接続される外部の入出力装置との間を接続する中継装置に適用することができる。また、入出力装置へのスイッチングを行うスイッチであって、ホストコンピュータから設定を実行するブリッジやスイッチにも適用することができる。
また、切替制御装置は、複数の待機系を接続することができる。したがって、切替制御装置は、複数のPCIeスイッチが待機系として接続されている状況で、運用系に障害が発生した場合には、運用系と同様の初期化処理が実行されたPCIeスイッチの中から任意のスイッチを切替先として選択することができる。また、切替制御装置が切替先を選択する基準は任意に設定することができる。例えば、切替制御装置は、初期化処理にかかった時間が最も少なかったスイッチ、初期化処理でエラーが発生しなかったスイッチ等を切替先として選択することもできる。
また、本実施例において説明した各処理のうち、自動的におこなわれるものとして説明した処理の全部または一部を手動的におこなうこともできる。あるいは、手動的におこなわれるものとして説明した処理の全部または一部を公知の方法で自動的におこなうこともできる。この他、上記文書中や図面中で示した処理手順、制御手順、具体的名称、各種のデータやパラメータを含む情報については、特記する場合を除いて任意に変更することができる。
ところで、上記の実施例で説明した各種の処理は、あらかじめ用意されたプログラムをパーソナルコンピュータやワークステーションなどのコンピュータシステムで実行することによって実現することができる。そこで、以下では、上記の実施例と同様の機能を有するプログラムを実行するコンピュータシステムの一例を説明する。
10 切替制御装置
10a、14 記憶部
10b、12 監視部
10c 記憶制御部
10d 設定制御部
10e 切替制御部
11 通信中継部
13 抽出部
15 バックアップコントローラ部
16 状態管理部
17 切替制御部
18 スロット検出部
20 運用系拡張I/Oボックス
21 PCIeスイッチ
21a スロット
21b スロット
22 デバイスA
23 デバイスB
30 待機系拡張I/Oボックス
31 PCIeスイッチ
31a スロット
31b スロット
32 デバイスC
33 デバイスD
Claims (5)
- 入出力装置が接続されるホットプラグに対応した第1のスイッチのコンフィグレーションレジスタに対するホストコンピュータからの書き込み要求を監視する監視部と、
前記監視部によって監視される前記書き込み要求から、前記ホストコンピュータが前記第1のスイッチで使用する入出力空間に関する設定情報を抽出して記憶部に記憶させる記憶制御部と、
入出力装置が接続される前記ホットプラグに対応した第2のスイッチに、前記記憶部に記憶される設定情報を設定する設定制御部と、
前記第1のスイッチに障害が発生した場合に、前記第1のスイッチに対して前記ホットプラグのホットリムーブを実行して前記第1のスイッチを無効化し、前記第2のスイッチに対して前記ホットプラグのホットアドを実行して前記第2のスイッチを有効化して、前記ホストコンピュータの書き込み要求先を前記第1のスイッチから前記第2のスイッチに切り替える切替制御部と
を有することを特徴とする切替制御装置。 - 前記第1のスイッチに障害が発生した場合に、前記第1のスイッチが前記入出力装置を設置する複数のスロットのうち、障害が発生したスロットを検出するスロット検出部をさらに有し、
前記切替制御部は、前記スロット検出部が特定したスロットに対する前記コンフィグレーションレジスタへの書き込み要求を、前記第2のスイッチが有するスロットのうち、前記スロット検出部が特定した第1のスイッチのスロットに対応するスロットに切り替えることを特徴とする請求項1に記載の切替制御装置。 - 入出力装置が接続されるホットプラグに対応した第1のスイッチのコンフィグレーションレジスタに対する書き込み要求を監視する監視部と、
前記監視部によって監視される前記書き込み要求から、前記第1のスイッチで使用される入出力空間に関する設定情報を抽出して記憶部に記憶させる記憶制御部と、
入出力装置が接続される前記ホットプラグに対応した第2のスイッチに、前記記憶部に記憶される設定情報を設定する設定制御部と、
前記第1のスイッチに障害が発生した場合に、前記第1のスイッチに対して前記ホットプラグのホットリムーブを実行して前記第1のスイッチを無効化し、前記第2のスイッチに対して前記ホットプラグのホットアドを実行して前記第2のスイッチを有効化して、前記第1のスイッチから前記第2のスイッチに書き込み要求先を切り替える切替制御部と
を有することを特徴とする情報処理装置。 - コンピュータが、
入出力装置が接続されるホットプラグに対応した第1のスイッチのコンフィグレーションレジスタに対するホストコンピュータからの書き込み要求を監視し、
監視する前記書き込み要求から、前記ホストコンピュータが前記第1のスイッチで使用する入出力空間に関する設定情報を抽出して記憶部に記憶させ、
入出力装置が接続される前記ホットプラグに対応した第2のスイッチに、前記記憶部に記憶される設定情報を設定し、
前記第1のスイッチに障害が発生した場合に、前記第1のスイッチに対して前記ホットプラグのホットリムーブを実行して前記第1のスイッチを無効化し、前記第2のスイッチに対して前記ホットプラグのホットアドを実行して前記第2のスイッチを有効化して、前記ホストコンピュータの書き込み要求先を前記第1のスイッチから前記第2のスイッチに切り替える
処理を含んだことを特徴とする切替制御方法。 - コンピュータに、
入出力装置が接続されるホットプラグに対応した第1のスイッチのコンフィグレーションレジスタに対するホストコンピュータからの書き込み要求を監視し、
監視する前記書き込み要求から、前記ホストコンピュータが前記第1のスイッチで使用する入出力空間に関する設定情報を抽出して記憶部に記憶させ、
入出力装置が接続される前記ホットプラグに対応した第2のスイッチに、前記記憶部に記憶される設定情報を設定し、
前記第1のスイッチに障害が発生した場合に、前記第1のスイッチに対して前記ホットプラグのホットリムーブを実行して前記第1のスイッチを無効化し、前記第2のスイッチに対して前記ホットプラグのホットアドを実行して前記第2のスイッチを有効化して、前記ホストコンピュータの書き込み要求先を前記第1のスイッチから前記第2のスイッチに切り替える
処理を実行させることを特徴とする切替制御プログラム。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011239433A JP5915086B2 (ja) | 2011-10-31 | 2011-10-31 | 切替制御装置、切替制御方法、情報処理装置および切替制御プログラム |
US13/599,418 US8904055B2 (en) | 2011-10-31 | 2012-08-30 | Switching control device and switching control method |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011239433A JP5915086B2 (ja) | 2011-10-31 | 2011-10-31 | 切替制御装置、切替制御方法、情報処理装置および切替制御プログラム |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2013097553A JP2013097553A (ja) | 2013-05-20 |
JP5915086B2 true JP5915086B2 (ja) | 2016-05-11 |
Family
ID=48173613
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011239433A Active JP5915086B2 (ja) | 2011-10-31 | 2011-10-31 | 切替制御装置、切替制御方法、情報処理装置および切替制御プログラム |
Country Status (2)
Country | Link |
---|---|
US (1) | US8904055B2 (ja) |
JP (1) | JP5915086B2 (ja) |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP2866147B1 (en) * | 2012-06-25 | 2016-08-31 | Fujitsu Limited | Information processing device and method for detecting failure of information processing device |
JP5796139B2 (ja) * | 2012-10-26 | 2015-10-21 | 華為技術有限公司Huawei Technologies Co.,Ltd. | Pcieスイッチベースのサーバ・システム、スイッチング方法、及びデバイス |
WO2015108522A1 (en) * | 2014-01-16 | 2015-07-23 | Intel Corporation | An apparatus, method, and system for a fast configuration mechanism |
JP6264155B2 (ja) * | 2014-03-31 | 2018-01-24 | 富士通株式会社 | 情報処理装置、情報処理装置の制御方法及び情報処理装置の制御プログラム |
WO2015189877A1 (ja) * | 2014-06-13 | 2015-12-17 | 三菱電機株式会社 | 車載制御ハブ装置 |
CN105302755B (zh) * | 2014-06-27 | 2018-08-14 | 曙光信息产业(北京)有限公司 | 一种具有监控功能的pcie板卡及其监控方法 |
CN104320864B (zh) * | 2014-10-15 | 2018-05-08 | 新华三技术有限公司 | 一种数据传输方法和无线接入点ap |
US9965367B2 (en) * | 2014-12-17 | 2018-05-08 | Quanta Computer Inc. | Automatic hardware recovery system |
CN105827426B (zh) * | 2015-01-08 | 2019-03-15 | ***通信集团河南有限公司 | 一种链路故障处理方法、装置及*** |
TWI559148B (zh) * | 2015-05-11 | 2016-11-21 | 廣達電腦股份有限公司 | 自動硬體恢復方法及自動硬體恢復系統 |
US9710254B2 (en) | 2015-10-28 | 2017-07-18 | International Business Machines Corporation | Replacing an accelerator firmware image without operating system reboot |
JP7087719B2 (ja) * | 2018-06-22 | 2022-06-21 | 日本電気株式会社 | コンピュータシステム |
US11755438B2 (en) * | 2021-03-31 | 2023-09-12 | Lenovo Enterprise Solutions (Singapore) Pte. Ltd. | Automatic failover of a software-defined storage controller to handle input-output operations to and from an assigned namespace on a non-volatile memory device |
US11983054B2 (en) * | 2022-10-04 | 2024-05-14 | Dell Products L.P. | Systems and methods for granular and scalable subsystem power controls, fault handling, and field-replaceable unit isolation in a modular architecture |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005165477A (ja) * | 2003-11-28 | 2005-06-23 | Nippon Telegr & Teleph Corp <Ntt> | アクセス先記憶装置の割当方法及び装置とそのプログラム |
US20050228943A1 (en) * | 2004-04-02 | 2005-10-13 | Decenzo David P | Multipath redundant storage system architecture and method |
JP4630023B2 (ja) * | 2004-08-31 | 2011-02-09 | 富士通株式会社 | システム制御装置、システム制御方法およびシステム制御プログラム |
JP4877482B2 (ja) * | 2006-04-11 | 2012-02-15 | 日本電気株式会社 | PCIExpressリンク、マルチホストコンピュータシステム、およびPCIExpressリンクの再構成方法 |
JP4810349B2 (ja) | 2006-08-11 | 2011-11-09 | 日本電気株式会社 | I/o装置及び方法 |
US8305879B2 (en) * | 2007-03-30 | 2012-11-06 | International Business Machines Corporation | Peripheral component switch having automatic link failover |
US7877625B2 (en) * | 2008-04-16 | 2011-01-25 | Invensys Systems, Inc. | Efficient architecture for interfacing redundant devices to a distributed control system |
US8677176B2 (en) * | 2010-12-03 | 2014-03-18 | International Business Machines Corporation | Cable redundancy and failover for multi-lane PCI express IO interconnections |
US8645746B2 (en) * | 2010-12-03 | 2014-02-04 | International Business Machines Corporation | Cable redundancy and failover for multi-lane PCI express IO interconnections |
-
2011
- 2011-10-31 JP JP2011239433A patent/JP5915086B2/ja active Active
-
2012
- 2012-08-30 US US13/599,418 patent/US8904055B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US8904055B2 (en) | 2014-12-02 |
JP2013097553A (ja) | 2013-05-20 |
US20130111075A1 (en) | 2013-05-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5915086B2 (ja) | 切替制御装置、切替制御方法、情報処理装置および切替制御プログラム | |
US8423816B2 (en) | Method and computer system for failover | |
US9235484B2 (en) | Cluster system | |
JP5561622B2 (ja) | 多重化システム、データ通信カード、状態異常検出方法、及びプログラム | |
JP2009140194A (ja) | 障害回復環境の設定方法 | |
US9575855B2 (en) | Storage apparatus and failure location identifying method | |
WO2019156062A1 (ja) | 情報処理システム、情報処理装置、情報処理装置のbios更新方法、及び情報処理装置のbios更新プログラム | |
EP2936320A1 (en) | Distributed cache coherency directory with failure redundancy | |
CN114185603B (zh) | 一种智能加速卡的控制方法、服务器及智能加速卡 | |
CN101815099A (zh) | 双控磁盘阵列中双控制器配置信息同步的方法和装置 | |
CN107294759B (zh) | 服务器***及数据存取方法 | |
JP5531487B2 (ja) | サーバシステム及びサーバシステムの管理方法 | |
US20130232377A1 (en) | Method for reusing resource and storage sub-system using the same | |
JP2010146087A (ja) | 系切替計算機システムの管理方法 | |
WO2019043815A1 (ja) | ストレージシステム | |
JP6641813B2 (ja) | 制御装置、情報処理システム、及び制御プログラム | |
JP2018194877A (ja) | 情報処理装置及び設定プログラム | |
US8775695B2 (en) | Specific identification information management device, information processing device, and specific identification information setting method | |
JP5854130B2 (ja) | 情報処理装置、情報処理方法及びプログラム | |
US9740641B2 (en) | Information processing device, I/O system, and I/O control method | |
CN112486868B (zh) | 基于cpld存储双控同步***、方法、设备及存储介质 | |
JP7087719B2 (ja) | コンピュータシステム | |
CN113075976B (zh) | 一种服务器集群的备援散热***、方法及介质 | |
US20240220385A1 (en) | Power source consumption management apparatus for four-way server | |
JP2010205217A (ja) | 情報処理装置、識別情報設定プログラム、識別情報設定方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20140704 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20150415 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150602 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150803 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20160308 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20160321 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5915086 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |