JP5762330B2 - 駆動制御装置、それを備える表示装置、および駆動制御方法 - Google Patents
駆動制御装置、それを備える表示装置、および駆動制御方法 Download PDFInfo
- Publication number
- JP5762330B2 JP5762330B2 JP2012024455A JP2012024455A JP5762330B2 JP 5762330 B2 JP5762330 B2 JP 5762330B2 JP 2012024455 A JP2012024455 A JP 2012024455A JP 2012024455 A JP2012024455 A JP 2012024455A JP 5762330 B2 JP5762330 B2 JP 5762330B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- output
- gate
- start instruction
- scanning
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
Description
カスケード接続された複数個の集積回路であって各集積回路の動作開始タイミングを示す開始指示信号が順次に転送される複数個の集積回路からなる、前記複数本の走査信号線に順次にアクティブな走査信号を出力する走査信号線駆動部と、
前記走査信号線駆動部の動作を制御する制御部と
を備え、
各集積回路から出力される開始指示信号は、後続の集積回路に入力されるとともに前記制御部に与えられ、
前記制御部は、
各集積回路から出力される開始指示信号の値と当該集積回路から出力されるべき開始指示信号の値とが異なっている期間の有無によって、前記開始指示信号が異常であるか否かを判定し、
前記開始指示信号が異常であれば、その異常な開始指示信号が入力される集積回路からのアクティブな走査信号の出力を停止させる走査停止処理を行うことを特徴とする。
前記複数個の集積回路には、通常時には走査信号をアクティブな状態にする電圧レベルで維持される第1電圧と通常時には走査信号を非アクティブな状態にする電圧レベルで維持される第2電圧とが供給され、
前記制御部は、前記走査停止処理として、走査信号が非アクティブな状態となる電圧レベルまで前記第1電圧の電圧レベルを低下させることを特徴とする。
前記制御部は、前記走査停止処理として、前記第1電圧の電圧レベルを前記第2電圧の電圧レベルに等しくすることを特徴とする。
前記複数個の集積回路には、走査信号がアクティブな状態となることを許容するか否かを示す出力制御信号が与えられ、
前記制御部は、前記走査停止処理として、異常な開始指示信号が入力される集積回路からはアクティブな走査信号が出力されないように前記出力制御信号の値を制御することを特徴とする。
前記複数個の集積回路には、通常時には走査信号をアクティブな状態にする電圧レベルで維持される第1電圧と通常時には走査信号を非アクティブな状態にする電圧レベルで維持される第2電圧とが供給され、かつ、走査信号がアクティブな状態となることを許容するか否かを示す出力制御信号が与えられ、
前記制御部は、前記走査停止処理として、走査信号が非アクティブな状態となる電圧レベルまで前記第1電圧の電圧レベルを低下させ、かつ、異常な開始指示信号が入力される集積回路からはアクティブな走査信号が出力されないように前記出力制御信号の値を制御することを特徴とする。
前記表示部の一端側および他端側の双方に前記走査信号線駆動部が設けられ、
前記制御部は、一方の走査信号線駆動部について前記開始指示信号の異常を検知した場合に、双方の走査信号線駆動部に対して前記走査停止処理を行うことを特徴とする。
少なくとも2以上の前記集積回路から出力される開始指示信号の値の論理和を求める論理和演算回路を更に備え、
前記制御部は、前記論理和演算回路からの出力信号の値と前記論理和演算回路から出力されるべき信号の値とが異なっている期間の有無によって前記開始指示信号が異常であるか否かを判定することを特徴とする。
各集積回路から出力される開始指示信号は、前記表示部を構成するパネル基板に設けられた配線を介して前記制御部に与えられることを特徴とする。
第1から第8までのいずれかの発明に係る駆動制御装置を備えたことを特徴とする。
各集積回路から出力される開始指示信号の値と当該集積回路から出力されるべき開始指示信号の値とが異なっている期間の有無によって、前記開始指示信号が異常であるか否かを判定する異常判定ステップと、
前記開始指示信号が異常であれば、その異常な開始指示信号が入力される集積回路からのアクティブな走査信号の出力を停止させる走査停止ステップと
を含むことを特徴とする。
<1.1 全体構成および動作概要>
図2は、本発明の第1の実施形態に係る液晶表示装置の全体構成を示すブロック図である。この液晶表示装置は、タイミングコントローラIC100とゲートドライバ200とソースドライバ300と表示部400とによって構成されている。ゲートドライバ200は、カスケード接続された複数個のIC(ゲートドライバ用IC)によって構成されている。本説明においては、ゲートドライバ200は4個のIC(GDR1〜GDR4)によって構成されているものと仮定する。各ゲートドライバ用ICは図21に示した構成となっており、従来と同様に動作する。ソースドライバ300についても、カスケード接続された複数個のIC(ソースドライバ用IC)301によって構成されている。
図1は、本実施形態における要部の構成を示すブロック図である。なお、図1には、構成要素間で送受信される信号のうちゲートスタートパルス信号のみを示している。図1に示すように、GDR1〜GDR4は、ゲートドライバ用の基板20と、表示部400を構成するパネル基板40とに接続されている。上述したように、GDR1〜GDR4はカスケード接続されている。ソースドライバ用IC301は、ソースドライバ用の基板30と、表示部400を構成するパネル基板40とに接続されている。
本実施形態に係る液晶表示装置では、ゲートスタートパルス信号の異常の検出およびその異常への対処が行われる。そこで、図5を参照しつつ、どのようにしてゲートスタートパルス信号の異常を検出して、どのような対処を行うかについて説明する。図5は、異常の検出および異常への対処の流れを模式的に示した図である。タイミングコントローラIC100には、機能的な構成要素として、第1の検査部121,第2の検査部122,および第3の検査部123が含まれている。なお、本実施形態ではゲートドライバ用ICが4個存在しているため3個の検査部が設けられているが、ゲートドライバ用ICがm個存在する場合には(m−1)個の検査部が設けられる。
第1のゲート出力停止処理では、タイミングコントローラIC100は、電源供給回路110から出力されるゲートハイ電圧VGHの電圧レベルをゲートロー電圧VGLの電圧レベルであるV(L)まで低下させる。すなわち、タイミングコントローラIC100においてGSP(i)の異常が検出されると、タイミングコントローラIC100は、図8に示すようにゲートハイ電圧VGHの電圧レベルをV(H)からV(L)へと低下させる。これにより、GDRiからアクティブな走査信号G(j)が出力されていても、当該走査信号G(j)の電圧レベルは図8に示すようにV(H)からV(L)へと低下する。ところで、GSP(i)の異常が検出されたときには、図9に示すように、少なくとも、本来GDRiからのゲート出力が行われる期間を通じて、ゲートハイ電圧VGHの電圧レベルがV(L)で維持される。その結果、異常な波形のゲートスタートパルス信号が入力されているゲートドライバ用ICからのゲート出力が停止する。
第2のゲート出力停止処理では、タイミングコントローラIC100は、異常な波形のゲートスタートパルス信号が入力されるゲートドライバ用ICからはアクティブな走査信号が出力されないようにゲートアウトプットイネーブル信号GOEの値を制御する。すなわち、タイミングコントローラIC100においてGSP(i)の異常が検出されると、タイミングコントローラIC100は、図10に示すようにゲートアウトプットイネーブル信号GOEをローレベルからハイレベルに変化させる。これにより、GDRiからアクティブな走査信号G(j)が出力されていても、当該走査信号G(j)の電圧レベルは図10に示すようにV(H)からV(L)へと低下する。ところで、GSP(i)の異常が検出されたときには、図11に示すように、少なくとも、本来GDRiからのゲート出力が行われる期間を通じて、ゲートアウトプットイネーブル信号GOEはハイレベルで維持される。その結果、異常な波形のゲートスタートパルス信号が入力されているゲートドライバ用ICからのゲート出力が停止する。
本実施形態によれば、各ゲートドライバ用ICから出力されるゲートスタートパルス信号は、後続のゲートドライバ用ICに入力されるとともに、タイミングコントローラIC100に与えられる。そして、タイミングコントローラIC100では、各ゲートドライバ用ICから出力されたゲートスタートパルス信号の値と当該ゲートドライバ用ICから本来出力されるべきゲートスタートパルス信号の値(期待値)とが比較される。これにより、各ゲートドライバ用ICに入力されるゲートスタートパルス信号の異常を検知することが可能となる。そして、ゲートスタートパルス信号の異常が検知されたときには、その異常なゲートスタートパルス信号が入力されるゲートドライバ用ICからのゲート出力を停止させる処理(走査停止処理)が行われる。このようにしてゲート出力が停止するので、ゲートスタートパルス信号が異常な状態となったときに例えば複数行の画素容量への同時書き込みが行われることはない。以上のようにして、ゲートスタートパルス信号が異常な状態となることによる消費電力(画素容量への書き込みのための消費電力)の増大が抑制される。
<2.1 構成など>
図12は、本発明の第2の実施形態に係る液晶表示装置の全体構成を示すブロック図である。図12に示すように、本実施形態においては、ゲートドライバが表示部400の左右両側に設けられている。なお、図12では、表示部400の左側に配置されたゲートドライバに関わる構成要素や信号には「L」を含む符号を付し、表示部400の右側に配置されたゲートドライバに関わる構成要素や信号には「R」を含む符号を付している。但し、ゲートスタートパルス信号GSP,ゲートクロック信号GCK,およびゲートアウトプットイネーブル信号GOEについては、左右のゲートドライバに同一波形の信号が与えられるので、符号に「L」や「R」を付していない。
次に、ゲートスタートパルス信号の異常への本実施形態における対処について説明する。なお、ゲートスタートパルス信号の異常の検出については、右側のゲートドライバ200Rに関わるゲートスタートパルス信号および左側のゲートドライバ200Lに関わるゲートスタートパルス信号のそれぞれについて、上記第1の実施形態と同様に行われる。
本実施形態によれば、表示部400の両側にゲートドライバが設けられた液晶表示装置において、一方のゲートドライバ内でゲートスタートパルス信号に異常が生じたとき、双方のゲートドライバからのゲート出力が停止する。このため、左右のゲートドライバ間での貫通電流の発生が防止される。これにより、ゲートスタートパルス信号に異常が生じたときの貫通電流による回路破壊が防止される。
<3.1 構成>
図16は、本発明の第3の実施形態に係る液晶表示装置の要部の構成を示すブロック図である。図16に示すように、本実施形態においては、GSP(2)〜GSP(4)の値の論理和を示す信号GSPzを出力するOR回路(論理和演算回路)26が設けられている。なお、OR回路26は典型的にはゲートドライバ用の基板20に設けられるが、他の場所に設けられても良い。
次に、図17を参照しつつ、本実施形態ではどのようにしてゲートスタートパルス信号の異常を検出するかについて説明する。本実施形態においては、タイミングコントローラIC100には、検査部が1つだけ設けられている。検査部130では、GSPとGCKとに基づいて、OR回路26から出力されるべき波形(すなわち、異常がない場合の波形)の期待値GSPzaが求められる。また、検査部130では、上記期待値GSPzaと、OR回路26から実際に出力されたGSPzとの比較が行われる。その比較の結果、GSPzの値とGSPzaの値とが異なる期間があれば、ゲートスタートパルス信号に異常が生じていると判断される。
本実施形態によれば、ゲートスタートパルス信号に異常が生じているかを検査するための信号が1本の信号配線によってタイミングコントローラIC100に与えられる。このため、上記第1の実施形態と比較して、配線数が削減される。これにより、コストが低減する。
<4.1 構成>
図19は、本発明の第4の実施形態に係る液晶表示装置の要部の構成を示すブロック図である。図19に示すように、本実施形態に係る液晶表示装置には、ゲートドライバ用の基板が設けられていない。従って、タイミングコントローラIC100とゲートドライバ用ICとの間でのゲートスタートパルス信号の授受は次のように行われている。タイミングコントローラIC100から出力されたGSPは、ソースドライバ用の基板30,ソースドライバ用IC301,およびパネル基板40に設けられた配線を介して、ゲートドライバ用ICに与えられる。各ゲートドライバ用ICから出力されるゲートスタートパルス信号は、パネル基板40,ソースドライバ用IC301,およびソースドライバ用の基板30を介して、タイミングコントローラIC100に与えられる。なお、パネル基板40上にOR回路を設ける構成とし、GSP(2)〜GSP(4)の値の論理和を示す信号がパネル基板40,ソースドライバ用IC301,およびソースドライバ用の基板30を介してタイミングコントローラIC100に与えられるようにしても良い(上記第3の実施形態を参照)。
本実施形態によれば、各ゲートドライバ用ICから出力されるゲートスタートパルス信号は、表示部400を構成するパネル基板40に設けられた配線を介してタイミングコントローラIC100に与えられる。このようにして、ゲートドライバ用の基板が設けられていない液晶表示装置においても、ゲートドライバ内でのゲートスタートパルス信号の異常の検出およびその異常への対処を行うことが可能となる。
上記第1のゲート出力停止処理ではゲートハイ電圧VGHの電圧レベルをゲートロー電圧VGLの電圧レベルであるV(L)まで低下させているが、本発明はこれに限定されず、走査信号が非アクティブな状態となる電圧レベル(画素形成部内の薄膜トランジスタがオフ状態となる電圧レベル)までゲートハイ電圧VGHの電圧レベルを低下させるようにしても良い。
22…AND回路
26…OR回路
100…タイミングコントローラIC
110…電源供給回路
200…ゲートドライバ
300…ソースドライバ
400…表示部
GDR1〜GDR4…ゲートドライバ用IC
GCK…ゲートクロック信号
GSP,GSP(2)〜GSP(4),GSP(2)L〜GSP(4)L,GSP(2)R〜GSP(4)R…ゲートスタートパルス信号
GOE…ゲートアウトプットイネーブル信号
VGH…ゲートハイ電圧
VGL…ゲートロー電圧
Claims (10)
- 複数本の走査信号線が配設された表示部を有する表示装置用の駆動制御装置であって、
カスケード接続された複数個の集積回路であって各集積回路の動作開始タイミングを示す開始指示信号が順次に転送される複数個の集積回路からなる、前記複数本の走査信号線に順次にアクティブな走査信号を出力する走査信号線駆動部と、
前記走査信号線駆動部の動作を制御する制御部と
を備え、
各集積回路から出力される開始指示信号は、後続の集積回路に入力されるとともに前記制御部に与えられ、
前記制御部は、
各集積回路から出力される開始指示信号の値と当該集積回路から出力されるべき開始指示信号の値とが異なっている期間の有無によって、前記開始指示信号が異常であるか否かを判定し、
前記開始指示信号が異常であれば、その異常な開始指示信号が入力される集積回路からのアクティブな走査信号の出力を停止させる走査停止処理を行うことを特徴とする、駆動制御装置。 - 前記複数個の集積回路には、通常時には走査信号をアクティブな状態にする電圧レベルで維持される第1電圧と通常時には走査信号を非アクティブな状態にする電圧レベルで維持される第2電圧とが供給され、
前記制御部は、前記走査停止処理として、走査信号が非アクティブな状態となる電圧レベルまで前記第1電圧の電圧レベルを低下させることを特徴とする、請求項1に記載の駆動制御装置。 - 前記制御部は、前記走査停止処理として、前記第1電圧の電圧レベルを前記第2電圧の電圧レベルに等しくすることを特徴とする、請求項2に記載の駆動制御装置。
- 前記複数個の集積回路には、走査信号がアクティブな状態となることを許容するか否かを示す出力制御信号が与えられ、
前記制御部は、前記走査停止処理として、異常な開始指示信号が入力される集積回路からはアクティブな走査信号が出力されないように前記出力制御信号の値を制御することを特徴とする、請求項1に記載の駆動制御装置。 - 前記複数個の集積回路には、通常時には走査信号をアクティブな状態にする電圧レベルで維持される第1電圧と通常時には走査信号を非アクティブな状態にする電圧レベルで維持される第2電圧とが供給され、かつ、走査信号がアクティブな状態となることを許容するか否かを示す出力制御信号が与えられ、
前記制御部は、前記走査停止処理として、走査信号が非アクティブな状態となる電圧レベルまで前記第1電圧の電圧レベルを低下させ、かつ、異常な開始指示信号が入力される集積回路からはアクティブな走査信号が出力されないように前記出力制御信号の値を制御することを特徴とする、請求項1に記載の駆動制御装置。 - 前記表示部の一端側および他端側の双方に前記走査信号線駆動部が設けられ、
前記制御部は、一方の走査信号線駆動部について前記開始指示信号の異常を検知した場合に、双方の走査信号線駆動部に対して前記走査停止処理を行うことを特徴とする、請求項1に記載の駆動制御装置。 - 少なくとも2以上の前記集積回路から出力される開始指示信号の値の論理和を求める論理和演算回路を更に備え、
前記制御部は、前記論理和演算回路からの出力信号の値と前記論理和演算回路から出力されるべき信号の値とが異なっている期間の有無によって前記開始指示信号が異常であるか否かを判定することを特徴とする、請求項1に記載の駆動制御装置。 - 各集積回路から出力される開始指示信号は、前記表示部を構成するパネル基板に設けられた配線を介して前記制御部に与えられることを特徴とする、請求項1に記載の駆動制御装置。
- 請求項1から8までのいずれか1項に記載の駆動制御装置を備えたことを特徴とする表示装置。
- 複数本の走査信号線が配設された表示部と、カスケード接続された複数個の集積回路であって各集積回路の動作開始タイミングを示す開始指示信号が順次に転送される複数個の集積回路からなり前記複数本の走査信号線に順次にアクティブな走査信号を出力する走査信号線駆動部とを有する表示装置の駆動制御方法であって、
各集積回路から出力される開始指示信号の値と当該集積回路から出力されるべき開始指示信号の値とが異なっている期間の有無によって、前記開始指示信号が異常であるか否かを判定する異常判定ステップと、
前記開始指示信号が異常であれば、その異常な開始指示信号が入力される集積回路からのアクティブな走査信号の出力を停止させる走査停止ステップと
を含むことを特徴とする、駆動制御方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012024455A JP5762330B2 (ja) | 2012-02-07 | 2012-02-07 | 駆動制御装置、それを備える表示装置、および駆動制御方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012024455A JP5762330B2 (ja) | 2012-02-07 | 2012-02-07 | 駆動制御装置、それを備える表示装置、および駆動制御方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2013160999A JP2013160999A (ja) | 2013-08-19 |
JP5762330B2 true JP5762330B2 (ja) | 2015-08-12 |
Family
ID=49173262
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012024455A Expired - Fee Related JP5762330B2 (ja) | 2012-02-07 | 2012-02-07 | 駆動制御装置、それを備える表示装置、および駆動制御方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5762330B2 (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10741113B2 (en) | 2017-10-11 | 2020-08-11 | Samsung Display Co., Ltd. | Display device and method of driving the same |
US11210984B2 (en) | 2019-02-26 | 2021-12-28 | Seiko Epson Corporation | Timing controller and display device |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2015152700A (ja) * | 2014-02-13 | 2015-08-24 | 株式会社Joled | 表示装置および表示方法 |
US9892667B2 (en) | 2014-02-19 | 2018-02-13 | Joled Inc. | Display device and method for driving same |
JP6349171B2 (ja) | 2014-07-07 | 2018-06-27 | ローム株式会社 | ノイズ除去回路、タイミングコントローラ、ディスプレイ装置、電子機器、ソースドライバの制御方法 |
JP2016224187A (ja) * | 2015-05-28 | 2016-12-28 | 株式会社ジャパンディスプレイ | 表示装置 |
JPWO2017033844A1 (ja) * | 2015-08-27 | 2018-06-28 | シャープ株式会社 | 表示装置およびその電源制御方法 |
KR102517738B1 (ko) | 2016-12-29 | 2023-04-04 | 엘지디스플레이 주식회사 | 표시장치, 구동 컨트롤러 및 구동방법 |
JP2018109705A (ja) | 2017-01-05 | 2018-07-12 | 三菱電機株式会社 | ドライバic、および、液晶表示装置 |
JP7423990B2 (ja) * | 2019-11-11 | 2024-01-30 | セイコーエプソン株式会社 | 電気光学装置および電子機器 |
CN114446258B (zh) * | 2022-03-01 | 2023-03-31 | Tcl华星光电技术有限公司 | 显示面板及显示装置 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07281646A (ja) * | 1994-04-13 | 1995-10-27 | Shizuki Denki Seisakusho:Kk | 表示モジュール駆動装置 |
JPH09245494A (ja) * | 1996-03-06 | 1997-09-19 | Sharp Corp | カスケード動作用半導体集積回路 |
JP2008241828A (ja) * | 2007-03-26 | 2008-10-09 | Hitachi Displays Ltd | 表示装置 |
JP2009109955A (ja) * | 2007-11-01 | 2009-05-21 | Mitsubishi Electric Corp | マトリクス表示装置用タイミングコントローラ、及びこれを採用した液晶表示装置 |
WO2009116214A1 (ja) * | 2008-03-19 | 2009-09-24 | シャープ株式会社 | 表示パネル駆動回路、液晶表示装置、シフトレジスタ、液晶パネル、表示装置の駆動方法 |
KR101146983B1 (ko) * | 2010-02-12 | 2012-05-23 | 삼성모바일디스플레이주식회사 | 표시 장치, 표시 구동 장치, 및 표시 장치 구동 방법 |
-
2012
- 2012-02-07 JP JP2012024455A patent/JP5762330B2/ja not_active Expired - Fee Related
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10741113B2 (en) | 2017-10-11 | 2020-08-11 | Samsung Display Co., Ltd. | Display device and method of driving the same |
US11210984B2 (en) | 2019-02-26 | 2021-12-28 | Seiko Epson Corporation | Timing controller and display device |
Also Published As
Publication number | Publication date |
---|---|
JP2013160999A (ja) | 2013-08-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5762330B2 (ja) | 駆動制御装置、それを備える表示装置、および駆動制御方法 | |
JP6305709B2 (ja) | 表示パネル | |
US9293094B2 (en) | Liquid crystal display device and driving method thereof | |
US9311881B2 (en) | Liquid crystal display device and drive method for same | |
US9666140B2 (en) | Display device and method for driving same | |
JP4970555B2 (ja) | 表示装置及び表示装置の駆動方法 | |
EP2498245A1 (en) | Liquid crystal display device and driving method therefor | |
US20130069930A1 (en) | Shift register, scanning signal line drive circuit, and display device | |
JP5122396B2 (ja) | ドライバ及び表示装置 | |
US20180144811A1 (en) | Shift register units, gate driving circuit and driving methods thereof, and display apparatus | |
US9478171B2 (en) | Display device and method for operating the display device | |
KR20080068420A (ko) | 표시 장치 및 이의 구동 방법 | |
KR102586365B1 (ko) | 쉬프트 레지스터, 이를 포함한 영상 표시장치 및 그 구동방법 | |
WO2013146058A1 (ja) | 表示装置 | |
KR20140033139A (ko) | 주사 신호선 구동 회로, 그것을 구비한 표시 장치 및 주사 신호선의 구동 방법 | |
KR20080048686A (ko) | 액정표시장치 및 이의 구동방법 | |
KR20070034800A (ko) | 쉬프트레지스터, 표시장치용 스캔구동장치 및 이를포함하는 표시장치 | |
JP2018109705A (ja) | ドライバic、および、液晶表示装置 | |
KR20130036909A (ko) | 표시 장치의 구동 방법 | |
WO2012137886A1 (ja) | 表示装置、および表示装置の駆動方法 | |
JP2011033889A (ja) | 液晶表示装置 | |
JP2009031595A (ja) | 表示装置およびそれを備える電子機器ならびに表示装置の制御方法 | |
US20110234653A1 (en) | Liquid crystal display device and method of operating the same | |
KR101619324B1 (ko) | 액정표시장치 및 그 구동방법 | |
US11815753B2 (en) | Liquid crystal display apparatus and driving method of the same |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20140306 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20141028 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20141029 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20141201 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20150519 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150609 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5762330 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |