JP5633139B2 - 情報機器 - Google Patents
情報機器 Download PDFInfo
- Publication number
- JP5633139B2 JP5633139B2 JP2009259647A JP2009259647A JP5633139B2 JP 5633139 B2 JP5633139 B2 JP 5633139B2 JP 2009259647 A JP2009259647 A JP 2009259647A JP 2009259647 A JP2009259647 A JP 2009259647A JP 5633139 B2 JP5633139 B2 JP 5633139B2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- latch
- switch
- power
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01H—ELECTRIC SWITCHES; RELAYS; SELECTORS; EMERGENCY PROTECTIVE DEVICES
- H01H47/00—Circuit arrangements not adapted to a particular application of the relay and designed to obtain desired operating characteristics or to provide energising current
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/30—Means for acting in the event of power-supply failure or interruption, e.g. power-supply fluctuations
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/12—Digital output to print unit, e.g. line printer, chain printer
- G06F3/1201—Dedicated interfaces to print systems
- G06F3/1202—Dedicated interfaces to print systems specifically adapted to achieve a particular effect
- G06F3/1218—Reducing or saving of used resources, e.g. avoiding waste of consumables or improving usage of hardware resources
- G06F3/1221—Reducing or saving of used resources, e.g. avoiding waste of consumables or improving usage of hardware resources with regard to power consumption
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02J—CIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
- H02J9/00—Circuit arrangements for emergency or stand-by power supply, e.g. for emergency lighting
- H02J9/005—Circuit arrangements for emergency or stand-by power supply, e.g. for emergency lighting using a power saving mode
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02J—CIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
- H02J9/00—Circuit arrangements for emergency or stand-by power supply, e.g. for emergency lighting
- H02J9/005—Circuit arrangements for emergency or stand-by power supply, e.g. for emergency lighting using a power saving mode
- H02J9/007—Detection of the absence of a load
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Business, Economics & Management (AREA)
- Emergency Management (AREA)
- Human Computer Interaction (AREA)
- Direct Current Feeding And Distribution (AREA)
- Power Sources (AREA)
- Dc-Dc Converters (AREA)
- Accessory Devices And Overall Control Thereof (AREA)
- Control Of Voltage And Current In General (AREA)
Description
[形態1]
電源装置から直流電力が供給される第1の動作モードと、前記電源装置からの前記直流電力の供給が遮断される第2の動作モードとを有する情報機器であって、
前記直流電力によって動作し、ラッチ開始信号を出力する制御部と、
前記電源装置に接続される入力端子、出力端子、及び前記入力端子と前記出力端子との接続状態がオン状態となる第1の姿勢と前記接続状態がオフ状態となる第2の姿勢とに切り換える操作部とを有する電源スイッチと、
前記電源スイッチの前記出力端子に接続される第1の端子及び接地される第2の端子を有する平滑コンデンサと、
前記電源スイッチの前記出力端子と前記制御部との間に接続され、前記制御部への前記直流電力の供給と遮断とを切り換えるスイッチ回路と、
前記制御部から入力された前記ラッチ開始信号をラッチするラッチ回路を有し、前記ラッチ回路における前記ラッチ開始信号のラッチ状態に基づいて前記制御部への前記直流電力の供給を遮断するスイッチ制御信号を生成し、前記スイッチ回路に前記スイッチ制御信号を出力するスイッチ制御信号生成回路と、
前記電源スイッチにおける前記接続状態を検出し、前記接続状態がオフ状態である場合に、前記ラッチ回路における前記ラッチ開始信号のラッチを解除するラッチ解除信号を前記スイッチ制御信号生成回路に出力するラッチ解除信号生成部と、を備え、
前記ラッチ回路および前記ラッチ解除信号生成部は、前記電源スイッチの前記出力端子または前記平滑コンデンサから供給される前記直流電力によって動作可能に構成され、
前記制御部は、前記第1の動作モードから前記第2の動作モードに移行するときに、前記ラッチ開始信号を前記スイッチ制御信号生成回路に出力し、
前記ラッチ回路は、前記ラッチ回路に前記ラッチ解除信号が入力されたときに、前記ラッチ開始信号のラッチを解除し、
前記スイッチ回路は、前記スイッチ制御信号が入力されているときに開状態になり、前記スイッチ制御信号が入力されていないときに閉状態になることを特徴とする情報機器。
電源装置から直流電力が供給される第1の動作モードと、前記電源装置からの前記直流電力の供給が遮断される第2の動作モードとを有する情報機器であって、
前記直流電力によって動作し、ラッチ開始信号を出力する制御部と、
前記電源装置に接続される入力端子、出力端子、及び前記入力端子と前記出力端子との接続状態がオン状態となる第1の姿勢と前記接続状態がオフ状態となる第2の姿勢とに切り換える操作部とを有する電源スイッチと、
前記電源スイッチの前記出力端子に接続される第1の端子及び接地される第2の端子を有する平滑コンデンサと、
前記電源スイッチの前記出力端子に接続され、前記制御部への前記直流電力の供給と遮断とを切り換えるスイッチ回路と、
前記制御部から入力された前記ラッチ開始信号をラッチするラッチ回路を有し、前記ラッチ回路における前記ラッチ開始信号のラッチ状態に基づいて前記制御部への前記直流電力の供給を遮断するスイッチ制御信号を生成し、前記スイッチ回路に前記スイッチ制御信号を出力するスイッチ制御信号生成回路と、
前記電源スイッチにおける前記接続状態を検出し、前記接続状態がオフ状態である場合に、前記ラッチ回路における前記ラッチ開始信号のラッチを解除するラッチ解除信号を前記スイッチ制御信号生成回路に出力するラッチ解除信号生成部と、を備え、
前記ラッチ回路および前記ラッチ解除信号生成部は、前記電源スイッチの前記出力端子または前記平滑コンデンサから供給される前記直流電力によって動作可能に構成され、
前記制御部は、前記第1の動作モードから前記第2の動作モードに移行するときに、前記ラッチ開始信号を前記スイッチ制御信号生成回路に出力し、
前記ラッチ回路は、前記ラッチ回路に前記ラッチ解除信号が入力されたときに、前記ラッチ開始信号のラッチを解除し、
前記スイッチ回路は、前記スイッチ制御信号が入力されているときに開状態になり、前記スイッチ制御信号が入力されていないときに閉状態になることを特徴とする情報機器。
前記ラッチ解除信号生成部は、前記電源スイッチの前記入力端子と前記出力端子と間の電位差を検出し、前記電位差が所定値以上である場合に、前記接続状態がオフ状態であるものとして、前記ラッチ解除信号を前記スイッチ制御信号生成回路に出力する電位差検出回路を備える適用例1に記載の情報機器。
前記平滑コンデンサの前記第1の端子と前記ラッチ回路との間に、前記平滑コンデンサの残留電荷を放電させる抵抗器を備え、
前記抵抗器の抵抗値は、前記残留電荷の放電時における消費電力および放電時間に基づいて設定される適用例2に記載の情報機器。
前記制御部は、前記第1の動作モードである期間、前記スイッチ制御信号生成回路にラッチ解除禁止信号を出力し、前記第1の動作モードから前記第2の動作モードに移行するときに、前記ラッチ解除禁止信号の出力を停止し、
前記スイッチ制御信号生成回路は、前記ラッチ解除禁止信号が入力されている期間、前記ラッチ回路への前記ラッチ解除信号の入力を禁止するラッチ解除禁止回路を備える適用例2または3記載の情報機器。
前記スイッチ制御信号生成回路は、前記ラッチ回路から前記ラッチ開始信号をラッチしていることを示す状態信号が入力されている期間および前記ラッチ解除禁止回路から前記ラッチ解除信号が入力されている期間、前記制御部への前記直流電力の供給を遮断する前記スイッチ制御信号を生成し、
前記ラッチ開始信号をラッチしていることを示す状態信号および前記ラッチ解除信号が入力されていない期間、前記制御部への前記直流電力の供給を遮断する前記スイッチ制御信号を生成しないOR回路を備え、
前記OR回路から出力される信号を、前記スイッチ制御信号として出力する適用例4に記載の情報機器。
前記制御部は、エラーを検出するエラー検出部を備え、
前記エラー検出部は、前記エラーを検出したときに、前記ラッチ開始信号を前記スイッチ制御信号生成回路に出力する適用例1ないし5のいずれか1例に記載の情報機器。
前記情報機器は、プリンターである適用例1ないし6のいずれか1項に記載の情報機器。
A.第1実施例:
A1.システム構成:
図1は、本発明の第1実施例としての情報機器を含むコンピュータシステム100の概略構成を示す説明図である。このコンピュータシステム100は、パーソナルコンピュータPCと、本発明の情報機器としてのプリンター10とを備えている。
図2は、第1実施例のプリンター10が備える電力供給遮断回路の概略構成を示す説明図である。図示するように、電力供給遮断回路は、タクトスイッチ12と、平滑コンデンサ13と、抵抗器13Rと、スイッチ回路14と、スイッチ制御信号生成回路15と、電位差検出回路16と、を備える。スイッチ制御信号生成回路15は、ラッチ回路15aを備えている。ラッチ回路15aは、接地されている。
図3は、第1実施例のプリンター10における電力供給遮断回路の動作を示すタイミングチャートである。
ここで、第1実施例のプリンター10が上述した構成を有する電力供給遮断回路を備えることによる効果を示すため、動作モードとして、電力供給モードと、電力遮断モードとを有する従来のプリンターにおける電力供給遮断回路について説明する。
第2実施例のプリンターは、第1実施例のプリンター10と同様に、動作モードとして、電力供給モードと、電力遮断モードとを有している。ただし、第2実施例のプリンターは、電力供給遮断回路の構成が、第1実施例のプリンター10と異なっている。以下、第2実施例のプリンターにおける電力供給遮断回路の構成、および、動作について説明する。
図6は、第2実施例のプリンターが備える電力供給遮断回路の概略構成を示す説明図である。図6と図2との比較から分かるように、第2実施例のプリンターでは、電力供給遮断回路は、第1実施例におけるスイッチ制御信号生成回路15の代わりに、スイッチ制御信号生成回路15Aを備えている。そして、スイッチ制御信号生成回路15Aは、ラッチ回路15aに加えて、ラッチ解除禁止回路15bを備えている。また、CPU17は、プリンター10の動作モードが電力供給モードである期間、ラッチ解除禁止信号VPRをラッチ解除禁止回路15bに出力し、動作モードが電力供給モードから電力遮断モードに移行するときに、ラッチ解除禁止信号VPRの出力を停止する(図7参照)。ラッチ解除禁止回路15bは、ラッチ解除禁止信号VPRが入力されている期間、電位差検出回路16から出力されたラッチ解除信号VRSTのラッチ回路15aへの出力を禁止する。なお、上述した構成以外は、第1実施例と同じである。
図7は、第2実施例のプリンターにおける電力供給遮断回路の動作を示すタイミングチャートである。第2実施例における電力供給遮断回路の動作は、第1実施例とほぼ同じである。ただし、第2実施例における電力供給遮断回路では、ラッチ解除禁止回路15bを備えるので、動作モードが電力供給モードである期間、電位差検出回路16から出力されたラッチ解除信号VRSTがラッチ回路15aに入力されることはない。
第3実施例のプリンターは、第2実施例のプリンターと同様に、動作モードとして、電力供給モードと、電力遮断モードとを有している。ただし、第3実施例のプリンターは、電力供給遮断回路の構成が、第2実施例のプリンターと異なっている。以下、第3実施例のプリンターにおける電力供給遮断回路の構成、および、動作について説明する。
図8は、第3実施例のプリンターが備える電力供給遮断回路の概略構成を示す説明図である。図8と図6との比較から分かるように、第3実施例のプリンターでは、電力供給遮断回路は、第2実施例におけるスイッチ制御信号生成回路15Aの代わりに、スイッチ制御信号生成回路15Bを備えている。そして、スイッチ制御信号生成回路15Bは、ラッチ回路15a、および、ラッチ解除禁止回路15bに加えて、OR回路15cを備えている。そして、OR回路15cには、ラッチ回路15aから出力されたラッチ回路15aのラッチ状態を示す状態信号VSTと、ラッチ解除禁止回路15bを通解したラッチ解除信号VRSTとが入力される。なお、状態信号VSTは、第2実施例におけるスイッチ制御信号VSCと同じ信号である。スイッチ制御信号生成回路15Bは、OR回路15cから出力される信号をスイッチ制御信号VSCとして、スイッチ回路14に出力する。
図9は、第3実施例のプリンターにおける電力供給遮断回路の動作を示すタイミングチャートである。時刻t0から時刻t3までの動作は、第2実施例のプリンターにおける電力供給遮断回路の動作と同じである(図7参照)。
以上、本発明のいくつかの実施の形態について説明したが、本発明はこのような実施の形態になんら限定されるものではなく、その要旨を逸脱しない範囲内において種々なる態様での実施が可能である。例えば、以下のような変形が可能である。
上記第1実施例のプリンター10では、電力供給遮断回路は、電位差検出回路16を備え、この電位差検出回路16がラッチ解除信号VRSTをスイッチ制御信号生成回路15に出力するものとしたが、本発明は、これに限られない。タクトスイッチ12の入力端子12aと出力端子12bとの接続状態を検出し、この接続状態がオフ状態である場合に、ラッチ解除信号VRSTをスイッチ制御信号生成回路15に出力するラッチ解除信号生成部を、電力供給遮断回路が備えるようにすればよい。
上記実施例では、電力供給遮断回路が備えるラッチ回路15aには、エラー検出回路18から出力されたラッチ開始信号VLTが入力されるものとしたが、これを省略するようにしてもよい。
上記実施例では、電力供給遮断回路が備える電源スイッチとして、タクトスイッチ12を用いるものとしたが、本発明は、これに限られない。本発明において、一般に、電源スイッチは、入力端子と出力端子と操作部とを有する電源スイッチであって、操作部の姿勢を、入力端子と出力端子との接続状態がオン状態となる第1の姿勢と、接続状態がオフ状態となる第2の姿勢との間で切り換える切換操作によって、接続状態が切り換えられるとともに、切換操作が行われない限り、操作部の姿勢および接続状態が保持されるタイプのスイッチであればよい。このようなスイッチとしては、例えば、トグルスイッチや、スライドスイッチや、ロッカースイッチ等が挙げられる。
上記実施例では、本発明をプリンターに適用した場合について説明したが、プリンター以外の他の情報機器に適用することも可能である。
12…タクトスイッチ
12a…入力端子
12b…出力端子
12c…操作部
13…平滑コンデンサ
13a…第1の端子
13b…第2の端子
13R…抵抗器
14…スイッチ回路
15,15A,15B…スイッチ制御信号生成回路
15a,15Ra…ラッチ回路
15b…ラッチ解除禁止回路
15c…OR回路
16…電位差検出回路
16s…センサー
17…CPU
18…エラー検出回路
20…ACアダプター
22,24…電源ケーブル
30…プリンターケーブル
100…コンピュータシステム
VLT…ラッチ開始信号
VRST…ラッチ解除信号
VSC…スイッチ制御信号
VPR…ラッチ解除禁止信号
VST…状態信号
R…放電抵抗
Claims (7)
- 電源装置から直流電力が供給される第1の動作モードと、前記電源装置からの前記直流電力の供給が遮断される第2の動作モードとを有する情報機器であって、
前記直流電力によって動作し、ラッチ開始信号を出力する制御部と、
前記電源装置に接続される入力端子、出力端子、及び前記入力端子と前記出力端子との接続状態がオン状態となる第1の姿勢と前記接続状態がオフ状態となる第2の姿勢とに切り換える操作部とを有する電源スイッチと、
前記電源スイッチの前記出力端子に接続される第1の端子及び接地される第2の端子を有する平滑コンデンサと、
前記電源スイッチの前記出力端子と前記制御部との間に接続され、前記制御部への前記直流電力の供給と遮断とを切り換えるスイッチ回路と、
前記制御部から入力された前記ラッチ開始信号をラッチするラッチ回路を有し、前記ラッチ回路における前記ラッチ開始信号のラッチ状態に基づいて前記制御部への前記直流電力の供給を遮断するスイッチ制御信号を生成し、前記スイッチ回路に前記スイッチ制御信号を出力するスイッチ制御信号生成回路と、
前記電源スイッチにおける前記接続状態を検出し、前記接続状態がオフ状態である場合に、前記ラッチ回路における前記ラッチ開始信号のラッチを解除するラッチ解除信号を前記スイッチ制御信号生成回路に出力するラッチ解除信号生成部と、を備え、
前記ラッチ回路および前記ラッチ解除信号生成部は、前記電源スイッチの前記出力端子または前記平滑コンデンサから供給される前記直流電力によって動作可能に構成され、
前記制御部は、前記第1の動作モードから前記第2の動作モードに移行するときに、前記ラッチ開始信号を前記スイッチ制御信号生成回路に出力し、
前記ラッチ回路は、前記ラッチ回路に前記ラッチ解除信号が入力されたときに、前記ラッチ開始信号のラッチを解除し、
前記スイッチ回路は、前記スイッチ制御信号が入力されているときに開状態になり、前記スイッチ制御信号が入力されていないときに閉状態になることを特徴とする情報機器。 - 前記ラッチ解除信号生成部は、前記電源スイッチの前記入力端子と前記出力端子と間の電位差を検出し、前記電位差が所定値以上である場合に、前記接続状態がオフ状態であるものとして、前記ラッチ解除信号を前記スイッチ制御信号生成回路に出力する電位差検出回路を備える請求項1に記載の情報機器。
- 前記平滑コンデンサの前記第1の端子と前記ラッチ回路との間に、前記平滑コンデンサの残留電荷を放電させる抵抗器を備え、
前記抵抗器の抵抗値は、前記残留電荷の放電時における消費電力および放電時間に基づいて設定される請求項2に記載の情報機器。 - 前記制御部は、前記第1の動作モードである期間、前記スイッチ制御信号生成回路にラッチ解除禁止信号を出力し、前記第1の動作モードから前記第2の動作モードに移行するときに、前記ラッチ解除禁止信号の出力を停止し、
前記スイッチ制御信号生成回路は、前記ラッチ解除禁止信号が入力されている期間、前記ラッチ回路への前記ラッチ解除信号の入力を禁止するラッチ解除禁止回路を備える請求項2または3記載の情報機器。 - 前記スイッチ制御信号生成回路は、前記ラッチ回路から前記ラッチ開始信号をラッチしていることを示す状態信号が入力されている期間および前記ラッチ解除禁止回路から前記ラッチ解除信号が入力されている期間、前記制御部への前記直流電力の供給を遮断する前記スイッチ制御信号を生成し、
前記ラッチ開始信号をラッチしていることを示す状態信号および前記ラッチ解除信号が入力されていない期間、前記制御部への前記直流電力の供給を遮断する前記スイッチ制御信号を生成しないOR回路を備え、
前記OR回路から出力される信号を、前記スイッチ制御信号として出力する請求項4に記載の情報機器。 - 前記制御部は、エラーを検出するエラー検出部を備え、
前記エラー検出部は、前記エラーを検出したときに、前記ラッチ開始信号を前記スイッチ制御信号生成回路に出力する請求項1ないし5のいずれか1項に記載の情報機器。 - 前記情報機器は、プリンターである請求項1ないし6のいずれか1項に記載の情報機器。
Priority Applications (7)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009259647A JP5633139B2 (ja) | 2009-11-13 | 2009-11-13 | 情報機器 |
US12/915,498 US8736116B2 (en) | 2009-11-13 | 2010-10-29 | Information device |
KR1020100112098A KR101755678B1 (ko) | 2009-11-13 | 2010-11-11 | 정보 기기 |
EP10191095.8A EP2336843B1 (en) | 2009-11-13 | 2010-11-12 | Information device |
CN201310722224.9A CN103701317B (zh) | 2009-11-13 | 2010-11-12 | 信息设备 |
CN2010105487858A CN102064698B (zh) | 2009-11-13 | 2010-11-12 | 信息设备 |
US14/246,993 US9208981B2 (en) | 2009-11-13 | 2014-04-07 | Information device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009259647A JP5633139B2 (ja) | 2009-11-13 | 2009-11-13 | 情報機器 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2011109746A JP2011109746A (ja) | 2011-06-02 |
JP2011109746A5 JP2011109746A5 (ja) | 2012-12-27 |
JP5633139B2 true JP5633139B2 (ja) | 2014-12-03 |
Family
ID=43608688
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009259647A Active JP5633139B2 (ja) | 2009-11-13 | 2009-11-13 | 情報機器 |
Country Status (5)
Country | Link |
---|---|
US (2) | US8736116B2 (ja) |
EP (1) | EP2336843B1 (ja) |
JP (1) | JP5633139B2 (ja) |
KR (1) | KR101755678B1 (ja) |
CN (2) | CN102064698B (ja) |
Families Citing this family (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5421209B2 (ja) * | 2010-08-27 | 2014-02-19 | 株式会社沖データ | 電源制御回路、及び電源制御回路を有する画像形成装置 |
TWI590038B (zh) * | 2011-04-25 | 2017-07-01 | 緯創資通股份有限公司 | 電源控制裝置及電子裝置 |
JP6041522B2 (ja) * | 2012-04-18 | 2016-12-07 | キヤノン株式会社 | 情報処理装置、情報処理装置の制御方法、プログラム及び記憶媒体 |
CN104902533B (zh) | 2015-04-30 | 2016-12-28 | 广东欧珀移动通信有限公司 | 一种网络接入方法及移动通信终端 |
JP6634904B2 (ja) * | 2016-03-16 | 2020-01-22 | セイコーエプソン株式会社 | 電子デバイス、及び電子デバイスの制御方法 |
US9984011B2 (en) | 2016-06-06 | 2018-05-29 | Qualcomm Incorporated | Termination schemes for multi-rank memory bus architectures |
KR102577409B1 (ko) * | 2016-08-22 | 2023-09-14 | 엘지디스플레이 주식회사 | 리셋회로, 표시장치 및 그 구동방법 |
US9767889B1 (en) * | 2017-02-15 | 2017-09-19 | Qualcomm Incorporated | Programmable pad capacitance for supporting bidirectional signaling from unterminated endpoints |
EP3572889B1 (en) * | 2017-02-17 | 2021-07-07 | Huawei Technologies Co., Ltd. | Control circuit and circuit control method |
KR102298069B1 (ko) | 2017-03-10 | 2021-09-03 | 삼성전자주식회사 | 전자 장치의 배터리 관리 방법 및 그 장치 |
JP6473980B2 (ja) * | 2017-06-13 | 2019-02-27 | ファナック株式会社 | ユニット |
JP2019034430A (ja) * | 2017-08-10 | 2019-03-07 | 東芝テック株式会社 | プリンタ装置及びプログラム |
GB2584650A (en) * | 2019-06-06 | 2020-12-16 | Things On Edge Ltd | Electronic devices |
CN110544934A (zh) * | 2019-09-05 | 2019-12-06 | 珠海格力电器股份有限公司 | 提高响应速度的变流器控制方法、装置及变流器设备 |
US11597486B1 (en) * | 2019-12-18 | 2023-03-07 | Brunswick Corporation | Tiller for outboard motor |
CN111580428B (zh) * | 2020-04-29 | 2022-07-29 | 上海空间电源研究所 | 一种指令发送电路 |
Family Cites Families (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5182546A (en) * | 1988-02-12 | 1993-01-26 | Canon Kabushiki Kaisha | Electronic apparatus which can discriminate between different power sources which it uses |
AU5679796A (en) * | 1995-05-11 | 1996-11-29 | Ericsson Inc. | Power control circuit for a battery operated device |
US5936317A (en) * | 1996-04-09 | 1999-08-10 | Harness System Technologies Research, Ltd. | Power supply device for vehicle |
US5854551A (en) * | 1997-02-26 | 1998-12-29 | Ericsson Inc. | Battery charger with low standby current |
JP3901782B2 (ja) * | 1997-02-26 | 2007-04-04 | インターナショナル・ビジネス・マシーンズ・コーポレーション | リーク電流防止のための電源装置、及び電子機器 |
JP3233075B2 (ja) * | 1997-08-06 | 2001-11-26 | 株式会社豊田自動織機 | スイッチング電源装置 |
JP2001016863A (ja) * | 1999-06-25 | 2001-01-19 | Matsushita Electric Works Ltd | 電源装置 |
JP2001037078A (ja) * | 1999-07-16 | 2001-02-09 | Alps Electric Co Ltd | 低消費電力型車載制御機器 |
DE10001394A1 (de) * | 2000-01-14 | 2001-07-26 | Infineon Technologies Ag | Schaltungsanordnung zum Anlegen einer Versorgungsspannung an eine Last |
JP2001309655A (ja) | 2000-04-19 | 2001-11-02 | Sanken Electric Co Ltd | 過負荷時保護機能付きスイッチング電源装置 |
EP1160964A3 (en) * | 2000-06-01 | 2004-05-06 | Sony Corporation | Power supplying apparatus and methods |
US6754092B2 (en) * | 2002-06-27 | 2004-06-22 | International Business Machines Corporation | Method and apparatus for reducing power consumption for power supplied by a voltage adapter |
JP4096297B2 (ja) * | 2002-06-28 | 2008-06-04 | 株式会社リコー | 保護回路とdc/dcコンバータおよびタイマーラッチ回路 |
JP4108457B2 (ja) * | 2002-11-27 | 2008-06-25 | シャープ株式会社 | スイッチング電源装置 |
JP2005312162A (ja) * | 2004-04-20 | 2005-11-04 | Fujitsu Ltd | 電子機器における省電力制御方法および装置並びに省電力型電子機器 |
JP2006166561A (ja) | 2004-12-06 | 2006-06-22 | Canon Inc | 電源装置 |
JP2006166580A (ja) * | 2004-12-07 | 2006-06-22 | Canon Inc | スイッチング電源装置 |
JP2006073023A (ja) * | 2005-09-15 | 2006-03-16 | Konica Minolta Holdings Inc | 省電力制御装置 |
CN101398674B (zh) * | 2007-09-28 | 2011-04-27 | 群康科技(深圳)有限公司 | 电源电路及其控制方法 |
US7852645B2 (en) * | 2007-12-12 | 2010-12-14 | Avago Technologies Ecbu Ip (Singapore) Pte. Ltd. | Circuit and associated method for reducing power consumption in a power transformer |
JP2009165288A (ja) * | 2008-01-08 | 2009-07-23 | Sanken Electric Co Ltd | スイッチング電源装置 |
-
2009
- 2009-11-13 JP JP2009259647A patent/JP5633139B2/ja active Active
-
2010
- 2010-10-29 US US12/915,498 patent/US8736116B2/en active Active
- 2010-11-11 KR KR1020100112098A patent/KR101755678B1/ko active IP Right Grant
- 2010-11-12 EP EP10191095.8A patent/EP2336843B1/en active Active
- 2010-11-12 CN CN2010105487858A patent/CN102064698B/zh active Active
- 2010-11-12 CN CN201310722224.9A patent/CN103701317B/zh active Active
-
2014
- 2014-04-07 US US14/246,993 patent/US9208981B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US20140217834A1 (en) | 2014-08-07 |
EP2336843B1 (en) | 2018-10-31 |
US8736116B2 (en) | 2014-05-27 |
CN103701317B (zh) | 2017-05-24 |
EP2336843A3 (en) | 2017-08-02 |
CN102064698B (zh) | 2013-12-11 |
CN102064698A (zh) | 2011-05-18 |
KR20110053194A (ko) | 2011-05-19 |
US9208981B2 (en) | 2015-12-08 |
EP2336843A2 (en) | 2011-06-22 |
KR101755678B1 (ko) | 2017-07-07 |
CN103701317A (zh) | 2014-04-02 |
JP2011109746A (ja) | 2011-06-02 |
US20110115307A1 (en) | 2011-05-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5633139B2 (ja) | 情報機器 | |
JP2011109746A5 (ja) | ||
JP2005312162A (ja) | 電子機器における省電力制御方法および装置並びに省電力型電子機器 | |
US7882376B2 (en) | Power control for a core circuit area of a semiconductor integrated circuit device | |
KR20080038866A (ko) | 파워 온 리셋 회로 | |
TW509838B (en) | Microcontroller having core logic power shutdown while maintaining input-output port integrity | |
JP2007028812A (ja) | 電源装置 | |
JP4788074B2 (ja) | 電源制御装置及び電源制御方法 | |
JPWO2015037195A1 (ja) | 半導体集積回路、およびそれを備えたデバイス検知システム | |
CN109451756B (zh) | 电子控制装置 | |
JP2008134765A (ja) | 情報処理装置 | |
KR20080014531A (ko) | 전원 전압 제어 및 파워 게이팅(powergating)을 이용한 누설 전류 감소 방법 및 그방법을 이용한 반도체 장치. | |
JP6066872B2 (ja) | ディスク装置 | |
JP2007062243A (ja) | 印刷装置 | |
KR20070080198A (ko) | 프린팅장치 및 그 제어방법 | |
KR20110018991A (ko) | 전원 공급 장치 및 전원 공급 방법 | |
JP2008119939A (ja) | 印刷装置 | |
JP2007006663A (ja) | 電源保護回路 | |
US20220371342A1 (en) | Processing apparatus | |
JP2007157199A (ja) | 半導体装置 | |
JP2009130824A (ja) | 印字装置 | |
JP2006139407A (ja) | 電子機器 | |
JP2007080027A (ja) | 制御システム、制御装置、制御システムの制御方法 | |
JPH11212408A (ja) | 画像形成装置 | |
JP2023037688A (ja) | 情報処理装置、情報処理装置の制御方法、及びプログラム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20121112 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20121112 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140107 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140303 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140916 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140929 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5633139 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |