JP5151159B2 - データ転送回路及びそれに用いるデータ転送方法 - Google Patents
データ転送回路及びそれに用いるデータ転送方法 Download PDFInfo
- Publication number
- JP5151159B2 JP5151159B2 JP2007013236A JP2007013236A JP5151159B2 JP 5151159 B2 JP5151159 B2 JP 5151159B2 JP 2007013236 A JP2007013236 A JP 2007013236A JP 2007013236 A JP2007013236 A JP 2007013236A JP 5151159 B2 JP5151159 B2 JP 5151159B2
- Authority
- JP
- Japan
- Prior art keywords
- data transfer
- clock
- data
- transfer circuit
- counter
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Communication Control (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Television Systems (AREA)
- Time-Division Multiplex Systems (AREA)
Description
前記第2のデバイス側についてクロックを生成する手段を有し、
前記第1のデバイスの帰線期間において、当該クロックを用いて前記第2のデバイス側に前記データ転送を行わせ、
前記第1のデバイス側のマスタクロックをカウントしてそれぞれのタイミングで制御信号を生成する第1のカウンタと、
前記第2のデバイス側のマスタクロックをカウントしてそれぞれのタイミングで制御信号を生成する第2のカウンタと、
前記第1及び第2のカウンタ各々のカウント結果を比較する比較回路とを含み、
前記比較回路の比較結果を基に前記クロックを生成する手段によるクロック生成を調整している。
前記データ転送回路が、前記第2のデバイス側についてクロックを生成する処理を実行し、
前記第1のデバイスの帰線期間において、当該クロックを用いて前記第2のデバイス側に前記データ転送を行わせ、
前記データ転送回路が、前記第1のデバイス側のマスタクロックをカウントしてそれぞれのタイミングで制御信号を生成する第1のカウンタ及び前記第2のデバイス側のマスタクロックをカウントしてそれぞれのタイミングで制御信号を生成する第2のカウンタ各々のカウント結果を比較する比較処理を実行し、
前記比較処理の比較結果を基に前記第2のデバイス側についてのクロック生成を調整している。
11 カウンタ(#1)
12 カウンタ(#2)
13 比較回路
14 PLL
15 バッファ
Claims (6)
- 帰線期間を必要とする第1のデバイスと帰線期間を必要としない第2のデバイスとの間のデータ転送を行うデータ転送回路であって、
前記第2のデバイス側についてクロックを生成する手段を有し、
前記第1のデバイスの帰線期間において、当該クロックを用いて前記第2のデバイス側に前記データ転送を行わせ、
前記第1のデバイス側のマスタクロックをカウントしてそれぞれのタイミングで制御信号を生成する第1のカウンタと、
前記第2のデバイス側のマスタクロックをカウントしてそれぞれのタイミングで制御信号を生成する第2のカウンタと、
前記第1及び第2のカウンタ各々のカウント結果を比較する比較回路とを含み、
前記比較回路の比較結果を基に前記クロックを生成する手段によるクロック生成を調整することを特徴とするデータ転送回路。 - 前記第1及び第2のカウンタ各々は、前記制御信号として、データクロックと水平同期信号と垂直同期信号とを出力し、
前記比較回路は、前記第1及び第2のカウンタ各々において前記垂直同期信号が同じ周波数になるように、前記クロックを生成する手段によるクロック生成を調整するための信号を出力することを特徴とする請求項1記載のデータ転送回路。 - 前記第1及び第2のカウンタから出力される制御信号を用いて前記第1のデバイスのデータを入力して蓄積させかつ前記第2のデバイスのデータを出力するバッファを含むことを特徴とする請求項1または請求項2記載のデータ転送回路。
- 帰線期間を必要とする第1のデバイスと帰線期間を必要としない第2のデバイスとの間のデータ転送を行うデータ転送回路に用いるデータ転送方法であって、
前記データ転送回路が、前記第2のデバイス側についてクロックを生成する処理を実行し、
前記第1のデバイスの帰線期間において、当該クロックを用いて前記第2のデバイス側に前記データ転送を行わせ、
前記データ転送回路が、前記第1のデバイス側のマスタクロックをカウントしてそれぞれのタイミングで制御信号を生成する第1のカウンタ及び前記第2のデバイス側のマスタクロックをカウントしてそれぞれのタイミングで制御信号を生成する第2のカウンタ各々のカウント結果を比較する比較処理を実行し、
前記比較処理の比較結果を基に前記第2のデバイス側についてのクロック生成を調整することを特徴とするデータ転送方法。 - 前記第1及び第2のカウンタ各々が、前記制御信号として、データクロックと水平同期信号と垂直同期信号とを出力し、
前記データ転送回路が、前記比較処理において、前記第1及び第2のカウンタ各々において前記垂直同期信号が同じ周波数になるように前記クロック生成を調整することを特徴とする請求項4記載のデータ転送方法。 - 前記第1及び第2のカウンタから出力される制御信号を用いて前記第1のデバイスのデータを入力して蓄積させかつ前記第2のデバイスのデータを出力するバッファを前記データ転送回路に設けたことを特徴とする請求項4または請求項5記載のデータ転送方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007013236A JP5151159B2 (ja) | 2007-01-24 | 2007-01-24 | データ転送回路及びそれに用いるデータ転送方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007013236A JP5151159B2 (ja) | 2007-01-24 | 2007-01-24 | データ転送回路及びそれに用いるデータ転送方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2008182387A JP2008182387A (ja) | 2008-08-07 |
JP5151159B2 true JP5151159B2 (ja) | 2013-02-27 |
Family
ID=39725967
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007013236A Expired - Fee Related JP5151159B2 (ja) | 2007-01-24 | 2007-01-24 | データ転送回路及びそれに用いるデータ転送方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5151159B2 (ja) |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0652943B2 (ja) * | 1985-01-18 | 1994-07-06 | ソニー株式会社 | 映像機器 |
US5812207A (en) * | 1996-12-20 | 1998-09-22 | Intel Corporation | Method and apparatus for supporting variable oversampling ratios when decoding vertical blanking interval data |
-
2007
- 2007-01-24 JP JP2007013236A patent/JP5151159B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2008182387A (ja) | 2008-08-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4917345B2 (ja) | 同期信号生成装置、デジタルカメラ、及び同期信号生成方法 | |
CN100504525C (zh) | 有源矩阵显示装置及其定时控制用半导体装置 | |
TW201428675A (zh) | 影像產生系統與影像產生方法 | |
JP6524606B2 (ja) | 表示制御装置及び表示装置 | |
US8314843B2 (en) | Method and apparatus for information reproduction | |
US8405774B2 (en) | Synchronization signal control circuit and display apparatus | |
JP4788381B2 (ja) | 映像出力装置およびこれを備えるデジタルカメラ | |
JP5151159B2 (ja) | データ転送回路及びそれに用いるデータ転送方法 | |
JP2006191389A (ja) | ビデオカメラ | |
JP2009177331A (ja) | 画像信号転送システム、方法及び該転送システムを具備する撮像装置 | |
JP2008270937A (ja) | 画像処理コントローラ、電子機器及び画像処理方法 | |
US20080002065A1 (en) | Image processing circuit, image processing system and method therefor | |
JP4697094B2 (ja) | 画像信号出力装置及びその制御方法 | |
JP4984630B2 (ja) | 映像信号変換装置 | |
CN102789778A (zh) | 影像处理装置及影像处理方法 | |
JP2005303673A (ja) | 画像撮影処理システム及び制御プログラム | |
JP2011259107A (ja) | 投影装置及びその制御方法 | |
JP5027047B2 (ja) | 映像信号処理装置 | |
KR100705835B1 (ko) | 해상도 판단 장치 및 해상도 판단 방법 | |
JPH09247574A (ja) | 走査線変換装置 | |
JP4291618B2 (ja) | 同期制御方法および画像表示装置 | |
JP4114630B2 (ja) | 映像信号処理装置 | |
JP2012191304A (ja) | 同期信号処理装置及び同期信号処理方法 | |
TWM575585U (zh) | Video automatic detection phase synchronization system | |
TWI400937B (zh) | 影像轉換裝置以及影像信號的轉換方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20091214 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120821 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20121015 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20121106 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20121119 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20151214 Year of fee payment: 3 |
|
R150 | Certificate of patent (=grant) or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |