JP4929003B2 - 半導体集積回路装置 - Google Patents
半導体集積回路装置 Download PDFInfo
- Publication number
- JP4929003B2 JP4929003B2 JP2007075847A JP2007075847A JP4929003B2 JP 4929003 B2 JP4929003 B2 JP 4929003B2 JP 2007075847 A JP2007075847 A JP 2007075847A JP 2007075847 A JP2007075847 A JP 2007075847A JP 4929003 B2 JP4929003 B2 JP 4929003B2
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- circuit
- mosfet
- semiconductor integrated
- charge pump
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000004065 semiconductor Substances 0.000 title claims description 39
- 230000008859 change Effects 0.000 claims description 8
- 230000000644 propagated effect Effects 0.000 claims description 8
- 230000006641 stabilisation Effects 0.000 claims description 7
- 238000011105 stabilization Methods 0.000 claims description 7
- 230000000087 stabilizing effect Effects 0.000 claims description 5
- 239000003990 capacitor Substances 0.000 description 92
- 238000010586 diagram Methods 0.000 description 53
- 239000010410 layer Substances 0.000 description 47
- 229910052751 metal Inorganic materials 0.000 description 21
- 239000002184 metal Substances 0.000 description 21
- 230000015556 catabolic process Effects 0.000 description 19
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 17
- 229920005591 polysilicon Polymers 0.000 description 16
- 238000000034 method Methods 0.000 description 11
- 230000003071 parasitic effect Effects 0.000 description 10
- 239000000758 substrate Substances 0.000 description 8
- 230000005540 biological transmission Effects 0.000 description 7
- 238000000605 extraction Methods 0.000 description 5
- 230000004044 response Effects 0.000 description 5
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 3
- 230000007423 decrease Effects 0.000 description 3
- 230000005611 electricity Effects 0.000 description 3
- 238000002955 isolation Methods 0.000 description 3
- 229910052710 silicon Inorganic materials 0.000 description 3
- 239000010703 silicon Substances 0.000 description 3
- 230000003068 static effect Effects 0.000 description 3
- 230000004888 barrier function Effects 0.000 description 2
- 238000007599 discharging Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000003287 optical effect Effects 0.000 description 2
- 230000010355 oscillation Effects 0.000 description 2
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 230000006378 damage Effects 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 239000012535 impurity Substances 0.000 description 1
- 239000011229 interlayer Substances 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 230000003252 repetitive effect Effects 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
- 230000035945 sensitivity Effects 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Images
Landscapes
- Rectifiers (AREA)
- Dc-Dc Converters (AREA)
- Near-Field Transmission Systems (AREA)
Description
LA,LB 入力端子(アンテナ端子)
D1〜D4,D11〜D51 ダイオード
R,R1,R2 抵抗
C1〜C4,C11〜C32 キャパシタ
M0〜M12 MOSFET
AMP 差動増幅回路
Claims (15)
- 伝播されたエネルギーが電気信号の形態で入力される入力端子と、
前記入力端子の前記電気信号を整流して直流電圧を生成する整流回路と、
所定電圧を超える前記整流回路の出力端子から出力される出力電圧の上昇を制限する電圧制限回路とを有し、
前記電圧制限回路は、
前記出力電圧が前記所定電圧を超えたときに基準電位点に向けて電流が流れるようにされ、直列接続されたダイオード形態の複数のMOSFETと、
前記ダイオード形態の複数のMOSFETのうちの前記基準電位点に設けられたMOSFETと電流ミラー形態に接続され、前記出力電圧の上昇を制限する電流を前記基準電位点に流す電圧制限MOSFETとを有することを特徴とする半導体集積回路装置。 - 請求項1記載の半導体集積回路装置において、
前記電圧制限MOSFETと、電流ミラー形態にされたダイオード形態の前記MOSFETとは、前記ダイオード形態のMOSFETよりも前記電圧制限MOSFETに大きな電流が流れるよう素子サイズ比が設定されることを特徴とする半導体集積回路装置。 - 請求項2記載の半導体集積回路装置において、
前記電流ミラー形態にされたダイオード形態のMOSFETは、前記MOSFETと直列形態に接続される他のダイオード形態のMOSFETに比べて素子サイズが小さく形成されることを特徴とする半導体集積回路装置。 - 請求項3記載の半導体集積回路装置において、
前記整流回路で形成された前記直流電圧を伝える抵抗手段と、
前記抵抗手段を介して前記直流電圧より小さな安定化電圧を形成する電圧安定化回路と、
前記電圧安定化回路で形成された安定化電圧で動作する内部回路と、
前記内部回路と並列形態に設けられた容量手段とをさらに有し、
前記電圧安定化回路は、
前記内部回路と並列形態に設けられたMOSFETと、
基準電圧と前記安定化電圧の分圧電圧とを比較して前記MOSFETのゲート電圧を形成する差動増幅回路とを有し、
前記MOSFETに流れる電流を制御して前記抵抗手段における電圧降下分が前記安定化電圧の規定電圧内となるように制御することを特徴とする半導体集積回路装置。 - 請求項4記載の半導体集積回路装置において、
前記伝播されたエネルギーは、受信信号成分に対応して間欠的に入力される電磁波であることを特徴とする半導体集積回路装置。 - 請求項5記載の半導体集積回路装置において、
前記整流回路は、
前記電気信号の電圧に対して昇圧された整流電圧を形成するチャージポンプ回路であることを特徴とする半導体集積回路装置。 - 請求項6記載の半導体集積回路装置において、
前記直列接続された複数のダイオード形態のMOSFETは、前記チャージポンプ回路の出力端子と回路の基準電位点との間に設けられ、
前記電圧制限MOSFETのドレインは、前記チャージポンプ回路の出力端子に接続されることを特徴とする半導体集積回路装置。 - 請求項6記載の半導体集積回路装置において、
前記直列接続された複数のダイオード形態のMOSFETは、前記チャージポンプ回路の出力端子と回路の基準電位点との間に設けられ、
前記電圧制限MOSFETのドレインは、前記チャージポンプ回路の出力端子を除いたチャージポンプ回路における昇圧電圧を形成する回路ノードのいずれかに接続されることを特徴とする半導体集積回路装置。 - 請求項6記載の半導体集積回路装置において、
前記直列接続された複数のダイオード形態のMOSFETは、前記チャージポンプ回路における前記出力端子の出力電圧よりも低い直流電圧ノードの基準電位点との間に設けられ、
前記電圧制限MOSFETのドレインは、前記チャージポンプ回路の出力端子に接続されることを特徴とする半導体集積回路装置。 - 請求項6記載の半導体集積回路装置において、
前記直列接続された複数のダイオード形態のMOSFETは、前記チャージポンプ回路における前記出力端子の出力電圧よりも低い直流電圧ノードの基準電位点との間に設けられ、
前記電圧制限MOSFETのドレインは、前記チャージポンプ回路の出力端子を除いたチャージポンプ回路における昇圧電圧を形成する回路ノードのいずれかに接続されることを特徴とする半導体集積回路装置。 - 請求項6記載の半導体集積回路装置において、
前記チャージポンプ回路における前記出力端子の出力電圧よりも低く、チャージポンプ動作による電圧変化の無い直流電圧ノードに対してASK復調回路とASK変調用MOSFETとをさらに有する半導体集積回路装置。 - 請求項6記載の半導体集積回路装置において、
アンテナに接続される第1端子と第2端子を有し、
前記入力端子は、前記第1端子とされ、
前記第2端子は、前記基準電位点に接続されることを特徴とする半導体集積回路装置。 - 請求項6記載の半導体集積回路装置において、
アンテナに接続される第1端子と第2端子を有し、
前記入力端子は、前記第1端子と第2端子であり、
前記第1端子と前記第2端子に対応して前記チャージポンプ回路が設けられ、
前記基準電位点と前記第1端子および前記第2端子との間には、それぞれ前記第1端子および前記第2端子の電気信号に対応した電圧の全波整流動作を行う整流用ダイオードが設けられることを特徴とする半導体集積回路装置。 - 伝播されたエネルギーが電気信号の形態で入力される入力端子と、
前記電気信号の電圧に対して昇圧された整流電圧を形成するチャージポンプ回路と、
前記入力端子と前記チャージポンプ回路の整流電圧を出力する出力端子との間には、前記入力端子から前記出力端子に向かう電流を流すダイオード形態のMOSFETを有することを特徴とする半導体集積回路装置。 - 請求項14記載の半導体集積回路装置において、
所定電圧を超える前記整流回路の出力端子から出力される出力電圧の上昇を制限する電圧制限回路をさらに有し、
前記電圧制限回路は、
前記出力電圧が前記所定電圧を超えたときに基準電位点に向けて電流が流れるようにされ、直列接続されたダイオード形態の複数のMOSFETと、
前記ダイオード形態の複数のMOSFETのうちの前記基準電位点に設けられたMOSFETと電流ミラー形態に接続され、前記出力電圧の上昇を制限する電流を前記基準電位点に流す電圧制限MOSFETとを有することを特徴とする半導体集積回路装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007075847A JP4929003B2 (ja) | 2007-03-23 | 2007-03-23 | 半導体集積回路装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007075847A JP4929003B2 (ja) | 2007-03-23 | 2007-03-23 | 半導体集積回路装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2008236961A JP2008236961A (ja) | 2008-10-02 |
JP4929003B2 true JP4929003B2 (ja) | 2012-05-09 |
Family
ID=39909069
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007075847A Active JP4929003B2 (ja) | 2007-03-23 | 2007-03-23 | 半導体集積回路装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4929003B2 (ja) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5824266B2 (ja) | 2010-07-29 | 2015-11-25 | 株式会社半導体エネルギー研究所 | 半導体装置 |
JP5586385B2 (ja) * | 2010-09-08 | 2014-09-10 | 三菱電機株式会社 | 自励式発光装置、及び自励式除菌装置 |
US8792260B2 (en) * | 2010-09-27 | 2014-07-29 | Semiconductor Energy Laboratory Co., Ltd. | Rectifier circuit and semiconductor device using the same |
CN103138568B (zh) * | 2011-12-01 | 2015-04-15 | 国民技术股份有限公司 | 整流电路及rfid芯片 |
CN102684322B (zh) * | 2012-05-30 | 2014-07-23 | 南京航空航天大学 | 一种基于高压电力线取电的能量采集稳压电源电路 |
JP6347179B2 (ja) | 2014-08-25 | 2018-06-27 | 富士通セミコンダクター株式会社 | 半導体装置 |
TWI739796B (zh) * | 2016-02-12 | 2021-09-21 | 日商半導體能源硏究所股份有限公司 | 半導體裝置及電子裝置及半導體晶圓 |
WO2019009087A1 (ja) | 2017-07-06 | 2019-01-10 | 株式会社村田製作所 | 電圧供給回路および高周波回路モジュール |
EP3460937A1 (en) * | 2017-09-21 | 2019-03-27 | Nxp B.V. | Electrostatic discharge protection circuit |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4132323B2 (ja) * | 1998-12-17 | 2008-08-13 | 富士通株式会社 | 不揮発性半導体記憶装置及び不揮発性半導体記憶装置の内部動作方法 |
JP2000348152A (ja) * | 1999-06-09 | 2000-12-15 | Hitachi Ltd | 非接触icカード |
JP3540231B2 (ja) * | 2000-01-31 | 2004-07-07 | 沖電気工業株式会社 | クランプ回路及び非接触式通信用インターフェース回路 |
JP2002288615A (ja) * | 2001-03-28 | 2002-10-04 | Matsushita Electric Ind Co Ltd | 非接触icカード |
JP2003085506A (ja) * | 2001-09-12 | 2003-03-20 | Yoshikawa Rf System Kk | データキャリアにおける過電圧防止回路 |
JP4017850B2 (ja) * | 2001-10-04 | 2007-12-05 | 日本テキサス・インスツルメンツ株式会社 | 電源回路 |
JP2005202721A (ja) * | 2004-01-16 | 2005-07-28 | Matsushita Electric Ind Co Ltd | 非接触データキャリア |
JP2005295753A (ja) * | 2004-04-05 | 2005-10-20 | Fuji Electric Device Technology Co Ltd | 端子保護回路および同期整流型のスイッチング電源 |
JP4775844B2 (ja) * | 2005-09-08 | 2011-09-21 | ルネサスエレクトロニクス株式会社 | 半導体集積回路装置 |
-
2007
- 2007-03-23 JP JP2007075847A patent/JP4929003B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
JP2008236961A (ja) | 2008-10-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4929003B2 (ja) | 半導体集積回路装置 | |
US7491611B2 (en) | Method and apparatus for controlling a circuit with a high voltage sense device | |
US6134130A (en) | Power reception circuits for a device receiving an AC power signal | |
US7732945B2 (en) | Rectifier circuit | |
US8116052B2 (en) | Power supply control circuit including overvoltage protection circuit | |
US7439795B2 (en) | Charge pump circuit with reduced parasitic capacitance | |
US9948178B2 (en) | Semiconductor device including plurality of booster units | |
US8633543B2 (en) | Electro-static discharge protection circuit and semiconductor device | |
US20110043955A1 (en) | Electrostatic discharge protection circuit, control method therefor, and switching regulator using same | |
US5173849A (en) | Integratable synchronous rectifier | |
US8891270B2 (en) | Voltage adjusting circuit and contactless card and contactless card system which include the same | |
US10944258B2 (en) | RC circuit triggered electrostatic discharge circuit | |
US8780596B2 (en) | Voltage adjusting circuit, contactless card and contactless card system having the same, and methods of operating the voltage adjusting circuit and the contactless card | |
JP2000299440A (ja) | 電界効果トランジスタ及びそれを用いた集積化電圧発生回路 | |
US7692479B2 (en) | Semiconductor integrated circuit device including charge pump circuit capable of suppressing noise | |
EP0389515B1 (en) | Integratable synchronous rectifier | |
US20060066382A1 (en) | Rectifier circuit | |
JP2007181287A (ja) | 半導体装置 | |
JP5722499B2 (ja) | 半導体集積回路装置 | |
JP2010259206A (ja) | 倍電圧整流回路およびそれを用いた非接触式icカード | |
US20160072402A1 (en) | Rectifying circuit and contactless ic card | |
US7772919B2 (en) | Double stage compact charge pump circuit | |
JP2006166699A (ja) | 電圧発生回路 | |
San Martín et al. | RFID front-end in 0.5 μm standard CMOS process: Experimental results |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20100303 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20100528 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20111222 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120117 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120213 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150217 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4929003 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |