JP4836733B2 - D/aコンバータ - Google Patents
D/aコンバータ Download PDFInfo
- Publication number
- JP4836733B2 JP4836733B2 JP2006263959A JP2006263959A JP4836733B2 JP 4836733 B2 JP4836733 B2 JP 4836733B2 JP 2006263959 A JP2006263959 A JP 2006263959A JP 2006263959 A JP2006263959 A JP 2006263959A JP 4836733 B2 JP4836733 B2 JP 4836733B2
- Authority
- JP
- Japan
- Prior art keywords
- bits
- converter
- bit
- signal
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
- H03M1/68—Digital/analogue converters with conversions of different sensitivity, i.e. one conversion relating to the more significant digital bits and another conversion to the less significant bits
- H03M1/682—Digital/analogue converters with conversions of different sensitivity, i.e. one conversion relating to the more significant digital bits and another conversion to the less significant bits both converters being of the unary decoded type
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/027—Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
- H03M1/74—Simultaneous conversion
- H03M1/76—Simultaneous conversion using switching tree
- H03M1/765—Simultaneous conversion using switching tree using a single level of switches which are controlled by unary decoded digital signals
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Analogue/Digital Conversion (AREA)
Description
図1は、実施形態に係るD/Aコンバータの概略構成を示す図である。このD/Aコンバータは、10ビットのデジタル信号をアナログ信号に変換するもので、複数(n)チャネルの入出力を有している。
図3には、他の実施形態の構成が示されている。この例では、抵抗ストリング10のセレクタ12において、それぞれ8つだけ離れたものを選択する。すなわち、上位8ビットで決定される電圧取り出し点から8つ上の取り出し点のスイッチ及び8つ下の取り出し点のスイッチを選択して、選択された電圧をそれぞれVH、VLとする。
図4には、さらに他の実施形態の構成が示されている。この例では、4つの補正用レジスタ30が設けられている。そして、抵抗ストリング22は、入力データの下位2ビットにより選択されるスイッチ26を16個有している。すなわち、上述の例では、入力データの下位2ビットによって選択されるのは通常中央の4つの抵抗に接続される4つのCMOSのスイッチ26であったが、この実施例では、中央の16個の抵抗に接続される16個のCMOSのスイッチ26Cの内4つずつが入力データの下位2ビットによって選択される。また、上から4つのスイッチ26Cの出力は補正用スイッチ32−1、次の4つのスイッチ26の出力は補正用スイッチ32−2、その次の4つのスイッチ26の出力は補正用スイッチ32−3、下の4つのスイッチ26の出力は補正用スイッチ32−4を介し出力される。そして、補正用スイッチ32−1〜32−4は、補正用レジスタ30によって、いずれかが選択される。
ここで、この補正データは、システムの立ち上げ時に補正用レジスタ30に格納されるが、この補正データは、ヒューズにより個別に設定することが好適である。図5には、ヒューズを用いる補正データ設定用回路の構成が示されている。ここで、液晶表示パネルは通常複数チャネルに分割されており、各チャネルについて別々の補正データが用意される。例えば、補正データが2ビットで、液晶表示パネルが13チャネルに分割されている場合であれば、26ビットの補正データがヒューズによって設定されることになる。
(ケース1)
補正データ:11111111110011110011
1の数=16,0の数=4,極性反転ビット切断=なし。これによって、切断するビット数は、4個となる。
(ケース2)
補正データ:00010110000011101000
1の数=7,0の数=13,極性反転ビット切断=あり。これによって、切断するビット数は、8個となる。なお、極性反転ビットがない場合には、切断するビット数は13である。
(ケース3)
補正データ:00000000000000000000
1の数=0,0の数=20,極性反転ビット切断=あり。これによって、切断するビット数は、1個となる。なお、極性反転ビットがない場合には、切断するビット数は20である。
図7は、本発明に係るD/Aコンバータを用いる表示装置の全体的な概略構成、図8は、集積化駆動回路の概略レイアウトを示している。表示装置は、LCDなどの平面表示装置であり、以下では、各画素にスイッチ素子としてTFTを備え画素毎の表示制御を実行するアクティブマトリクス型LCDを例に説明する。
Claims (4)
- n+m(n,mは両方とも2以上の整数)ビットの入力デジタル信号をアナログ信号に変換するD/Aコンバータであって、
抵抗ストリングを有し、前記入力デジタル信号の上位mビットの信号をこの上位mビット分の信号に対応し、下位nビットの分の幅を持つ一対のアナログ信号に変換する上位変換部と、
抵抗ストリングを有し、前記上位変換部からの一対の出力を分割し、下位nビットの信号に応じて選択されたアナログ信号に変換する下位変換部と、
を有し、
前記上位変換部は、nより大きいpビット分の幅を持つ一対のアナログ信号を出力し、
前記下位変換部は、p(pは2以上の整数)ビット分の変換幅の中のnビット分に対応する部分を利用してnビットの信号に基づき出力を選択することを特徴とするD/Aコンバータ。 - 請求項1に記載のD/Aコンバータにおいて、
前記上位変換部の一対の出力をそれぞれ安定化させる一対のバッファアンプを有することを特徴とするD/Aコンバータ。 - 請求項1または2に記載のD/Aコンバータにおいて、
前記入力デジタル信号が動作保証範囲外の大きい値または小さい値である場合に、前記下位変換部において、nビットに対応する以外の部分を利用して出力することを特徴とするD/Aコンバータ。 - 請求項1〜3のいずれか1つに記載のD/Aコンバータにおいて、
前記下位変換部は、同一構成のものが複数設けられ、入力デジタル信号と別に供給される補正ビットに応じていずれかの出力が選択されることを特徴とするD/Aコンバータ。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006263959A JP4836733B2 (ja) | 2006-09-28 | 2006-09-28 | D/aコンバータ |
CNA2007101487861A CN101154946A (zh) | 2006-09-28 | 2007-09-11 | D/a变换器 |
KR1020070097439A KR20080030505A (ko) | 2006-09-28 | 2007-09-27 | D/a 컨버터 |
TW096135876A TWI379503B (en) | 2006-09-28 | 2007-09-27 | D/a converter |
US11/863,784 US20080316077A1 (en) | 2006-09-28 | 2007-09-28 | D/a converter |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006263959A JP4836733B2 (ja) | 2006-09-28 | 2006-09-28 | D/aコンバータ |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2008085711A JP2008085711A (ja) | 2008-04-10 |
JP2008085711A5 JP2008085711A5 (ja) | 2008-09-04 |
JP4836733B2 true JP4836733B2 (ja) | 2011-12-14 |
Family
ID=39256432
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006263959A Expired - Fee Related JP4836733B2 (ja) | 2006-09-28 | 2006-09-28 | D/aコンバータ |
Country Status (5)
Country | Link |
---|---|
US (1) | US20080316077A1 (ja) |
JP (1) | JP4836733B2 (ja) |
KR (1) | KR20080030505A (ja) |
CN (1) | CN101154946A (ja) |
TW (1) | TWI379503B (ja) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP2136354B1 (en) | 2008-06-09 | 2017-03-22 | Semiconductor Energy Laboratory Co., Ltd. | Display device, liquid crystal display device and electronic device including the same |
JP2011018974A (ja) | 2009-07-07 | 2011-01-27 | Renesas Electronics Corp | D/aコンバータ |
KR102456353B1 (ko) * | 2015-04-29 | 2022-10-20 | 엘지디스플레이 주식회사 | 4원색 유기발광 표시장치와 그 구동방법 |
JP2018041001A (ja) * | 2016-09-09 | 2018-03-15 | セイコーエプソン株式会社 | 表示ドライバー、電気光学装置、電子機器及び表示ドライバーの制御方法 |
JP2021089157A (ja) * | 2019-12-02 | 2021-06-10 | アズビル株式会社 | 信号処理装置、測定装置、信号処理方法および信号処理プログラム |
CN112365847B (zh) * | 2020-11-25 | 2022-04-15 | 京东方科技集团股份有限公司 | 数据驱动电路、驱动方法及显示装置 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3997892A (en) * | 1973-07-27 | 1976-12-14 | Trw Inc. | Digital to analog converter with improved companding |
JPH05175849A (ja) * | 1991-06-18 | 1993-07-13 | Fujitsu Ltd | Daコンバータ |
US5940020A (en) * | 1997-10-09 | 1999-08-17 | Tritech Microelectronics, Ltd | Digital to analog converter with a reduced resistor count |
JP4104754B2 (ja) * | 1997-12-19 | 2008-06-18 | 株式会社半導体エネルギー研究所 | D/a変換回路、半導体装置及び電子機器 |
JP4110681B2 (ja) * | 1999-08-02 | 2008-07-02 | ソニー株式会社 | ディジタル/アナログ変換回路及びそれを用いたアナログ/ディジタル変換回路 |
JP2001282164A (ja) * | 2000-03-31 | 2001-10-12 | Sanyo Electric Co Ltd | 表示装置用駆動装置 |
-
2006
- 2006-09-28 JP JP2006263959A patent/JP4836733B2/ja not_active Expired - Fee Related
-
2007
- 2007-09-11 CN CNA2007101487861A patent/CN101154946A/zh active Pending
- 2007-09-27 TW TW096135876A patent/TWI379503B/zh not_active IP Right Cessation
- 2007-09-27 KR KR1020070097439A patent/KR20080030505A/ko not_active Application Discontinuation
- 2007-09-28 US US11/863,784 patent/US20080316077A1/en not_active Abandoned
Also Published As
Publication number | Publication date |
---|---|
JP2008085711A (ja) | 2008-04-10 |
US20080316077A1 (en) | 2008-12-25 |
TWI379503B (en) | 2012-12-11 |
KR20080030505A (ko) | 2008-04-04 |
CN101154946A (zh) | 2008-04-02 |
TW200824252A (en) | 2008-06-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4199141B2 (ja) | 表示信号処理装置および表示装置 | |
JP4786996B2 (ja) | 表示装置 | |
US9530368B2 (en) | Display device | |
US8400439B2 (en) | Integrated circuit device, electro optical device and electronic apparatus | |
US20080303767A1 (en) | Video display driver with gamma control | |
US8054266B2 (en) | Display device, driving apparatus for display device, and driving method of display device | |
JP4836733B2 (ja) | D/aコンバータ | |
US7973686B2 (en) | Integrated circuit device and electronic instrument | |
JP2007025701A (ja) | 表示装置の駆動装置 | |
KR20060094901A (ko) | 디스플레이 응용에 사용되는 기준전압 발생기 | |
US8605079B2 (en) | Integrated circuit device, electro optical device and electronic apparatus | |
CN107871479B (zh) | 扫描线驱动电路、显示驱动器、电光学装置、设备和驱动方法 | |
CN107808646B (zh) | 显示驱动器、电光装置、电子设备及显示驱动器的控制方法 | |
WO2011013416A1 (ja) | 表示回路の駆動装置、表示装置および電子機器 | |
KR101202981B1 (ko) | 액정표시장치용 소스 드라이버 구동회로 | |
JP2009288526A (ja) | Da変換回路、液晶駆動回路、液晶表示装置、およびda変換回路の設計方法 | |
JP4321502B2 (ja) | 駆動回路、電気光学装置及び電子機器 | |
JP2010164919A (ja) | 表示装置及びドライバ | |
JP2009145492A (ja) | 表示駆動装置及びそれを備えた表示装置 | |
JP2005345808A (ja) | Lcdモジュールのソース駆動集積回路及びこれを用いたソース駆動システム | |
JP2007219091A (ja) | 駆動回路、電気光学装置及び電子機器 | |
JP2006163507A (ja) | 基準電位発生回路およびそれを備えた表示装置 | |
JP2009088885A (ja) | デジタルアナログ変換回路 | |
KR101286226B1 (ko) | 디지털 아날로그 컨버터, 이를 포함하는 구동 장치 및 표시 장치 | |
JP5982833B2 (ja) | 表示装置、及び電子機器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080722 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20090831 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20110531 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110628 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110823 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110913 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110927 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20141007 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20141007 Year of fee payment: 3 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20141007 Year of fee payment: 3 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |