JP4805901B2 - 半導体パッケージ - Google Patents

半導体パッケージ Download PDF

Info

Publication number
JP4805901B2
JP4805901B2 JP2007316155A JP2007316155A JP4805901B2 JP 4805901 B2 JP4805901 B2 JP 4805901B2 JP 2007316155 A JP2007316155 A JP 2007316155A JP 2007316155 A JP2007316155 A JP 2007316155A JP 4805901 B2 JP4805901 B2 JP 4805901B2
Authority
JP
Japan
Prior art keywords
lid
conductive
chip
chip carrier
adhesive
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2007316155A
Other languages
English (en)
Other versions
JP2008072153A (ja
Inventor
マイケル・ゲインズ
ジョージオ・ヴィエロ
ステファノ・オッジオーニ
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
International Business Machines Corp
Original Assignee
International Business Machines Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by International Business Machines Corp filed Critical International Business Machines Corp
Publication of JP2008072153A publication Critical patent/JP2008072153A/ja
Application granted granted Critical
Publication of JP4805901B2 publication Critical patent/JP4805901B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/16Fillings or auxiliary members in containers or encapsulations, e.g. centering rings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/291Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29101Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/29111Tin [Sn] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/2919Material with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73253Bump and layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • H01L23/3128Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • H01L23/49816Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01015Phosphorus [P]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01019Potassium [K]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01046Palladium [Pd]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0105Tin [Sn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/0132Binary Alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/06Polymers
    • H01L2924/078Adhesive characteristics other than chemical
    • H01L2924/07802Adhesive characteristics other than chemical not being an ohmic electrical conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/161Cap
    • H01L2924/1615Shape
    • H01L2924/16195Flat cap [not enclosing an internal cavity]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19041Component type being a capacitor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3025Electromagnetic shielding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
  • Wire Bonding (AREA)
  • Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)

Description

本発明は、半導体パッケージングに関し、特に、熱放散および電磁妨害シールドを最適
化する、電子デバイス・キャリアの最適化されたリッド実装に関する。
集積回路(IC)は、最も一般的にシリコンで作られる半導体ダイ上に形成される。ダ
イは、簡便な取り扱い、使い易さおよび信頼性のために、保護モールド材料で封止される
ことが多い。モールド材料には、セラミック、プラスチックまたは樹脂を用いることがで
きる。ICの信号ライン、電源ラインおよびグラウンド・ラインとの電気的インターフェ
ースを与えるために、ICパッケージは、集積回路からパッケージの外へ延びる電気的コ
ネクタを有する。
ICパッケージ設計の当業者に知られている1つのICパッケージ・タイプは、ピン・
グリッド・アレイ(PGA)パッケージである。PGAでは、複数のピンが、パッケージ
の下面から外へ延びている。ピンは、ICパッケージと外部回路との間の電気的インター
フェースを与える。それらは、複数の行と列に配列されている。
ボール・グリッド・アレイ(BGA)は、PGAと類似している。BGAとPGAとの
相違は、BGAでは、導電性の球が、PGAで使用されるピンを置き換えることである。
導電性の球には、ハンダ・ボールが多く用いられる。
パッケージと外部回路との間の電気的インターフェースとして導電性の球を使用するこ
とは、BGAパッケージの表面実装を可能にする。導電性の球をプリント回路基板(PC
B)のパッドの上に配置して、パッケージは、PCB上に配置される。どの導電性の球に
対しても、対応するパッドが基板上に存在する。球は、次に、パッドにハンダ付けされる
グリッド・アレイをベースにしたICパッケージ、例えばBGAの1つの重要な利点は
、ICと、ICが最終的に取り付けられるプリント回路基板との間の高密度相互接続を可
能にすることである。高密度相互接続、すなわち高いリード密度と大きいリード総数は、
電気的インターフェースの複数の行と列のためにIC表面の領域の全部または一部を使用
することにより生じる。グリッド・アレイ・パッケージにおいて利用する領域が増大する
と、チップ設計者は、一定のパッケージの大きさに、より多くのリードを配置することが
できる。
BGAパッケージの大きいリード総数は、高くかつ絶えず増加するIC回路密度を可能
にするために必要とされる。信号周波数の増加と結びついた高い回路密度は、熱放散、電
磁妨害および電磁妨害感受性の問題を深刻にしがちである。
熱放散に対処するために、多くは銅で作られ、補強材および熱拡散装置として使用され
るリッドは、熱伝導性材料を用いて集積回路の上に一般に実装される。一般にリッドは、
どの電位にも電気的に接続されず、これは銅片を“フローティング(floating)
”の状態にする。図1は、基準ICパッケージ100において、リッドが、集積回路、即
ちチップの上に一般に実装される方法を示す図である。この例では、チップとチップ・キ
ャリアの間の相互接続は、広くフリップ−チップ・アタッチ(FCA)として知られてい
る、制御された崩壊チップ接続(Controlled Collapse Chip
Connection:IBM C4技術)で行われる。このような技術は、高いI/O
密度、均一なチップ電力配分、高い冷却能力および高い信頼性を与える。したがって、チ
ップ110は、C4ハンダ・ボール130を用いて多層チップ・キャリア120に電気的
に接続されている。チップ110とチップ・キャリア120との間に形成される空洞は、
チップとチップ・キャリアとの電気的な相互接続を補強するために、エポキシのような誘
電体材料で充填される。チップ・キャリア120は、上述したように、BGAハンダ・ボ
ール150によりPCB(明瞭にするために図示しない)に電気的に接続される。熱放散
に使用されるリッド160は、熱接着剤170によりチップ110に熱的に接続され、接
合される。パッケージの外部側では、リッドは、ピース180により保持される。ピース
180は、一般に誘電体材料で作られ、また補強材として使用される。あるいは、直接リ
ッド取付(Direct Lid Attachment:DLA)と呼ばれるIBMプ
ロセスの場合には、リッドは、シリコンの裏面に直接に取り付けられ、積層板の上に補強
材を配置することなくチップの上に張り出した状態にされる。
EMI問題を解決するために、導電性リッドは、リッドをチップ・キャリアに取り付け
るための従来の電気非伝導性接着剤を電気伝導性接着剤に置き換えることによって、接地
される。例えば、電気伝導性熱硬化シリコーン接着剤またはハンダは、電気伝導性接着剤
として使用できる。
電気伝導性熱硬化シリコーン接着剤は、一緒に結合および/または接合される種々の材
料の熱膨張率の違いによって発生するリッドとチップ・キャリアとの間の応力を低減する
バッファ機能を果たす。しかしながら、電気伝導性熱硬化シリコーン接着剤は、チップ・
キャリアとリッドとの間に良好な接着を生じさせない。対照的に、ハンダは、チップ・キ
ャリアとリッドとの間に優れた機械的取り付けを与える。しかしながら、ハンダは、応力
バッファとして充分に機能しない。すなわち、ハンダが用いられると、クラックまたは層
剥離が、熱応力によりリッドとチップ・キャリアとの間のインターフェースに生じること
がある。このようなクラックは、パッケージの熱除去能力を低下させ、さらにチップの電
気的性能を低下させる。必要な機械的特性を与える適切な電気的かつ熱的な伝導性材料を
捜し出すための開発努力が、極めて長期にわたる主要な努力となりそうであることが分か
る。
さらに、リッドの底面とチップ・キャリアの上面とのギャップは、大きなパッド領域を
必要とするので、一般に少なくとも0.7mmあり、ペースト接着剤またはハンダは、そ
のギャップを充填することは困難である。この大きなパッド領域は、積層板とリッドとの
間のギャップに効果的に充填するのに十分でなければならない量の材料を収容することを
必要とし、その材料は、リッドが、付与された材料に接触して配置されるときに、リッド
表面がその材料によって濡れることを確実にするために適切な大きさおよび特性を有する
必要がある。リッド表面に良好な濡れがないと、信頼性のある接着を行うことは困難であ
る。
実際的および効果的なEMIシールドを実現するために、米国特許出願第2002/0
113306号明細書は、ファラデー箱の機能を実現するリッドを有する半導体パッケー
ジを開示する。図2に示すように、集積回路パッケージ200は、基板またはチップ・キ
ャリア210、接合パッド230を有するチップ220、チップを覆うように基板の上面
に取り付けられたリッド240、およびリッド240を複数個のグラウンド・パターンに
電気的に接続する1つ以上の突起部250を備える。基板は、上面に基板パッドが形成さ
れており、基板パッドのうちの1つ以上は、グラウンド・パターンを形成するために広が
っている。チップ220は、基板210の上面に接合されている。接合パッドのうちの1
つ以上が、グラウンド接合パッドであり、接合パッドは、対応する基板パッドに電気的に
接続されている。電気伝非導性接着剤260は、基板210にリッド240を取り付ける
ために使用され、突起部250は、電気伝導性接着剤270によってグラウンド・パター
ンに接続されている。グラウンド突起部は、基板210とリッド240の間に形成される
空洞の4隅に置かれる。半導体パッケージ200は、さらに、リッド240とチップ22
0との間に挟まれた熱インターフェース材料280を備え、熱インターフェース材料28
0は、チップ220によって発生した熱をリッド240に伝導する。
米国特許出願公開第2002/0113306号明細書
しかしながら、このような解決法は、一般に、製造組み立てにおいて多大な時間とコス
トを付加するという欠点がある。まず、図3に示すように、突起部を有するリッドは、電
気的短絡を防ぐために正確に配置されなければならない。図3は、半導体チップ310が
配置される基板300の上面の一部平面図を示している。グラウンド・パターン(ここに
はリッド突起部が接続される)に接続される基板パッド320の大きさが、リッドの大き
さと比較すると、非常に小さいので、このような正確な配置は、位置合わせのための適応
した製造ツールを必要とし、長いサイクル時間を要する。円330は、グラウンド・トラ
ックと信号トラックとの間を電気的に短絡するリッド突起部位置を示す。同様に、導電性
接着剤は、その性質および与えられる少ない分量のために、正確に配置され、付与されな
ければならない。さらに、製造プロセスは、例えば、種々の接着剤が同時に、かつ極めて
接近して使用されると、これらの接着剤が密接するので、複雑になる。
したがって、本発明の目的は、上述したように従来技術の欠点を改善することにある。
本発明の他の目的は、半導体パッケージングの標準製造プロセス工程に用いる、電子デ
バイス・キャリアの最適化されたリッド実装を提供することにある。
本発明の更に他の目的は、熱放散および電磁妨害シールドを最適化する、電子デバイス
・キャリアの最適化されたリッド実装を提供することにある。
本発明の更に他の目的は、リッドを電気的にフローティングのままにして、リッドと、
パワー・プレーンおよびボール・グリッド・アレイ・フットプリントのような積層チップ
・キャリア構造との間に熱的に強化された放散経路を形成する、電子デバイス・キャリア
の最適化されたリッド実装を提供することにある。
これらの目的および他の関係する目的の達成は、一方の面に少なくとも1つのグラウン
ド・パッドを有するチップ・キャリアと、前記チップ・キャリアの前記一方の面に接続さ
れる少なくとも1つの半導体チップと、前記少なくとも1つの半導体チップに熱的に接続
される導電性リッドと、少なくとも1つの導電性ブロックとを備え、前記少なくとも1つ
の導電性ブロックは、前記少なくとも1つのグラウンド・パッドおよび前記導電性リッド
に電気的に接続される半導体パッケージによって行われる。
また、上述した目的の達成は、少なくとも1つのグラウンド・パッドを有するチップ・
キャリアを備える半導体パッケージの製造方法であって、
前記少なくとも1つのチップ・キャリア・グラウンド・パッドに第1の電気伝導性接着
剤を付与する工程と、
前記電気伝導性接着剤に接触して少なくとも1つの導電性ブロックをピック・アンド・
プレイスする工程と、
前記チップ・キャリアの上に少なくとも1つの半導体チップをピック・アンド・プレイ
スする工程と、
前記少なくとも1つの導電性ブロックに第2の電気伝導性接着剤を付与する工程と、
前記少なくとも1つの半導体チップに電気絶縁性接着剤を付与する工程と、
前記第2の電気伝導性接着剤および前記電気絶縁性接着剤に接触して導電性リッドを配
置する工程と、
を含む方法によって行われる。
本発明の更なる利点は、図面の説明および詳細な記述により当業者に明らかになるであ
ろう。
本発明は、熱放散および電磁妨害シールドを可能にする導電性リッドを備え、このリッ
ドが、標準製造プロセスで実装される半導体パッケージを提供する。説明するために、B
GA/C4半導体パッケージに基づいて本発明を記述するが、本発明は、大部分の他の半
導体パッケージで実施できることは理解されなければならない。
チップ・キャパシタまたはチップ・レジスタのような個別部品は、チップ・キャリア面
にハンダ付けされると、リッドの底面とチップ・キャリアの上面との間の少なくとの0.
7mmのギャップに隙間無く収まる。したがって、本発明の主要な原理は、ほぼ個別部品
の大きさを有し、チップ・キャリアのグラウンド・パッドと導電性リッドとの間を接続す
る導電性モジュールを用いることにある。このような導電性モジュールは、グラウンド・
パッドにハンダ付けされ、電気伝導性接着剤で導電性リッドに電気的に接続される。
図4は、本発明による半導体パッケージの第1の実施例を示す。図1の半導体パッケー
ジのように、本発明の半導体パッケージ100’は、チップ・キャリア120’上に配置
され、C4ハンダ・ボール130により外部導電層の信号トラックおよびグラウンド・ト
ラックに電気的に接続される半導体チップ110を備える。上述したように、チップ11
0とチップ・キャリア120’との間に形成される空洞は、チップとチップ・キャリアと
の電気的接続を補強するために、エポキシのような誘電体材料で充填される。チップ・キ
ャリア120’は、導電性BGAハンダ・ボール150を用いてPCB(明瞭にするため
に図示しない)に電気的に接続され、熱放散のために用いられるリッド160は、熱接着
剤170を用いてチップ110に熱的に接続され、接合される。
本発明の第1の実施例によれば、導電性リッド160は、例えば銅で作られる導電性ブ
ロック400によりグラウンドに電気的に接続される。導電性ブロック400は、その上
面で、電気伝導性接着剤410、例えばシリコーン・ベースの材料、または低い引張り応
力(modulus)のエポキシ、ポリウレタンまたはアクリルのような同様に順応性の
ある接着剤を用いてリッド160に電気的に接続される。導電性ブロック400は、その
下面で、チップ・キャリア120’に設けられ、グラウンド・トラックに接続されるパッ
ド430に、ハンダ420を用いてハンダ付けされ、または電気伝導性接着剤を用いて電
気的に接続される。導電性ブロック400は、また、製造の際に位置ズレを防ぐために非
伝導性接着剤440を用いてチップ・キャリア120’に接合される。
導電性ブロック400は、シリコーン・ベースの材料の接着性に良好に適合するために
、一方の面または両方の面がニッケル(Ni)メッキされている。同様に、銅で作られる
リッドもまた、ニッケル・メッキされている。さらに、当業者は、低くて安定な接触抵抗
を与える他の表面処理材が、ブロックまたはリッドのいずれかに対して使用できることを
知っているであろう。これらの表面処理材は、不活性化された銅、錫、錫−鉛、または金
、銀、パラジウム、銀−パラジウムまたはパラジウム−ニッケル合金のような貴金属を含
む。
上述したように、導電性ブロック400は、製造プロセスが、標準ピック・アンド・プ
レイス作業を行えるように、一般的にチップ・キャリア上に配置される、標準の表面実装
技術(Surface Mount Technology:SMT)の個別部品の大き
さを有することが好ましい。好ましい実施例では、リッド160は、半導体パッケージ1
00’の部分平面図を示す図5に示すように、導電性ブロック400−1〜400−4に
よりチップ・キャリア120’のグラウンド・トラックに電気的に接続される。さらに、
導電性ブロック400は、図4において2つの別個のパッドにハンダ付けされるが、1つ
のパッドのみが、チップ・キャリア120’のグラウンド・トラックとリッド160を電
気的に接続することを必要とされる。
積層チップ・キャリア面に沿ってハンダ接合で取り付けられる銅ブロック、およびリッ
ド側の電気および熱の伝導性接着剤は、熱拡散装置(リッド)から積層チップ・キャリア
内のグラウンド・ネットワークへの理想的な熱放散経路として働き、電子パッケージの熱
放散特性を高める。同じ熱効率の利点は、非電気伝導性樹脂であるが、銅ブロックとリッ
ドとの間の特定のまたは最適化された熱伝導特性を有する樹脂を用いて実現できる。
図6は、本発明による半導体パッケージの第2の実施例を示す。半導体パッケージ10
0”は、チップ・キャリア120’上に配置され、C4ハンダ・ボール130により外部
導電層の信号トラックおよびグラウンド・トラックに電気的に接続される半導体チップ1
10を更に備える。チップ110とチップ・キャリア120’との間に形成される空洞は
、チップとチップ・キャリアとの電気的な相互接続を補強するために、エポキシのような
誘電体材料で充填される。同様に、チップ・キャリア120’は、導電性BGAハンダ・
ボール150を用いてPCB(明瞭にするために図示しない)に電気的に接続され、熱放
散のために用いられるリッド160は、熱接着剤170を用いてチップ110に熱的に接
続され、接合される。
本発明の第2の実施例によれば、図4の導電性ブロック400は、例えばCuBe(銅
ベリリュウム合金)であるスプリング600によって置き換えられる。リッド160とチ
ップ・キャリア120’との間の接続部のスプリング形状は、銅リッドが例えばセラミッ
ク・キャリアに実装されるとき、または銅リッドが有機積層板に取り付けられるときに、
大型構成部品(リッドおよびキャリア)間の熱膨張係数(CTE)の不一致を効果的に補
償することができる。CuBeスプリングが、図5に示すように半導体パッケージの長い
対角線に沿って配置されるならば、大きな有益的効果が得られることに注目しなければな
らない。
上述したように、本発明は、製造現場で一般に利用可能な標準プロセス・フローおよび
装置セットの利用可能なプロセス能力に基づいている。例えば、導電性ブロック400は
、金属リールから得られ、エンボス・テープに貼り付けられ、そのテープはピック・アン
ド・プレイス利用のためにリールに巻き取られる。
キャリアとリッドの間のギャップの90%は、導電性ブロックまたはスプリングによっ
て占められ、電気伝導性材料で充填される薄いギャップのみを残す。その材料の付与は、
他のシリコーン・ベースの材料が、リッドとチップの裏面との間に付与されるときに、同
じ機械で同時間に行われる。リッド取り付け作業は、同じままである。発生する歪みと応
力は、シリコーンと、またはセラミックのような他の材料と比較するならば、導電性ブロ
ックの種々の特性のためにここでは影響しない。リッドとチップ・キャリアまたはリッド
と半導体との間のCTE不一致は、シリコーン接着剤の順応する性質のために影響しない
。導電性ブロックのハンダ付けは、一般に行われている製造プロセス・フローと充分に適
合性があり、得られるハンダ接合は、例えば接着剤ポストと比べて機械的に強い。
図7および図8は、本発明を実施できる、半導体パッケージングに用いられる製造プロ
セス・フローの主要な工程を示す。本発明を実施するための唯一の要件が、チップ・キャ
リアの表面層でリッド側に、グラウンド・トラックに接続されるパッドを設計することに
あるので、ベア・チップ・キャリアは、標準の設計ルールとプロセスにより製造される(
ステップ700)。このようなパッド設計は、例えばチップ電気接続に用いられる標準作
業である。次に、チップを接続するために積層チップ・キャリアのC4受け取りパッドに
ハンダ合金を付着する標準工程の際に、ハンダは、チップ・キャリア・パッドにも付着さ
れ、個別部品と、チップ・キャリアとリッドを連結する導電性ブロックとは、チップ・キ
ャリア・パッドに配置されなければならない(ステップ705)。ハンダが与えられた後
、個別部品と、チップ・キャリアとリッドを連結する導電性ブロックとは、自動的にピッ
ク・アンド・プレイスされる(ステップ710)。上述したように、ほぼ同じ大きさを有
する個別部品および導電性ブロックは、両作業に使用される同じピック・アンド・プレイ
ス・ツールを容認する。当然のことながら、上述したように、少量の接着剤は、チップ・
キャリアと個別部品および導電性ブロックとの間に、これらが配置される前に、位置ズレ
を防ぐために配置される。同様に、半導体チップが、ピック・アンド・プレイスされる(
ステップ715)。これらのピック・アンド・プレイス工程に続いて、個別部品と、チッ
プ・キャリアとリッドを連結する導電性ブロックと、チップとをハンダ付けするためにリ
フロー作業に入る(ステップ720)。次に、BGAハンダ・ボールが、適切な位置に置
かれ、リフロー作業が行われ(ステップ725)、電気テストの後、半導体チップとチッ
プ・キャリアとの間にある空間は、硬化する誘電体材料で充填される(ステップ730)
。次に、樹脂のような接着剤が、半導体チップと、チップ・キャリアとリッドを連結する
導電性ブロックとの上に配置される(ステップ735)。半導体チップの上に配置される
接着剤は、絶縁性であり、チップ・キャリアとリッドを連結する導電性ブロックの上に配
置される接着剤は、導電性である。接着剤が付与されると、リッドが配置され、接着剤が
硬化する(ステップ740)。
プロセスは、導電性ブロックがチップ・キャリアとリッドを連結するために用いられる
第1の実施例に従って本発明を実施することを記述したが、導電性スプリングがチップ・
キャリアとリッドを連結するために用いられる第2の実施例を実施するプロセスは、正に
同じものである。
したがって、図7および図8から分かるように、本発明は、半導体チップ・パッケージ
製造の標準プロセス・フローに基づいており、製造コストを増加することなく、効果的な
熱放散および電磁妨害シールドを可能にする。
当然に、SMT個別部品は、導電性ブロックまたはスプリングを置き換えるために使用
でき、特定の特徴、例えば大きさ、熱膨張係数、付着力を有する適応した導電性ブロック
を作ることを防ぐ。このような場合、SMT個別部品は、チップ・キャリア・グラウンド
とリッドを接続するためだけに使用され、それらは、レジスタまたはキャパシタとして作
用しない。同様に、幾つかの機能を統合する他の部品を使用することは可能であり、その
1つの部品は、チップ・キャリア・グラウンドとリッドを電気的に接続するために使われ
、受動電子部品との電気的接触をとるための残りの2つの部品は、本来の個別部品の目的
に使われる。
当然に、固有および特有な要件を満足するために、当業者は、上述した解決法に、本発
明の保護の範囲内に含まれる多くの変形と変更を適用できる。
まとめとして、本発明の構成に関して以下の事項を開示する。
(1)一方の面に少なくとも1つのグラウンド・パッドを有するチップ・キャリアと、前
記チップ・キャリアの前記一方の面に接続される少なくとも1つの半導体チップと、前記
少なくとも1つの半導体チップに熱的に接続される導電性リッドと、少なくとも1つの導
電性ブロックとを備え、前記少なくとも1つの導電性ブロックは、前記少なくとも1つの
グラウンド・パッドおよび前記導電性リッドに電気的に接続される半導体パッケージ。
(2)前記少なくとも1つの導電性ブロックは、前記少なくとも1つのグラウンド・パッ
ドにハンダ付けされている上記(1)に記載の半導体パッケージ。
(3)前記少なくとも1つの導電性ブロックは、電気伝導性接着剤で前記少なくとも1つ
のグラウンド・パッドに電気的に接続される上記(1)または(2)に記載の半導体パッ
ケージ。
(4)前記少なくとも1つの導電性ブロックは、電気伝導性接着剤で前記導電性リッドに
電気的に接続される上記(1)〜(3)のいずれかに記載の半導体パッケージ。
(5)前記少なくとも1つの導電性ブロックは、電気絶縁性接着剤を用いて前記チップ・
キャリアに更に結合される上記(1)〜(4)のいずれかに記載の半導体パッケージ。
(6)前記少なくとも1つの導電性ブロックは、最適化された熱伝導性接着剤を用いて前
記チップ・キャリアに更に結合される上記(1)〜(5)のいずれかに記載の半導体パッ
ケージ。
(7)前記少なくとも1つの導電性ブロックは、導電性スプリングである上記(1)〜(
6)のいずれかに記載の半導体パッケージ。
(8)前記少なくとも1つの導電性ブロックは、SMT個別部品である上記(1)〜(6
)のいずれかに記載の半導体パッケージ。
(9)少なくとも1つのグラウンド・パッドを有するチップ・キャリアを備える半導体パ
ッケージの製造方法であって、
前記少なくとも1つのチップ・キャリア・グラウンド・パッドに第1の電気伝導性接着
剤を付与する工程と、
前記電気伝導性接着剤に接触して少なくとも1つの導電性ブロックをピック・アンド・
プレイスする工程と、
前記チップ・キャリアの上に少なくとも1つの半導体チップをピック・アンド・プレイ
スする工程と、
前記少なくとも1つの導電性ブロックに第2の電気伝導性接着剤を付与する工程と、
前記少なくとも1つの半導体チップに電気絶縁性接着剤を付与する工程と、
前記第2の電気伝導性接着剤および前記電気絶縁性接着剤に接触して導電性リッドを配
置する工程と、
を含む方法。
(10)前記第1の電気伝導性接着剤は、ハンダを含む上記(9)に記載の方法。
(11)前記少なくとも1つの導電性ブロックは、導電性スプリングまたはSMT個別部
品である上記(9)または(10)に記載の方法。
リッドが、基準集積回路パッケージおいて、半導体チップの上に一般に実装される方法を示す図である。 電磁妨害をシールドするためのリッド実装の従来技術の解決法を示す図である。 半導体チップが配置される基板の上面の一部平面図であり、図2に示される解決法を用いるときに如何に正確にリッドを配置しなければならないかを示す図である。 本発明の第1の実施例を示す半導体パッケージの一部断面図である。 図4の半導体パッケージの平面図である。 本発明の第2の実施例を示す半導体パッケージの一部断面図である。 本発明を実行する製造プロセス・フローが、いかにチップ・パッケージングの標準製造プロセス・フローを用いているかの例を示す図である。 本発明を実行する製造プロセス・フローが、いかにチップ・パッケージングの標準製造プロセス・フローを用いているかの例を示す図である。
符号の説明
100,100’,100” 半導体パッケージ
110,220,310 チップ
120,120’ チップ・キャリア
130 C4ハンダ・ボール
150 BGAハンダ・ボール
160,240 リッド
170 熱接着剤
180 ピース
200 集積回路パッケージ
210,300 基板
230 接合パッド
250 突起部
260,440 電気非伝導性接着剤
270,410,610 電気伝導性接着剤
280 熱インターフェース材料
320 基板パッド
330 円
400,400−1,400−2,400−3,400−4 導電性ブロック
420,620 ハンダ
430,630 パッド
600 スプリング

Claims (1)

  1. 一方の面に少なくとも1つのグラウンド・パッドを有するチップ・キャリアと、
    前記チップ・キャリアの前記一方の面に接続される少なくとも1つの半導体チップと、
    前記少なくとも1つの半導体チップに熱的に接続される導電性リッドと、
    少なくとも1つの導電性ブロックとを備え、前記少なくとも1つの導電性ブロックは前記少なくとも1つのグラウンド・パッドおよび前記導電性リッドに電気的に接続される、半導体パッケージであって、
    前記少なくとも1つの導電性ブロックは、前記導電性リッドとは別の部品である導電性スプリングであり、
    前記導電性スプリングは、前記半導体パッケージの対角線に沿って、前記チップ・キャリアと前記導電性リッドとの間に配置される、半導体パッケージ。
JP2007316155A 2003-01-30 2007-12-06 半導体パッケージ Expired - Fee Related JP4805901B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP03368007 2003-01-30
EP03368007.5 2003-01-30

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2003421713A Division JP2004235617A (ja) 2003-01-30 2003-12-18 半導体パッケージおよびその製造方法

Publications (2)

Publication Number Publication Date
JP2008072153A JP2008072153A (ja) 2008-03-27
JP4805901B2 true JP4805901B2 (ja) 2011-11-02

Family

ID=32749018

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2003421713A Pending JP2004235617A (ja) 2003-01-30 2003-12-18 半導体パッケージおよびその製造方法
JP2007316155A Expired - Fee Related JP4805901B2 (ja) 2003-01-30 2007-12-06 半導体パッケージ

Family Applications Before (1)

Application Number Title Priority Date Filing Date
JP2003421713A Pending JP2004235617A (ja) 2003-01-30 2003-12-18 半導体パッケージおよびその製造方法

Country Status (4)

Country Link
US (1) US20040150097A1 (ja)
JP (2) JP2004235617A (ja)
KR (1) KR100734816B1 (ja)
TW (1) TWI273679B (ja)

Families Citing this family (45)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004214657A (ja) 2003-01-07 2004-07-29 Internatl Business Mach Corp <Ibm> プリント回路板製造用水溶性保護ペースト
US20050021658A1 (en) * 2003-05-09 2005-01-27 Nicholas Charles Kenneth Network switch with shared memory
US7436060B2 (en) * 2004-06-09 2008-10-14 Lsi Corporation Semiconductor package and process utilizing pre-formed mold cap and heatspreader assembly
US7148554B2 (en) * 2004-12-16 2006-12-12 Delphi Technologies, Inc. Discrete electronic component arrangement including anchoring, thermally conductive pad
US20060163707A1 (en) * 2005-01-21 2006-07-27 Motorola, Inc. Method and apparatus for reducing stresses applied to bonded interconnects between substrates
US9713258B2 (en) * 2006-04-27 2017-07-18 International Business Machines Corporation Integrated circuit chip packaging
US7807508B2 (en) * 2006-10-31 2010-10-05 Tessera Technologies Hungary Kft. Wafer-level fabrication of lidded chips with electrodeposited dielectric coating
US7935568B2 (en) * 2006-10-31 2011-05-03 Tessera Technologies Ireland Limited Wafer-level fabrication of lidded chips with electrodeposited dielectric coating
US7576415B2 (en) * 2007-06-15 2009-08-18 Advanced Semiconductor Engineering, Inc. EMI shielded semiconductor package
US8212339B2 (en) * 2008-02-05 2012-07-03 Advanced Semiconductor Engineering, Inc. Semiconductor device packages with electromagnetic interference shielding
US7989928B2 (en) * 2008-02-05 2011-08-02 Advanced Semiconductor Engineering Inc. Semiconductor device packages with electromagnetic interference shielding
US8350367B2 (en) 2008-02-05 2013-01-08 Advanced Semiconductor Engineering, Inc. Semiconductor device packages with electromagnetic interference shielding
US8022511B2 (en) 2008-02-05 2011-09-20 Advanced Semiconductor Engineering, Inc. Semiconductor device packages with electromagnetic interference shielding
US8410584B2 (en) 2008-08-08 2013-04-02 Advanced Semiconductor Engineering, Inc. Semiconductor device packages with electromagnetic interference shielding
US20100110656A1 (en) 2008-10-31 2010-05-06 Advanced Semiconductor Engineering, Inc. Chip package and manufacturing method thereof
JP2010123839A (ja) * 2008-11-21 2010-06-03 Sharp Corp 半導体モジュール
US20100207257A1 (en) * 2009-02-17 2010-08-19 Advanced Semiconductor Engineering, Inc. Semiconductor package and manufacturing method thereof
US8110902B2 (en) 2009-02-19 2012-02-07 Advanced Semiconductor Engineering, Inc. Chip package and manufacturing method thereof
US8212340B2 (en) 2009-07-13 2012-07-03 Advanced Semiconductor Engineering, Inc. Chip package and manufacturing method thereof
US8368185B2 (en) * 2009-11-19 2013-02-05 Advanced Semiconductor Engineering, Inc. Semiconductor device packages with electromagnetic interference shielding
US8030750B2 (en) * 2009-11-19 2011-10-04 Advanced Semiconductor Engineering, Inc. Semiconductor device packages with electromagnetic interference shielding
US8378466B2 (en) 2009-11-19 2013-02-19 Advanced Semiconductor Engineering, Inc. Wafer-level semiconductor device packages with electromagnetic interference shielding
US8569894B2 (en) 2010-01-13 2013-10-29 Advanced Semiconductor Engineering, Inc. Semiconductor package with single sided substrate design and manufacturing methods thereof
TWI411075B (zh) 2010-03-22 2013-10-01 Advanced Semiconductor Eng 半導體封裝件及其製造方法
TWI540698B (zh) 2010-08-02 2016-07-01 日月光半導體製造股份有限公司 半導體封裝件與其製造方法
US9007273B2 (en) 2010-09-09 2015-04-14 Advances Semiconductor Engineering, Inc. Semiconductor package integrated with conformal shield and antenna
US9406658B2 (en) 2010-12-17 2016-08-02 Advanced Semiconductor Engineering, Inc. Embedded component device and manufacturing methods thereof
US8541883B2 (en) 2011-11-29 2013-09-24 Advanced Semiconductor Engineering, Inc. Semiconductor device having shielded conductive vias
US8937376B2 (en) 2012-04-16 2015-01-20 Advanced Semiconductor Engineering, Inc. Semiconductor packages with heat dissipation structures and related methods
US8901730B2 (en) 2012-05-03 2014-12-02 Taiwan Semiconductor Manufacturing Company, Ltd. Methods and apparatus for package on package devices
US8786060B2 (en) 2012-05-04 2014-07-22 Advanced Semiconductor Engineering, Inc. Semiconductor package integrated with conformal shield and antenna
US8704341B2 (en) 2012-05-15 2014-04-22 Advanced Semiconductor Engineering, Inc. Semiconductor packages with thermal dissipation structures and EMI shielding
US8653634B2 (en) 2012-06-11 2014-02-18 Advanced Semiconductor Engineering, Inc. EMI-shielded semiconductor devices and methods of making
US9153542B2 (en) 2012-08-01 2015-10-06 Advanced Semiconductor Engineering, Inc. Semiconductor package having an antenna and manufacturing method thereof
KR20140057979A (ko) * 2012-11-05 2014-05-14 삼성전자주식회사 반도체 패키지 및 반도체 패키지의 제조 방법
US9870978B2 (en) * 2013-02-28 2018-01-16 Altera Corporation Heat spreading in molded semiconductor packages
US9978688B2 (en) 2013-02-28 2018-05-22 Advanced Semiconductor Engineering, Inc. Semiconductor package having a waveguide antenna and manufacturing method thereof
US9837701B2 (en) 2013-03-04 2017-12-05 Advanced Semiconductor Engineering, Inc. Semiconductor package including antenna substrate and manufacturing method thereof
US9129954B2 (en) 2013-03-07 2015-09-08 Advanced Semiconductor Engineering, Inc. Semiconductor package including antenna layer and manufacturing method thereof
US9172131B2 (en) 2013-03-15 2015-10-27 Advanced Semiconductor Engineering, Inc. Semiconductor structure having aperture antenna
US9093563B2 (en) * 2013-07-11 2015-07-28 International Business Machines Corporation Electronic module assembly with patterned adhesive array
CN103400825B (zh) 2013-07-31 2016-05-18 日月光半导体制造股份有限公司 半导体封装件及其制造方法
US10325830B1 (en) 2017-11-30 2019-06-18 International Business Machines Corporation Multipart lid for a semiconductor package with multiple components
TWI655739B (zh) * 2018-04-19 2019-04-01 南亞電路板股份有限公司 封裝結構及其形成方法
US11164804B2 (en) 2019-07-23 2021-11-02 International Business Machines Corporation Integrated circuit (IC) device package lid attach utilizing nano particle metallic paste

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2586389B2 (ja) * 1993-09-17 1997-02-26 日本電気株式会社 Lsiケースのシールド構造
JPH08241940A (ja) * 1995-03-03 1996-09-17 Hitachi Ltd 半導体装置およびその製造方法
JPH0927576A (ja) * 1995-07-11 1997-01-28 Nec Corp 半導体集積回路パッケージ
US5875096A (en) * 1997-01-02 1999-02-23 At&T Corp. Apparatus for heating and cooling an electronic device
US6051888A (en) * 1997-04-07 2000-04-18 Texas Instruments Incorporated Semiconductor package and method for increased thermal dissipation of flip-chip semiconductor package
US5866943A (en) * 1997-06-23 1999-02-02 Lsi Logic Corporation System and method for forming a grid array device package employing electomagnetic shielding
JP3834426B2 (ja) * 1997-09-02 2006-10-18 沖電気工業株式会社 半導体装置
KR19980033656A (ko) * 1998-05-06 1998-07-25 김훈 반도체 패키지 및 그 제조방법
US6313521B1 (en) * 1998-11-04 2001-11-06 Nec Corporation Semiconductor device and method of manufacturing the same
JP2001308215A (ja) * 2000-04-24 2001-11-02 Ngk Spark Plug Co Ltd 半導体装置
JP2002110869A (ja) * 2000-09-26 2002-04-12 Toshiba Corp 半導体装置
US6407334B1 (en) * 2000-11-30 2002-06-18 International Business Machines Corporation I/C chip assembly
US6472743B2 (en) * 2001-02-22 2002-10-29 Siliconware Precision Industries, Co., Ltd. Semiconductor package with heat dissipating structure
US6562655B1 (en) * 2001-04-20 2003-05-13 Amkor Technology, Inc. Heat spreader with spring IC package fabrication method
US6630661B1 (en) * 2001-12-12 2003-10-07 Amkor Technology, Inc. Sensor module with integrated discrete components mounted on a window
US6775140B2 (en) * 2002-10-21 2004-08-10 St Assembly Test Services Ltd. Heat spreaders, heat spreader packages, and fabrication methods for use with flip chip semiconductor devices
KR100505241B1 (ko) * 2002-12-18 2005-08-03 엘지전자 주식회사 비지에이 패키지의 전자파 차폐구조

Also Published As

Publication number Publication date
TWI273679B (en) 2007-02-11
KR20040069962A (ko) 2004-08-06
JP2004235617A (ja) 2004-08-19
TW200428606A (en) 2004-12-16
JP2008072153A (ja) 2008-03-27
KR100734816B1 (ko) 2007-07-06
US20040150097A1 (en) 2004-08-05

Similar Documents

Publication Publication Date Title
JP4805901B2 (ja) 半導体パッケージ
TW586201B (en) Semiconductor device and the manufacturing method thereof
KR100694739B1 (ko) 다수의 전원/접지면을 갖는 볼 그리드 어레이 패키지
TWI529878B (zh) 集成電路封裝件及其裝配方法
US7719110B2 (en) Flip chip package including a non-planar heat spreader and method of making the same
EP0729180B1 (en) Packaging multi-chip modules without wirebond interconnection
KR100698526B1 (ko) 방열층을 갖는 배선기판 및 그를 이용한 반도체 패키지
US20180040541A1 (en) Semiconductor chip package having heat dissipating structure
US7344916B2 (en) Package for a semiconductor device
KR20080014004A (ko) 인터포저 및 반도체 장치
JPH10200012A (ja) ボールグリッドアレイ半導体のパッケージ及び製造方法
JP2002026198A (ja) 半導体装置及びその製造方法
JP2015082576A (ja) 電子装置、電子機器及び電子装置の製造方法
US6507118B1 (en) Multi-metal layer circuit
JP3228339B2 (ja) 半導体装置およびその製造方法
JP4494249B2 (ja) 半導体装置
JPWO2003012863A1 (ja) 半導体装置及びその製造方法
JP2002151634A (ja) 基板放熱装置
KR19980025624A (ko) 볼 그리드 어레이 반도체 패키지
KR20040056437A (ko) 적층형 반도체 패키지 및 그 제조방법
JPH09148482A (ja) 半導体装置
KR100533761B1 (ko) 반도체패키지
JP3149836B2 (ja) 半導体装置
WO1999065076A1 (en) Semiconductor device and method for manufacturing the same
US20030073266A1 (en) Semiconductor device and a method of manufacturing the same

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100727

RD12 Notification of acceptance of power of sub attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7432

Effective date: 20100806

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20100806

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20101022

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20110726

RD14 Notification of resignation of power of sub attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7434

Effective date: 20110726

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20110811

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140819

Year of fee payment: 3

LAPS Cancellation because of no payment of annual fees