JP4788216B2 - DRIVE DEVICE, DISPLAY DEVICE, DRIVE DEVICE, AND DISPLAY DEVICE DRIVE METHOD - Google Patents

DRIVE DEVICE, DISPLAY DEVICE, DRIVE DEVICE, AND DISPLAY DEVICE DRIVE METHOD Download PDF

Info

Publication number
JP4788216B2
JP4788216B2 JP2005211150A JP2005211150A JP4788216B2 JP 4788216 B2 JP4788216 B2 JP 4788216B2 JP 2005211150 A JP2005211150 A JP 2005211150A JP 2005211150 A JP2005211150 A JP 2005211150A JP 4788216 B2 JP4788216 B2 JP 4788216B2
Authority
JP
Japan
Prior art keywords
electrode
transistor
voltage
display element
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2005211150A
Other languages
Japanese (ja)
Other versions
JP2007025543A (en
Inventor
直樹 将積
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Konica Minolta Inc
Original Assignee
Konica Minolta Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Konica Minolta Inc filed Critical Konica Minolta Inc
Priority to JP2005211150A priority Critical patent/JP4788216B2/en
Publication of JP2007025543A publication Critical patent/JP2007025543A/en
Application granted granted Critical
Publication of JP4788216B2 publication Critical patent/JP4788216B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Description

本発明は駆動装置および表示装置ならびに駆動装置および表示装置の駆動方法に関する。   The present invention relates to a driving device, a display device, a driving device, and a driving method of the display device.

従来、有機EL、無機ELまたはLED等のように表示素子として発光素子がマトリクス状に配列されて、各発光素子が発光そることによって表示を行う発光素子型表示装置が知られている。特にアクティブマトリクス駆動方式の発光素子型表示装置は、高輝度、高コントラスト、高精細、低電力などの優位性を有しており、このような表示装置が近年開発され、特に有機EL表示装置が注目されている。   2. Description of the Related Art Conventionally, a light emitting element type display device is known in which light emitting elements are arranged in a matrix as a display element such as an organic EL, an inorganic EL, or an LED, and display is performed by each light emitting element emitting light. In particular, an active matrix driving type light emitting element type display device has advantages such as high luminance, high contrast, high definition, and low power, and such a display device has been developed in recent years. Attention has been paid.

かかる表示装置においては、1画素中に、有機ELからなる発光素子およびこの発光素子をスイッチング駆動する複数の薄膜トランジスタを組み合わせたものがあり、例えば特許文献1によると、互いに平行に配列された複数の走査線および信号線と呼ばれる電極線が、透光性を有する基板上に形成され、これらの走査線および信号線に対して直交するように配列された複数の電源線と呼ばれる電極線も基板上に形成されている。   In such a display device, there is a combination of a light emitting element made of an organic EL and a plurality of thin film transistors for driving the light emitting element in one pixel. For example, according to Patent Document 1, a plurality of thin film transistors arranged in parallel to each other are used. Electrode lines called scanning lines and signal lines are formed on a light-transmitting substrate, and a plurality of electrode lines called power supply lines arranged so as to be orthogonal to these scanning lines and signal lines are also formed on the substrate. Is formed.

具体的には、例えば特許文献1に開示された技術によると、走査線、信号線および電源線に囲まれた領域に、アモルファスシリコンからなる3つの薄膜トランジスタが形成されており、さらにこの領域に1個の有機EL素子が設けられている。すなわち1個の画素に対して、3つのトランジスタおよび3本の電極線が設けられている。有機EL素子は、内部を流れる電流の単位面積あたりの値により発光強度(cd/m2)が決まる特性を有している。 Specifically, according to the technique disclosed in Patent Document 1, for example, three thin film transistors made of amorphous silicon are formed in a region surrounded by scanning lines, signal lines, and power supply lines. Individual organic EL elements are provided. That is, three transistors and three electrode lines are provided for one pixel. The organic EL element has a characteristic that the light emission intensity (cd / m 2 ) is determined by the value per unit area of the current flowing inside.

特許文献1に開示されている発光素子型表示装置の駆動装置について説明する。図6は特許文献1に開示されている発光素子型表示装置の駆動装置の構成を示す。   A driving device of the light emitting element type display device disclosed in Patent Document 1 will be described. FIG. 6 shows a configuration of a driving device of a light emitting element type display device disclosed in Patent Document 1.

まず、図6の回路の構成を説明する。図6において、トランジスタ42の制御電極は走査線46に接続されている。トランジスタ42のドレイン電極は、トランジスタ41のドレイン電極および電源線47に接続されている。トランジスタ42のソース電極はトランジスタ41のゲート電極およびコンデンサ44の一方の電極に接続されている。トランジスタ41のソース電極は、コンデンサ44の他方の電極およびトランジスタ43のドレイン電極に接続されている。トランジスタ43のゲート電極は走査線46に、ソース電極は信号線48に接続されている。トランジスタ44のソース電極、コンデンサ44の他方の電極ならびにトランジスタ43のドレイン電極は有機EL素子45のアノード電極に接続されている。有機EL素子45のカソード電極は基準電位Vssに接続されている。基準電位Vssは非選択期間(詳細は後述する)における電源線47の電位以下であって、選択期間(詳細は後述する)における電源線47の電位より高い。例えば、基準電位Vssは接地電位である。トランジスタ41,42および43はnチャンネルアモルファスシリコン薄膜トランジスタである。   First, the configuration of the circuit of FIG. 6 will be described. In FIG. 6, the control electrode of the transistor 42 is connected to the scanning line 46. The drain electrode of the transistor 42 is connected to the drain electrode of the transistor 41 and the power supply line 47. The source electrode of the transistor 42 is connected to the gate electrode of the transistor 41 and one electrode of the capacitor 44. The source electrode of the transistor 41 is connected to the other electrode of the capacitor 44 and the drain electrode of the transistor 43. The transistor 43 has a gate electrode connected to the scanning line 46 and a source electrode connected to the signal line 48. The source electrode of the transistor 44, the other electrode of the capacitor 44, and the drain electrode of the transistor 43 are connected to the anode electrode of the organic EL element 45. The cathode electrode of the organic EL element 45 is connected to the reference potential Vss. The reference potential Vss is equal to or lower than the potential of the power supply line 47 in the non-selection period (details will be described later) and higher than the potential of the power supply line 47 in the selection period (details will be described later). For example, the reference potential Vss is a ground potential. Transistors 41, 42 and 43 are n-channel amorphous silicon thin film transistors.

次に図6の回路の動作を説明する。   Next, the operation of the circuit of FIG. 6 will be described.

(選択期間)
選択期間では、走査線46にハイレベルのオン電圧(基準電位Vssより十分高い)が印加され、電源線47にはローレベル(基準電位Vssと同等またはVssより低い電位)が印加され、信号線48には画像データに従った電流値のシンク電流が流される。したがって、コンデンサ44には、トランジスタ41に画像データに従った電流を通電させるようなゲート電極−ソース電極間の電圧差を生じさせる電荷がチャージされる。
(Selection period)
In the selection period, a high level on-voltage (sufficiently higher than the reference potential Vss) is applied to the scanning line 46, and a low level (potential equal to or lower than the reference potential Vss) is applied to the power supply line 47. In 48, a sink current having a current value according to the image data is supplied. Therefore, the capacitor 44 is charged with a charge that causes a voltage difference between the gate electrode and the source electrode that causes the transistor 41 to pass a current according to the image data.

(非選択期間)
非選択期間では、走査線46にローレベルのオフ電圧(基準電位Vssと等電位あるいは基準電位Vssより低い)が印加され、電源線47には基準電位Vssより高いハイレベルの電圧が印加される。したがって、トランジスタ42および43はオフになり、コンデンサ44は選択期間でチャージされた電荷を保持し続けて、トランジスタ41はオン状態を維持し続ける。このときトランジスタ41を流れる電流は有機EL素子45に流れて有機EL素子45が発光する。
(Non-selection period)
In the non-selection period, a low level off voltage (equal to the reference potential Vss or lower than the reference potential Vss) is applied to the scanning line 46, and a high level voltage higher than the reference potential Vss is applied to the power supply line 47. . Accordingly, the transistors 42 and 43 are turned off, the capacitor 44 continues to hold the charge charged in the selection period, and the transistor 41 continues to maintain the on state. At this time, the current flowing through the transistor 41 flows to the organic EL element 45 and the organic EL element 45 emits light.

また、かかる有機EL素子を用いた表示装置は、その構造から、有機EL層の基板の側から光を取り出すボトムエミッション型と、基板の反対側から光を取り出すトップエミッション型に類別される。   Further, display devices using such organic EL elements are classified into a bottom emission type in which light is extracted from the substrate side of the organic EL layer and a top emission type in which light is extracted from the opposite side of the substrate.

トップエミッション型は開口率がほぼ100%にできる反面、透明電極としてスパッタリング法を使用しないで薄膜を形成することが可能な材料を使用する必要があり、電極材料の選択が制限される。ボトムエミッション型は、駆動回路や配線のため開口率が低下するというデメリットがある反面、透明電極にスパッタリングによるITO(錫ドープ酸化インジウム)を使用することができるというメリットがある。   Although the top emission type can achieve an aperture ratio of almost 100%, it is necessary to use a material capable of forming a thin film without using a sputtering method as a transparent electrode, and selection of an electrode material is limited. The bottom emission type has a demerit that the aperture ratio is reduced due to the drive circuit and wiring, but has an advantage that ITO (tin-doped indium oxide) by sputtering can be used for the transparent electrode.

EL素子の駆動方法においては、特許文献1で開示されている電流プログラム法と呼ばれる駆動方法以外に、電圧プログラム法と呼ばれる駆動方法(非特許文献1参照)がある。電圧プログラム法は、劣化や温度変化などにともなうキャリヤの移動度変動によるスイッチングトランジスタの特性変動や発光素子の特性変動の影響を受け、同じ駆動電圧を与えても発光素子に供給される電流が異なってしまい、所望の発光強度で発光させることができないという問題があり、表示装置全体で素子特性がばらついた場合は表示装置の発光強度の均一性が悪化することにもなる。一方、電流プログラム法では、発光させる電流の大きさに対応した電圧を駆動回路に記憶させるため、スイッチングトランジスタや発光素子の特性が変化しても、所望の電流で駆動することができ、表示装置の発光強度の均一性の問題も生じない。
特開2003−195810号公報 SID2003 IBM “TFT AMOLED Pixel Circuits and Driving Methods”
In addition to the driving method called current programming method disclosed in Patent Document 1, there is a driving method called voltage programming method (refer to Non-Patent Document 1). The voltage programming method is affected by fluctuations in switching transistor characteristics and light-emitting element characteristics due to carrier mobility fluctuations due to deterioration and temperature changes, and the current supplied to the light-emitting elements differs even when the same drive voltage is applied. As a result, there is a problem that light cannot be emitted with a desired light emission intensity. When the element characteristics vary in the entire display device, the uniformity of the light emission intensity of the display device is also deteriorated. On the other hand, in the current programming method, a voltage corresponding to the magnitude of the current to be emitted is stored in the driving circuit, so that even if the characteristics of the switching transistor and the light emitting element change, the current driving method can be driven with a desired current. The problem of the uniformity of the light emission intensity does not occur.
JP 2003-195810 A SID2003 IBM “TFT AMOLED Pixel Circuits and Driving Methods”

製造歩留まりの向上、駆動回路の小型化及び低コスト化という観点からは、各画素の回路構成を簡素化し、できるだけ少ないエレメントで回路を構成することが求められる。特に、バスラインの本数が多い場合は、実際の製造段階での断線発生による影響を受けやすくなり製造歩留まりの低下につながる恐れがあり、また、本数が多いために駆動回路も複雑化しやすくなるという問題がある。このため、バスラインの数を減らすことは非常に重要な命題である。しかしながら、上記特許文献1に開示される発明では、個々のバスラインにそれぞれ独自の機能が与えられており、その本数を少なくすることについて何ら考慮されていなかった。   From the viewpoint of improving the manufacturing yield, reducing the size and cost of the drive circuit, it is required to simplify the circuit configuration of each pixel and to configure the circuit with as few elements as possible. In particular, when the number of bus lines is large, it is easily affected by the occurrence of disconnection in the actual manufacturing stage, which may lead to a decrease in manufacturing yield, and the number of bus lines is likely to make the drive circuit more complicated. There's a problem. Therefore, reducing the number of bus lines is a very important proposition. However, in the invention disclosed in Patent Document 1, each bus line is provided with a unique function, and no consideration has been given to reducing the number of bus lines.

したがって、本発明の課題とするところは、素子の劣化や温度変化の影響を受けにくい電流プログラム法を採用し、かつバスライン個々に与えられていた機能を特定のバスラインに重複して与えることにより、必要なバスラインの数を減らし、製造歩留まりを高くし、またバスラインを駆動する回路を小型化および低コスト化することが可能な駆動装置および表示装置ならびにそれらの駆動方法を提供することである。   Accordingly, an object of the present invention is to adopt a current programming method that is not easily affected by element deterioration or temperature change, and to repeatedly give a function given to each bus line to a specific bus line. To provide a driving device and a display device, and a driving method thereof that can reduce the number of necessary bus lines, increase the manufacturing yield, and reduce the size and cost of a circuit that drives the bus lines. It is.

(請求項1)
複数の単位回路が配列された駆動装置で、
各単位回路は表示素子を駆動する駆動回路であって、
前記表示素子の一方の電極に、制御電極と第2電極間の電圧に従った電流を通電する第1のトランジスタと、
前記第1のトランジスタの制御電極に電圧を印加する第2のトランジスタと、
前記表示素子の一方の電極に電流を通電する第3のトランジスタと、
前記単位回路を選択するための走査信号が印加される第1の電極線と、
前記表示素子に電流を通電するための第2の電極線と、を有し、
前記第2および前記第3のトランジスタの制御電極は前記第1の電極線に接続され、
前記第1および前記第2のトランジスタの第1電極は第2の電極線に接続され、
前記第3のトランジスタの第1電極は前記表示素子の一方の電極に接続され、
前記第3のトランジスタの第2電極は隣接する前記単位回路の第1の電極線に接続されていることを特徴とする駆動装置。
(Claim 1)
A drive device in which a plurality of unit circuits are arranged,
Each unit circuit is a drive circuit for driving a display element,
A first transistor that energizes one electrode of the display element with a current according to a voltage between the control electrode and the second electrode;
A second transistor for applying a voltage to the control electrode of the first transistor;
A third transistor for passing a current through one electrode of the display element;
A first electrode line to which a scanning signal for selecting the unit circuit is applied;
A second electrode line for passing a current through the display element,
Control electrodes of the second and third transistors are connected to the first electrode line;
The first electrodes of the first and second transistors are connected to a second electrode line;
A first electrode of the third transistor is connected to one electrode of the display element;
The driving device according to claim 1, wherein the second electrode of the third transistor is connected to the first electrode line of the adjacent unit circuit.

(請求項2)
前記第1のトランジスタの制御電極と第2電極との間に接続されたコンデンサを有することを特徴とする請求項1に記載の駆動装置。
(Claim 2)
The drive device according to claim 1, further comprising a capacitor connected between a control electrode and a second electrode of the first transistor.

(請求項3)
請求項1または2に記載の駆動装置の駆動方法であって、
前記第1の電極線の1本に、前記第2および第3のトランジスタをオンさせる電圧を印加し、前記第2の電極線に、前記表示素子を活性化させるのと同等の電流を通電する工程と、
前記第1の電極線に、前記第2および第3のトランジスタをオフさせる電圧を印加し、前記第2の電極線に電圧を印加して前記第1のトランジスタに通電し、前記表示素子を活性化させる工程からなることを特徴とする駆動装置の駆動方法。
(Claim 3)
It is a drive method of the drive device according to claim 1 or 2,
A voltage for turning on the second and third transistors is applied to one of the first electrode lines, and a current equivalent to that for activating the display element is applied to the second electrode line. Process,
A voltage for turning off the second and third transistors is applied to the first electrode line, a voltage is applied to the second electrode line to energize the first transistor, and the display element is activated A drive method for a drive device, characterized by comprising the steps of:

(請求項4)
請求項1または2の駆動装置において、
前記第1の電極線に接続され、前記単位回路を選択する信号を、前記第1の電極線の1本に出力する状態、および第1の電極線の全てに、前記単位回路を選択しない信号を出力する状態を有する走査回路と、
前記第2の電極線に接続され、
前記表示素子を活性化させるのと同等の電流を通電する状態、および前記表示素子に電流を通電させるための電圧を出力する状態を有するデータドライバ回路と、を有することを特徴とする駆動装置。
(Claim 4)
The drive unit according to claim 1 or 2,
A signal that is connected to the first electrode line and outputs a signal for selecting the unit circuit to one of the first electrode lines, and a signal that does not select the unit circuit for all of the first electrode lines A scanning circuit having a state of outputting
Connected to the second electrode wire;
A data driver circuit having a state in which a current equivalent to activating the display element is applied and a state in which a voltage for supplying a current to the display element is output.

(請求項5)
請求項4に記載の駆動装置の駆動方法であって、
前記走査回路は、
前記単位回路を選択する信号を、前記第1の電極線の1本に出力する状態、および第1の電極線の全てに、前記単位回路を選択しない信号を出力する状態を有し、
前記データドライバ回路は、
前記表示素子を活性化させるのと同等の電流を通電する状態、および前記表示素子に電流を通電させるための電圧を出力する状態を有することを特徴とする駆動装置の駆動方法。
(Claim 5)
It is a drive method of the drive device according to claim 4, Comprising:
The scanning circuit includes:
A state of outputting a signal for selecting the unit circuit to one of the first electrode lines, and a state of outputting a signal for not selecting the unit circuit to all of the first electrode lines;
The data driver circuit includes:
A driving method for a driving apparatus, comprising: a state in which a current equivalent to that for activating the display element is applied; and a state in which a voltage for supplying a current to the display element is output.

(請求項6)
複数の単位回路が配列された表示装置で、
各単位回路は、
表示素子と、
前記表示素子の一方の電極に、制御電極と第2電極間の電圧に従った電流を通電する第1のトランジスタと、
前記第1のトランジスタの制御電極に電圧を印加する第2のトランジスタと、
前記表示素子の一方の電極に電流を通電する第3のトランジスタと、
前記単位回路を選択するための走査信号が印加される第1の電極線と、
前記表示素子に電流を通電するための第2の電極線と、を有し、
前記第2および前記第3のトランジスタの制御電極は前記第1の電極線に接続され、
前記第1および前記第2のトランジスタの第1電極は第2の電極線に接続され、
前記第3のトランジスタの第1電極は前記表示素子の一方の電極に接続され、
前記第3のトランジスタの第2電極は隣接する前記単位回路の第1の電極線に接続されていることを特徴とする表示装置。
(Claim 6)
A display device in which a plurality of unit circuits are arranged,
Each unit circuit is
A display element;
A first transistor that energizes one electrode of the display element with a current according to a voltage between the control electrode and the second electrode;
A second transistor for applying a voltage to the control electrode of the first transistor;
A third transistor for passing a current through one electrode of the display element;
A first electrode line to which a scanning signal for selecting the unit circuit is applied;
A second electrode line for passing a current through the display element,
Control electrodes of the second and third transistors are connected to the first electrode line;
The first electrodes of the first and second transistors are connected to a second electrode line;
A first electrode of the third transistor is connected to one electrode of the display element;
The display device, wherein the second electrode of the third transistor is connected to the first electrode line of the adjacent unit circuit.

(請求項7)
前記第1のトランジスタの制御電極と第2電極との間に接続されたコンデンサを有することを特徴とする請求項6に記載の表示装置。
(Claim 7)
The display device according to claim 6, further comprising a capacitor connected between the control electrode and the second electrode of the first transistor.

(請求項8)
請求項6または7に記載の表示装置の駆動方法であって、
前記第1の電極線の1本に、前記第2および第3のトランジスタをオンさせる電圧を印加し、前記第2の電極線に、前記表示素子を活性化させるのと同等の電流を通電する工程と、
前記第1の電極線に、前記第2および第3のトランジスタをオフさせる電圧を印加し、前記第2の電極線に電圧を印加して前記第1のトランジスタに通電し、前記表示素子を活性化させる工程からなることを特徴とする表示装置の駆動方法。
(Claim 8)
A driving method of a display device according to claim 6 or 7,
A voltage for turning on the second and third transistors is applied to one of the first electrode lines, and a current equivalent to that for activating the display element is applied to the second electrode line. Process,
A voltage for turning off the second and third transistors is applied to the first electrode line, a voltage is applied to the second electrode line to energize the first transistor, and the display element is activated A method for driving a display device, characterized by comprising the steps of:

(請求項9)
請求項6または7の表示装置において、
前記第1の電極線に接続され、前記単位回路を選択する信号を、前記第1の電極線の1本に出力する状態、および第1の電極線の全てに、前記単位回路を選択しない信号を出力する状態を有する走査回路と、
前記第2の電極線に接続され、
前記表示素子を活性化させるのと同等の電流を通電する状態、および前記表示素子に電流を通電させるための電圧を出力する状態を有するデータドライバ回路とを有することを特徴とする表示装置。
(Claim 9)
The display device according to claim 6 or 7,
A signal that is connected to the first electrode line and outputs a signal for selecting the unit circuit to one of the first electrode lines, and a signal that does not select the unit circuit for all of the first electrode lines A scanning circuit having a state of outputting
Connected to the second electrode wire;
A display device comprising: a data driver circuit having a state in which a current equivalent to activating the display element is applied and a state in which a voltage for supplying a current to the display element is output.

(請求項10)
請求項9に記載の表示装置の駆動方法であって、
前記走査回路は、
前記単位回路を選択する信号を、前記第1の電極線の1本に出力する状態、および第1の電極線の全てに、前記単位回路を選択しない信号を出力する状態を有し、
前記データドライバ回路は、
前記表示素子を活性化させるのと同等の電流を通電する状態、および前記表示素子に電流を通電させるための電圧を出力する状態を有することを特徴とする表示装置の駆動方法。
(Claim 10)
A driving method of a display device according to claim 9,
The scanning circuit includes:
A state of outputting a signal for selecting the unit circuit to one of the first electrode lines, and a state of outputting a signal for not selecting the unit circuit to all of the first electrode lines;
The data driver circuit includes:
A method for driving a display device, comprising: a state in which a current equivalent to activating the display element is applied; and a state in which a voltage for supplying a current to the display element is output.

請求項1に係る発明によれば、第3のトランジスタの第2電極が隣接する単位回路の第1の電極線に接続されているため、本発明の駆動装置は、第1の電極線および第2の電極線の2種類のバスラインで駆動することができる。したがって、回路に必要な要素が少なくなり、回路の面積も小さくなるため駆動装置の製造歩留まりを高くすることができる。   According to the first aspect of the present invention, since the second electrode of the third transistor is connected to the first electrode line of the adjacent unit circuit, the driving device of the present invention includes the first electrode line and the first electrode line. It can be driven by two types of bus lines of two electrode lines. Accordingly, the number of elements required for the circuit is reduced and the circuit area is reduced, so that the manufacturing yield of the driving device can be increased.

請求項2に係る発明によれば、第1のトランジスタの制御電極と第2電極間に電圧を保持するためのコンデンサが設けられている。したがって、表示素子に通電する電流を長時間にわたって安定して通電することができる。   According to the second aspect of the present invention, the capacitor for holding the voltage is provided between the control electrode and the second electrode of the first transistor. Therefore, it is possible to stably energize the display element for a long time.

請求項3に係る発明によれば、第1のトランジスタには表示素子を発光させるのと同等の電流を通電し、そのときの制御電極−第2電極間の電圧を容量に保持するので、第1のトランジスタや表示素子の特性が劣化や温度変化により変化しても、表示素子を活性化させる工程で、所望の電流を表示素子に通電させることができるため、安定した強度で表示素子の表示を行わせることができる。   According to the third aspect of the present invention, the first transistor is supplied with a current equivalent to that for causing the display element to emit light, and the voltage between the control electrode and the second electrode at that time is held in the capacitor. Even if the characteristics of the transistor 1 or the display element change due to deterioration or temperature change, a desired current can be passed through the display element in the step of activating the display element. Can be performed.

また、本発明によると、表示素子を活性化させるのと同等の電流を通電する機能、および第1のトランジスタに通電し表示素子を活性化させる電圧を印加する機能の2つの機能を、第2の電極線に持たせている。したがって、バスラインとしては第1の電極線および第2の電極線の2種類が必要なだけである。そのため、表示素子を駆動するための回路要素が少なくなり、回路の面積も小さくなるため駆動装置の製造歩留まりを高くすることができる。   In addition, according to the present invention, two functions of a function of energizing a current equivalent to activating the display element and a function of energizing the first transistor and applying a voltage for activating the display element are provided in the second function. It is attached to the electrode wire. Therefore, only two types of bus lines, the first electrode line and the second electrode line, are necessary. For this reason, the number of circuit elements for driving the display element is reduced, and the circuit area is reduced, so that the manufacturing yield of the driving device can be increased.

請求項4に係る発明によれば、複数の第1の電極線の1本のみに単位回路を選択する信号を出力するので、単位回路を選択する信号を出力する電極線を順次切り換えることにより、配列された駆動回路を走査しながら第1のトランジスタの制御電極−第2電極間に所望の電位差を保持させることができる。また、表示素子を活性化させる工程においては、第1の電極線のすべてに単位回路を選択しない信号を出力し、第2の電極線には表示素子に電流を通電するための電圧を印加するので、配列された全ての単位回路の表示素子が活性化される。したがって、配列された駆動回路を簡単な回路の構成によって走査すること、および表示素子を活性化することが可能である。   According to the invention of claim 4, since the signal for selecting the unit circuit is output to only one of the plurality of first electrode lines, by sequentially switching the electrode lines for outputting the signal for selecting the unit circuit, A desired potential difference can be maintained between the control electrode and the second electrode of the first transistor while scanning the arranged driving circuits. Further, in the step of activating the display element, a signal that does not select a unit circuit is output to all of the first electrode lines, and a voltage for energizing the display element is applied to the second electrode lines. Therefore, the display elements of all the unit circuits arranged are activated. Therefore, it is possible to scan the arranged drive circuits with a simple circuit configuration and to activate the display elements.

請求項5に係る発明によれば、複数の第1の電極線の一本のみに単位回路を選択する信号を出力するので、単位回路を選択する信号を出力する電極線を順次切り換えることにより、配列された駆動回路を走査しながら第1のトランジスタの制御電極−第2電極間に所望の電位差を保持させることができる。また、表示素子を活性化させる工程においては、第1の電極線のすべてに単位回路を選択しない信号を出力し、第2の電極線には表示素子に電流を通電するための電圧を印加するので、配列された全ての単位回路の表示素子が活性化される。したがって、配列された駆動回路を簡単な回路の構成によって走査すること、および表示素子を活性化することが可能である。   According to the invention according to claim 5, since the signal for selecting the unit circuit is output to only one of the plurality of first electrode lines, by sequentially switching the electrode lines for outputting the signal for selecting the unit circuit, A desired potential difference can be maintained between the control electrode and the second electrode of the first transistor while scanning the arranged driving circuits. Further, in the step of activating the display element, a signal that does not select a unit circuit is output to all of the first electrode lines, and a voltage for energizing the display element is applied to the second electrode lines. Therefore, the display elements of all the unit circuits arranged are activated. Therefore, it is possible to scan the arranged drive circuits with a simple circuit configuration and to activate the display elements.

請求項6に係る発明によれば、第3のトランジスタの第2電極が隣接する単位回路の第1の電極線に接続されているため、本発明の表示装置は、第1の電極線および第2の電極線の2種類のバスラインで駆動することができる。したがって、回路に必要な要素が少なくなり、回路の面積も小さくなるため表示装置の製造歩留まりを高くすることができる。   According to the invention of claim 6, since the second electrode of the third transistor is connected to the first electrode line of the adjacent unit circuit, the display device of the present invention includes the first electrode line and the first electrode line. It can be driven by two types of bus lines of two electrode lines. Accordingly, the number of elements necessary for the circuit is reduced and the circuit area is reduced, so that the manufacturing yield of the display device can be increased.

請求項7に係る発明によれば、第1のトランジスタの制御電極と第2電極間に電圧を保持するためのコンデンサが設けられている。したがって、表示素子に通電する電流を長時間にわたって安定して通電することができる。   According to the seventh aspect of the present invention, the capacitor for holding the voltage is provided between the control electrode and the second electrode of the first transistor. Therefore, it is possible to stably energize the display element for a long time.

請求項8に係る発明によれば、第1のトランジスタには表示素子を発光させるのと同等の電流を通電し、そのときの制御電極−第2電極間の電圧を容量に保持するので、第1のトランジスタや表示素子の特性が劣化や温度変化により変化しても、表示素子を活性化させる工程で、所望の電流を表示素子に通電させることができるため、安定した強度で表示素子の表示を行わせることができる。   According to the eighth aspect of the present invention, the first transistor is supplied with a current equivalent to causing the display element to emit light, and the voltage between the control electrode and the second electrode at that time is held in the capacitor. Even if the characteristics of the transistor 1 or the display element change due to deterioration or temperature change, a desired current can be passed through the display element in the step of activating the display element. Can be performed.

また、本発明によると、表示素子を活性化させるのと同等の電流を通電する機能、および第1のトランジスタに通電し表示素子を活性化させる電圧を印加する機能の2つの機能を、第2の電極線に持たせている。したがって、バスラインとしては第1の電極線および第2の電極線の2種類が必要なだけである。そのため、表示素子を駆動するための回路要素が少なくなり、回路の面積も小さくなるため駆動装置の製造歩留まりを高くすることができる。   In addition, according to the present invention, two functions of a function of energizing a current equivalent to activating the display element and a function of energizing the first transistor and applying a voltage for activating the display element are provided in the second function. It is attached to the electrode wire. Therefore, only two types of bus lines, the first electrode line and the second electrode line, are necessary. For this reason, the number of circuit elements for driving the display element is reduced, and the circuit area is reduced, so that the manufacturing yield of the driving device can be increased.

請求項9に係る発明によれば、複数の第1の電極線の1本のみに単位回路を選択する信号を出力するので、単位回路を選択する信号を出力する電極線を順次切り換えることにより、配列された駆動回路を走査しながら第1のトランジスタの制御電極−第2電極間に所望の電位差を保持させることができる。また、表示素子を活性化させる工程においては、第1の電極線のすべてに単位回路を選択しない信号を出力し、第2の電極線には表示素子に電流を通電するための電圧を印加するので、選択された単位回路のすべての表示素子が活性化される。したがって、配列された駆動回路を簡単な回路の構成によって走査すること、および表示素子を活性化することが可能である。   According to the invention according to claim 9, since the signal for selecting the unit circuit is output to only one of the plurality of first electrode lines, the electrode lines for outputting the signal for selecting the unit circuit are sequentially switched, A desired potential difference can be maintained between the control electrode and the second electrode of the first transistor while scanning the arranged driving circuits. Further, in the step of activating the display element, a signal that does not select a unit circuit is output to all of the first electrode lines, and a voltage for energizing the display element is applied to the second electrode lines. Therefore, all the display elements of the selected unit circuit are activated. Therefore, it is possible to scan the arranged drive circuits with a simple circuit configuration and to activate the display elements.

請求項10に係る発明によれば、複数の第1の電極線の1本のみに単位回路を選択する信号を出力するので、単位回路を選択する信号を出力する電極線を順次切り換えることにより、配列された駆動回路を走査しながら第1のトランジスタの制御電極−第2電極間に所望の電位差を保持させることができる。また、表示素子を活性化させる工程においては、第1の電極線のすべてに単位回路を選択しない信号を出力し、第2の電極線には表示素子に電流を通電するための電圧を印加するので、すべての表示素子が活性化される。したがって、配列された駆動回路を簡単な回路の構成によって走査すること、および表示素子を活性化することが可能である。   According to the invention of claim 10, since the signal for selecting the unit circuit is output to only one of the plurality of first electrode lines, by sequentially switching the electrode lines for outputting the signal for selecting the unit circuit, A desired potential difference can be maintained between the control electrode and the second electrode of the first transistor while scanning the arranged driving circuits. Further, in the step of activating the display element, a signal that does not select a unit circuit is output to all of the first electrode lines, and a voltage for energizing the display element is applied to the second electrode lines. Therefore, all the display elements are activated. Therefore, it is possible to scan the arranged drive circuits with a simple circuit configuration and to activate the display elements.

従来の駆動装置、例えば図6の駆動装置では、信号線48には、選択期間において、画像データに従った大きさの電流を通電する機能のみを持たせ、電源線47には、非選択期間において、トランジスタ41および有機EL素子45に発光電流を通電するための電圧を印加する機能を持たせていた。   In the conventional driving device, for example, the driving device shown in FIG. 6, the signal line 48 has only a function of passing a current having a magnitude according to the image data in the selection period, and the power line 47 has a non-selection period. In FIG. 2, the transistor 41 and the organic EL element 45 have a function of applying a voltage for applying a light emission current.

しかしながら、本発明では、データ電極線(詳細は後述する)に、書き込み期間(詳細は後述する)において、画像データに応じた大きさの電流を通電する機能、および表示期間(詳細は後述する)において、第1のトランジスタおよび表示素子に通電される電流を供給するための電圧を印加する機能の2つの機能を持たせている。したがって、本発明によると、バスラインを1本減らすことができ、走査電極線およびデータ電極線の2本のバスラインによって表示素子を駆動することができる。   However, in the present invention, a function for supplying a current having a magnitude corresponding to image data to a data electrode line (details will be described later) in a writing period (details will be described later) and a display period (details will be described later). The first transistor and the display element have two functions of applying a voltage for supplying a current to be supplied. Therefore, according to the present invention, one bus line can be reduced, and the display element can be driven by two bus lines of the scan electrode line and the data electrode line.

(第1の実施形態)
図を用いて本発明の第1の実施形態にかかる駆動装置および表示装置を説明する。図1および図2は第1の実施形態に係る駆動装置を用いた表示装置の構成を示す図である。図1および図2では説明の簡単のために単位回路の2行2列の配列としているが、本発明はこれに限定されるものではない。
(First embodiment)
A drive device and a display device according to a first embodiment of the present invention will be described with reference to the drawings. 1 and 2 are diagrams showing a configuration of a display device using the driving device according to the first embodiment. In FIG. 1 and FIG. 2, the unit circuits are arranged in 2 rows and 2 columns for the sake of simplicity, but the present invention is not limited to this.

まず、本実施形態の構成を説明する。   First, the configuration of the present embodiment will be described.

図1において、符号1は表示装置であり、透明なガラス基板上にnチャンネルアモルファスシリコントランジスタ、コンデンサ、配線、有機EL素子などが形成されている。符号2は走査回路として機能する走査ドライバ回路であり、行方向に並ぶ単位回路の数より1多い数の走査信号を出力する出力端子G1,G2およびG3を有している。符号3はデータドライバ回路であり、列方向に並ぶ単位回路の数と同数の出力端子D1およびD2を有している。データドライバ回路3は書き込み期間(詳細は後述する)においては表示素子に流すべき電流を出力し、表示期間(詳細は後述する)においては定電圧を出力する。符号4,5,6および7は単位回路である。符号X1,X2およびX3は第1の電極線である走査電極線であり、それぞれ走査ドライバ回路の出力端子G1,G2およびG3に接続されている。符号Y1およびY2は第2の電極線であるデータ電極線であり、それぞれデータドライバ回路の出力端子D1およびD2に接続されている。それぞれの単位回路は以下の要素によって構成されている。m、nを自然数として、符号Q1(m、n)(m=1,2、n=1,2)は第1のトランジスタ、符号Q2(m、n)(m=1,2、n=1,2)は第2のトランジスタ、符号Q3(m、n)(m=1,2、n=1,2)は第3のトランジスタ、符号C(m、n)(m=1,2、n=1,2)はコンデンサ、符号EL(m、n)(m=1,2、n=1,2)は表示素子である有機EL素子である。 In FIG. 1, reference numeral 1 denotes a display device in which an n-channel amorphous silicon transistor, a capacitor, wiring, an organic EL element, and the like are formed on a transparent glass substrate. Reference numeral 2 denotes a scanning driver circuit that functions as a scanning circuit, and has output terminals G 1 , G 2, and G 3 that output scanning signals one more than the number of unit circuits arranged in the row direction. Reference numeral 3 denotes a data driver circuit, which has the same number of output terminals D 1 and D 2 as the number of unit circuits arranged in the column direction. The data driver circuit 3 outputs a current to be supplied to the display element in the writing period (details will be described later), and outputs a constant voltage in the display period (details will be described later). Reference numerals 4, 5, 6 and 7 are unit circuits. Reference numerals X 1 , X 2 and X 3 are scanning electrode lines which are first electrode lines, and are connected to output terminals G 1 , G 2 and G 3 of the scanning driver circuit, respectively. Symbols Y 1 and Y 2 are data electrode lines as second electrode lines, and are connected to output terminals D 1 and D 2 of the data driver circuit, respectively. Each unit circuit is composed of the following elements. With m and n as natural numbers, the sign Q 1 (m, n) (m = 1, 2, n = 1, 2) is the first transistor, and the sign Q 2 (m, n) (m = 1, 2, n = 1, 2) is the second transistor, Q 3 (m, n) (m = 1, 2, n = 1, 2) is the third transistor, C (m, n) (m = 1, 2 and n = 1, 2) are capacitors, and reference symbol EL (m, n) (m = 1, 2, n = 1, 2) is an organic EL element as a display element.

表示装置1から有機EL素子EL(m、n)を除いたものが駆動装置である。   A device obtained by removing the organic EL element EL (m, n) from the display device 1 is a drive device.

第1のトランジスタQ1(m、n)は、第1電極であるドレイン電極がデータ電極線Y1,Y2に接続され、制御電極であるゲート電極が第2のトランジスタQ2(m、n)の第2電極であるソース電極およびコンデンサC(m、n)の一方の電極に接続され、ソース電極が有機EL素子EL(m、n)の一方の電極であるアノード電極およびコンデンサC(m、n)の他方の電極に接続されている。 In the first transistor Q 1 (m, n), the drain electrode, which is the first electrode, is connected to the data electrode lines Y 1 , Y 2 , and the gate electrode, which is the control electrode, is the second transistor Q 2 (m, n). Are connected to one electrode of the source electrode and the capacitor C (m, n), and the source electrode is one electrode of the organic EL element EL (m, n) and the capacitor C (m, n). n) is connected to the other electrode.

第2のトランジスタQ2(m、n)は、ソース電極が第1のトランジスタQ1(m、n)のゲート電極およびコンデンサC(m、n)の一方の電極に接続され、ゲート電極が走査電極線X1,X2に接続され、ドレイン電極がデータ電極線Y1,Y2に接続されている。 The source electrode of the second transistor Q 2 (m, n) is connected to the gate electrode of the first transistor Q 1 (m, n) and one electrode of the capacitor C (m, n), and the gate electrode is scanned. Connected to the electrode lines X 1 and X 2 , the drain electrode is connected to the data electrode lines Y 1 and Y 2 .

第3のトランジスタQ3(m、n)は、ドレイン電極が有機EL素子EL(m、n)のアノード電極およびコンデンサC(m、n)の他方の電極に接続され、ゲート電極が走査電極線X1,X2に接続され、ソース電極が隣接する単位回路の走査電極線X2,X3に接続されている。 In the third transistor Q 3 (m, n), the drain electrode is connected to the anode electrode of the organic EL element EL (m, n) and the other electrode of the capacitor C (m, n), and the gate electrode is the scanning electrode line. Connected to X 1 and X 2 , the source electrode is connected to the scanning electrode lines X 2 and X 3 of the adjacent unit circuit.

符号8はカソード電極であり、すべての単位回路のカソード電極8は共通に接続されている。カソード電極8はバイアス電圧を供給するカソード電源9に接続されている。   Reference numeral 8 denotes a cathode electrode, and the cathode electrodes 8 of all unit circuits are connected in common. The cathode electrode 8 is connected to a cathode power source 9 that supplies a bias voltage.

なお、本実施形態におけるコンデンサC(m、n)については、素子間の浮遊容量で代用することも可能である。   Note that the capacitor C (m, n) in the present embodiment can be replaced with a stray capacitance between elements.

次に、本実施形態の動作を説明する。   Next, the operation of this embodiment will be described.

(書き込み期間)
図1は書き込み期間における、各電極線の電圧および電流の一例を示している。図1を参照して、走査信号として、走査電極線X1,X2,X3のいずれか1本に選択電圧として高電圧を、他の電極線には非選択電圧として低電圧を、走査ドライバ回路2から出力する。ここでは例えば選択電圧として20(V)を走査電極線X1に出力し、非選択電圧として0(V)を走査電極線X2,X3に出力したとする。選択電圧としてはトランジスタのスレッショルド電圧以上の電圧とする。これにより第2のトランジスタQ2(1、1),Q2(1、2)および第3のトランジスタQ3(1、1),Q3(1、2)がオンし、第1行目の単位回路4および5が選択される。データ電極線Y1,Y2には有機EL素子EL(1、1),EL(1、2)に流すべき電流I1,I2を、データドライバ回路3からそれぞれデータ電極線Y1,Y2に出力する。有機EL素子EL(1、1),EL(1、2)に流すべき電流I1,I2は表示装置1に表示すべき画像データに従って決定される。カソード電極8には有機EL素子EL(m、n)が逆バイアスになるように、例えば非選択電圧より高い電圧10(V)がカソード電源9から印加される。
(Writing period)
FIG. 1 shows an example of the voltage and current of each electrode line in the writing period. Referring to FIG. 1, as a scanning signal, one of scanning electrode lines X 1 , X 2 , and X 3 is scanned with a high voltage as a selection voltage, and the other electrode lines are scanned with a low voltage as a non-selection voltage. Output from the driver circuit 2. Here, for example, it is assumed that 20 (V) is output as the selection voltage to the scanning electrode line X 1 and 0 (V) is output as the non-selection voltage to the scanning electrode lines X 2 and X 3 . The selection voltage is set to a voltage equal to or higher than the threshold voltage of the transistor. As a result, the second transistors Q 2 (1, 1), Q 2 (1, 2) and the third transistors Q 3 (1, 1), Q 3 (1, 2) are turned on. Unit circuits 4 and 5 are selected. Data electrode lines Y 1, Y 2 in the organic EL element EL (1, 1), the current I 1, I 2 to flow into EL (1, 2), respectively from the data driver circuit 3 data electrode lines Y 1, Y Output to 2 . Currents I 1 and I 2 to be passed through the organic EL elements EL (1, 1) and EL (1, 2) are determined according to image data to be displayed on the display device 1. For example, a voltage 10 (V) higher than the non-selection voltage is applied to the cathode electrode 8 from the cathode power supply 9 so that the organic EL element EL (m, n) is reverse-biased.

このとき、第2のトランジスタQ2(1、1),Q2(1、2)ならびに第3のトランジスタQ3(1、1),Q3(1、2)がオンし、有機EL素子EL(1、1),EL(1、2)は逆バイアスされているので、電流I1,I2はそれぞれ第1のトランジスタQ1(1、1),Q1(1、2)ならびに第3のトランジスタQ3(1、1),Q3(1、2)を流れて走査電極線X2に流出し、コンデンサC(1、1),C(1、2)には、それぞれ第3のトランジスタQ3(1、1),Q3(1、2)に、それぞれ電流I1,I2を流すための電圧が充電される。 At this time, the second transistors Q 2 (1, 1), Q 2 (1, 2) and the third transistors Q 3 (1, 1), Q 3 (1, 2) are turned on, and the organic EL element EL Since (1, 1) and EL (1, 2) are reverse-biased, the currents I1, I2 are respectively the first transistor Q 1 (1, 1), Q 1 (1, 2) and the third transistor. Q 3 (1, 1), Q 3 (1, 2) flows to the scanning electrode line X 2 , and the capacitors C (1, 1), C (1, 2) have third transistors Q, respectively. 3 (1, 1) and Q 3 (1, 2) are charged with voltages for passing currents I 1 and I 2 , respectively.

次に、走査電極線X2に選択電圧を、走査電極線X1,X3に非選択電圧を出力し、第2行目の単位回路6,7を選択して、上述したのと同様に有機EL素子EL(2、1),EL(2、2)に流すべき電流I1,I2をデータドライバ回路3からデータ電極線Y1,Y2に出力して、コンデンサC(2、1),C(2、2)を充電する。 Next, the selection voltage is output to the scanning electrode line X 2 and the non-selection voltage is output to the scanning electrode lines X 1 and X 3, and the unit circuits 6 and 7 in the second row are selected, and the same as described above. Currents I 1 and I 2 to be passed through the organic EL elements EL (2, 1) and EL (2, 2) are output from the data driver circuit 3 to the data electrode lines Y 1 and Y 2 , and the capacitor C (2, 1 ), C (2, 2) are charged.

上述のように走査して、表示装置1上のすべての単位回路のコンデンサC(m、n)を充電する。   Scanning as described above charges the capacitors C (m, n) of all the unit circuits on the display device 1.

(表示期間)
図2は表示期間における、各電極線の電圧の一例を示している。図2を参照して、走査ドライバ回路2の出力端子G1,G2,G3からは走査電極線X1,X2,X3に非選択電圧の0(V)が出力され、データドライバ回路3の出力端子D1,D2からはデータ電極線Y1,Y2に20(V)の電圧が出力され、カソード電極8には0(V)がカソード電源9から印加されている。データドライバ回路3から出力する電圧は、第1のトランジスタを飽和領域で駆動させるだけの電圧であり、すべての有機EL素子に供給する電流が出力可能な電流容量を有することが好ましい。
(display period)
FIG. 2 shows an example of the voltage of each electrode line in the display period. Referring to FIG. 2, non-selection voltage 0 (V) is output to scan electrode lines X 1 , X 2 , and X 3 from output terminals G 1 , G 2 , and G 3 of scan driver circuit 2. A voltage of 20 (V) is output from the output terminals D 1 and D 2 of the circuit 3 to the data electrode lines Y 1 and Y 2 , and 0 (V) is applied to the cathode electrode 8 from the cathode power source 9. The voltage output from the data driver circuit 3 is a voltage that only drives the first transistor in the saturation region, and preferably has a current capacity capable of outputting the current supplied to all the organic EL elements.

このとき、第2のトランジスタQ2(m、n)および第3のトランジスタQ3(m、n)はオフしているが、第1のトランジスタQ1(m、n)はそのゲート電極−ソース電極間に設けたコンデンサC(m、n)にチャージされた電圧でオンし、有機EL素子EL(m、n)は順方向にバイアスされているので、書き込み期間において各コンデンサC(m、n)にチャージした電圧に従って、表示素子に流すべき所望の電流が、データ電極線Y1,Y2から第1のトランジスタQ1(m、n)および有機EL素子EL(m、n)を通ってカソード電極8へ流れる。このようにして、有機EL素子EL(m、n)は表示すべき画素データに従って所望の明るさで発光する。 At this time, the second transistor Q 2 (m, n) and the third transistor Q 3 (m, n) are off, but the first transistor Q 1 (m, n) has its gate electrode-source. The capacitor C (m, n) provided between the electrodes is turned on with a voltage charged, and the organic EL element EL (m, n) is forward-biased. Therefore, each capacitor C (m, n) is written in the writing period. ) In accordance with the voltage charged to the display element, a desired current to flow through the display element passes from the data electrode lines Y 1 and Y 2 through the first transistor Q 1 (m, n) and the organic EL element EL (m, n). It flows to the cathode electrode 8. In this way, the organic EL element EL (m, n) emits light with a desired brightness according to the pixel data to be displayed.

上述した本駆動装置の動作を、タイミングチャートを用いて説明する。図3は本実施形態の表示装置の各部の電圧および電流の時間変化を示した図である。縦軸は電圧または電流、横軸は時間を示す。   The operation of the above-described drive device will be described using a timing chart. FIG. 3 is a diagram showing temporal changes in voltage and current of each part of the display device of the present embodiment. The vertical axis represents voltage or current, and the horizontal axis represents time.

図3において、G1,G2,G3は走査ドライバ回路2の出力端子の電圧、D1,D2はデータドライバ回路3の出力端子の電流および電圧、Vcはカソード電極8の電圧である。IEL(1,1),IEL(1,2),IEL(2,1),IEL(2,2)はそれぞれ有機EL素子EL(1,1),EL(1,2),EL(2,1),EL(2,2)に流れる電流である。符号TWは書き込み期間、符号TDは表示期間を示す。 In FIG. 3, G 1 , G 2 , and G 3 are voltages at the output terminal of the scan driver circuit 2, D 1 and D 2 are current and voltage at the output terminal of the data driver circuit 3, and Vc is the voltage of the cathode electrode 8. . I EL (1,1), I EL (1,2), I EL (2,1), I EL (2,2) are organic EL elements EL (1,1), EL (1,2), This is the current flowing through EL (2, 1) and EL (2, 2). Code T W is the write period, symbols T D indicates the display period.

タイミングT1より前では、出力端子G1,G2,G3には非選択電圧の0(V)の電圧が出力され、出力端子D1,D2には0(V)が出力され、カソード電極8には0(V)が印加されている。このとき有機EL素子を流れる電流IEL(1,1),IEL(2,1),IEL(2,1),IEL(2,2)は0(A)である。 Before timing T 1 , 0 (V), which is a non-selection voltage, is output to the output terminals G 1 , G 2 , G 3, and 0 (V) is output to the output terminals D 1 , D 2 , 0 (V) is applied to the cathode electrode 8. At this time, currents I EL (1,1), I EL (2,1), I EL (2,1), and I EL (2,2) flowing through the organic EL element are 0 (A).

タイミングT1において、出力端子G1には選択電圧の20(V)の電圧が出力され、出力端子D1,D2には、それぞれ画像データに応じて有機EL素子EL(1,1),EL(1,2)に流すべき電流IW(1,1),IW(1,2)が出力され、カソード電極8には有機EL素子EL(m,n)が逆バイアスになる10(V)の電圧が印加される。 In the timing T 1, the output terminal G 1 is output voltage of 20 (V) of the selection voltage, the output terminal D 1, D 2, the organic EL element EL (1, 1) in accordance with the respective image data, Currents I W (1,1) and I W (1,2) to be supplied to EL (1,2) are output, and the organic EL element EL (m, n) is reverse-biased 10 ( V) is applied.

タイミングT2において、出力端子G1の電圧は非選択電圧の0(V)にされ、出力端子G2の電圧は選択電圧の20(V)にされ、出力端子D1,D2には、それぞれ有機EL素子EL(2,1),EL(2,2)に流すべき電流IW(2,1),IW(2,2)が出力される。このとき出力端子G1が20(V)である期間と出力端子G2が20(V)である期間は重なっていないことが好ましい。このタイミングにおいて、第2のトランジスタQ2(1、1),Q2(1、2)はオフになるので、コンデンサC(1,1),C(1,2)には、それぞれ第1のトランジスタQ1(1,1),Q1(1,2)に、それぞれ電流IW(1,1),IW(1,2)を流すためのゲート電極−ソース電極電圧が保持される。 At timing T 2 , the voltage at the output terminal G 1 is set to 0 (V) as the non-selection voltage, the voltage at the output terminal G2 is set to 20 (V) as the selection voltage, and the output terminals D 1 and D 2 are respectively connected to the output terminals D 1 and D 2. Currents I W (2, 1) and I W (2, 2) to be passed through the organic EL elements EL (2, 1) and EL (2, 2) are output. At this time, it is preferable that the period in which the output terminal G 1 is 20 (V) and the period in which the output terminal G 2 is 20 (V) do not overlap. At this timing, since the second transistors Q 2 (1, 1) and Q 2 (1, 2) are turned off, the capacitors C (1, 1) and C (1, 2) Gate electrode-source electrode voltages for allowing currents I W (1,1) and I W (1,2) to flow in the transistors Q 1 (1,1) and Q 1 (1,2), respectively, are held.

タイミングT3において、出力端子G2の電圧は非選択電圧の0(V)にされ、よってすべての単位回路は非選択状態になる。このタイミングにおいて、第2のトランジスタQ2(2、1),Q2(2、2)はオフになるので、コンデンサC(2,1),C(2,2)には、それぞれ第1のトランジスタQ1(2,1),Q1(2,2)に、それぞれ電流IW(2,1),IW(2,2)を流すためのゲート電極−ソース電極電圧がチャージされる。 At timing T 3 , the voltage at the output terminal G 2 is set to 0 (V), which is the non-selection voltage, so that all unit circuits are in the non-selection state. At this timing, since the second transistors Q 2 (2, 1) and Q 2 (2, 2) are turned off, the capacitors C (2, 1) and C (2, 2) Transistors Q 1 (2,1) and Q 1 (2,2) are charged with gate electrode-source electrode voltages for flowing currents I W (2,1) and I W (2,2), respectively.

さらに、出力端子D1,D2には有機EL素子EL(m,n)を駆動するための電圧20(V)が出力され、カソード電極8には有機EL素子EL(m,n)を順バイアスにする電圧0(V)が印加される。したがって、第1のトランジスタQ1(m,n)および有機EL素子EL(m,n)には、T1からT3の期間においてコンデンサC(m、n)に保持された電圧に従った電流が流れ、表示装置1は所望の輝度で表示を行う。図3において電流IEL(1,1),IEL(1,2),IEL(2,1),IEL(2,2)の大きさは、それぞれIW(1,1),IW(1,2),IW(2,1),IW(2,2)となる。 Further, a voltage 20 (V) for driving the organic EL element EL (m, n) is output to the output terminals D 1 and D 2, and the organic EL element EL (m, n) is sequentially applied to the cathode electrode 8. A voltage 0 (V) for biasing is applied. Accordingly, the first transistor Q 1 (m, n) and the organic EL element EL (m, n) have a current according to the voltage held in the capacitor C (m, n) during the period T 1 to T 3. The display device 1 performs display with a desired luminance. In FIG. 3, the magnitudes of the currents I EL (1,1), I EL (1,2), I EL (2,1), I EL (2,2) are I W (1,1), I W (1, 2), I W (2, 1), I W (2, 2).

タイミングT4においては出力端子G1には再度選択電圧の20(V)が出力され書き込み期間が始まる。 At timing T 4 , the selection voltage 20 (V) is output again to the output terminal G 1 and the writing period starts.

上述において、タイミングT1からT3までが書き込み期間、タイミングT3からT4までが表示期間となる。 In the above description, the writing period is from timing T 1 to T 3 and the display period is from timing T 3 to T 4 .

図4は本実施形態に係る表示装置1の構成を示す断面である。図4は第1のトランジスタQ1(m,n)および有機EL素子EL(m,n)を通る面での断面図である。 FIG. 4 is a cross-sectional view showing the configuration of the display device 1 according to this embodiment. FIG. 4 is a cross-sectional view of a plane passing through the first transistor Q 1 (m, n) and the organic EL element EL (m, n).

図4において、符号1は表示装置、符号11は透明なガラス基板、符号12はゲート電極である。ゲート電極12は、クロム、クロム合金、アルミニウム、アルミニウム合金、チタンもしくはチタン合金またはこれらの化合物であり、可視光の透過を遮断すると共に導電性を有するものである。   In FIG. 4, reference numeral 1 denotes a display device, reference numeral 11 denotes a transparent glass substrate, and reference numeral 12 denotes a gate electrode. The gate electrode 12 is made of chromium, a chromium alloy, aluminum, an aluminum alloy, titanium, a titanium alloy, or a compound thereof, and has conductivity while blocking transmission of visible light.

符号13はSiO2,SiNなど絶縁性および透光性を有する材料によるゲート絶縁膜、符号14はアモルファスシリコンによる半導体層、符号15は有機EL素子EL(m,n)のアノード電極である。符号16はドレイン電極、符号17はソース電極であり、ゲート電極12、ゲート絶縁層13、半導体層14、ドレイン電極16およびソース電極17で第1のトランジスタQ1(m,n)を形成している。 Reference numeral 13 denotes a gate insulating film made of an insulating and translucent material such as SiO 2 or SiN, reference numeral 14 denotes a semiconductor layer made of amorphous silicon, and reference numeral 15 denotes an anode electrode of the organic EL element EL (m, n). Reference numeral 16 denotes a drain electrode, and reference numeral 17 denotes a source electrode. The gate electrode 12, the gate insulating layer 13, the semiconductor layer 14, the drain electrode 16, and the source electrode 17 form a first transistor Q 1 (m, n). Yes.

ドレイン電極16およびソース電極17は、クロム、クロム合金、アルミニウム、アルミニウム合金、チタンもしくはチタン合金またはこれらの化合物であり、可視光の透過を遮断すると共に導電性を有するものである。   The drain electrode 16 and the source electrode 17 are made of chromium, a chromium alloy, aluminum, an aluminum alloy, titanium, a titanium alloy, or a compound thereof, and have conductivity while blocking transmission of visible light.

符号18はSiO2,SiN,有機樹脂などによるパッシベーション層、符号19は有機EL層、符号8は金属による電極で、有機EL素子EL(m,n)のカソード電極8となる。アノード電極15、有機EL層19およびカソード電極8は有機EL素子を構成している。 Reference numeral 18 denotes a passivation layer made of SiO 2 , SiN, organic resin, etc., reference numeral 19 denotes an organic EL layer, and reference numeral 8 denotes a metal electrode, which becomes the cathode electrode 8 of the organic EL element EL (m, n). The anode electrode 15, the organic EL layer 19 and the cathode electrode 8 constitute an organic EL element.

本表示装置1はボトムエミッション型と呼ばれる構成によるもので、有機EL層19で発生した光は、表示装置1のガラス基板11側から取り出される。   The display device 1 has a configuration called a bottom emission type, and light generated in the organic EL layer 19 is extracted from the glass substrate 11 side of the display device 1.

本実施形態で用いられる有機EL素子のアノード電極15は、透光性および導電性を有している。さらにアノード電極15は、有機EL層19へ正孔を効率良く注入するものが好ましい。例えば、アノード電極15としては、ITO以外にIZO(亜鉛ドープ酸化インジウム)、In23(酸化インジウム)、SnO2(酸化スズ)またはZnO(酸化亜鉛)を主成分としたものがある。 The anode electrode 15 of the organic EL element used in the present embodiment has translucency and conductivity. Further, the anode electrode 15 is preferably one that injects holes into the organic EL layer 19 efficiently. For example, as the anode electrode 15, there is an anode electrode whose main component is IZO (zinc-doped indium oxide), In 2 O 3 (indium oxide), SnO 2 (tin oxide) or ZnO (zinc oxide) in addition to ITO.

有機EL層19は、例えば、アノード電極15から順に正孔輸送層、発光層、電子輸送層となる3層構造であっても良いし、アノード電極15から順に正孔輸送層、発光層となる2層構造であっても良いし、発光層からなる1層構造であっても良いし、その他の層構造であってもよい。   For example, the organic EL layer 19 may have a three-layer structure including a hole transport layer, a light-emitting layer, and an electron transport layer in order from the anode electrode 15, or a hole transport layer and a light-emitting layer in order from the anode electrode 15. It may be a two-layer structure, a one-layer structure composed of a light emitting layer, or another layer structure.

つまり、有機EL層19は、正孔および電子を注入する機能、正孔および電子を輸送する機能、正孔と電子の再結合により励起子を生成して発光する機能を有する。有機EL層19は、電子的に中立な有機化合物であることが望ましく、これにより正孔と電子が有機EL層19内でバランス良く注入および輸送される。   In other words, the organic EL layer 19 has a function of injecting holes and electrons, a function of transporting holes and electrons, and a function of emitting light by generating excitons by recombination of holes and electrons. The organic EL layer 19 is desirably an electronically neutral organic compound, whereby holes and electrons are injected and transported in a balanced manner in the organic EL layer 19.

なお、電子輸送性の物質が発光層に適宜混合されていても良いし、正孔輸送性の物質が発光層に適宜混合されていても良いし、電子輸送性の物質および正孔輸送性の物質が発光層に適宜混合されていても良い。   Note that an electron transporting substance may be appropriately mixed in the light emitting layer, a hole transporting substance may be appropriately mixed in the light emitting layer, and an electron transporting substance and a hole transporting substance may be mixed. A substance may be appropriately mixed in the light emitting layer.

また、有機EL層19の発光層には、発光材料が含有されている。発光材料としては、高分子系材料が用いられることになる。高分子系材料としては、ポリカルバゾール、ポリパラフェニレン、ポリアリーレンビニレン、ポリチオフェン、ポリフルオレン、ポリシラン、ポリアセチレン、ポリアニリン、ポリピリジン、ポリピリジンビニレン、ポリピロール系材料があげられる。また、高分子材料としては、上記高分子材料(ポリマー)を形成しているモノマーまたはオリゴマーの重合体もしくは共重合体、モノマーもしくはオリゴマーの誘導体の重合体もしくは共重合体、または、オキサゾール(オキサンジアゾール、トリアゾール、ジアゾール)もしくはトリフェニルアミン骨格を有するモノマーを重合した重合体もしくは共重合体を上げることができる。また、これらポリマーのモノマーとしては、熱、圧、UV、電子線などを与えることで上述の化合物を形成するモノマーおよびプレカーサポリマーを含むものである。また、これらモノマー間を結合する非共役系ユニットを導入してもかまわない。   The light emitting layer of the organic EL layer 19 contains a light emitting material. A polymer material is used as the light emitting material. Examples of the polymer material include polycarbazole, polyparaphenylene, polyarylene vinylene, polythiophene, polyfluorene, polysilane, polyacetylene, polyaniline, polypyridine, polypyridine vinylene, and polypyrrole material. Examples of the polymer material include a polymer or copolymer of a monomer or oligomer forming the polymer material (polymer), a polymer or copolymer of a monomer or oligomer derivative, or oxazole (oxandi). Azole, triazole, diazole) or a polymer or copolymer obtained by polymerizing a monomer having a triphenylamine skeleton. Moreover, as a monomer of these polymers, the monomer and precursor polymer which form the above-mentioned compound by giving a heat | fever, a pressure, UV, an electron beam, etc. are included. Moreover, you may introduce | transduce the nonconjugated system unit which couple | bonds between these monomers.

このような高分子材料の具体的なものとしては、ポリビニルカルバゾール、ポリトデシルチオフェン、ポリエチレンジオキシチオフェン、ポリスチレンスルフォン酸分散体変性物、ポリ9,9−ジアルキルフルオレン、ポリ(チエニレン−9,9−ジアルキルフルオレン)、ポリ(2,5−ジアルキルパラフェニレン−チエニレン)、(ジアルキル:R=C1〜C20)、ポリパラフェニレンビニレン、ポリ(2−メトキシ−5−(2’−エチル−ペンチロキシ)−パラフェニレンビニレン)、ポリ(2,5−ジメチル−パラフェニレンビニレン)、ポリ(2,5−チエニレンビニレン)、ポリ(2,5−ジメトキシパラフェニレンビニレン)、ポリ(1,4−パラフェニレンシアノビニレン)などが挙げられる。   Specific examples of such a polymer material include polyvinyl carbazole, polytodecyl thiophene, polyethylene dioxythiophene, modified polystyrene sulfonic acid dispersion, poly 9,9-dialkylfluorene, poly (thienylene-9,9 -Dialkylfluorene), poly (2,5-dialkylparaphenylene-thienylene), (dialkyl: R = C1-C20), polyparaphenylenevinylene, poly (2-methoxy-5- (2'-ethyl-pentyloxy)- Para (phenylene vinylene), poly (2,5-dimethyl-paraphenylene vinylene), poly (2,5-thienylene vinylene), poly (2,5-dimethoxyparaphenylene vinylene), poly (1,4-paraphenylene cyano) Vinylene) and the like.

また、発光材料としては、高分子系材料に限られるものではなく、低分子材料を蒸着して成膜させても良い。また、低分子材料の性質によっては、低分子材料を溶媒に溶かした状態で塗布して使用するものとしても良い。さらに低分子材料をドーパントとして高分子ポリマー中に分散させてもよく、その際のポリマーとしては、周知の汎用ポリマーを含む各種ポリマーを状況に応じて使用することができる。   In addition, the light emitting material is not limited to a high molecular material, and a low molecular material may be deposited to form a film. Depending on the nature of the low molecular weight material, the low molecular weight material may be applied by being dissolved in a solvent. Furthermore, you may disperse | distribute a low molecular material in a high molecular polymer as a dopant, and various polymers including a well-known general purpose polymer can be used as a polymer in that case according to a condition.

低分子の発光材料(発光物質またはドーパント)としては、アントラセン、ナフタレン、フェナントレン、ピレン、テトラセン、コロネン、クリセン、フルオレセイン、ペリレン、フタロペリレン、ナフタロペリレン、ペリノン、フタロペリノン、ナフタロペリノン、ジフェニルブタジエン、テトラフェニルブタジエン、クマリン、オキサジアゾール、アルダジン、ビスベンゾキゾリン、ビススチリル、ピラジン、オキシン、アミノキノリン、イミン、ジフェニルエチレン、ビニルアントラセン、ジアミノカルバゾール、ピラン、チオピラン、ポリメチン、メロシアニン、イミダゾールキレート化オキシノイド化合物など、4−ジメアノメチレン−4H−ピラン及び4−ジシアメノメチレン−4H−チオピラン、ジケトン、クロリン系化合物やこれらの誘導体が挙げられる。低分子発光材料の具体的なものとしては、Alq3、クナクリドンなどが挙げられる。なお、発光材料は、上述のものに限定されるものではない。   Low-molecular light-emitting materials (light-emitting substances or dopants) include anthracene, naphthalene, phenanthrene, pyrene, tetracene, coronene, chrysene, fluorescein, perylene, phthaloperylene, naphthaloperylene, perinone, phthaloperinone, naphthaloperinone, diphenylbutadiene, tetraphenylbutadiene, coumarin. 4-dimaneomethylene -4H-pyran and 4-disiamenomethylene-4H-thiopyran, diketones, chlorin compounds Derivatives thereof. Specific examples of the low-molecular light-emitting material include Alq3 and quinacridone. Note that the light emitting material is not limited to those described above.

発光層あるいは電子輸送層に含有する電子輸送性物質としては、トリス(8−キノリノラト)アルミニウム(Alq3)などの8−キリノールまたはその誘導体を配位子とする有機金属錯体などのキノリン誘導体、オキサジアゾール誘導体、ペリレン誘導体、ピリジン誘導体、ピリミジン誘導体、キノキサリン誘導体、ジフェニルキノン誘導体、ニトロ置換フルオレン誘導体などが挙げられる。   Examples of the electron transporting substance contained in the light emitting layer or the electron transporting layer include quinoline derivatives such as organometallic complexes having 8-ligolinol or a derivative thereof such as tris (8-quinolinolato) aluminum (Alq3) or a derivative thereof, Examples thereof include azole derivatives, perylene derivatives, pyridine derivatives, pyrimidine derivatives, quinoxaline derivatives, diphenylquinone derivatives, nitro-substituted fluorene derivatives, and the like.

発光層あるいは正孔輸送層に含有する正孔輸送性物質としては、テトラアリールベンジシン化合物(トリアリールジアミンないしトリフェニルジアミン:TPD)、芳香族三級アミン、ヒドラゾン誘導体、イミダゾール誘導体、アミノ基を有するオキシジアゾール誘導体、ポリチオフェンなどが挙げられる。   Examples of the hole transporting substance contained in the light emitting layer or the hole transporting layer include tetraarylbenzidine compounds (triaryldiamine or triphenyldiamine: TPD), aromatic tertiary amines, hydrazone derivatives, imidazole derivatives, amino groups. Examples thereof include oxydiazole derivatives having polythiophene.

有機EL層19上に電極20すなわちカソード電極8が形成されている。カソード電極8の材料としては、仕事関数の小さい材料が適している。カソード電極8の材料の具体的なものとして、金、銀、銅、アルミニウム、インジウム、マグネシウム、カルシウム、もしくはバリウムもしくはこれらの合金またはこれら金属もしくは合金にリチウム、マグネシウムもしくはインジウムを含む化合物もしくは混合物などが挙げられる。また、カソード電極8は、以上の各種材料の層が積層された積層構造となっていても良く、具体的には、有機EL層19から順に高純度のバリウム層、高純度アルミニウム層となる積層構造などが挙げられる。   An electrode 20, that is, a cathode electrode 8 is formed on the organic EL layer 19. As a material for the cathode electrode 8, a material having a small work function is suitable. Specific examples of the material of the cathode electrode 8 include gold, silver, copper, aluminum, indium, magnesium, calcium, barium, or an alloy thereof, or a compound or mixture containing lithium, magnesium, or indium in these metals or alloys. Can be mentioned. Further, the cathode electrode 8 may have a laminated structure in which layers of the various materials described above are laminated. Specifically, the cathode electrode 8 is a laminated layer that becomes a high-purity barium layer and a high-purity aluminum layer in order from the organic EL layer 19. Examples include the structure.

以上のように、積層構造となる有機EL素子EL(m、n)では、アノード電極15から正孔が有機EL層19に注入され、カソード電極8から有機EL層19に電子が注入される。そして、有機EL層19の発光層へ正孔および電子が輸送されて、発光層にて正孔と電子が再結合するときに発光する。   As described above, in the organic EL element EL (m, n) having a stacked structure, holes are injected from the anode electrode 15 into the organic EL layer 19 and electrons are injected from the cathode electrode 8 into the organic EL layer 19. Then, holes and electrons are transported to the light emitting layer of the organic EL layer 19, and light is emitted when the holes and electrons recombine in the light emitting layer.

本実施形態によると、表示装置を横断して形成されるバスラインとしては、単位回路を選択するための走査電極線および単位回路に電流を通電するためのデータ電極線の2種類のみでよい。従って従来技術による駆動装置よりも少ないバスラインしか有しないため、従来の駆動装置よりも製造歩留まりを高くすることができる。また、バスラインが少ないため、バスラインを駆動する回路も小型化および低コスト化できる。したがって、従来よりも低コストで駆動装置および表示装置を提供することが可能である。   According to the present embodiment, there are only two types of bus lines formed across the display device: a scanning electrode line for selecting a unit circuit and a data electrode line for supplying a current to the unit circuit. Therefore, since the number of bus lines is smaller than that of the driving device according to the prior art, the manufacturing yield can be increased as compared with the conventional driving device. In addition, since there are few bus lines, a circuit for driving the bus lines can be reduced in size and cost. Therefore, it is possible to provide a driving device and a display device at a lower cost than in the past.

本実施形態では本駆動装置を用いてボトムエミッション型の表示装置を構成している。従って、従来技術の表示装置よりもバスラインが少ない分だけ開口率の大きな表示装置を構成することができるので、従来よりも輝度の高い表示装置を提供することが可能である。また、従来と同様の輝度で表示する場合は、従来より少ない電力で表示することが可能である。したがって、本発明は、駆動装置の存在に開口率が左右されないトップエミッション型の表示装置に使用するよりも、ボトムエミッション型の表示装置に用いられることがより好ましい。   In the present embodiment, a bottom emission type display device is configured using the driving device. Therefore, a display device having a larger aperture ratio can be formed by a smaller number of bus lines than a display device of the prior art, and thus a display device having higher luminance than the conventional display device can be provided. In addition, when displaying with the same luminance as the conventional display, it is possible to display with less power than the conventional display. Therefore, the present invention is more preferably used for a bottom emission type display device than for a top emission type display device whose aperture ratio is not affected by the presence of the driving device.

なお、本実施形態では、nチャンネルのトランジスタを用いて駆動装置を構成したが、使用するトランジスタとしてはnチャンネルに限定されるものではなく、pチャンネルのトランジスタを用いても本発明の駆動装置を構成することは可能である。また、その場合の駆動方法においても、与える信号の電圧、電流の極性は本実施形態とは異なるものの、本実施形態と同様の動作をさせることは当業者にとって容易である。   In the present embodiment, the driving device is configured using n-channel transistors. However, the transistors to be used are not limited to n-channel, and the driving device of the present invention can be used even when p-channel transistors are used. It is possible to configure. Also in the driving method in that case, it is easy for those skilled in the art to perform the same operation as in this embodiment, although the voltage and current polarity of the signal to be applied are different from those in this embodiment.

本実施形態では、半導体層としてはアモルファスシリコンを用いたが、本発明に用いられる半導体層の材料としては、ポリシリコン、有機半導体などでも良い。   In the present embodiment, amorphous silicon is used as the semiconductor layer, but the semiconductor layer used in the present invention may be polysilicon, organic semiconductor, or the like.

(第2の実施形態)
本発明の第2の実施形態は、使用する駆動回路は第1の実施形態と同じものであるが、表示装置の構成をトップエミッション型としたものである。したがって、表示装置の構成および駆動方法は第1の実施形態と同じであるのでその説明は省略し、表示装置の構成のみ説明する。
(Second Embodiment)
In the second embodiment of the present invention, the drive circuit used is the same as that of the first embodiment, but the configuration of the display device is a top emission type. Accordingly, since the configuration and driving method of the display device are the same as those in the first embodiment, description thereof will be omitted, and only the configuration of the display device will be described.

図5は本実施形態の駆動装置を用いた表示装置の構成を示す断面図である。図5は第1のトランジスタQ1(m,n)および有機EL素子EL(m,n)を通る面での断面図である。 FIG. 5 is a cross-sectional view showing a configuration of a display device using the driving device of the present embodiment. FIG. 5 is a cross-sectional view taken along a plane passing through the first transistor Q 1 (m, n) and the organic EL element EL (m, n).

図5において、図4と同じ機能の要素には同じ番号を付した。符号21は表示装置、符号11はガラス基板、符号12はゲート電極、符号13はSiO2,SiNなどによるゲート絶縁膜、符号14はアモルファスシリコンによる半導体層、符号16はドレイン電極、符号17はソース電極であり、ゲート電極12、ゲート絶縁層13、半導体層14、ドレイン電極16およびソース電極17で第1のトランジスタQ1(m,n)を形成している。符号18はSiO2,SiN,有機樹脂などによるパッシベーション層、符号22は有機樹脂などによる平坦化層、符号15は有機EL素子EL(m,n)のアノード電極、符号19は有機EL層、符号8は、有機EL素子EL(m,n)の透明なカソード電極である。アノード電極15、有機EL層19およびカソード電極8は有機EL素子を構成している。符号23は第1のトランジスタのソース電極17と有機EL素子EL(m,n)のアノード電極15を電気的に接続するコンタクト電極である。 In FIG. 5, elements having the same functions as those in FIG. Reference numeral 21 is a display device, reference numeral 11 denotes a glass substrate, reference numeral 12 denotes a gate electrode, reference numeral 13 is SiO 2, SiN, etc. by the gate insulating film, reference numeral 14 denotes a semiconductor layer by amorphous silicon, reference numeral 16 denotes a drain electrode, reference numeral 17 is a source The first electrode Q 1 (m, n) is formed by the gate electrode 12, the gate insulating layer 13, the semiconductor layer 14, the drain electrode 16 and the source electrode 17. Reference numeral 18 denotes a passivation layer made of SiO 2 , SiN, organic resin, etc. Reference numeral 22 denotes a flattening layer made of organic resin, etc. Reference numeral 15 denotes an anode electrode of the organic EL element EL (m, n), Reference numeral 19 denotes an organic EL layer, reference numeral Reference numeral 8 denotes a transparent cathode electrode of the organic EL element EL (m, n). The anode electrode 15, the organic EL layer 19 and the cathode electrode 8 constitute an organic EL element. Reference numeral 23 denotes a contact electrode for electrically connecting the source electrode 17 of the first transistor and the anode electrode 15 of the organic EL element EL (m, n).

本表示装置21はトップエミッション型と呼ばれる構成によるもので、有機EL層19で発生した光は、表示装置21のカソード電極8側から取り出される。   The display device 21 has a configuration called a top emission type, and light generated in the organic EL layer 19 is extracted from the cathode electrode 8 side of the display device 21.

有機EL素子EL(m,n)のアノード電極15の材料としては、アルミニウム、アルミニウム合金、クロム合金などがある。   Examples of the material of the anode electrode 15 of the organic EL element EL (m, n) include aluminum, an aluminum alloy, and a chromium alloy.

カソード電極8は、透光性を有する必要があり、有機EL層19に近い方から、マグネシウムと銀の混合物の薄膜とITOまたはIZO(亜鉛ドープ酸化インジウム)の積層構造などの構成をとることができる。   The cathode electrode 8 needs to have translucency, and may have a structure such as a laminated structure of a thin film of a mixture of magnesium and silver and ITO or IZO (zinc-doped indium oxide) from the side closer to the organic EL layer 19. it can.

有機EL層19については、第1の実施形態と同様にすることができる。   The organic EL layer 19 can be the same as in the first embodiment.

本実施形態によると、表示装置を横断して形成されるバスラインとしては、単位回路を選択するための走査電極線および単位回路に電流を通電するためのデータ電極線の2種類のみでよい。従って従来技術による駆動装置よりも少ないバスラインしか有しないため、従来の駆動装置よりも製造歩留まりを高くすることができる。また、バスラインが少ないため、バスラインを駆動する回路も小型化および低コスト化出来る。従って従来よりも低コストで駆動装置および表示装置を提供することが可能である。   According to the present embodiment, there are only two types of bus lines formed across the display device: a scanning electrode line for selecting a unit circuit and a data electrode line for supplying a current to the unit circuit. Therefore, since the number of bus lines is smaller than that of the driving device according to the prior art, the manufacturing yield can be increased as compared with the conventional driving device. Further, since there are few bus lines, a circuit for driving the bus lines can be reduced in size and cost. Accordingly, it is possible to provide a driving device and a display device at a lower cost than in the past.

本発明の第1の実施形態に係る表示装置の構成およびその1つの動作状態を示す図である。It is a figure which shows the structure of the display apparatus which concerns on the 1st Embodiment of this invention, and its one operating state. 図1に示す表示装置の他の動作状態を示す図である。It is a figure which shows the other operation state of the display apparatus shown in FIG. 第1の実施形態の表示装置の動作タイミングを示すタイミングチャートである。It is a timing chart which shows the operation timing of the display of a 1st embodiment. 第1の実施形態の表示装置の構成を示す断面図である。It is sectional drawing which shows the structure of the display apparatus of 1st Embodiment. 第2の実施形態の表示装置の構成を示す断面図である。It is sectional drawing which shows the structure of the display apparatus of 2nd Embodiment. 従来の技術による駆動装置の構成を示す図である。It is a figure which shows the structure of the drive device by a prior art.

符号の説明Explanation of symbols

1 表示装置
2 走査ドライバ回路
3 データドライバ回路
4,5,6,7 単位回路
8 カソード電極
9 カソード電源
1,X2,X3 走査電極線
1,Y2 データ電極線
1(m,n) 第1のトランジスタ
2(m,n) 第2のトランジスタ
3(m,n) 第3のトランジスタ
C(m,n) コンデンサ
EL(m,n) 有機EL素子
1 display device 2 scan driver circuit 3 data driver circuit 4, 5, 6, 7 the unit circuit 8 cathode electrode 9 cathode power supply X 1, X 2, X 3 scan electrode lines Y 1, Y 2 data electrode line Q 1 (m, n) First transistor Q 2 (m, n) Second transistor Q 3 (m, n) Third transistor C (m, n) Capacitor EL (m, n) Organic EL element

Claims (10)

複数の単位回路が配列された駆動装置で、
各単位回路は表示素子を駆動する駆動回路であって、
前記表示素子の一方の電極に、制御電極と第2電極間の電圧に従った電流を通電する第1のトランジスタと、
前記第1のトランジスタの制御電極に電圧を印加する第2のトランジスタと、
前記表示素子の一方の電極に電流を通電する第3のトランジスタと、
前記単位回路を選択するための走査信号が印加される第1の電極線と、
前記表示素子に電流を通電するための第2の電極線と、を有し、
前記第2および前記第3のトランジスタの制御電極は前記第1の電極線に接続され、
前記第1および前記第2のトランジスタの第1電極は第2の電極線に接続され、
前記第2のトランジスタの第2電極は前記第1のトランジスタの制御電極に接続され、
前記第1のトランジスタの第2電極および前記第3のトランジスタの第1電極は前記表示素子の前記一方の電極に接続され、
前記第3のトランジスタの第2電極は隣接する前記単位回路の第1の電極線に接続されていることを特徴とする駆動装置。
A drive device in which a plurality of unit circuits are arranged,
Each unit circuit is a drive circuit for driving a display element,
A first transistor that energizes one electrode of the display element with a current according to a voltage between the control electrode and the second electrode;
A second transistor for applying a voltage to the control electrode of the first transistor;
A third transistor for passing a current through one electrode of the display element;
A first electrode line to which a scanning signal for selecting the unit circuit is applied;
A second electrode line for passing a current through the display element,
Control electrodes of the second and third transistors are connected to the first electrode line;
The first electrodes of the first and second transistors are connected to a second electrode line;
A second electrode of the second transistor is connected to a control electrode of the first transistor;
First electrode of the second electrode and the third transistor of the first transistor is connected to the one electrode of the display element,
The driving device according to claim 1, wherein the second electrode of the third transistor is connected to the first electrode line of the adjacent unit circuit.
前記第1のトランジスタの制御電極と第2電極との間に接続されたコンデンサを有することを特徴とする請求項1に記載の駆動装置。   The drive device according to claim 1, further comprising a capacitor connected between a control electrode and a second electrode of the first transistor. 請求項1または2に記載の駆動装置の駆動方法であって、
前記第1の電極線の1本に、前記第2および第3のトランジスタをオンさせる電圧を印加し、前記第2の電極線に、前記表示素子を活性化させるのと同等の電流を通電する工程と、
前記第1の電極線に、前記第2および第3のトランジスタをオフさせる電圧を印加し、前記第2の電極線に電圧を印加して前記第1のトランジスタに通電し、前記表示素子を活性化させる工程からなることを特徴とする駆動装置の駆動方法。
It is a drive method of the drive device according to claim 1 or 2,
A voltage for turning on the second and third transistors is applied to one of the first electrode lines, and a current equivalent to that for activating the display element is applied to the second electrode line. Process,
A voltage for turning off the second and third transistors is applied to the first electrode line, a voltage is applied to the second electrode line to energize the first transistor, and the display element is activated A drive method for a drive device, characterized by comprising the steps of:
請求項1または2の駆動装置において、
前記第1の電極線に接続され、前記単位回路を選択する信号を、前記第1の電極線の1本に出力する状態、および第1の電極線の全てに、前記単位回路を選択しない信号を出力する状態を有する走査回路と、
前記第2の電極線に接続され、
前記表示素子を活性化させるのと同等の電流を通電する状態、および前記表示素子に電流を通電させるための電圧を出力する状態を有するデータドライバ回路と、を有することを特徴とする駆動装置。
The drive unit according to claim 1 or 2,
A signal that is connected to the first electrode line and outputs a signal for selecting the unit circuit to one of the first electrode lines, and a signal that does not select the unit circuit for all of the first electrode lines A scanning circuit having a state of outputting
Connected to the second electrode wire;
A data driver circuit having a state in which a current equivalent to activating the display element is applied and a state in which a voltage for supplying a current to the display element is output.
請求項4に記載の駆動装置の駆動方法であって、
前記走査回路が前記単位回路を選択する信号を前記第1の電極線の1本に出力する状態となるとき、前記データドライバ回路は前記表示素子を活性化させるのと同等の電流を通電する状態となり、
前記走査回路が第1の電極線の全てに前記単位回路を選択しない信号を出力する状態となるとき、前記データドライバ回路は前記表示素子に電流を通電させるための電圧を出力する状態となることを特徴とする駆動装置の駆動方法。
It is a drive method of the drive device according to claim 4, Comprising:
When the scanning circuit is in a state of outputting a signal for selecting the unit circuit to one of the first electrode lines, the data driver circuit is energized with a current equivalent to activating the display element. And
When the scanning circuit is in a state of outputting a signal that does not select the unit circuit to all of the first electrode lines, the data driver circuit is in a state of outputting a voltage for energizing the display element. A driving method for a driving device.
複数の単位回路が配列された表示装置で、
各単位回路は、
表示素子と、
前記表示素子の一方の電極に、制御電極と第2電極間の電圧に従った電流を通電する第1のトランジスタと、
前記第1のトランジスタの制御電極に電圧を印加する第2のトランジスタと、
前記表示素子の一方の電極に電流を通電する第3のトランジスタと、
前記単位回路を選択するための走査信号が印加される第1の電極線と、
前記表示素子に電流を通電するための第2の電極線と、を有し、
前記第2および前記第3のトランジスタの制御電極は前記第1の電極線に接続され、
前記第1および前記第2のトランジスタの第1電極は第2の電極線に接続され、
前記第2のトランジスタの第2電極は前記第1のトランジスタの制御電極に接続され、
前記第1のトランジスタの第2電極および前記第3のトランジスタの第1電極は前記表示素子の前記一方の電極に接続され、
前記第3のトランジスタの第2電極は隣接する前記単位回路の第1の電極線に接続されていることを特徴とする表示装置。
A display device in which a plurality of unit circuits are arranged,
Each unit circuit is
A display element;
A first transistor that energizes one electrode of the display element with a current according to a voltage between the control electrode and the second electrode;
A second transistor for applying a voltage to the control electrode of the first transistor;
A third transistor for passing a current through one electrode of the display element;
A first electrode line to which a scanning signal for selecting the unit circuit is applied;
A second electrode line for passing a current through the display element,
Control electrodes of the second and third transistors are connected to the first electrode line;
The first electrodes of the first and second transistors are connected to a second electrode line;
A second electrode of the second transistor is connected to a control electrode of the first transistor;
First electrode of the second electrode and the third transistor of the first transistor is connected to the one electrode of the display element,
The display device, wherein the second electrode of the third transistor is connected to the first electrode line of the adjacent unit circuit.
前記第1のトランジスタの制御電極と第2電極との間に接続されたコンデンサを有することを特徴とする請求項6に記載の表示装置。   The display device according to claim 6, further comprising a capacitor connected between the control electrode and the second electrode of the first transistor. 請求項6または7に記載の表示装置の駆動方法であって、
前記第1の電極線の1本に、前記第2および第3のトランジスタをオンさせる電圧を印加し、前記第2の電極線に、前記表示素子を活性化させるのと同等の電流を通電する工程と、
前記第1の電極線に、前記第2および第3のトランジスタをオフさせる電圧を印加し、前記第2の電極線に電圧を印加して前記第1のトランジスタに通電し、前記表示素子を活性化させる工程からなることを特徴とする表示装置の駆動方法。
A driving method of a display device according to claim 6 or 7,
A voltage for turning on the second and third transistors is applied to one of the first electrode lines, and a current equivalent to that for activating the display element is applied to the second electrode line. Process,
A voltage for turning off the second and third transistors is applied to the first electrode line, a voltage is applied to the second electrode line to energize the first transistor, and the display element is activated A method for driving a display device, characterized by comprising the steps of:
請求項6または7の表示装置において、
前記第1の電極線に接続され、前記単位回路を選択する信号を、前記第1の電極線の1本に出力する状態、および第1の電極線の全てに、前記単位回路を選択しない信号を出力する状態を有する走査回路と、
前記第2の電極線に接続され、
前記表示素子を活性化させるのと同等の電流を通電する状態、および前記表示素子に電流を通電させるための電圧を出力する状態を有するデータドライバ回路とを有することを特徴とする表示装置。
The display device according to claim 6 or 7,
A signal that is connected to the first electrode line and outputs a signal for selecting the unit circuit to one of the first electrode lines, and a signal that does not select the unit circuit for all of the first electrode lines A scanning circuit having a state of outputting
Connected to the second electrode wire;
A display device comprising: a data driver circuit having a state in which a current equivalent to activating the display element is applied and a state in which a voltage for supplying a current to the display element is output.
請求項9に記載の表示装置の駆動方法であって、
前記走査回路が前記単位回路を選択する信号を前記第1の電極線の1本に出力する状態となるとき、前記データドライバ回路は前記表示素子を活性化させるのと同等の電流を通電する状態となり、
前記走査回路が第1の電極線の全てに前記単位回路を選択しない信号を出力する状態となるとき、前記データドライバ回路は前記表示素子に電流を通電させるための電圧を出力する状態となることを特徴とする表示装置の駆動方法。
A driving method of a display device according to claim 9,
When the scanning circuit is in a state of outputting a signal for selecting the unit circuit to one of the first electrode lines, the data driver circuit is energized with a current equivalent to activating the display element. And
When the scanning circuit is in a state of outputting a signal that does not select the unit circuit to all of the first electrode lines, the data driver circuit is in a state of outputting a voltage for energizing the display element. A method for driving a display device.
JP2005211150A 2005-07-21 2005-07-21 DRIVE DEVICE, DISPLAY DEVICE, DRIVE DEVICE, AND DISPLAY DEVICE DRIVE METHOD Expired - Fee Related JP4788216B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2005211150A JP4788216B2 (en) 2005-07-21 2005-07-21 DRIVE DEVICE, DISPLAY DEVICE, DRIVE DEVICE, AND DISPLAY DEVICE DRIVE METHOD

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2005211150A JP4788216B2 (en) 2005-07-21 2005-07-21 DRIVE DEVICE, DISPLAY DEVICE, DRIVE DEVICE, AND DISPLAY DEVICE DRIVE METHOD

Publications (2)

Publication Number Publication Date
JP2007025543A JP2007025543A (en) 2007-02-01
JP4788216B2 true JP4788216B2 (en) 2011-10-05

Family

ID=37786347

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005211150A Expired - Fee Related JP4788216B2 (en) 2005-07-21 2005-07-21 DRIVE DEVICE, DISPLAY DEVICE, DRIVE DEVICE, AND DISPLAY DEVICE DRIVE METHOD

Country Status (1)

Country Link
JP (1) JP4788216B2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4281018B2 (en) * 2007-02-19 2009-06-17 ソニー株式会社 Display device
JP4300491B2 (en) * 2007-03-13 2009-07-22 ソニー株式会社 Display device

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5952789A (en) * 1997-04-14 1999-09-14 Sarnoff Corporation Active matrix organic light emitting diode (amoled) display pixel structure and data load/illuminate circuit therefor
JP2002351401A (en) * 2001-03-21 2002-12-06 Mitsubishi Electric Corp Self-light emission type display device
JP2003195810A (en) * 2001-12-28 2003-07-09 Casio Comput Co Ltd Driving circuit, driving device and driving method for optical method
JP4566528B2 (en) * 2002-12-05 2010-10-20 シャープ株式会社 Display device
JP4016962B2 (en) * 2003-05-19 2007-12-05 セイコーエプソン株式会社 Electro-optical device and driving method of electro-optical device
JP4338131B2 (en) * 2003-09-30 2009-10-07 インターナショナル・ビジネス・マシーンズ・コーポレーション TFT array, display panel, and inspection method of TFT array

Also Published As

Publication number Publication date
JP2007025543A (en) 2007-02-01

Similar Documents

Publication Publication Date Title
US7317429B2 (en) Display panel and display panel driving method
JP2023164804A (en) Semiconductor device
JP2023130349A (en) Display device, display module, and electronic device
JP4046267B2 (en) Display device
KR100675622B1 (en) Electro Luminescence Display
KR101368006B1 (en) Organic Light Emitting Display and Method of Driving the same
US9245480B2 (en) Organic light emitting diode display with vertical compensation control line formed in parallel with the data line
CN105938705B (en) Organic light emitting diode display
JP4424346B2 (en) Drive circuit and drive device
KR100607513B1 (en) Electro-Luminescence Display Apparatus and Driving Method thereof
JP4788216B2 (en) DRIVE DEVICE, DISPLAY DEVICE, DRIVE DEVICE, AND DISPLAY DEVICE DRIVE METHOD
KR100623728B1 (en) Organic Electro Luminescence Device for having a pixel circuit
US20070146248A1 (en) Flat panel display
JP4085636B2 (en) Method for driving memory-driven display device and memory-driven display device
JP6506103B2 (en) Light emitting device
JP2019025797A (en) Light-emitting device
JP2011060787A (en) Organic electroluminescence transistor array and method for driving the same, and organic electroluminescence display device
KR100761114B1 (en) Driving Method for Light Emitting Display Device and Light Emitting Display Device the same
JP6691023B2 (en) Light emitting device
JP2018200845A (en) Light emitting device
JP2005017959A (en) Method for driving display device
JP2009224434A (en) Organic el element, electrooptical device, and electronic apparatus

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20080424

RD03 Notification of appointment of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7423

Effective date: 20110204

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20110421

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110426

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110531

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20110621

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20110704

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140729

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

LAPS Cancellation because of no payment of annual fees