JP4742543B2 - Dnaチップ装置 - Google Patents
Dnaチップ装置 Download PDFInfo
- Publication number
- JP4742543B2 JP4742543B2 JP2004261168A JP2004261168A JP4742543B2 JP 4742543 B2 JP4742543 B2 JP 4742543B2 JP 2004261168 A JP2004261168 A JP 2004261168A JP 2004261168 A JP2004261168 A JP 2004261168A JP 4742543 B2 JP4742543 B2 JP 4742543B2
- Authority
- JP
- Japan
- Prior art keywords
- dna
- circuit
- wiring layer
- digital
- analog
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Apparatus Associated With Microorganisms And Enzymes (AREA)
Description
従って、請求項1に対応する発明は以上のような手段を講じたことにより、DNA合成用回路及びDNA検出用回路において、デジタル回路領域とアナログ回路領域を分離して配置している。そのため、デジタル回路とアナログ回路との間のクロストークを減少させることができ、ハイブリッドDNAの生成量を高精度に検出できるDNAチップ装置を提供することができる。また、請求項1に対応する発明は、各アナログ配線層と各デジタル配線層との間に接地配線層を備えたので、アナログ処理の電気信号とデジタル処理の電気信号がクロストークを起こそうとしても、接地配線層(グランド信号線)によりノイズが吸収される。そのため、基板上の電気回路においてアナログ信号とデジタル信号のクロストークを防ぐことが可能であり、ハイブリッドDNAの生成量を高精度に検出できるDNAチップ装置を提供することができる。
図1は本発明の第1の実施形態に係るDNAチップ装置の構成を示す模式図であり、図2及び図3は同装置における各ユニットセルの構成を示す模式図であって、図4乃至図6は基板の配線層の構成を示す模式図である。以下の説明は、同種の部分には同一の符号を付して重複した記載を省略する。
出力制御部40は、ユニットセル20のハイブリッドDNA検出部23において検出された2次電流を出力制御する。
図8は本発明の第2の実施形態に係るDNAチップ装置内の回路素子の一例を示す模式図である。
図10は本発明の第3の実施形態に係るDNAチップ装置を構成する電気回路素子の配列の一例を示す模式図である。
図16及び図17は本発明の第4の実施形態に係るDNAチップ装置の各ユニットセルを構成する電気回路の構成を示す模式図である。
図18は本発明の第5の実施形態に係るDNAチップ装置のユニットセルの構成を示す模式図である。
Claims (4)
- 基板と、
前記基板上に形成され、検出用DNA及び被検出用DNAを保持可能な電極と、
前記基板表面に形成された複数のアナログ回路素子及び複数のデジタル回路素子からなり、前記電極上に前記検出用DNAを合成させるためのDNA合成用回路と、
前記基板表面で前記DNA合成用回路とは異なる領域に形成された複数のアナログ回路素子及び複数のデジタル回路素子からなり、前記検出用DNAと前記被検出用DNAとによるハイブリダイゼーションに対応する電流を前記電極から検出するためのDNA検出用回路と、
前記DNA合成用回路を構成するアナログ回路素子及び前記DNA検出用回路を構成するアナログ回路素子からなるアナログ回路領域と、
前記DNA合成用回路を構成するデジタル回路素子及び前記DNA検出用回路を構成するデジタル回路素子からなるデジタル回路領域と、
前記基板上に形成され、いずれかの前記各アナログ回路素子に個別に接続された複数のアナログ配線層と、
前記基板上に形成され、いずれかの前記各デジタル回路素子に個別に接続された複数のデジタル配線層と、
前記各アナログ配線層と前記各デジタル配線層との間に形成された複数の接地配線層と
を備え、
前記アナログ回路領域と前記デジタル回路領域を分離して配置しており、
前記各アナログ配線層、前記各デジタル配線層及び前記各接地配線層から構成される配線層は、当該配線層を構成するアナログ配線層またはデジタル配線層を当該配線層と隣接して配置された配線層と共有する
ことを特徴とするDNAチップ装置。 - 請求項1に記載のDNAチップ装置において、
前記基板表面で1つ以上の前記各デジタル回路素子又は1つ以上の前記各アナログ回路素子を部分的に囲うように各々形成され、少なくとも隣接した回路素子をノイズから保護するための複数のガードリング層を備えたことを特徴とするDNAチップ装置。 - 請求項1に記載のDNAチップ装置において、
前記各回路素子のうち、互いに隣接し且つ略同一寸法の回路素子同士は、互いに同一の長手方向を有する向きに配列され、及び/又は、互いに中間に位置する仮想軸を中心に軸対象となる位置に配列されたことを特徴とするDNAチップ装置。 - 請求項2に記載のDNAチップ装置において、
前記各回路素子のうち、互いに隣接し且つ略同一寸法の回路素子同士は、互いに同一の長手方向を有する向きに配列され、及び/又は、互いに中間に位置する仮想軸を中心に軸対象となる位置に配列されたことを特徴とするDNAチップ装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004261168A JP4742543B2 (ja) | 2004-09-08 | 2004-09-08 | Dnaチップ装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004261168A JP4742543B2 (ja) | 2004-09-08 | 2004-09-08 | Dnaチップ装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2006078264A JP2006078264A (ja) | 2006-03-23 |
JP4742543B2 true JP4742543B2 (ja) | 2011-08-10 |
Family
ID=36157857
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004261168A Expired - Fee Related JP4742543B2 (ja) | 2004-09-08 | 2004-09-08 | Dnaチップ装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4742543B2 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10288582B2 (en) * | 2016-01-12 | 2019-05-14 | Analog Devices Global | Integrated ion sensing apparatus and methods |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06291189A (ja) * | 1993-03-30 | 1994-10-18 | Mitsubishi Electric Corp | ゲートアレイ |
PT1077636E (pt) * | 1998-05-13 | 2004-06-30 | Cygnus Therapeutic Systems | Processamento de sinal para medicao de analitos fisiologicos |
JP2000164999A (ja) * | 1998-11-27 | 2000-06-16 | Murata Mach Ltd | 印刷回路基板 |
JP4167349B2 (ja) * | 1999-05-20 | 2008-10-15 | 新潟精密株式会社 | 受信機 |
JP2001223449A (ja) * | 2000-02-09 | 2001-08-17 | Toshiba Corp | 多層プリント基板 |
JP4010172B2 (ja) * | 2001-04-25 | 2007-11-21 | 株式会社ニコン | 有機分子検出素子、有機分子検出装置、および、有機分子検出方法 |
JP3834212B2 (ja) * | 2001-05-22 | 2006-10-18 | Necエレクトロニクス株式会社 | 半導体集積回路装置 |
JP2003037172A (ja) * | 2001-07-23 | 2003-02-07 | Niigata Seimitsu Kk | アナログ・デジタル混載集積回路 |
JP2003289108A (ja) * | 2001-10-24 | 2003-10-10 | Sanyo Electric Co Ltd | 半導体集積回路 |
US20030234438A1 (en) * | 2002-06-24 | 2003-12-25 | Motorola, Inc. | Integrated circuit structure for mixed-signal RF applications and circuits |
JP4039201B2 (ja) * | 2002-08-20 | 2008-01-30 | ソニー株式会社 | ハイブリダイゼーション検出部とセンサーチップ及びハイブリダイゼーション方法 |
JP4092990B2 (ja) * | 2002-09-06 | 2008-05-28 | 株式会社日立製作所 | 生体および化学試料検査装置 |
-
2004
- 2004-09-08 JP JP2004261168A patent/JP4742543B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2006078264A (ja) | 2006-03-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4994365B2 (ja) | ホール素子及び磁気センサ | |
JP4883812B2 (ja) | 物質検出装置 | |
KR101690170B1 (ko) | 커스텀 집적 회로 | |
CN102695952B (zh) | 基于超低功率cmos的生物传感器电路 | |
JP5119534B2 (ja) | イメージセンサ | |
CN102027357A (zh) | 传感器及其制造方法 | |
US9719959B2 (en) | Hydrogen ion sensor | |
US20160122815A1 (en) | Semiconductor device and manufacturing method thereof | |
JP4742543B2 (ja) | Dnaチップ装置 | |
JP6309734B2 (ja) | 生体分子計測装置 | |
JP6447925B2 (ja) | イオン濃度センサ | |
JP2970194B2 (ja) | 半導体集積回路 | |
JP6797931B2 (ja) | 遺伝子配列決定構造、チップ、システムおよび遺伝子配列決定方法 | |
US20050072898A1 (en) | Electronic pulse detection apparatus and electronic pulse detection chip | |
EP1579504A1 (en) | Method of producing semiconductor elements using a test structure | |
US20210272916A1 (en) | Integrated circuit | |
Yang et al. | A high-speed small-area pixel 16× 16 ISFET array design using 0.35-μm CMOS process | |
CN110618167B (zh) | 一种pH值检测装置及其制备方法、pH值检测方法 | |
JP6644336B2 (ja) | イオン濃度センサ | |
CN114045211B (zh) | 基因测序结构、基因测序装置及基因测序方法 | |
US11536783B2 (en) | Semiconductor device | |
JP2011222547A (ja) | テストエレメントグループおよび半導体装置 | |
JP3501880B2 (ja) | 半導体集積回路装置の製造方法および半導体ウエハ | |
JP4633447B2 (ja) | 半導体装置及び半導体装置の製造方法 | |
Li et al. | Development of 2nd prototype of novel silicon Stripixel detector for PHENIX upgrade |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20070824 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20091215 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100126 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100326 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100817 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20101015 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110412 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110425 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140520 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4742543 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |