JP4714436B2 - Termination circuit, sensor, repeater and disaster prevention system - Google Patents
Termination circuit, sensor, repeater and disaster prevention system Download PDFInfo
- Publication number
- JP4714436B2 JP4714436B2 JP2004216221A JP2004216221A JP4714436B2 JP 4714436 B2 JP4714436 B2 JP 4714436B2 JP 2004216221 A JP2004216221 A JP 2004216221A JP 2004216221 A JP2004216221 A JP 2004216221A JP 4714436 B2 JP4714436 B2 JP 4714436B2
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- termination circuit
- line
- capacitor
- diode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Fire Alarms (AREA)
Description
本発明は、各所に張り巡らされる防災システムの伝送線を終端する終端回路等に関する。 The present invention relates to a termination circuit or the like that terminates a transmission line of a disaster prevention system stretched around various places.
従来の防災システムには、P型火災受信機や、オンオフ感知器、ベル等がL,C線路(24V電源電圧)を介して接続されて、該オンオフ感知器により熱・煙等を検出して該L,C線路を短絡し、火災受信機がこれを検出して火災警報を行う、いわゆるP型システムがある。 In a conventional disaster prevention system, a P-type fire receiver, an on / off detector, a bell, etc. are connected via L and C lines (24V power supply voltage), and the on / off detector detects heat and smoke. There is a so-called P-type system in which the L and C lines are short-circuited and a fire receiver detects this and gives a fire alarm.
また、大規模な建築物等を監視する場合に、アナログ感知器や中継器などの端末器が各々固有のアドレスを有して伝送線(±SIG線、伝送信号線)に接続されたR型火災受信機によって、時分割多重伝送方式によるポーリング通信で各端末器を制御して監視・警報を行う、いわゆるR型システムがある。 Also, when monitoring a large-scale building, etc., the R type in which terminals such as analog sensors and repeaters have their own addresses and are connected to transmission lines (± SIG lines, transmission signal lines) There is a so-called R-type system in which each terminal is controlled and monitored / alarmed by polling communication based on a time division multiplex transmission system using a fire receiver.
図10は、従来の防災システム100の構成の一例を示す図である。防災システム100は、建築物等に設置されており、防災センターなどに設けられた受信機2(防災監視装置)や、該受信機2に伝送線3(伝送信号線)を介して接続された感知器用中継器及び制御用中継器などの中継器5、火災感知器(アナログ感知器4)などの固有アドレスを有する多数の端末器等によって構成され、受信機と端末器間において該伝送線3を介して時分割多重伝送方式によるポーリング通信を行って、火災、ガス漏れ等の防災監視制御及び警報等を行っている(R型システム)。
FIG. 10 is a diagram illustrating an example of a configuration of a conventional
また防災システム100の中継器5はR型システム用中継器であり、L,C線路に接続されたオンオフ感知器6による監視及び制御を行う感知器用中継器(火報中継器)や、ガス漏れ中継器あるいは防排煙中継器等である。中継器5が感知器用中継器である場合には、中継器5において前記時分割多重伝送方式の通信プロトコルに変換して中継器5自身の情報及び中継器5が監視・制御する警戒監視区域の情報(オンオフ感知器6が接続されたL,C線路の監視情報及び制御)の通信を受信機2との間で行っている。
いわゆるR型受信機は上述した構成で(受信機2から一つの伝送線3に接続された系統で)一つの系統(例えば、系統1)を成している。そして受信機2には図示されない同じ構成の伝送線3を有し、多数の端末器が接続されたその他の系統が複数備えられている(例えば、系統2)。
The
A so-called R-type receiver forms one system (for example, system 1) with the above-described configuration (a system connected from the
しかし図10のように、伝送線3(±SIG線、伝送信号線)は受信機2を基点として接続され、途中で幾重にも分岐され、又は中継器5を介して更に±SIG線が接続されており、その配線形状は言わばツリー状である。
ツリー状に分岐・接続された各伝送線3(±SIG線)の終端は、通常、開放端としてあるか、インピーダンス整合が必要な場合には終端回路を内蔵する終端器7Tによって終端されている。
以下においては、伝送線3の受信機2側を「上流」、終端器7T側を「下流」と呼んで説明する。
However, as shown in FIG. 10, the transmission line 3 (± SIG line, transmission signal line) is connected with the
Termination of each transmission line 3 (± SIG line) branched and connected in a tree shape is usually an open end or terminated by a
In the following description, the
この防災システム100の監視制御動作を簡単に説明すると次の通りである。まず、通常時受信機2は、固有のアドレスを有する中継器5(感知器用中継器や防排煙中継器等)やアナログ感知器4等の端末器に所定の電圧を有する時分割多重伝送信号でポーリング通信を行い、中継器5及びアナログ感知器4からの情報を収集して監視区域の異常・正常を判断する。そして中継器5やアナログ感知器4からの返信信号が火災情報である場合には、受信機2はこれを受信して火災と判断し、諸警報及び防排煙端末等の制御を行う。
The monitoring control operation of the
具体的な例としては、アナログ感知器4の設置された箇所で火災が発生した場合、アナログ感知器4は、受信機2から伝送線3(±SIG線)を介して自分のアドレス情報を有する時分割多重伝送信号をポーリング受信した時にその火災情報信号を付加して返信し、受信機2がこの信号を受信する。
As a specific example, when a fire occurs at a place where the
またオンオフ感知器6が火災を検知してL,C線路を短絡した場合には、L,C線路が接続された中継器がその短絡を検出して、その情報を時分割多重伝送方式の信号に変換して、伝送線3(±SIG線)を介して受信機2に返信する。
When the on / off
ところで、防災システムは、伝送線の分岐数や総線長に一般性が無い。何故ならば、設置建造物は多種多様であるため、それぞれの建造物に適応した配線をする必要があること、改築や増築がなされると増配線が必要になること、施工効率向上のために1つの伝送線を幾重にも分岐するといったことがあること、等の様々な要因があるためである。 By the way, the disaster prevention system has no generality in the number of transmission lines and the total line length. Because there are a wide variety of installation buildings, it is necessary to carry out wiring suitable for each building, that when renovation or expansion is performed, additional wiring is required, and in order to improve construction efficiency This is because there are various factors such as the fact that one transmission line is branched several times.
このような伝送線の分岐数や総線長に一般性が無いことは、線路間のインピーダンス整合に大きな問題を与える。その1つが、終端器や分岐による反射である。 The lack of generality in the number of branches and the total line length of such transmission lines gives a great problem to impedance matching between lines. One of them is reflection due to terminators and branches.
図11は、伝送線上の伝送パルスの波形を示す図であり、横軸が時間、縦軸が電圧である。また図11(a)の時間軸を10倍に拡大した波形が図11(b)である。図11に示す通り、立ち上がり及び立ち下がり時に反射による波形歪(リンギング)が生じている。同図のx1の部分における立ち上がり時の波形歪によれば、一時的ではあるが、伝送パルスのHレベル以上の電圧が伝送線に印加されている(以下「+側サージ」と呼ぶ。)。また、同図のx2の部分における立ち下がり時の波形歪によれば、一時的に負電圧まで低下している(以下「−側サージ」と呼ぶ。)。これらの+側サージ及び−側サージの発生は、中継器や端末器を構成する素子を破壊したり、劣化させたり、更には誤動作(伝送エラー等)を起こすなどの要因となる。 FIG. 11 is a diagram illustrating a waveform of a transmission pulse on the transmission line, where the horizontal axis represents time and the vertical axis represents voltage. Moreover, the waveform which expanded the time axis of Fig.11 (a) 10 times is FIG.11 (b). As shown in FIG. 11, waveform distortion (ringing) due to reflection occurs at the rise and fall. According to the waveform distortion at the time of rising in the portion x1 in the same figure, although temporarily, a voltage equal to or higher than the H level of the transmission pulse is applied to the transmission line (hereinafter referred to as “+ side surge”). Further, according to the waveform distortion at the time of falling in the portion x2 in the same figure, the voltage temporarily decreases to a negative voltage (hereinafter referred to as “−side surge”). Generation | occurrence | production of these + side surges and-side surges becomes factors, such as destroying or degrading the element which comprises a repeater and a terminal, and also causing malfunction (transmission error etc.).
そこで、受信機側が送信する伝送パルスの波形を矩形波とせず、立ち上がり及び立ち下がりを鈍らせて送信する技術が知られている(特許文献1)。
しかしながら、特許文献1の技術は、送信時の伝送パルスの波形を鈍らせることで線路間のインピーダンスの不整合に対処する方法であるため、一定の効果は期待できるものの、線路間のインピーダンス不整合に起因するそもそもの反射の要因を取り除くものではない。また、矩形波を鈍らせて伝送する関係上、返送電流の遅れで信号検知時間が減少したり、浮遊容量対策としてアイソレーション化する場合には挿入回路毎にその都度立ち上がり時間についての対策を必要とする。 However, since the technique of Patent Document 1 is a method of dealing with impedance mismatch between lines by blunting the waveform of a transmission pulse at the time of transmission, although a certain effect can be expected, impedance mismatch between lines It does not remove the cause of reflection in the first place. In addition, due to the fact that the rectangular wave is transmitted with dullness, the signal detection time decreases due to a delay in the return current, or when isolating as a countermeasure for stray capacitance, measures for the rise time are required for each insertion circuit. And
では、線路間のインピーダンス不整合に起因する反射の要因を取り除く方法はないだろうか。まず、−側サージについては、伝送線間における負方向の電流を通過させることで、負方向の電圧増加を防ぐダイオードを終端器に設けることによって防止することができる。しかし、+側サージの発生を防止することはできない。 Is there any way to remove the cause of reflection caused by impedance mismatch between lines? First, a negative side surge can be prevented by providing a terminator with a diode that prevents a negative voltage increase by passing a negative current between transmission lines. However, the occurrence of the + side surge cannot be prevented.
そこで、+側サージについては、敷設された伝送線の中途にコンデンサを設ける方法が考えられる(即ち、発生箇所に直接コンデンサを設ける。)。しかし、取り付け場所によっては+側サージのピーク値を更に上昇させ得るなどの問題が発生する。 Therefore, with respect to the + side surge, a method of providing a capacitor in the middle of the laid transmission line is conceivable (that is, a capacitor is directly provided at the generation point). However, there is a problem that the peak value of the + side surge can be further increased depending on the mounting location.
本発明の第1の目的は、この+側サージ発生の防止を、簡単な回路で、且つ、簡単な施工法で安価に実現し得ることである。 The first object of the present invention is to prevent the occurrence of the + side surge with a simple circuit and with a simple construction method at a low cost.
また、上述した線路間のインピーダンス不整合に起因する他の問題として、伝送線上に現れるLC共振の問題がある。具体的には、伝送線の線間には浮遊容量が存在するが、伝送パルスの通過時(電圧変化時)にその浮遊容量分の電流が重畳することによって電流変化が生じる。この結果、伝送パルスの波形にLC共振が生じる。図11(b)の立ち下がり時の波形部分x3にLC共振の影響が見られる。立ち下がり時に信号レベルが振動しながらLレベルに収束しているが、その振幅の中心レベルはLレベルではなく、Lレベルより高い電圧から徐々に低下している。これがLC共振の影響である。 Further, as another problem caused by the impedance mismatch between the lines described above, there is a problem of LC resonance appearing on the transmission line. Specifically, a stray capacitance exists between the transmission lines, but a current change occurs when a current corresponding to the stray capacitance is superimposed when the transmission pulse passes (when the voltage changes). As a result, LC resonance occurs in the waveform of the transmission pulse. The influence of LC resonance is observed in the waveform portion x3 at the time of falling in FIG. The signal level converges to the L level while oscillating at the fall, but the center level of the amplitude is not the L level but gradually decreases from a voltage higher than the L level. This is the effect of LC resonance.
LC共振によれば、一旦立ち下がった電圧がHレベル付近まで上昇される。このため、新たなパルスの伝送と誤認識される等の通信エラーが引き起こされる。 According to the LC resonance, the voltage once falling is raised to the vicinity of the H level. For this reason, a communication error such as erroneous recognition as transmission of a new pulse is caused.
このLC共振を抑制するための方策としては、敷設された伝送線の中途にコンデンサを設ける方法が考えられる(即ち、発生箇所に直接コンデンサを設ける。)。しかしながら、コンデンサを取り付けることによって他の場所で信号波形に問題が生じる場合があるなどの理由から、コンデンサの施工においては、コンデンサの仮取り付けと、伝送線全線に亘っての伝送パルスの伝送実験(波形計測)とを繰り返し行う手間が発生する。 As a measure for suppressing this LC resonance, a method of providing a capacitor in the middle of a laid transmission line is conceivable (that is, a capacitor is directly provided at the generation location). However, due to the fact that mounting the capacitor may cause problems in the signal waveform at other locations, in the construction of the capacitor, temporary mounting of the capacitor and transmission pulse transmission experiment over the entire transmission line ( Troublesome to repeat (waveform measurement).
本発明の第2の目的は、このLC共振の抑制を、簡単な回路で、且つ、簡単な施工法で安価に実現し得ることである。 The second object of the present invention is to suppress the LC resonance with a simple circuit and at a low cost by a simple construction method.
かかる課題を解決するため、請求項1に記載の終端回路(例えば、図2の終端回路70)は、正側信号線と負側信号線の2本の信号線を有し、所定の信号の送受信が行われる制御装置(例えば、図1の受信機2)と端末器(例えば、図1のアナログ感知器4、中継器5)間を接続する伝送線(例えば、図1の伝送線3)、複数の分岐線(例えば、図1の分岐線A、分岐線B、分岐線C)に分岐された防災システム(例えば、図1の防災システム1)の該分岐線を終端する終端回路において、前記正側信号線と負側信号線との間に直列形態に設けられたツェナーダイオードおよびコンデンサ(例えば、図2の電解コンデンサC2)と、前記ツェナーダイオード及び前記コンデンサとの間にこれら素子と直列に接続され、前記コンデンサの放電時に前記ツェナーダイオードへ電流が流れるのを防止するダイオード(例えば、図2のダイオードD2)と、前記コンデンサと並列に接続され、前記コンデンサの充電電荷を放電させる抵抗と、を有し、分岐線における信号電圧が前記制御装置から送信される所定の信号のHighレベルを超えないように該信号電圧を抑制する抑制回路(例えば、図2の正サージ抑制回路部72)を備えることを特徴とする。
In order to solve such a problem, the termination circuit according to claim 1 (for example,
この請求項1に記載の発明によれば、抑制回路によって分岐線の線間電圧の所定の信号のHighレベルを超える上昇が抑制される。終端回路が抑制回路を備えているため、分岐線を終端する終端回路として請求項1に記載の終端回路を設けるという簡単な施工で+側サージの発生を防止し得る。 According to the first aspect of the present invention, the suppression circuit suppresses an increase in the line voltage of the branch line exceeding the High level of the predetermined signal. Since the termination circuit includes the suppression circuit, it is possible to prevent the occurrence of the + side surge by a simple construction in which the termination circuit according to claim 1 is provided as a termination circuit for terminating the branch line.
また、請求項1に記載の発明によれば、ツェナーダイオードのツェナー電圧によって線間電圧の所定の信号のHighの信号電圧を超える上昇が抑制される。また、ツェナー電圧に抑制されることによって増加する電流はコンデンサによって充電される。一方、線間電圧がツェナー電圧未満に降下した場合には、コンデンサの充電電荷は抵抗によって消費されるため、分岐線に戻されることはない。 According to the first aspect of the present invention, the Zener voltage of the Zener diode suppresses the rise of the line voltage exceeding the High signal voltage of the predetermined signal. Further, the current that increases by being suppressed to the Zener voltage is charged by the capacitor. On the other hand, when the line voltage drops below the Zener voltage, the charge of the capacitor is consumed by the resistor and is not returned to the branch line.
また、請求項3に記載の終端回路(例えば、図2の終端回路70)は、請求項1又は2に記載の終端回路において、
前記正側信号線と負側信号線との間に設けられた逆方向の第2ダイオード(例えば、図2のダイオードD1)と、
前記第2ダイオードと並列接続された抵抗(例えば、図2の抵抗R1)と、
前記第2ダイオード及び前記抵抗と直列接続されたコンデンサ(例えば、図2のコンデンサC1)と、
を有し、終端している分岐線の共振現象を抑制する共振抑制回路(例えば、図2の共振抑制回路部73)を更に備えたことを特徴とする。
Further, the termination circuit according to claim 3 (for example,
A second diode in a reverse direction (for example, the diode D1 in FIG. 2) provided between the positive signal line and the negative signal line;
A resistor (eg, resistor R1 in FIG. 2) connected in parallel with the second diode;
A capacitor (eg, capacitor C1 of FIG. 2) connected in series with the second diode and the resistor;
And a resonance suppression circuit (for example, the resonance
この請求項3に記載の発明によれば、コンデンサが分岐線間に挿入されることとなるため、共振現象に一定の効果を与え得るのは勿論のこと、並列接続された整流回路及び抵抗を介してコンデンサが挿入されるため、コンデンサの放電時定数により、分岐線間の電圧が高低へ振れようとする際、その電圧の振れの幅を急速に抑え、共振現象の迅速な抑制を図ることができる。また、終端回路が共振抑制回路を備えているため、分岐線を終端する終端回路として請求項3に記載の終端回路を設けるという簡単な施工で共振現象を抑制し得る。
According to the third aspect of the present invention, since the capacitor is inserted between the branch lines, it is possible to give a certain effect to the resonance phenomenon, as well as the rectifier circuit and the resistor connected in parallel. Therefore, when the voltage between branch lines is going to fluctuate up and down due to the discharge time constant of the capacitor, the width of the voltage fluctuation is quickly suppressed, and the resonance phenomenon is suppressed quickly. Can do. Further, since the termination circuit includes the resonance suppression circuit, the resonance phenomenon can be suppressed by a simple construction in which the termination circuit according to
また、請求項4に記載の発明は、請求項3に記載の終端回路において、前記第2ダイオードと並列接続された抵抗は、前記分岐線の特性インピーダンスに相当する抵抗値を有するように設定されていることを特徴とする。これにより、分岐線と終端回路との間でインピーダンス整合が図られ、LC共振の発生そのものや分岐点・集端点における反射が抑制される。
さらに、請求項5に記載の発明のように、請求項1〜4の何れか一項に記載の終端回路(例えば、図2の終端回路70)を具備し、分岐線を終端する機能を有する感知器(例えば、図1の感知器6)を構成してもよい。
According to a fourth aspect of the present invention, in the termination circuit according to the third aspect , the resistor connected in parallel with the second diode has a resistance value corresponding to the characteristic impedance of the branch line. It is characterized by. Thereby, impedance matching is achieved between the branch line and the termination circuit, and the occurrence of LC resonance itself and the reflection at the branch point / collection point are suppressed.
Further, as in the invention described in
また、請求項6に記載の発明のように、請求項1〜4の何れか一項に記載の終端回路(例えば、図2の終端回路70)を具備し、分岐線を終端する機能を有する中継器(例えば、図1の中継器5)を構成してもよい。
Further, as in the sixth aspect of the invention, the termination circuit according to any one of the first to fourth aspects (for example, the
また、請求項7に記載の発明のように、請求項1〜4の何れか一項に記載の終端回路(例えば、図2の終端回路70)が分岐線(例えば、図1の分岐線A、分岐線B、分岐線C)に配設された防災システム(例えば、図1の防災システム1)としてもよい。
Further, as in the invention described in
本発明によれば、抑制回路によって分岐線の線間電圧の上昇が受信機から送信されるHighの信号電圧程度に抑制される。このため、+側サージの発生を防止することが可能となる。また、コンデンサが分岐線間に挿入されることとなるため、共振現象に一定の効果を与え得るのは勿論のこと、並列接続された整流回路及び抵抗を介してコンデンサが挿入されるため、共振現象の迅速な抑制を図ることができる。 According to the present invention, the suppression circuit suppresses an increase in the line voltage of the branch line to about the High signal voltage transmitted from the receiver. For this reason, it becomes possible to prevent generation | occurrence | production of + side surge. In addition, since the capacitor is inserted between the branch lines, the resonance phenomenon can be given a certain effect, as well as the capacitor is inserted via the rectifier circuit and the resistor connected in parallel. The phenomenon can be quickly suppressed.
また、終端回路が抑制回路や共振抑制回路を備えるため、分岐線を終端する終端回路として本発明の終端回路を設けるという簡単な施工で+側サージの発生や共振現象を抑制し得る。 In addition, since the termination circuit includes a suppression circuit and a resonance suppression circuit, it is possible to suppress the occurrence of the + side surge and the resonance phenomenon by a simple construction in which the termination circuit of the present invention is provided as a termination circuit for terminating the branch line.
以下、図面を参照して本発明を実施するための形態について詳細に説明する。以下においては、本発明を終端器に適用した場合について説明するが、本発明を適用可能な形態がこれに限定されるものではない。 DESCRIPTION OF EMBODIMENTS Hereinafter, embodiments for carrying out the present invention will be described in detail with reference to the drawings. In the following, the case where the present invention is applied to a terminator will be described, but the form to which the present invention can be applied is not limited to this.
1.防災システムの概要
図1は、本実施の形態における防災システム1の構成を示す図である。なお、図10に示した防災システム100と同一の部分には同一符号を付している。従来の防災システム100と異なる点は終端器7であり、監視制御等の各種の制御も従来の防災システム100と同一である。従って、従来の防災システム100の終端器7Tを終端器7に置き換えた構成が、本実施の形態の防災システム1となる。
1. Overview of Disaster Prevention System FIG. 1 is a diagram showing a configuration of a disaster prevention system 1 in the present embodiment. In addition, the same code | symbol is attached | subjected to the part same as the
また、防災システム1の終端器7は、終端回路70を備えているところが大きな特徴である。以下においては終端器7に備えられた終端回路70について詳細に説明する。また、分岐線A、分岐線B、分岐線C、・・・のように幾重にも分岐された伝送線3の分岐線の代表として、分岐線Aに着目して説明することとする。また、伝送線3の正極側及び負極側の信号線3a及び3bのうち、分岐線Aの正極側及び負極側の信号線を、それぞれ信号線3Aa及び3Abとする。
In addition, the
2.終端回路
(1)概略構成
図2は、本実施の形態の終端器7に内蔵される終端回路70の回路構成を表す図である。同図に示すように、この終端回路70は、正端子7aと負端子7bとの間に負サージ抑制回路部71、正サージ抑制回路部72及び共振抑制回路部73が並列に接続されて構成されている。
2. Termination Circuit (1) Schematic Configuration FIG. 2 is a diagram illustrating a circuit configuration of the
正端子7a及び負端子7bは、それぞれ正極及び負極の信号線に接続される。例えば、この終端回路70を内蔵する終端器7を用いて分岐線Aを終端する場合、正端子7a及び負端子7bをそれぞれ信号線3Aa及び3Abに接続する。
The
なお、以下の説明においては、正端子7aの電位が負端子7bの電位より高い場合の電圧を正電圧、逆の場合を負電圧とする。また正電圧が印加された場合に終端回路70内を流れる電流の向きを正方向、負電圧が印加された場合を負方向とする。また、正端子7aと負端子7b間を端子間と呼び、端子間に印加された電圧を端子間電圧と呼ぶ。
In the following description, the voltage when the potential of the
(2)負サージ抑制回路部
図2に示すように、負サージ抑制回路部71は、アノードが負端子7bに、カソードが正端子7aにそれぞれ接続されたダイオードD3を備えて構成される。
(2) Negative Surge Suppression Circuit Unit As shown in FIG. 2, the negative surge
端子間に正電圧が印加された場合、正方向電流はダイオードD3の逆方向であるため、正方向電流の通過が阻止される。従って、負サージ抑制回路部71は、正電圧に対しては端子間を開放する作用効果を果たす。
When a positive voltage is applied between the terminals, the forward current is in the reverse direction of the diode D3, so that the passage of the forward current is blocked. Accordingly, the negative surge
一方、端子間に負電圧が印加された場合、負方向電流はダイオードD3の順方向であるため、負方向電流が流れる。従って、負サージ抑制回路部71は、負電圧に対しては端子間を短絡させ、端子間を同電位にする作用効果を果たす。
On the other hand, when a negative voltage is applied between the terminals, the negative current flows in the forward direction of the diode D3 because the negative current is the forward direction of the diode D3. Therefore, the negative surge
かくして、この負サージ抑制回路部71を有する終端回路70においては、端子間電圧が0Vより低下して負電圧となることがない。
Thus, in the
従って、かかる終端回路70が分岐線Aの終端回路として用いられる場合、分岐線Aに負電圧が印加されることがなくなり、−側サージの発生を防止することができる。
Therefore, when the
次に、この負サージ抑制回路部71を有する終端回路70による信号波形の改善例について、図3及び図4を用いて説明する。なお、両図において、横軸が時間、縦軸が電圧をそれぞれ表している。
Next, an example of signal waveform improvement by the
まず、図3は分岐線Aの最下流側が開放端である場合の伝送パルスの波形を、図4は、正サージ抑制回路部72及び共振抑制回路部73を用いずに、負サージ抑制回路部71で終端した場合の伝送パルスの波形を表している。図3において信号レベルが負電圧となった波形部分x4が、図4においては現れなくなり、−側サージの発生が防止されていることが分かる。また、−側サージ発生の防止に伴って、信号レベルがLレベルのときの振動現象が抑制されていることが分かる。
First, FIG. 3 shows a waveform of a transmission pulse when the most downstream side of the branch line A is an open end, and FIG. 4 shows a negative surge suppression circuit unit without using the positive surge
(3)正サージ抑制回路部
図2に示すように、正サージ抑制回路部72は、カソードが正端子7aに接続されたツェナーダイオードZ1と、アノードがこのツェナーダイオードZ1のアノードに接続されたダイオードD2と、このダイオードD2のカソードと負端子7bとの間に接続された電解コンデンサC2と、この電解コンデンサC2と並列に接続された抵抗R2とを備えて構成される。
(3) Positive Surge Suppression Circuit Unit As shown in FIG. 2, the positive surge
ツェナーダイオードZ1は、受信機2が送出する伝送パルスのHレベル電圧と等しいか幾分高いツェナー電圧を有し、所定の電圧に抑制して整流する素子である。例えば、伝送パルスの上限電圧が24Vである場合、ツェナー電圧が24VのツェナーダイオードZ1が用いられる。
ダイオードD2は、コンデンサC2の放電電流が伝送線(分岐線等)に流出することを防止する整流素子である。
The Zener diode Z1 is an element that has a Zener voltage that is equal to or somewhat higher than the H level voltage of the transmission pulse transmitted from the
The diode D2 is a rectifying element that prevents the discharge current of the capacitor C2 from flowing into the transmission line (branch line or the like).
この正サージ抑制回路部72においては、負方向電流の通過がダイオードD2によって阻止され、また、端子電圧がツェナー電圧に満たない場合の正方向電流の通過がツェナーダイオードZ1によって阻止される。従って、正サージ抑制回路部72は、負電圧及びツェナー電圧に満たない正電圧に対しては、端子間を開放する作用効果を果たす。
In the positive
一方、ツェナー電圧以上の正電圧が端子間に印加されようとすると、端子間電圧はツェナー電圧に定電圧化される。また、正方向電流はダイオードD2の順方向に当たるため、電解コンデンサC2及び抵抗R2へ流される。かかる電流によって電解コンデンサC2が充電されることとなる。 On the other hand, when a positive voltage equal to or higher than the Zener voltage is applied between the terminals, the voltage between the terminals is made constant to the Zener voltage. Further, since the positive current is applied in the forward direction of the diode D2, it flows to the electrolytic capacitor C2 and the resistor R2. The electrolytic capacitor C2 is charged by this current.
また、端子間電圧がツェナー電圧となった後、ツェナー電圧以下に降下した場合は、電解コンデンサC2に充電された電荷が放電されるが、放電電流の方向がダイオードD2の逆方向であるため、正端子7aへ流れることなく電解コンデンサC2及び抵抗R2で形成される閉回路内で、抵抗R2によって消費(放電)されることとなる。
Further, when the voltage between the terminals becomes the Zener voltage and then drops below the Zener voltage, the electric charge charged in the electrolytic capacitor C2 is discharged, but the direction of the discharge current is opposite to that of the diode D2, In the closed circuit formed by the electrolytic capacitor C2 and the resistor R2 without flowing to the
即ち、コンデンサC2で吸収したエネルギーは、ダイオードD2によって阻止され、抵抗R2によって内部放電される。印加電圧とツェナー電圧とはほぼ等しく設定されており、+側サージの発生が無い部分では端子間で開放し、高インピーダンス化される。 That is, the energy absorbed by the capacitor C2 is blocked by the diode D2 and internally discharged by the resistor R2. The applied voltage and the zener voltage are set to be approximately equal, and the portion where no positive side surge is generated is opened between the terminals, and the impedance is increased.
かくして、この正サージ抑制回路部72を有する終端回路70においては、端子間電圧がツェナー電圧より高い正電圧となることがない。従って、伝送パルスのHレベルの電圧を超えた電圧が端子間に印加されようとしても、その電圧はツェナー電圧に抑えられ、信号レベルがツェナー電圧より高くなることがない。この結果、+側サージの発生を抑制することができる。
Thus, in the
次に、この正サージ抑制回路部72を有する終端回路70による信号波形の改善例について、図4及び図5を用いて説明する。なお、両図において、横軸が時間、縦軸が電圧をそれぞれ表している。
Next, an example of signal waveform improvement by the
まず、図4は、正サージ抑制回路部72及び共振抑制回路部73を用いずに、負サージ抑制回路部71で終端した場合の伝送パルスの波形を表しており、図5は、共振抑制回路部73を用いずに、正サージ抑制回路部72及び負サージ抑制回路部71で終端した場合の伝送パルスの波形を表している。
First, FIG. 4 shows a waveform of a transmission pulse when terminated by the negative surge
図4において信号レベルがHレベルの部分x6に、+側サージが発生しているが、図5においては、信号レベルがツェナー電圧(例えば24V)より高くなることが無くなり、+側サージの発生が防止されている。また、+側サージ発生の防止に伴って、信号レベルがHレベルのときの振動現象が抑制され、伝送パルスの立ち上がりから立ち下がりにかけての信号波形が一層整っている。 In FIG. 4, the + side surge is generated in the portion x6 where the signal level is the H level. However, in FIG. 5, the signal level does not become higher than the Zener voltage (for example, 24V), and the + side surge is generated. It is prevented. Further, along with prevention of the occurrence of the + side surge, the vibration phenomenon when the signal level is H level is suppressed, and the signal waveform from the rising edge to the falling edge of the transmission pulse is further improved.
(4)共振抑制回路部
図2に示すように、共振抑制回路部73は、抵抗R1の一端とダイオードD1のカソードとが正端子7aに接続され、抵抗R1の他端とダイオードD1のアノードとがコンデンサC1の一端に接続され、コンデンサの他端が負端子7bに接続されて構成されている。
(4) Resonance Suppression Circuit Unit As shown in FIG. 2, the resonance
抵抗R1は、その抵抗値が分岐線Aの特性インピーダンス(例えば、100Ω)に相当する抵抗値を有している。
ダイオードD1は、正方向電流の通過を阻止し、負方向電流を通過させるように接続されて立ち下がり時に発生する共振現象の抑制効果を与える整流素子である。
The resistance R1 has a resistance value corresponding to the characteristic impedance (for example, 100Ω) of the branch line A.
The diode D1 is a rectifying element that prevents the passage of the positive current and is connected so as to allow the negative current to pass therethrough and provides an effect of suppressing a resonance phenomenon that occurs at the time of falling.
この共振抑制回路部73においては、端子間に印加された正電圧が上昇すると、これに応じて、抵抗R1とコンデンサC1とで分圧された電圧がコンデンサC1に印加され、コンデンサC1が充電される。抵抗R1は、分岐線Aの特性インピーダンスの抵抗値を有しているため、充電される瞬時はコンデンサC1に電圧が印加されず、その後コンデンサC1は徐々に充電され、伝送パルスの上限電圧(Highレベル)まで充電される。
In the resonance
また、端子間に印加された正電圧が下降すると、コンデンサC1の蓄電電圧による電流は抵抗R1を介さずに、順方向であるダイオードD1を通じて負方向に流れる。従って、コンデンサC1の放電時電圧は、端子間電圧に追従して収束して共振の振動ピーク値を抑制する。 Further, when the positive voltage applied between the terminals decreases, the current due to the storage voltage of the capacitor C1 flows in the negative direction through the diode D1 which is the forward direction without passing through the resistor R1. Accordingly, the discharging voltage of the capacitor C1 converges following the voltage between the terminals and suppresses the vibration peak value of resonance.
従って、正電圧が上昇から下降へ、又は下降から上昇へと、高低に振れようとする際、コンデンサC1は、電圧の上昇期間中に電荷を蓄え、蓄えた電荷(以下、上昇中蓄電荷と呼ぶ。)を電圧の下降期間中に放電するように振舞うこととなる。 Therefore, when the positive voltage is going to fluctuate from rising to falling or from falling to rising, the capacitor C1 stores charges during the voltage rising period, and the stored charges (hereinafter referred to as rising stored charges). Will behave to discharge during the voltage drop period.
かくして、LC共振等によって端子間電圧が高低へ振れようとする際、その電圧の振れを小さく且つ急速に抑えることとなる。 Thus, when the voltage between the terminals tends to fluctuate due to LC resonance or the like, the fluctuation of the voltage is reduced and rapidly suppressed.
また、端子間電圧が上昇又は下降へと転じる瞬時においては、コンデンサC1を短絡路とみなせるから、共振抑制回路部73はダイオードD1及び抵抗R1が並列に接続されてなる回路として振舞うこととなる。特に、端子間電圧が上昇へと転じる瞬時においては、正方向電流がダイオードD1の逆方向となるため、共振抑制回路部73は抵抗R1のみとみなせる。したがって、分岐線Aと終端回路70との瞬時におけるインピーダンス整合が図られる。
Further, at the moment when the voltage between the terminals increases or decreases, the capacitor C1 can be regarded as a short circuit, so that the resonance
因みに、各分岐線Aに生じる線路長による特有のLC共振等は、コンデンサC1の放電時定数により端子間電圧が高低へ振れようとする際、その電圧の振れの幅を急速に抑えることとなる。 Incidentally, the characteristic LC resonance caused by the line length generated in each branch line A rapidly suppresses the width of the voltage fluctuation when the voltage between the terminals tends to fluctuate depending on the discharge time constant of the capacitor C1. .
かくして、分岐線AのLC共振の影響による波形歪が抑制される。更には、分岐線Aと終端回路70との間でインピーダンス整合が図られ、LC共振の発生そのものや分岐点・集端点における反射が抑制されることとなる。
Thus, waveform distortion due to the influence of LC resonance of the branch line A is suppressed. Furthermore, impedance matching is achieved between the branch line A and the
次に、終端回路70による信号波形の改善例について、図6及び図7を用いて説明する。なお、両図において、横軸が時間、縦軸が電圧をそれぞれ表している。
Next, an example of signal waveform improvement by the
図6は、分岐線Aの最下流側が開放端であることによりLC共振の影響が現れている伝送パルスの波形を、図7は共振抑制回路部73で分岐線Aを終端した場合の伝送パルスの波形を表している。図6においては波形部分x8に、LC共振の影響による波形歪が現れている。これに対し、図7においてはLC共振の影響による波形歪が抑制されている。
6 shows the waveform of a transmission pulse in which the influence of LC resonance appears due to the open end on the most downstream side of the branch line A. FIG. 7 shows the transmission pulse when the branch line A is terminated by the resonance
このように、本実施の形態の共振抑制回路部73によれば、LC共振の影響による波形歪が抑制される。
Thus, according to the resonance
(5)終端回路としての効果
次に、負サージ抑制回路部71、正サージ抑制回路部72及び共振抑制回路部73を有する終端回路70による信号波形の改善例について、図8及び図11を用いて説明する。なお、両図において、横軸が時間、縦軸が電圧をそれぞれ表している。
(5) Effect as Termination Circuit Next, an example of signal waveform improvement by the
図11は、先述したように、終端回路70を用いなかった場合の伝送パルスの波形を、図8は終端回路70を用いて分岐線Aを終端した場合の伝送パルスの波形を表している。図11に現れていた立ち上がり及び立ち下がり時の波形歪x1及びx2といった反射による影響が解消され、波形部分x3といったLC共振による影響が抑制されている。
FIG. 11 shows the waveform of the transmission pulse when the
このように、本実施の形態の終端回路70によれば、反射の影響による波形歪の発生と、共振の影響による波形歪とが抑制される。
Thus, according to the
また、かかる終端回路70を用いて終端された伝送線においては、波形歪の影響による通信エラーの発生や、中継器・端末器を構成する素子の破壊・劣化等の発生が可及的に減少するから、受信機はその伝送線上の各端末器との間で、より安定した通信を行うことができる。また、これにより、一層安全な防災システムを提供することができる。
Further, in a transmission line terminated using such a
ところで、上述したように、終端回路70は、自器が終端する伝送線に対してインピーダンス整合を図る回路に過ぎず、他の伝送線に悪影響を与える恐れがない。また、反射や共振が発生していない伝送線をこの終端回路70で終端したとしても、反射の抑制効果に懸念される作用はない。
By the way, as described above, the
従って、反射や共振の発生の事実や程度状況を確認することなしに、この終端回路70で伝送線を終端するという、簡単且つ安価な施行が実現可能となる。
Therefore, it is possible to realize a simple and inexpensive implementation of terminating the transmission line by the
3.変形例
(1)終端回路の構成の変更
上述した本実施の形態の終端回路70においては、負サージ抑制回路部71、正サージ抑制回路部72及び共振抑制回路部73の全てを備えるように構成したが、本発明はこれに限らず、以下に例を示すように適宜構成して良い。
3. Modification (1) Change of Configuration of Termination Circuit The
例えば、LC共振による影響のみが現れている伝送線の終端部には、負サージ抑制回路部71及び共振抑制回路部73を備えた終端回路や、共振抑制回路部73を備えた終端回路といった、より簡素に構成された終端回路を内蔵する終端器で終端するようにしても良い。
For example, at the termination portion of the transmission line where only the influence due to LC resonance appears, a termination circuit including the negative surge
また、図9に示すような、負サージ抑制回路部71及び正サージ抑制回路部72を備えて構成された終端回路701を用いるようにしても良い。
上述した終端回路701の場合、共振抑制回路部73のコンデンサC1の放電電流が多少なりとも伝送線に流れる影響が発生する。
Moreover, you may make it use the
In the case of the
一方、共振抑制回路部73を備えない終端回路701によれば、かかる影響が発生しないから、LC共振の影響による波形歪が現れない伝送線の終端部には、この終端回路701を用いることとしてもよい。
On the other hand, according to the
また、−側サージが大きく現れていない伝送線の終端部には、この終端回路701より更に簡素な、正サージ抑制回路部72のみを備えて構成された終端回路を用いるようにしても良い。
In addition, a termination circuit that is simpler than the
(2)端末器への内蔵
上述した本実施の形態においては、本発明の終端回路を終端器に適用した場合について述べたが、これに限らず、例えば感知器や中継器に内蔵するようにしても良い(以下、終端回路を内蔵した感知器を「兼用感知器」、中継器を「兼用中継器」と呼ぶ。)。この場合、その兼用感知器や兼用中継器は、伝送線を終端する機能を有することとなる。
(2) Built-in in terminal device In the above-described embodiment, the case where the termination circuit of the present invention is applied to a termination device has been described. However, the present invention is not limited to this. (Hereinafter, a sensor incorporating a termination circuit is referred to as a “combined sensor”, and a repeater is referred to as a “combined repeater”). In this case, the dual-purpose sensor and the dual-purpose relay have a function of terminating the transmission line.
例えば、伝送線の最下流側に位置する感知器を、兼用感知器とすることにより、終端器7の代わりとすることができる。
また、同様に、伝送線の終端位置に設置される中継器として兼用中継器を用いることにより、終端器7の代わりとして、伝送線との間のインピーダンス整合を図ることができる。
For example, it is possible to replace the
Similarly, by using a dual-purpose repeater as a repeater installed at the termination position of the transmission line, impedance matching with the transmission line can be achieved instead of the
1 防災システム
2 受信機
3 伝送線
4 アナログ感知器
5 中継器
A,B,C 分岐線
70 終端回路
72 正サージ抑制回路部
Z1 ツェナーダイオード
D2 ダイオード
C2 電解コンデンサ
R2 抵抗
73 共振抑制回路部
D1 ダイオード
C1 コンデンサ
R1 抵抗
DESCRIPTION OF SYMBOLS 1
Claims (7)
前記正側信号線と負側信号線との間に直列形態に設けられたツェナーダイオードおよびコンデンサと、
前記ツェナーダイオード及び前記コンデンサとの間にこれら素子と直列に接続され、前記コンデンサの放電時に前記ツェナーダイオードへ電流が流れるのを防止するダイオードと、
前記コンデンサと並列に接続され、前記コンデンサの充電電荷を放電させる抵抗と、
を有し、分岐線における信号電圧が前記制御装置から送信される所定の信号のHighレベルを超えないように該信号電圧を抑制する抑制回路を備えた終端回路。 A disaster prevention system that has two signal lines, a positive signal line and a negative signal line, and a transmission line that connects between a control device that transmits and receives a predetermined signal and a terminal is branched into a plurality of branch lines In the termination circuit that terminates the branch line of
A Zener diode and a capacitor provided in series between the positive signal line and the negative signal line;
A diode connected in series with these elements between the zener diode and the capacitor, and preventing a current from flowing to the zener diode when the capacitor is discharged;
A resistor connected in parallel with the capacitor and discharging the charge of the capacitor;
And a termination circuit comprising a suppression circuit that suppresses the signal voltage so that the signal voltage on the branch line does not exceed the High level of the predetermined signal transmitted from the control device.
前記第2ダイオードと並列接続された抵抗と、
前記第2ダイオード及び前記抵抗と直列接続されたコンデンサと、
を有し、終端している分岐線の共振現象を抑制する共振抑制回路を更に備えたことを特徴とする請求項1又は2に記載の終端回路。 A second diode in a reverse direction provided between the positive signal line and the negative signal line;
A resistor connected in parallel with the second diode;
A capacitor connected in series with the second diode and the resistor;
The termination circuit according to claim 1, further comprising a resonance suppression circuit that suppresses a resonance phenomenon of the branch line that is terminated.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004216221A JP4714436B2 (en) | 2004-07-23 | 2004-07-23 | Termination circuit, sensor, repeater and disaster prevention system |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004216221A JP4714436B2 (en) | 2004-07-23 | 2004-07-23 | Termination circuit, sensor, repeater and disaster prevention system |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2006039764A JP2006039764A (en) | 2006-02-09 |
JP4714436B2 true JP4714436B2 (en) | 2011-06-29 |
Family
ID=35904727
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004216221A Active JP4714436B2 (en) | 2004-07-23 | 2004-07-23 | Termination circuit, sensor, repeater and disaster prevention system |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4714436B2 (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111127802A (en) * | 2019-12-03 | 2020-05-08 | 安徽北斗易通信息技术有限公司 | Power distribution electrical fire early warning method and device based on series resonance mechanism |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6868824B2 (en) * | 2017-08-03 | 2021-05-12 | パナソニックIpマネジメント株式会社 | Relays, receivers, disaster prevention systems, and programs |
CN107992143B (en) * | 2018-01-23 | 2024-03-01 | 江苏徐工国重实验室科技有限公司 | Multiplexing acquisition port circuit, controller, analog input acquisition method and system |
JP2020022316A (en) * | 2018-08-02 | 2020-02-06 | 本田技研工業株式会社 | Power exchange system |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6046764A (en) * | 1983-08-25 | 1985-03-13 | Toshiba Corp | Snubber circuit |
JPS6116395A (en) * | 1984-07-02 | 1986-01-24 | ホーチキ株式会社 | Fire alarm |
JPH0319473A (en) * | 1989-06-15 | 1991-01-28 | Matsushita Electric Works Ltd | Video signal branching filter |
JPH03198618A (en) * | 1989-12-25 | 1991-08-29 | Fuji Electric Co Ltd | Snubber circuit for power converter |
JPH0729694U (en) * | 1993-11-04 | 1995-06-02 | ホーチキ株式会社 | Terminator and terminator mounting structure |
JP2000339561A (en) * | 1999-05-26 | 2000-12-08 | Matsushita Electric Works Ltd | Repeater with remote test function and automatic fire alarm system |
JP2004135185A (en) * | 2002-10-11 | 2004-04-30 | Matsushita Electric Works Ltd | Communication system |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0720506B2 (en) * | 1987-07-09 | 1995-03-08 | 能美防災株式会社 | Disconnection monitoring device for disaster prevention equipment |
-
2004
- 2004-07-23 JP JP2004216221A patent/JP4714436B2/en active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6046764A (en) * | 1983-08-25 | 1985-03-13 | Toshiba Corp | Snubber circuit |
JPS6116395A (en) * | 1984-07-02 | 1986-01-24 | ホーチキ株式会社 | Fire alarm |
JPH0319473A (en) * | 1989-06-15 | 1991-01-28 | Matsushita Electric Works Ltd | Video signal branching filter |
JPH03198618A (en) * | 1989-12-25 | 1991-08-29 | Fuji Electric Co Ltd | Snubber circuit for power converter |
JPH0729694U (en) * | 1993-11-04 | 1995-06-02 | ホーチキ株式会社 | Terminator and terminator mounting structure |
JP2000339561A (en) * | 1999-05-26 | 2000-12-08 | Matsushita Electric Works Ltd | Repeater with remote test function and automatic fire alarm system |
JP2004135185A (en) * | 2002-10-11 | 2004-04-30 | Matsushita Electric Works Ltd | Communication system |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111127802A (en) * | 2019-12-03 | 2020-05-08 | 安徽北斗易通信息技术有限公司 | Power distribution electrical fire early warning method and device based on series resonance mechanism |
Also Published As
Publication number | Publication date |
---|---|
JP2006039764A (en) | 2006-02-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10672577B2 (en) | Signal conditioning circuit and a relay/circuit breaker control apparatus including such a signal conditioning circuit | |
JP4700460B2 (en) | Series semiconductor switch device | |
JP4201189B2 (en) | Transmission line fault location system | |
CN103733457A (en) | Adaptive light detection for arc mitigation systems | |
KR101938382B1 (en) | The intelligent photovoltaic power generation system for preventing safety accident | |
US9519019B2 (en) | Method for detecting or predicting an electrical fault | |
JP4714436B2 (en) | Termination circuit, sensor, repeater and disaster prevention system | |
CN102545152A (en) | Intelligent surge protector monitoring system | |
JP2003281639A (en) | Fire and abnormality discrimination method for sensor line and fire reporting system | |
US10718642B2 (en) | Method for checking the operability of measuring transducers | |
JP5606376B2 (en) | Fire alarm system | |
CN216350976U (en) | Fault detection circuit, direct current power supply system and direct current equipment | |
JPH08172719A (en) | Method of detecting fault of transmission line | |
CN109067567B (en) | Network communication interruption diagnosis method | |
JP2017130048A (en) | Fire receiver and disaster prevention system using the same | |
US7907720B2 (en) | Test method for line equipment including a hybrid circuit and line equipment for its implementation | |
AU722707B2 (en) | Alarm reporting apparatus | |
JP2011019069A (en) | Arrester management system | |
US4646065A (en) | Fault-tolerant control system | |
CN101877162B (en) | Security system | |
CN112834854B (en) | Train control system lightning protection module degradation real-time detection device based on mechanical isolation | |
CN110221153B (en) | Lightning protection device fault detection circuit and method | |
CN110264688B (en) | Alarm and alarm fault detection method | |
US11187738B2 (en) | Measurement system for detection of faults on wires of a device or equipment | |
SE462667B (en) | SYSTEM FOR ASTAD COMMUNICATION OF COMMUNICATION BETWEEN A CENTRAL STATE AND EQUIPMENT OTHER THAN A CONVENTIONAL PHONE, WHICH SUCH EQUIPMENT IS LOCATED ON THE SITES BEFORE SUBSCRIBERS CONCERNING A PHONE |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20070516 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20091130 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20091208 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100125 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100727 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100824 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110315 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110328 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4714436 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140401 Year of fee payment: 3 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140401 Year of fee payment: 3 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140401 Year of fee payment: 3 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |