JP3656179B2 - アクティブマトリックス型液晶表示素子及びその駆動方法 - Google Patents
アクティブマトリックス型液晶表示素子及びその駆動方法 Download PDFInfo
- Publication number
- JP3656179B2 JP3656179B2 JP24278097A JP24278097A JP3656179B2 JP 3656179 B2 JP3656179 B2 JP 3656179B2 JP 24278097 A JP24278097 A JP 24278097A JP 24278097 A JP24278097 A JP 24278097A JP 3656179 B2 JP3656179 B2 JP 3656179B2
- Authority
- JP
- Japan
- Prior art keywords
- switching element
- voltage
- liquid crystal
- electrode
- sub
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Images
Landscapes
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
- Transforming Electric Information Into Light Information (AREA)
- Thin Film Transistor (AREA)
Description
【発明の属する技術分野】
本発明は、OA機器やAV機器などに利用されているアクティブマトリックス型液晶ディスプレイ表示素子及びその駆動方法に関し、特に、高画質を実現する大画面の高精細液晶表示装置に関するものである。
【0002】
【従来の技術】
現在、液晶を用いた表示素子は、ビデオカメラのビューファインダーやポケットTVさらには高精細投写型TV,パソコン,ワープロなどの情報表示端末など種々の分野で応用されてきており、開発、商品化が活発に行われている。特にスイッチング素子として薄膜トランジスタ(TFT)を用いたアクティブマトリックス型方式のTN(Twisted Nematic)液晶表示装置は大容量の表示を行っても高いコントラストが保たれるという大きな特徴をもち、特に近年市場要望の極めて高い、ラップトップパソコンやノートパソコン、さらには、エンジニアリングワークステーション用の大型・大容量フルカラーディスプレイの本命として開発、商品化が盛んである。
【0003】
アクティブマトリックス型とは従来の単純マトリックス型に対比して言われている液晶の駆動方式を意味しているもので、マトリックス上に配置された画素電極にそれぞれスイッチ素子を設け、それらのスイッチ素子を介して各画素電極に液晶の光学特性を制御する電気信号を独立に供給する方式である。このため、本駆動方式は、原理的には単純マトリックス方式のようなクロストークがなく、大画面化,高精細化,多階調表示に極めて適した方式である。
【0004】
しかしながら、上記したアクティブマトリックス型液晶表示装置においても、大画面化,高精細化になるにしたがって画像品質上の問題が発生する。特に、大画面化に伴う走査電極配線の遅延とスイッチング素子であるTFTのゲート・ドレイン間、すなわち、走査電極配線と画素電極配線間の寄生容量(以下、Cgdという)によって、輝度傾斜やフリッカの面内分布といった表示画面の均一性が劣化してくるといった現象が深刻な問題になってくる。以下、これらの現象について説明する。
【0005】
図6はアクティブマトリックス型液晶表示素子の一般的な等価回路を示したものである。図中、601は走査電極配線、602は信号電極配線、603はスイッチング素子であるTFT素子である。604は液晶容量、605は液晶容量に印加される画素電圧の保持特性を向上させるために形成される蓄積容量である。606はTFT素子603の寄生容量Cgdを示している。
【0006】
図7は一般的なTFT素子の断面構造図を示したものである。図中、701はゲート電極、702,703はそれぞれソース,ドレイン電極である。上記したTFT素子の寄生容量Cgdは、図の破線の領域704で示されたゲート・ドレイン電極の重なり部分(領域)である。この重なり領域は、TFT素子を形成していく工程での各薄膜層間の位置ずれ,加工精度分布に対するマージン等で発生する。
【0007】
図8は、図6に示したアクティブマトリックス型液晶表示素子の基本的な動作を示す波形図である。図中、801は走査電極配線からTFT素子のゲートに供給されるゲート電圧、802は信号電圧、803は画素電圧である。図8に示すように、選択された走査電極配線によってTFTのゲート電圧801がON状態になると、信号電圧802がTFT素子を介して画素電極に供給される。一方、ゲート電圧がON状態からOFF状態に変化するときに、上述した寄生容量Cgdによって画素電圧803が変化する。この電圧の変化(△Vp)はフィードスルー電圧(突き抜け電圧ともいう。以下、突き抜け電圧と表現する。)と言われている。ゲート電圧801の振幅をVg,液晶容量604をClc,蓄積容量605をCstとすると、突き抜け電圧△Vpは、理想的には以下の(数1)で表現される。
【0008】
【数1】
△Vp=(Cgd/Ct)Vg
但し、Ct=Clc+Cst+Cgd
画素で発生するこの電圧の変化(突き抜け電圧)を補償するために、対向電極の電圧が適正値に調整されて駆動されるのが一般的である。
【0009】
【発明が解決しようとする課題】
しかしながら、液晶パネルのサイズ及び画素数が増加するに従い、走査電極配線の電気的負荷が大きくなり信号遅延が生じるようになる。
【0010】
図9は、ゲート電圧に遅延がある場合の画素電圧の変化を示した波形図である。この場合も上記したように、ゲート電圧801のON時間に信号電圧802が画素電極へ供給される。ゲート電圧がON状態からOFFに変化するときも前記と同じ現象が生じるが、信号遅延がある場合、ゲート電圧の変化によって画素電圧がCgdの影響で変化するとともに、TFT素子が一気にOFF状態にならないことによる画素電極への信号電圧の充電が同時に発生する。これによって、図9に示すごとく、突き抜け電圧△Vpが、遅延のない場合(図8)に比べて小さくなる。これは、表示画面の面内での液晶印加電圧差や、対向電圧と液晶駆動最適のずれによる液晶へのDC電圧の印加、それによる画面内でのフリッカ現象の分布の発生といった問題が発生し、液晶表示素子の画質劣化を引き起こす。
【0011】
現在、大型化,高精細化に伴う上記した現象を改善することを目的として、各種の方法が開発・提案されてきている。基本的には(数1)の突き抜け電圧△Vpをいかにして小さくするかがポイントとなる。蓄積容量Cstを大きくする方法は、それに伴ってTFT素子の充電能力をあげるために素子サイズを大きくする必要があり、結果として寄生容量Cgdが増加するので効果的ではない。したがって、TFTの寄生容量Cgdを低減するための手段に対する取り組みが主である。
【0012】
具体的には、TFT素子のゲート電極と画素電極との重なり領域を低減するためのプロセスの開発・提案が多数発表されている。これによる寄生容量の低減は非常に効果的な手段である。しかしながら、重なり領域がなくてもTFT素子のチャンネル部の容量は存在する。したがって、さらに高精細化が進み、TFT素子の選択時間がさらに短くなってくると、TFT素子の充電能力を高めるためにサイズを大きくしていく必要があり、結果としてTFTの寄生容量は増加することになる。
【0013】
本発明は、前述したごとく液晶表示素子のさらなる大型化,高精細化に向けて、パネルの設計上大きな問題となってくる輝度分布,フリッカ分布などの表示画面の均一性を改善し、高画質なアクティブマトリックス型液晶表示素子及びその駆動方法の提供を目的とするものである。
【0014】
【課題を解決するための手段】
本発明は上記した課題を解決し目的を達成するために、主平面上に、マトリックス状に配置された複数の走査電極配線と信号電極配線、及び前記電極配線の各交差点に対応して配置された画素電極,前記各画素電極と、それに対応する走査電極配線,信号電極配線を電気的に接続するために形成された主スイッチング素子、及び前記主スイッチング素子と異なる走査電極配線との間に配置された副スイッチング素子とを有し、前記主スイッチング素子の電流供給能力を、副スイッチング素子の電流供給能力に対して低くしたことを特徴とするアクティブマトリックス型液晶表示素子である。
【0015】
さらには、マトリックス状に配列された画素電極群の任意の(n,m)番めの画素電極は、n番目の走査電極配線とm番目の信号電極配線との間に配置された主スイッチング素子と、n−1番目の走査電極配線とm+1番目の信号電極配線との間に配置された副スイッチング素子と電気的に接続され、前記信号電極配線には、各走査電極配線毎に極性の異なる電圧が供給され、同時に互いに隣接する信号電極配線間の電圧極性も異なる信号を供給することを特徴とするアクティブマトリックス型液晶表示素子である。
【0016】
また前記副スイッチング素子を介して画素電極に供給される電圧の極性と、その後に前記主スイッチング素子を介して画素電極に供給される電圧の極性とが同方向であることを特徴とするアクティブマトリックス型液晶表示素子の駆動方法である。
【0017】
本発明のアクティブマトリックス型液晶表示素子の構成及びその駆動方法によれば、各画素電極へは、副スイッチング素子と主スイッチング素子の2段階で電圧が供給される。副スイッチング素子と主スイッチング素子で供給される電圧の対向電圧に対する極性を同じとする駆動方法とを併用することによって、各スイッチング素子のサイズを小さくすることができる。特に、副スイッチング素子で十分な充電能力をもたせ、主スイッチング素子の充電能力を必要最小限化することで,主スイッチング素子の小型化が可能となる。これによって、前記したチャンネル容量も含めた寄生容量の大幅な低減が実現でき、液晶表示素子の大型化、高精細化に伴うパネルの設計上大きな問題となってくる輝度分布、フリッカ分布などの表示画面の均一性を改善し、高画質なアクティブマトリックス型液晶表示素子を実現することができる。
【0018】
【発明の実施の形態】
本発明の請求項1記載の発明は、複数の走査電極配線及び信号電極配線と、前記電極配線の各交差点に対応してマトリックス状に配置された複数の画素電極とを備え、前記マトリックス状に配置された複数の画素電極における(n,m)番目の画素電極は、n番目の走査電極配線及びm番目の信号電極配線に接続された主スイッチング素子と、n−1番目の走査電極配線及びm番目の信号電極配線またはこのm番目の信号電極配線に隣接するいずれか一方の信号電極配線に接続された副スイッチング素子とに電気的に接続されたアクティブマトリックス型液晶表示素子であって、前記主スイッチング素子の電流供給能力は、前記副スイッチング素子の電流供給能力より低く、前記副スイッチング素子を介して前記画素電極に電圧が供給された後に、前記主スイッチング素子を介して前記画素電極に電圧が供給されることを特徴とするものであり、これによって、特に主スイッチング素子の小型化が図れ、TFT素子の寄生容量を低減するという作用を有する。
【0019】
本発明の請求項2記載の発明は、前記主スイッチング素子と副スイッチング素子とはアモルファスシリコンを半導体層とする薄膜トランジスタ(TFT)で形成され、前記主スイッチング素子と副スイッチング素子とは大きさが異なることとしたもので、具体的には、前記の請求項1と同様、特に主スイッチング素子の大幅な小型化による寄生容量の低減の作用を有する。
【0020】
本発明の請求項3記載の発明は、前記マトリックス状に配置された複数の画素電極における(n,m)番目の画素電極は、n番目の走査電極配線及びm番目の信号電極配線に接続された主スイッチング素子と、n−1番目の走査電極配線及びm番目の信号電極配線に隣接するいずれか一方の信号電極配線に接続された副スイッチング素子とに電気的に接続され、前記信号電極配線には、各走査電極配線毎に極性の異なる電圧が供給され、かつ、互いに隣接する信号電極配線に極性が異なる電圧が供給されることとし、特に主スイッチング素子の小型化による表示均一性の向上と各画素への所定の電圧の供給とを同時に実現するという作用を有する。
本発明の請求項4記載の発明は、前記マトリックス状に配置された複数の画素電極における(n,m)番目の画素電極は、n番目の走査電極配線及びm番目の信号電極配線に接続された主スイッチング素子と、n−1番目の走査電極配線及びm番目の信号電極配線に接続された副スイッチング素子とに電気的に接続され、前記信号電極配線には、1走査期間の間、同じ極性の電圧が供給され、1フレーム期間毎に極性が反転された電圧が供給されることを特徴とする。
本発明の請求項5記載の発明は、副スイッチング素子を介して前記画素電極に供給される電圧の極性と、前記主スイッチング素子を介して前記画素電極に供給される電圧の極性とが同じであることを特徴とする。
【0021】
本発明の請求項6記載の発明は、複数の走査電極配線及び信号電極配線と、前記電極配線の各交差点に対応してマトリックス状に配置された複数の画素電極とを備え、前記マトリックス状に配置された複数の画素電極における(n,m)番目の画素電極は、n番目の走査電極配線及びm番目の信号電極配線に接続された主スイッチング素子と、n−1番目の走査電極配線及びm番目の信号電極配線またはこのm番目の信号電極配線に隣接するいずれか一方の信号電極配線に接続された副スイッチング素子とに電気的に接続され、前記主スイッチング素子の電流供給能力が、前記副スイッチング素子の電流供給能力より低い、アクティブマトリックス型液晶表示素子の駆動方法であって、前記副スイッチング素子を介して画素電極に供給される電圧の対向電極に対する極性と、その後に前記主スイッチング素子を介して画素電極に供給される電圧の極性とが同じであることを特徴とする駆動方法としたものであり、これにより、各スイッチング素子は小型でありながら、画素電極へ所定の電圧を確実に供給できることになる。
【0022】
以下、本発明の各実施の形態について、図1から図5を用いて説明する。
【0023】
(実施の形態1)
図1は本発明の実施の形態1におけるアクティブマトリックス型液晶表示素子の等価回路図を示したものである。図中の101,102はそれぞれ走査電極配線,信号電極配線を示している。103は主TFT素子、104は副TFT素子であり、アモルファスシリコンを半導体層とするTFTで形成される。走査電極配線101の走査方向は紙面の上から下方向である。また、105,106はそれぞれ、液晶容量,蓄積容量を示す。107,108は主TFT素子及び副TFT素子の寄生容量である。
【0024】
図1からわかるように本実施の形態1においては、定形としてマトリックス状に配列された画素電極群の任意の(n,m)番目の画素電極は、n番目の走査電極配線101とm番目の信号電極配線102との間に配置された主TFT素子103と、n−1番目の走査電極配線とm+1番目の信号電極配線との間に配置された副TFT素子104と電気的に接続され、前記信号電極配線には、各走査電極配線毎に極性の異なる電圧が供給され、同時に互いに隣接する信号電極配線間の電圧極性も異なる信号を供給する構成となっている。
【0025】
図2は、図1に示した等価回路の各電極配線及び画素電極A点での電圧波形の変化を示したものである。図2で、201,202は画素電極A点に対する副TFT素子に接続された走査電極配線および信号電極配線の電圧波形を示す。同様に203,204は主TFT素子に接続された走査電極配線および信号電極配線の電圧波形を示す。また、205は画素電極A点での電圧の変化を示したものである。206は対向電極の電圧である。
【0026】
以下図面を参照しながら、本発明のアクティブマトリックス液晶表示素子と駆動方法に対する動作ついて詳細に説明する。
【0027】
本例での信号電圧は、各走査電極配線毎に対向電圧に対して極性が反転し、かつ隣接する信号電極配線間での電圧極性も互いに逆となる、いわゆるドット反転駆動方式で電圧を供給した。図2からわるように、画素電極A点には、まず副TFT素子104によって1走査期間前の隣接画素の電圧が供給される。上記した駆動方法、及び本例の構成によると、副TFT素子104によって供給される電圧は、その1走査期間後に主TFT素子103から画素電極Aに供給される電圧と同極性となる。図2の画素電極A点の電圧波形205は画素電圧の時間的な変化を示している。本例では、主TFT素子103によって最終的に供給される所定の電圧に近い電圧を副TFT素子104によって供給されるので、主TFT素子の充電能力を低下、すなわち素子を小さくすることができる。
【0028】
次に、本例の構成を対角19インチサイズのSXGA(横1280×3、縦1024画素)の液晶パネルに適用した結果を示す。具体的なアレイ設計として、主TFT素子のチャンネル長(W)を、従来の構成(1つのTFT素子で構成)の場合に比較して1/2とし、副TFT素子を従来構成の場合のTFT素子と同一サイズで作成した。その結果、現在使用されている実用的なほとんどの画像表示において、画素電圧の充電不足にまつわる画像劣化はなかった。さらに、従来構成で作成した液晶パネルと、本例の構成で作成した液晶パネルにおいて、走査電極配線の電圧供給端から終端に向かっての画面の左右方向での液晶パネルの対向電圧の最適値(フリッカ特性の最適点)を測定した。
【0029】
図3は本発明の実施の形態1と従来例の液晶表示素子の画面の左右方向での対向電圧の最適値変化の測定結果を示す。図中(a)は従来の構成で作成した液晶パネルの左右での最適対向電圧の変化を表している。左右で約0.5(V)程度の差が発生していることがわかる。一方、図中(b)に示す本例の構成の液晶パネルでは、約0.1(V)程度に抑えられており、表示画面特性の均一性が大幅に改善されていることがわかる。
【0030】
(実施の形態2)
図4は本発明の実施の形態2におけるアクティブマトリックス型液晶表示素子の等価回路図を示したものである。前記実施の形態1(図1)と同じ要素には同じ符号を付しその説明を省略する。走査電極配線101の走査方向は紙面の上から下方向である。図5は、図4に示した等価回路の各電極配線及び画素電極B点での電圧波形の変化を示したものである。本例のTFTアレイの構成では、副TFT素子104と主TFT素子103は、同一の信号電極配線に接続した。同時に、信号電極配線102に印加する電圧波形は、1走査期間毎の信号電圧極性は同一として、フレーム期間毎に極性を反転するフレーム反転駆動とした。また、隣接する各信号線毎の極性は反転した。本構成も、前述した実施の形態1と同一の動作原理によって、特に主TFT素子のサイズを小さくできる。これによって、実施の形態1と同様、従来のパネルの構成の場合に比較して、表示画面の均一性を大幅に改善することができた。
【0031】
【発明の効果】
以上述べたように、本発明の構成のアクティブマトリックス型液晶表示素子、及びその駆動方法によれば、液晶パネルの大型化、高精細化に伴ってパネル設計上極めて大きな問題となる配線遅延及びTFT素子の寄生容量の影響による明るさの面内分布(輝度傾斜)、フリッカなどの画像品質劣化に対し、副TFT素子と主TFT素子の2段階で画素に電圧を供給することで、主TFT素子のサイズを小さくできることから、チャンネル容量も含めた主TFT素子の寄生容量の大幅な低減が実現でき、これによって、輝度分布、フリッカ分布などの表示画面の均一性を改善し、高画質なアクティブマトリックス型液晶表示素子を実現することができる。
【図面の簡単な説明】
【図1】本発明の実施の形態1におけるアクティブマトリックス型液晶表示素子の等価回路図である。
【図2】図1に示した等価回路の各電極配線及び画素電極A点での電圧波形図である。
【図3】本発明の実施の形態1におけるアクティブマトリックス型液晶表示素子と従来の液晶表示素子の画面左右での対向電圧の最適値変化の測定結果を示す図である。
【図4】本発明の実施の形態2におけるアクティブマトリックス型液晶表示素子の等価回路図である。
【図5】図4に示した等価回路の各電極配線及び画素電極B点での電圧波形図である。
【図6】従来のアクティブマトリックス型液晶表示素子の等価回路図である。
【図7】一般的なTFT素子の断面図である。
【図8】図6に示したアクティブマトリックス型液晶表示素子の基本的な動作を示す波形図である。
【図9】ゲート電圧に信号遅延のある場合の画素電圧の変化を示す波形図である。
【符号の説明】
101…走査電極配線、 102…信号電極配線、 103…主TFT素子、 104…副TFT素子、 105…液晶容量、 106…蓄積容量、 107…主TFT素子の寄生容量、 108…副TFT素子の寄生容量、 201…副TFT素子に接続された走査電極配線の電圧波形、 202…副TFT素子に接続された信号電極配線の電圧波形、 203…主TFT素子に接続された走査電極配線の電圧波形、 204…主TFT素子に接続された信号電極配線の電圧波形、 205…画素電圧波形、 206…対向電極電圧。
Claims (6)
- 複数の走査電極配線及び信号電極配線と、前記電極配線の各交差点に対応してマトリックス状に配置された複数の画素電極とを備え、
前記マトリックス状に配置された複数の画素電極における(n,m)番目の画素電極は、n番目の走査電極配線及びm番目の信号電極配線に接続された主スイッチング素子と、n−1番目の走査電極配線及びm番目の信号電極配線またはこのm番目の信号電極配線に隣接するいずれか一方の信号電極配線に接続された副スイッチング素子とに電気的に接続されたアクティブマトリックス型液晶表示素子であって、
前記主スイッチング素子の電流供給能力は、前記副スイッチング素子の電流供給能力より低く、前記副スイッチング素子を介して前記画素電極に電圧が供給された後に、前記主スイッチング素子を介して前記画素電極に電圧が供給されることを特徴とするアクティブマトリックス型液晶表示素子。 - 前記主スイッチング素子と副スイッチング素子とはアモルファスシリコンを半導体層とする薄膜トランジスタで形成され、前記主スイッチング素子と副スイッチング素子とは大きさが異なることを特徴とする請求項1記載のアクティブマトリックス型液晶表示素子。
- 前記マトリックス状に配置された複数の画素電極における(n,m)番目の画素電極は、n番目の走査電極配線及びm番目の信号電極配線に接続された主スイッチング素子と、n−1番目の走査電極配線及びm番目の信号電極配線に隣接するいずれか一方の信号電極配線に接続された副スイッチング素子とに電気的に接続され、
前記信号電極配線には、各走査電極配線毎に極性の異なる電圧が供給され、かつ、互いに隣接する信号電極配線に極性が異なる電圧が供給されることを特徴とする請求項1または請求項2記載のアクティブマトリックス型液晶表示素子。 - 前記マトリックス状に配置された複数の画素電極における(n,m)番目の画素電極は、n番目の走査電極配線及びm番目の信号電極配線に接続された主スイッチング素子と、n−1番目の走査電極配線及びm番目の信号電極配線に接続された副スイッチング素子とに電気的に接続され、
前記信号電極配線には、1走査期間の間、同じ極性の電圧が供給され、1フレーム期間毎に極性が反転された電圧が供給されることを特徴とする請求項1または請求項2記載のアクティブマトリックス型液晶表示素子。 - 副スイッチング素子を介して前記画素電極に供給される電圧の極性と、前記主スイッチング素子を介して前記画素電極に供給される電圧の極性とが同じであることを特徴とする請求項1〜4のいずれかに記載のアクティブマトリックス型液晶表示素子。
- 複数の走査電極配線及び信号電極配線と、前記電極配線の各交差点に対応してマトリックス状に配置された複数の画素電極とを備え、
前記マトリックス状に配置された複数の画素電極における(n,m)番目の画素電極は、n番目の走査電極配線及びm番目の信号電極配線に接続された主スイッチング素子と、n−1番目の走査電極配線及びm番目の信号電極配線またはこのm番目の信号電極配線に隣接するいずれか一方の信号電極配線に接続された副スイッチング素子とに電気的に接続され、前記主スイッチング素子の電流供給能力が、前記副スイッチング素子の電流供給能力より低い、アクティブマトリックス型液晶表示素子の駆動方法であって、
前記副スイッチング素子を介して画素電極に供給される電圧の対向電極に対する極性と、その後に前記主スイッチング素子を介して画素電極に供給される電圧の極性とが同じであることを特徴とするアクティブマトリックス型液晶表示素子の駆動方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP24278097A JP3656179B2 (ja) | 1997-09-08 | 1997-09-08 | アクティブマトリックス型液晶表示素子及びその駆動方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP24278097A JP3656179B2 (ja) | 1997-09-08 | 1997-09-08 | アクティブマトリックス型液晶表示素子及びその駆動方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH1184417A JPH1184417A (ja) | 1999-03-26 |
JP3656179B2 true JP3656179B2 (ja) | 2005-06-08 |
Family
ID=17094182
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP24278097A Expired - Lifetime JP3656179B2 (ja) | 1997-09-08 | 1997-09-08 | アクティブマトリックス型液晶表示素子及びその駆動方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP3656179B2 (ja) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE19925985A1 (de) * | 1999-06-08 | 2000-12-14 | Bosch Gmbh Robert | Flüssigkristallanzeige mit umschaltbarem Blickwinkel |
KR100900538B1 (ko) * | 2002-09-05 | 2009-06-02 | 삼성전자주식회사 | 액정 표시 장치 |
CN100437718C (zh) * | 2003-08-05 | 2008-11-26 | 鸿富锦精密工业(深圳)有限公司 | 主动矩阵液晶显示面板的驱动方法 |
JP2006072011A (ja) * | 2004-09-02 | 2006-03-16 | International Display Technology Kk | アレイ基板およびその駆動方法 |
KR101186878B1 (ko) | 2005-08-26 | 2012-10-02 | 엘지디스플레이 주식회사 | 브이에이 모드 액정표시장치 및 그 구동방법 |
JP4687785B2 (ja) * | 2008-12-24 | 2011-05-25 | カシオ計算機株式会社 | 液晶表示装置 |
JP5029670B2 (ja) * | 2009-09-28 | 2012-09-19 | カシオ計算機株式会社 | 表示装置 |
-
1997
- 1997-09-08 JP JP24278097A patent/JP3656179B2/ja not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JPH1184417A (ja) | 1999-03-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4932823B2 (ja) | アクティブマトリクス基板、表示装置及びテレビジョン受像機 | |
US8368630B2 (en) | Liquid crystal display | |
KR100733879B1 (ko) | 액정표시장치 | |
TWI288912B (en) | Driving method for a liquid crystal display | |
JP2001075127A (ja) | アクティブマトッリクス型液晶表示素子及びその製造方法 | |
JP2001282205A (ja) | アクティブマトリクス型液晶表示装置およびその駆動方法 | |
JP2005077484A (ja) | 電気光学装置の駆動回路、電気光学装置及び電子機器 | |
JPWO2011030819A1 (ja) | 液晶表示装置 | |
JPH09269511A (ja) | 液晶装置、その駆動方法及び表示システム | |
JPH07181927A (ja) | 画像表示装置 | |
WO2011061964A1 (ja) | 液晶表示装置用基板、液晶表示装置、および液晶表示装置の駆動方法 | |
US5369512A (en) | Active matrix liquid crystal display with variable compensation capacitor | |
KR100898785B1 (ko) | 액정표시장치 | |
US7728804B2 (en) | Liquid crystal display device and driving method thereof | |
JP3656179B2 (ja) | アクティブマトリックス型液晶表示素子及びその駆動方法 | |
JPH09159998A (ja) | アクティブマトリックス型液晶表示素子及びその駆動方法 | |
KR100801416B1 (ko) | 액정표시장치의 게이트 라인 및 데이터 라인 공유 회로 및이의 구동방법 | |
JP6087956B2 (ja) | 薄膜トランジスタアレイ基板、及び、液晶表示装置 | |
JP3251391B2 (ja) | 画像表示装置 | |
JP3281763B2 (ja) | 液晶表示装置の駆動方法 | |
JPH09236790A (ja) | 液晶表示装置およびその駆動方法 | |
JP2961786B2 (ja) | 液晶表示装置 | |
JP3297335B2 (ja) | 液晶表示装置 | |
JP3119686B2 (ja) | 液晶表示パネル | |
JPH06258669A (ja) | 液晶表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20031209 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20040209 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20050222 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20050223 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080318 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090318 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100318 Year of fee payment: 5 |
|
S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100318 Year of fee payment: 5 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100318 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110318 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120318 Year of fee payment: 7 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120318 Year of fee payment: 7 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130318 Year of fee payment: 8 |
|
S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130318 Year of fee payment: 8 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140318 Year of fee payment: 9 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
EXPY | Cancellation because of completion of term |