JP3450290B2 - 液晶パネル駆動回路 - Google Patents
液晶パネル駆動回路Info
- Publication number
- JP3450290B2 JP3450290B2 JP2000316475A JP2000316475A JP3450290B2 JP 3450290 B2 JP3450290 B2 JP 3450290B2 JP 2000316475 A JP2000316475 A JP 2000316475A JP 2000316475 A JP2000316475 A JP 2000316475A JP 3450290 B2 JP3450290 B2 JP 3450290B2
- Authority
- JP
- Japan
- Prior art keywords
- liquid crystal
- operational amplifier
- crystal panel
- group
- switch
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/34—Negative-feedback-circuit arrangements with or without positive feedback
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal (AREA)
Description
路に関し、特に液晶パネル駆動回路と液晶パネルを接続
する媒体としてフレキシブル基板が使用される際に、フ
レキシブル基板が有する自己インダクタンスの影響によ
る液晶パネルを駆動する演算増幅器の発振又は出力の波
形歪みを抑制することができる液晶パネル駆動回路に関
する。
動回路が配置される。この液晶パネル駆動回路は、駆動
ラインの数に応じた演算増幅器を備える。TFT型液晶
パネルは、マトリクス状に配列されたトランジスタ(T
FT)を備える。液晶パネル駆動回路の各々は、例えば
このトランジスタのソースに接続され、このトランジス
タを介して、容量性負荷である液晶パネルを充放電す
る。尚、トランジスタのゲートには、別途用意される第
2の信号線が接続され、この入力信号により、所定のト
ランジスタのオンオフ制御を実行する。
配置図である。図に示されるように、液晶パネル用演算
増幅器806aは、演算増幅素子806を備える。演算
増幅素子806は、入力信号を受け入れる非反転入力端
子801を備える。この演算増幅素子806の出力端子
802は、負帰還回路を形成するように、反転入力端子
803にヴォルテージフォロア接続される。一般に、演
算増幅素子806の出力端子802は、フレキシブル基
板804を介して、負荷である液晶パネル805に接続
される。
駆動回路の動作を説明する。図9は、従来の液晶パネル
駆動回路の概念図である。図に示された液晶パネル駆動
回路906は、複数の演算増幅器からなる演算増幅器群
901と、複数のD/AコンバータからなるD/Aコン
バータ群902と、複数の出力端子からなる出力端子群
903を備える。D/Aコンバータ群902は、演算増
幅器群901の入力段に接続される。
基板からなるフレキシブル基板群904を介して、液晶
パネル905に接続される。
算増幅器806aからなる。従って演算増幅器群901
の各演算増幅器の出力端子は、負帰還回路を形成するよ
うにヴォルテージフォロア接続される。
アナログ信号は、演算増幅器群901においてインピー
ダンス変換される。演算増幅器群901は、インピーダ
ンス変換された信号に応じて、容量性負荷である液晶パ
ネル905に対する充放電を実行する。
に係る発明、特に液晶表示装置駆動回路の電源に係る発
明は、特開昭62−83724号公報に開示されてい
る。この公報に開示された技術は、演算増幅器の発振に
伴なう電流増加を防止することができる。なお、電流増
加を防止するため、演算増幅器の出力信号は、抵抗を介
して出力され、そして液晶パネルに供給される。
回路は、液晶パネルの等価回路を参考に最適設計され
る。しかしながら、フレキシブル基板が有するリアクタ
ンス成分が大きいと、高い周波数帯域では、そのインダ
クタンス成分が高インピーダンスを形成する。この高イ
ンピーダンスは、液晶パネルにて減衰されるべき信号
が、減衰されずに液晶駆動回路906にフィードバック
される、という事態を招く。このため、高い周波数帯域
では、高インピーダンスダンスの影響により、演算増幅
器群901の周波数特性が劣化する。この周波数特性が
劣化すると、演算増幅器群901が発振する事態を招
く。
るが、インダクタンス成分は、0.5μH程度の値を示
す。この条件の場合、駆動周波数が200MHz程度の駆
動信号が入力されると、発振する恐れがある。
に、インダクタンス成分が付加されても、演算増幅器群
が発振せず、更には、液晶パネルを駆動するスピード、
並びにスタティック電流を劣化させない液晶パネル駆動
用演算増幅器及び液晶パネル駆動回路を提供する。
めの手段が、下記のように表現される。その表現中に現
れる技術的事項には、括弧()付きで、番号、記号等が
添記されている。その番号、記号等は、本発明の実施の
複数の形態又は複数の実施例のうちの少なくとも1つの
実施の形態又は複数の実施例を構成する技術的事項、特
に、その実施の形態又は実施例に対応する図面に表現さ
れている技術的事項に付せられている参照番号、参照記
号等に一致している。このような参照番号、参照記号
は、請求項記載の技術的事項と実施の形態又は実施例の
技術的事項との対応・橋渡しを明確にしている。このよ
うな対応・橋渡しは、請求項記載の技術的事項が実施の
形態又は実施例の技術的事項に限定されて解釈されるこ
とを意味しない。
転入力端子と、反転入力端子と、出力端子を有する演算
増幅素子と、前記出力端子と前記反転入力端子の間に形
成される負帰還回路を備え、前記負帰還回路が、前記出
力端子から出力される出力信号に応じたフィードバック
信号を減衰するローパスフィルタを備える複数の液晶パ
ネル駆動用演算増幅器を有する演算増幅器群(501)を
備え、前記液晶増幅器分の出力端子群(503)に、複数
のフレキシブル基板を有するフレキシブル基板群(50
4)を介して液晶パネル(505)に結合される。
は、負帰還回路が、出力端子の入力側と反転入力端子を
接続する抵抗と、反転入力端子と電源を接続するコンデ
ンサを備える。
は、液晶パネル駆動用演算増幅器の前段にD/Aコンバ
ータが配置される。
は、コンデンサの活性状態及び非活性状態を設定するス
イッチを備える。
は、フレキシブル基板のインダクタンスに応じて、コン
デンサ群の合成容量が設定されるようにスイッチの活性
状態及び非活性状態を制御するコントロール回路を備え
る。
おいて、前記コントロール回路は、前記演算増幅器の発
振が停止する前記合成容量が設定されるように前記制御
を実行する。
段が高周波数帯域でインダクタンス成分により高インピ
ーダンス状態を示す場合、負帰還回路に接続される負荷
によりフィードバック信号が減衰される。この減衰の作
用により、演算増幅器は、発振が防止され、そして安定
動作する。なお、本発明に係る構成では、演算増幅器の
出力端子と液晶パネルとの間にはコンデンサ及び抵抗が
直列に存在しない。このために、液晶パネルを駆動する
スピードは劣化しない。更に、演算増幅器に供給する電
流を増やして演算増幅器を安定させる、という技術的思
想が存在しない。このため、スタティック電流値も増加
を招くことが無い。
晶パネル駆動用演算増幅器及び、液晶パネル駆動回路の
実施形態について説明する。
パネル駆動用演算増幅器の構成図である。
増幅素子108と、抵抗111と、コンデンサ121を
備える。演算増幅素子108は、非反転入力端子102
と、出力端子103と、反転入力端子104を備える。
転入力端子104に接続される。更に出力端子103
は、抵抗111及びコンデンサ121を介して電源10
7に接続される。出力端子103と反転入力端子104
の間の接続は、負帰還回路を形成する。抵抗111とコ
ンデンサ121は、いわゆるローパスフィルタを形成す
る。
インダクタンス値に応じて、数十Ω〜百Ωの値が設定さ
れる。また、コンデンサ121の値も、駆動信号の周波
数及びインダクタンス値に応じて、数pF〜数十pFの
値が設定される。駆動信号の周波数が、例えば200MH
z程度の場合、抵抗111に400Ω程度、コンデンサ
121に2pF程度の値が設定される。
5を介して、液晶パネル106が接続される。
転入力端子102に入力された信号に応じた出力信号
が、出力端子103から出力される。出力端子103か
ら出力される出力信号は、フレキシブル基板105を介
して、容量性の負荷である液晶パネル106の充放電を
制御する。
ドバック信号は、抵抗111とコンデンサ121におい
て減衰され、反転入力端子104には到達しない。とこ
ろで、液晶パネル106からのフィードバック信号は、
抵抗111とコンデンサ121において減衰され、反転
入力端子104に到達する。即ち、高周波数帯域では、
フレキシブル基板105が有するインダクタンス成分が
高インピーダンスになる。この高インピーダンスの影響
により、液晶パネル106において減衰されるべきフィ
ードバック信号が減衰されない。しかしながら、抵抗1
11及びコンデンサ121の作用により、フィードバッ
クされる信号が減衰されるため、演算増幅器108a
(演算増幅素子108)の発振が防止される。
幅器の第2の実施の形態について説明する。図2は本発
明の第2の実施形態に係る液晶パネル駆動用演算増幅器
の構成図である。
増幅素子209と、抵抗群211と、コンデンサ群22
1を備える。演算増幅素子209は、非反転入力端子2
03と、出力端子204と、反転入力端子205を備え
る。抵抗群211は、直列接続された複数の抵抗からな
る。コンデンサ群221は、抵抗を介して並列接続され
た複数のコンデンサからなる。
反転入力端子205に接続される。コンデンサ群221
の各コンデンサの一端は、抵抗同士の接続点に接続す
る。各コンデンサの他端は、電源208に接続する。
の接続は、負帰還回路を形成する。抵抗群211とコン
デンサ群221は、いわゆるローパスフィルタを形成す
る。
6を介して、液晶パネル207に接続される。
転入力端子203に入力された信号に応じた出力信号
が、出力端子204から出力される。出力端子204か
ら出力される出力信号は、フレキシブル基板206を介
して、容量性の負荷である液晶パネル207の充放電を
制御する。
ドバック信号は、抵抗群211とコンデンサ群221に
おいて減衰され、反転入力端子205には到達しない。
ところで、液晶パネル207からのフィードバック信号
は、抵抗群211とコンデンサ群221において減衰さ
れ、反転入力端子205に到達する。即ち、高周波数帯
域では、フレキシブル基板206が有するインダクタン
ス成分が高インピーダンスになる。この高インピーダン
スの影響により、液晶パネル207において減衰される
べきフィードバック信号が減衰されない。しかしなが
ら、抵抗群211及びコンデンサ群221の作用によ
り、フィードバックされる信号が減衰されるため、演算
増幅器209a(演算増幅素子209)の発振が防止さ
れる。
の実施の形態について説明する。図3は、本発明の第3
の実施形態に係る液晶パネル駆動用演算増幅器の構成図
である。
増幅素子308と、抵抗群311と、コンデンサ群32
1と、第1スイッチ群(SWa)331と、第2スイッ
チ群(SWb)332を備える。演算増幅素子308
は、非反転入力端子302と、出力端子303と、反転
入力端子304を備える。抵抗群311は、直列接続さ
れた複数の抵抗からなる。コンデンサ群321は、複数
のコンデンサからなる。第1スイッチ群331は、複数
のスイッチからなる。第2スイッチ群332は、複数の
スイッチからなる。
反転入力端子304に接続される。コンデンサ群321
の各コンデンサには、第1スイッチ群331の対応する
第1スイッチが並列接続される。各コンデンサの一端
は、抵抗同士の接続点に接続される。各コンデンサの他
端は、第2スイッチ群332の対応する第2スイッチを
介して、電源307に接続する。
の接続は、負帰還回路を形成する。抵抗群311、コン
デンサ群321、第1スイッチ群331、そして第2ス
イッチ群332は、いわゆるローパスフィルタを形成す
る。
5を介して、液晶パネル306に接続される。
転入力端子302に入力された信号が、演算増幅器30
8を介して出力され、容量性の負荷である液晶パネル負
荷306を充放電する。液晶パネル306からのフィー
ドバック信号は、抵抗群311と、第1のスイッチ群3
31と、第2のスイッチ群332によって選択されたコ
ンデンサにより減衰量が調整される。抵抗群311及び
コンデンサ群321における減衰により、フィードバッ
ク信号が減衰される。なお、第1スイッチがオンに設定
される場合、対応する第2スイッチはオフに設定され
る。同様に、第1スイッチがオフに設定される場合、対
応する第1スイッチはオンに設定される。
332のオンオフを適宜制御することにより、フレキシ
ブル基板305のリアクタンス値に応じて、コンデンサ
群321の合成容量を設定することができる。
実施の形態について説明する。図4は、本発明の第4の
実施形態に係る液晶パネル駆動用演算増幅器の構成図で
ある。
増幅素子408と、抵抗群411と、コンデンサ群42
1と、スイッチ群(SW)431を備える。演算増幅素
子408は、非反転入力端子402と、出力端子403
と、反転入力端子404を備える。抵抗群411は、直
列接続された複数の抵抗からなる。コンデンサ群421
は、複数のコンデンサからなる。スイッチ群431は、
複数のスイッチからなる。
反転入力端子404に接続される。コンデンサ群421
の各コンデンサの一端は、抵抗同士の接続点に接続され
る。各コンデンサの他端は、スイッチ群431の対応す
るスイッチを介して、電源407に接続する。
の接続は、負帰還回路を形成する。抵抗群411、コン
デンサ群421、そしてスイッチ群431は、いわゆる
ローパスフィルタを形成する。
5を介して、液晶パネル406に接続される。
転入力端子402に入力された信号が、演算増幅器40
8を介して出力され、容量性の負荷である液晶パネル負
荷406を充放電する。液晶パネル406からのフィー
ドバック信号は、抵抗群411と、スイッチ群431に
よって選択されたコンデンサにより減衰量が調整され
る。抵抗群411及びコンデンサ群421における減衰
により、フィードバック信号が減衰する。
ることにより、フレキシブル基板405のリアクタンス
量に応じて、コンデンサ群421の合成容量を設定する
ことができる。
1の液晶パネル駆動回路の構成を説明する。図5は本発
明に係る第1の液晶パネル駆動回路の構成図である。
は、複数の演算増幅器からなる演算増幅器群501と、
複数のD/AコンバータからなるD/Aコンバータ群5
02と、複数の出力端子からなる出力端子群503を備
える。D/Aコンバータ群502は、演算増幅器群50
1の入力段に接続される。
基板からなるフレキシブル基板群504を介して、液晶
パネル505に接続される。
算増幅器108a又は図2に示された演算増幅器209
aからなる。従って演算増幅器群501の各演算増幅器
の出力端子は、負帰還回路を形成するようにヴォルテー
ジフォロア接続される。
い映像信号生成回路から出力される映像信号(デジタ
ル)供給される。この映像信号は、画素数に応じた数の
データ量を持つ。D/Aコンバータ群502から出力さ
れるアナログ信号は、演算増幅器群501においてイン
ピーダンス変換される。演算増幅器群501は、インピ
ーダンス変換された信号に応じて、容量性負荷である液
晶パネル505に対する充放電を実行する。
ック信号は、演算増幅器群501の負帰還回路により減
衰される。
2の液晶パネル駆動回路の構成を説明する。図6は本発
明に係る第2の液晶パネル駆動回路の構成図である。
は、複数の演算増幅器からなる演算増幅器群601と、
複数のD/AコンバータからなるD/Aコンバータ群6
02と、複数の出力端子からなる出力端子群603と、
スイッチ部コントロール回路606を備える。D/Aコ
ンバータ群602は、演算増幅器群601の入力段に接
続される。演算増幅器群601には、スイッチ部コント
ロール回路606が接続される。
基板からなるフレキシブル基板群604を介して、液晶
パネル605に接続される。
算増幅器308a又は図4に示された演算増幅器408
aからなる。従って演算増幅器群601の各演算増幅器
の出力端子は、負帰還回路を形成するようにヴォルテー
ジフォロア接続される。また、スイッチ部コントロール
回路606の制御に基づいて、第1スイッチ群331及
び第2スイッチ群332、またはスイッチ群431のオ
ンオフ制御が実行される。そのオンオフ制御に基づい
て、コンデンサ群321、または421の合成容量が適
宜設定される。
アナログ信号は、演算増幅器群601においてインピー
ダンス変換される。演算増幅器群601は、インピーダ
ンス変換された信号に応じて、容量性負荷である液晶パ
ネル605に対する充放電を実行する。
ック信号は、演算増幅器群601の負帰還回路により減
衰される。
晶パネル駆動回路の動作特性を説明する。図7は、本発
明に係る特性波形図である。図7(a)は、本発明に係
るローパスフィルタが機能しない場合の波形を示す。図
7(b)は、本発明に係るローパスフィルタが機能する
場合の波形を示す。
ス値L=0.5μHの場合の波形を示す。図中、横軸は
駆動信号の周波数を表し、縦軸は、位相曲線(PHASE CU
RVE)に対応する位相値と、利得曲線(GAIN CURVE)に
対応する利得値を示す。
増幅器の利得を表す。図中、位相曲線は、各周波数に対
する演算増幅器の非反転入力と反転入力の位相差を表
す。
昇と共に、位相曲線が0〜−180deg程度に変化する
局面が発生する。この局面において、利得が"1"以上を
示すと、演算増幅器の発振が発生する。
が0〜−180deg程度に変化する局面で、利得が上昇
し、"1"以上を示す。このような特性を持つ演算増幅器
(従来の液晶パネル駆動回路)では、演算増幅器の発振
が発生する。
においても、利得が"1"以上を示す局面が存在しない。
従って、本発明に係る演算増幅器においては、周波数に
応じた発振が発生しない。
ル駆動回路は、帰還回路の容量に基づいて、フレキシブ
ル基板のインダクタンス成分の影響を回避することがで
きる。このため、インダクタンス成分の影響で発生する
演算増幅器の発振を防止することができる。
ル駆動回路では、液晶パネル駆動回路と液晶パネルとの
媒体であるフレキシブル基板が有する、インダクタンス
成分が大きくても、液晶パネルを駆動するスピード、及
びスタティック電流を劣化させずに演算増幅器の発振、
あるいは出力の歪みを回避することができる。
ル駆動用演算増幅器の構成図である。
ル駆動用演算増幅器の構成図である。
ル駆動用演算増幅器の構成図である。
ル駆動用演算増幅器の構成図である。
の構成図である。
の構成図である。
である。
る。
晶パネル 107,208,307,407:電源 108,209,308,408:演算増幅素子 108a,209a,308a,408a:演算増幅器 111,211:抵抗 121,221:コンデンサ 311,411:抵抗群 321,421:コンデンサ群 331:第1スイッチ群 332:第2スイッチ群 431:スイッチ群 501,601:演算増幅器群 503,603:出力端子群 504,604:フレキシブル基板群
Claims (3)
- 【請求項1】 抵抗とコンデンサと前記コンデンサの活
性状態および非活性状態を設定するスイッチとを備える
ローパスフィルタを出力端子と反転入力端子との間に接
続する負帰還回路を備える複数の演算増幅器と、 前記スイッチの活性状態および非活性状態を制御するコ
ントロール回路と を具備し、 前記演算増幅器の前記出力端子は フレキシブル基板を介
して液晶パネルに接続され、 前記コントロール回路は前記スイッチを制御して前記フ
レキシブル基板のリアクタンスに応じた合成容量を設定
する 液晶パネル駆動回路。 - 【請求項2】 前記演算増幅器の前段にD/Aコンバー
タが配置される請求項1に記載の液晶パネル駆動回路。 - 【請求項3】 前記コントロール回路は、前記合成容量
を設定して前記演算増幅器の発振を停止する請求項1ま
たは請求項2のいずれかに記載の液晶パネル駆動回路。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2000316475A JP3450290B2 (ja) | 2000-10-17 | 2000-10-17 | 液晶パネル駆動回路 |
US09/977,293 US6806855B2 (en) | 2000-10-17 | 2001-10-16 | Liquid crystal panel driving circuit and method of driving a liquid crystal panel |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2000316475A JP3450290B2 (ja) | 2000-10-17 | 2000-10-17 | 液晶パネル駆動回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2002123225A JP2002123225A (ja) | 2002-04-26 |
JP3450290B2 true JP3450290B2 (ja) | 2003-09-22 |
Family
ID=18795417
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2000316475A Expired - Fee Related JP3450290B2 (ja) | 2000-10-17 | 2000-10-17 | 液晶パネル駆動回路 |
Country Status (2)
Country | Link |
---|---|
US (1) | US6806855B2 (ja) |
JP (1) | JP3450290B2 (ja) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4024583B2 (ja) * | 2001-08-30 | 2007-12-19 | シャープ株式会社 | 表示装置および表示方法 |
JP5362469B2 (ja) * | 2009-02-26 | 2013-12-11 | ラピスセミコンダクタ株式会社 | 液晶パネルの駆動回路 |
US10824279B2 (en) * | 2015-02-06 | 2020-11-03 | Apple Inc. | Remote feedback tapping for a touch sensor panel driving circuit |
Family Cites Families (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6283724A (ja) | 1985-10-09 | 1987-04-17 | Hitachi Ltd | 液晶表示装置駆動回路 |
US5917707A (en) * | 1993-11-16 | 1999-06-29 | Formfactor, Inc. | Flexible contact structure with an electrically conductive shell |
JPH0718989B2 (ja) | 1988-05-25 | 1995-03-06 | スタンレー電気株式会社 | 投射用液晶表示装置 |
EP0515191B1 (en) * | 1991-05-21 | 1998-08-26 | Sharp Kabushiki Kaisha | A display apparatus, a drive circuit for a display apparatus, and a method of driving a display apparatus |
US5525937A (en) * | 1992-12-28 | 1996-06-11 | Sony Corporation | Frequency conversion circuit with UHF/VHF common PLL buffer |
US5610414A (en) * | 1993-07-28 | 1997-03-11 | Sharp Kabushiki Kaisha | Semiconductor device |
JPH07104704A (ja) | 1993-09-29 | 1995-04-21 | Oki Electric Ind Co Ltd | アクティブマトリクス型液晶ディスプレイの駆動方法及び電源電圧変換回路 |
JP3027298B2 (ja) * | 1994-05-31 | 2000-03-27 | シャープ株式会社 | バックライト制御機能付き液晶表示装置 |
JP3251489B2 (ja) * | 1996-02-16 | 2002-01-28 | シャープ株式会社 | 座標入力装置 |
WO1997034188A1 (fr) * | 1996-03-14 | 1997-09-18 | Seiko Epson Corporation | Dispositif a cristaux liquides et equipment electronique |
JPH11191577A (ja) * | 1997-10-24 | 1999-07-13 | Seiko Epson Corp | テープキャリア、半導体アッセンブリ及び半導体装置並びにこれらの製造方法並びに電子機器 |
KR100400379B1 (ko) * | 1997-11-01 | 2003-12-24 | 엘지.필립스 엘시디 주식회사 | 연산증폭기와이를이용한디지털-아날로그변환기 |
US6075413A (en) * | 1997-12-10 | 2000-06-13 | Sony Corporation | Amplifier circuit and control signal generator |
JPH11282423A (ja) | 1998-03-27 | 1999-10-15 | Sanyo Electric Co Ltd | 液晶表示装置 |
US6064238A (en) * | 1998-10-21 | 2000-05-16 | Nortel Networks Corporation | Low amplitude peak detector |
KR100296787B1 (ko) * | 1998-11-06 | 2001-10-26 | 구본준, 론 위라하디락사 | 액정표시장치용러쉬커런트방지회로 |
JP4045394B2 (ja) * | 1999-07-02 | 2008-02-13 | 富士ゼロックス株式会社 | ホログラム記録方法、ホログラム再生方法およびフィルタリング方法 |
JP2002076263A (ja) * | 2000-08-31 | 2002-03-15 | Hitachi Ltd | 半導体装置 |
JP2002132178A (ja) * | 2000-10-26 | 2002-05-09 | Fujitsu Ltd | プラズマディスプレイ装置 |
-
2000
- 2000-10-17 JP JP2000316475A patent/JP3450290B2/ja not_active Expired - Fee Related
-
2001
- 2001-10-16 US US09/977,293 patent/US6806855B2/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
US20020044121A1 (en) | 2002-04-18 |
JP2002123225A (ja) | 2002-04-26 |
US6806855B2 (en) | 2004-10-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7279970B2 (en) | Feedback circuit | |
US9843314B2 (en) | Pop and click noise reduction | |
KR100674912B1 (ko) | 슬루 레이트(slew rate)를 개선시킨 차동 증폭회로 | |
JP4759050B2 (ja) | 駆動装置 | |
JP3450290B2 (ja) | 液晶パネル駆動回路 | |
JP4028692B2 (ja) | 超音波診断装置 | |
JPH0577456A (ja) | 圧電素子駆動回路 | |
US7046727B2 (en) | Method and apparatus for self-oscillating differential feedback class-D amplifier | |
US7863993B1 (en) | Oscillator for providing oscillation signal with controllable frequency | |
JP3359770B2 (ja) | トランジスタ高周波電力増幅器 | |
JPH11346120A (ja) | 高効率電力増幅装置 | |
JP3105489B2 (ja) | 増幅器 | |
US10911010B2 (en) | Class-D amplifier and sound system | |
JPH06177797A (ja) | Tdma通信機の送信制御回路 | |
US4468630A (en) | Wide-band amplifier for driving capacitive load | |
US11906993B2 (en) | Nonlinear feedforward correction in a multilevel output system | |
JPH08148944A (ja) | 演算増幅器 | |
CN113727264B (zh) | 用于高电容性负载的驱动器电路装置 | |
WO1996036107A1 (fr) | Amplificateur-tampon pour affichage a cristaux liquides | |
JPH03289204A (ja) | Pwm増幅器 | |
JP3674242B2 (ja) | 極性反転装置及び液晶表示駆動装置 | |
JPH09162641A (ja) | 電圧制御発振器 | |
JPH0563446A (ja) | 圧電発振器 | |
JPH06216722A (ja) | 三角波発振回路 | |
JP4147069B2 (ja) | 圧電素子制御装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20030612 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20070711 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080711 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090711 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100711 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100711 Year of fee payment: 7 |
|
S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100711 Year of fee payment: 7 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110711 Year of fee payment: 8 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120711 Year of fee payment: 9 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120711 Year of fee payment: 9 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130711 Year of fee payment: 10 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |