JP3082198B2 - Schedule display control device - Google Patents

Schedule display control device

Info

Publication number
JP3082198B2
JP3082198B2 JP16374589A JP16374589A JP3082198B2 JP 3082198 B2 JP3082198 B2 JP 3082198B2 JP 16374589 A JP16374589 A JP 16374589A JP 16374589 A JP16374589 A JP 16374589A JP 3082198 B2 JP3082198 B2 JP 3082198B2
Authority
JP
Japan
Prior art keywords
schedule
time
date
key
digit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP16374589A
Other languages
Japanese (ja)
Other versions
JPH0329886A (en
Inventor
正良 奥山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Casio Computer Co Ltd
Original Assignee
Casio Computer Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Casio Computer Co Ltd filed Critical Casio Computer Co Ltd
Priority to JP16374589A priority Critical patent/JP3082198B2/en
Publication of JPH0329886A publication Critical patent/JPH0329886A/en
Application granted granted Critical
Publication of JP3082198B2 publication Critical patent/JP3082198B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Management, Administration, Business Operations System, And Electronic Commerce (AREA)
  • Electric Clocks (AREA)

Description

【発明の詳細な説明】 [発明の技術分野] 本発明は、スケジュール表示制御装置に関する。Description: TECHNICAL FIELD The present invention relates to a schedule display control device.

[従来技術とその問題点] 従来のスケジュール表示に関する従来の技術は、新た
にスケジュールデータを設定する際には、その日付、時
刻等の全てを、初めから設定しなおすものである。
[Prior art and its problems] In the conventional technique related to the conventional schedule display, when newly setting schedule data, all of the date, time, and the like are reset from the beginning.

ところで、この種の装置における、日付、時刻等の設
定は、表示部を見ながら、設定すべき桁を指定してその
桁に所望の数値等が設定されるまでスイッチ操作を繰返
すものであり(すなわち、セットアンドセレクト方式で
行なうものであり)、極めて煩わしいものであった。
By the way, the setting of the date, time and the like in this type of apparatus is such that a user designates a digit to be set and repeats a switch operation until a desired numerical value or the like is set in that digit while watching the display unit ( That is, it is performed by a set-and-select method), which is extremely troublesome.

[発明の目的] 本発明は、上述の如き事情に鑑みてなされたもので、
スケジュールデータの設定操作が容易なスケジュール表
示制御装置の提供を目的とする。
[Object of the Invention] The present invention has been made in view of the above-described circumstances,
It is an object of the present invention to provide a schedule display control device that facilitates setting operation of schedule data.

[発明の要点] 本発明は、上記目的を達成するために、スケジュール
データの設定に際しては、先ず自動的にその日付とし
て、現在の日付を表示し、然る後、該表示中の現在日付
を訂正して、スケジュールデータの日付を設定できるよ
うにしたことを要旨とする。
[Gist of the Invention] In order to achieve the above object, the present invention automatically displays the current date as the date when setting the schedule data, and then displays the current date on the display. The gist of the present invention is that the date of the schedule data can be set.

[実施例] 以下、図面に示す一実施例に基づいて本発明を具体的
に説明する。なお、本実施例は、スケジュール表示機能
が付加されている電子腕時計に本発明を適用したもので
ある。
EXAMPLES Hereinafter, the present invention will be specifically described based on an example shown in the drawings. In this embodiment, the present invention is applied to an electronic wristwatch to which a schedule display function is added.

構 成 第1図は本実施例の外観を示す。同図(a)は、蓋体
1をスイッチ装置部7上に閉じた状態を示し、同図
(b)はピン6により上記スイッチ装置部7に開閉可能
に取付けられている上記蓋体1を開いた状態を示す。す
なわち、蓋体1の表側には時針3、分針4を備える指針
表示部2が配され、該蓋体1の裏側には、液晶表示パネ
ル5が配設されている。そして液晶表示パネル5はドッ
ト表示体がマトリックス状に配列されてなり文字等を表
示する第1表示部5aと7セグメント表示体が2段に12桁
分だけ配列されてなり時刻等を表示する第2表示部5b
からなる。また上記スイッチ装置部7の上面には多数の
キースイッチ、例えば左矢印マークキー8a、上矢印マー
クキー8b、下矢印マークキー8c、右矢印マークキー8d
モードキー8e、セットキー8f、クリアキー8g等がマトリ
ックス状に配列されているシートスイッチ8が配されて
いる。
Configuration FIG. 1 shows the appearance of this embodiment. FIG. 2A shows a state in which the lid 1 is closed on the switch device section 7, and FIG. 2B shows the lid 1 attached to the switch device section 7 by a pin 6 so as to be openable and closable. Indicates an open state. That is, a hand indicator 3 provided with an hour hand 3 and a minute hand 4 is arranged on the front side of the lid 1, and a liquid crystal display panel 5 is arranged on the back side of the lid 1. And displaying the liquid crystal display panel 5 is time and the like become arranged in the first display portion 5 a and the 7-segment display member bunk to display characters or the like will be arranged dot display body in a matrix by 12 orders of magnitude And a second display section 5b . On the upper surface of the switch device 7, a number of key switches such as a left arrow mark key 8a , an up arrow mark key 8b , a down arrow mark key 8c , a right arrow mark key 8d ,
Mode key 8 e, a set key 8 f, sheet switch 8 clear key 8 g, etc. are arranged in a matrix form are disposed.

第2図は、本実施例の回路構成を示すもので、発振回
路11は、常時、一定周波数の信号を送出している回路
で、分周回路12は上記信号を分周して1分周期の信号m
とし、それをモータ駆動回路13、時刻計数回路18および
CPU20に送出する回路である。モータ駆動回路13は、送
られてきた信号mを受けてステップモータ14を駆動し、
ステップモータ14はモータ駆動回路13に駆動されて輪列
機構15を介して指針16を運針する。なお時刻修正機構17
は、輪列機構15を介して指針16の指す位置を修正する機
構である。
FIG. 2 shows a circuit configuration of the present embodiment. An oscillation circuit 11 is a circuit that constantly sends out a signal of a constant frequency, and a frequency dividing circuit 12 divides the above signal to generate a one-minute cycle. Signal m
And the motor drive circuit 13, the time counting circuit 18 and
This is a circuit for sending to the CPU 20. The motor drive circuit 13 drives the step motor 14 in response to the sent signal m,
The step motor 14 is driven by the motor drive circuit 13 to move the hands 16 via the wheel train mechanism 15. Time adjustment mechanism 17
Is a mechanism for correcting the position indicated by the pointer 16 via the train wheel mechanism 15.

時刻計数回路18は、分周回路12からの信号mを計数し
て現在時刻を得て、これを表示部28に送出すると共に、
午後12時を計数する度に日キャリー信号を日付計数回路
19に送出する回路である。日付計数回路19は、上記時刻
計数回路18からの日キャリー信号を計数して日付を得
て、これを表示部28に送出する回路である。
The time counting circuit 18 counts the signal m from the frequency dividing circuit 12 to obtain the current time, and sends this to the display unit 28,
Date counting circuit for day carry signal every time 12:00 pm is counted
It is a circuit to send to 19. The date counting circuit 19 is a circuit that counts the date carry signal from the time counting circuit 18 to obtain a date and sends it to the display unit 28.

CPU20は、各回路部に制御信号を送って、これらを制
御すると共に、各回路部からのデータを処理して送出す
る回路部である。
The CPU 20 is a circuit unit that sends control signals to each circuit unit to control them, and also processes and sends data from each circuit unit.

RSフリップフロップ21は、CPU20からの信号を受けて
セット状態となり、出力Qを送出し、オアゲート24を介
して送られてくる信号を受けてリセット状態となるフリ
ップフロップである。ブザー22は、RSフリップフロップ
21からの出力Qを受けて、その間、報知音を発声する回
路部である。20秒タイマ23は上記出力Qを受けて、その
間、時間経過の計測を行ない20秒を計測した時点に、信
号を送出する回路である。オアゲート24は、上記20秒タ
イマ23からの信号およびCPU20からの信号をRSフリップ
フロップ21にリセット信号として送出する回路である。
RAM25は、後述の構成をとり、CPU20の制御の下で、これ
とデータの授受を行なう記憶回路である。キー入力部26
は、前述のスイッチ装置部7の各種キースイッチおよび
その他のスイッチを備え、これらのいずれかが操作され
た際に、対応するキー入力信号をCPU20に送出する回路
部である。電源供給制御回路27は、CPU20からの制御信
号を受けて表示部28への電力供給を制御する回路部であ
る。表示部28は、表示切換回路28a、デコーダドライバ2
8bおよび表示装置28cからなり、表示切換回路28aは、CP
U20からの制御信号に基づき、時刻計数回路18、日付計
数回路19、CPU20からのデータのいずれかを選択してデ
コーダドライバ28bに送出する回路部である。デコーダ
ドライバ28bは、表示装置28cを駆動して、送られてきた
データを表示する回路である。また、表示装置28cは前
述の液晶表示パネル5を備え、デコーダドライバ28bに
駆動されて文字、数字からなるスケジュールデータを表
示する回路部である。
The RS flip-flop 21 is a flip-flop that enters a set state in response to a signal from the CPU 20, transmits an output Q, and enters a reset state in response to a signal transmitted through the OR gate 24. Buzzer 22, RS flip-flop
This is a circuit section which receives the output Q from 21 and emits a notification sound during that time. The 20-second timer 23 is a circuit that receives the output Q, measures the elapsed time during that time, and sends out a signal when 20 seconds have been measured. The OR gate 24 is a circuit that sends a signal from the 20-second timer 23 and a signal from the CPU 20 to the RS flip-flop 21 as a reset signal.
The RAM 25 is a storage circuit that has a configuration described below, and that exchanges data with the RAM 25 under the control of the CPU 20. Key input section 26
Is a circuit unit that includes various key switches and other switches of the switch device unit 7 described above, and sends a corresponding key input signal to the CPU 20 when any one of them is operated. The power supply control circuit 27 is a circuit unit that receives a control signal from the CPU 20 and controls power supply to the display unit 28. The display unit 28 includes a display switching circuit 28a and a decoder driver 2.
8b and a display device 28c.
Based on a control signal from U20, it is a circuit unit that selects any of the time counting circuit 18, the date counting circuit 19, and the data from the CPU 20 and sends the data to the decoder driver 28b. The decoder driver 28b is a circuit that drives the display device 28c to display the transmitted data. The display device 28c is a circuit unit that includes the liquid crystal display panel 5 described above and is driven by the decoder driver 28b to display schedule data including characters and numerals.

第3図は、前述のRAM25の構成を示す。すなわち、RAM
25はレジスタ部MRとデータ記憶部MDとからなり、レジス
タ部MRには各種レジスタが設けられており、またデータ
記憶部MDは行アドレス1から始まる行アドレスがそれぞ
れ与えられているCT個の行からなり、各行は月日エリア
DA、時分エリアTAおよびメッセージエリアMAからなり、
1のスケジュールデータが記憶される。
FIG. 3 shows the configuration of the RAM 25 described above. That is, RAM
25 is composed of a register unit M R and the data storage unit M D, various registers are provided, also the row addresses starting from the data storage unit M D row address 1 are given respectively to the register unit M R It consists of CT rows, each row is a month / day area
DA, hour and minute area TA and message area MA,
One schedule data is stored.

上記レジスタ部MRにおいて、モードレジスタMはモー
ドを指定するレジスタで、0がセットされているときは
液晶表示パネル5にスケジュールデータを表示するスケ
ジュールモード、1がセットされているときは液晶表示
パネル5に現在時刻、日付を表示する時刻モードをそれ
ぞれ指定する。ポインタPは、上記データ記憶部MDの各
行をその行アドレスにより指定するポインタである。ネ
クストスケジュールレジスタNは、データ記憶部MDに記
憶されているスケジュールデータのうち、現在時刻に最
も近い次のスケジュールが記憶されている行アドレスが
設定されるレジスタである。なお、データ記憶部MDのス
ケジュールデータが全て既に経過した過去のスケジュー
ルに係るものであるときは、ネクストスケジュールレジ
スタNには0がセットされる。全スケジュール数レジス
タATはデータ記憶部MDに記憶されているスケジュールデ
ータの個数を記憶するレジスタである。桁指定レジスタ
Sはデータ記憶部MDの各行における後述の桁を指定する
レジスタであり、修正中フラグFSは設定スケジュールの
修正に際して立てられるフラグで、アラームフラグFA
前記ブザー22による報知音の発声に際して立てられるフ
ラグである。
In the register unit M R, in register mode register M to specify the mode, schedule mode when 0 is set to display the schedule data on the liquid crystal display panel 5, the liquid crystal display panel when 1 is set 5 designates a time mode for displaying the current time and the date, respectively. Pointer P is a pointer to by its row address each row of the data storage unit M D. Next schedule register N, among the schedule data stored in the data storage unit M D, a register row address closest next scheduled to the current time is stored is set. Incidentally, when the schedule data of the data storage unit M D is related to all already elapsed past schedule, the next schedule register N 0 is set. Full Schedule number register AT is a register for storing a number of schedule data stored in the data storage unit M D. Digit designating register S is a register that specifies the digit below in each row of the data storage unit M D, the modified flag F S flag being raised upon modification of schedule, alarm flag F A is alarm sound by the buzzer 22 Is set when the utterance is made.

上記データ記憶部MDの各行には、上述の如く、1のス
ケジュールデータが記憶され、各行の月日エリアDAには
その行のスケジュールに係る月日データが記憶され、時
分エリアTAにはそのスケジュールに係る時分データが記
憶され、更にメッセージエリアMAにはそのスケジュール
に係るメッセージが記憶される。第4図は、上記データ
記憶部MDの1の行の構成を詳細に示すものである。すな
わち1の行は、14の桁からなり、月日エリアDAには第1
〜第4桁、時分エリアTAには第5〜第8桁、メッセージ
エリアMAには第9〜第14桁がそれぞれ割当てられてい
る。そして月日エリアDAの各桁にはそれぞれ月の10位、
1位、日の10位、1位が記憶され、時分エリアTAの各桁
には、それぞれ時の10位、1位、分の10位、1位が記憶
され、メッセージエリアMAの各桁にはメッセージに係る
1の文字が記憶される。
Each row in the data storage unit M D, as described above, the first schedule data is stored, each row of the date area DA date data is stored according to the schedule for that row, the hour and minute area TA The hour and minute data related to the schedule is stored, and a message related to the schedule is stored in the message area MA. Figure 4 shows a configuration of one row of the data storage unit M D detail. That is, the row 1 is composed of 14 digits, and the date area DA has the first
The fourth to fourth digits, the fifth to eighth digits are assigned to the hour / minute area TA, and the ninth to fourteenth digits are assigned to the message area MA. And each digit of the month area DA is the 10th place of the month,
The first place, the tenth place of the day, and the first place are stored. Each digit of the hour and minute area TA stores the tenth place, the first place, the tenth place of the hour, and the first place, respectively, and each place of the message area MA. Stores one character related to the message.

動 作 第5図は、本実施例の動作の概要を示すジェネラルフ
ローチャートであり、第6図は上記ジェネラルフローチ
ャート中のスケジュールモード表示処理(ステップG5)
を詳細に示したフローチャートであり、第7図は、上記
ジェネラルフローチャート中のスケジュールモードキー
処理(ステップG18)を詳細に示したフローチャートで
ある。また、第8図および第9図は各種キー操作に伴な
う液晶表示パネル5の表示変★を示すものである。以
下、これらの図面を参照しながら各種状態での動作を説
明していく。
Operation FIG. 5 is a general flowchart showing an outline of the operation of this embodiment, and FIG. 6 is a schedule mode display process (step G5) in the general flowchart.
FIG. 7 is a flowchart detailing the schedule mode key processing (step G18) in the general flowchart. FIGS. 8 and 9 show changes in the display of the liquid crystal display panel 5 due to various key operations. Hereinafter, operations in various states will be described with reference to these drawings.

(1)1分毎に行なわれる動作 電源投入と共に、分周回路12から1分毎に送られてく
る信号mおよびキー入力を待機する待機状態となる(ス
テップG1)。そして信号mが送られてきたときは、先ず
全スケジュール数レジスタATの値が0以外であるか、す
なわち、データ記憶部MDにスケジュールデータが記憶さ
れているかを調べ(ステップG20)。全く記憶されてい
ないときはステップG1に戻って再度、待機状態に入る
が、スケジュールデータが記憶されているときは、ステ
ップG21に進む。そして、ステップG21では、ネクストス
ケジュールレジスタNの値が0以外であるか、すなわ
ち、データ記憶部MDに記憶されているスケジュールデー
タには未だその時に至っていないスケジュールデータが
あるかを調べ全て既に経過してしまった過去のスケジュ
ールに係るものだけのときは、ステップG1に戻って待機
状態に入る。他方、未だその時に至っていないスケジュ
ールデータが残っているときはネクストスケジュールレ
ジスタNによって指定されるスケジュールデータすなわ
ち、次のスケジュールデータの月・日・時・分と、日付
計数回路19、時刻計数回路18の現在の月・日・時・分が
一致しているか、すなわち、次のスケジュールに係る時
に至ったかを調べ(ステップG22)、至っていないとき
はステップG1に戻って待機状態となる。しかし、そのス
ケジュールに係る時に至ったときは、アラームフラグFA
を立て(ステップG23)、そのスケジュールがデータ記
憶部MDに記憶されているもののうち最後のものかを調べ
(ステップG24)、最後のものであるときはネクストス
ケジュールレジスタNに0をセットし(ステップG2
6)、最後のものでないときはネクストスケジュールレ
ジスタNに+1するインクリメント処理を実行して次の
スケジュールを指定し(ステップS25)、その上で、RS
フリップフロップ21に信号を送って、これをセット状態
にし(第2図参照)、ブザー22による20秒間の放音を開
始する(ステップG27)。
(1) Operations Performed Every Minute When the power is turned on, the system enters a standby state of waiting for a signal m and a key input sent from the frequency dividing circuit 12 every minute (step G1). And when the signal m is sent, firstly whether the value of the total scheduled number register AT is other than 0, i.e., checks whether the schedule data in the data storage unit M D is stored (step G20). When the schedule data is not stored at all, the process returns to step G1 to enter the standby state again. When the schedule data is stored, the process proceeds to step G21. Then, in step G21, or the value of the next schedule register N is other than 0, i.e., all checks whether the schedule data stored in the data storage unit M D is the schedule data that has not yet reached that time already elapsed When only the schedule related to the past schedule has been completed, the process returns to step G1 to enter the standby state. On the other hand, if there remains schedule data that has not been reached at that time, the schedule data specified by the next schedule register N, that is, the month / date / hour / minute of the next schedule data, the date counting circuit 19 and the time counting circuit 18 It is checked whether the current month, day, hour, and minute are the same, that is, whether the time for the next schedule has been reached (step G22). If not, the process returns to step G1 to enter the standby state. However, when the schedule is reached, the alarm flag F A
The stand (step G23), checks whether the last one of those whose schedules are stored in the data storage unit M D (step G24), and 0 is set in the next schedule register N when it is the last one ( Step G2
6) If it is not the last one, the next schedule is specified by incrementing the next schedule register N by +1 (step S25).
A signal is sent to the flip-flop 21 to set it to a set state (see FIG. 2), and sound emission for 20 seconds by the buzzer 22 is started (step G27).

然る後、表示部28への電源供給を開始し(ステップG
2)、モードレジスタMに0をセットしてスケジュール
モードとし(ステップG3)、その上でスケジュールモー
ドになったことを確認し(ステップG4)、スケジュール
モード表示処理(ステップG5)すなわち第6図のフロー
チャートに進む。そしてステップD1でアラームフラグFA
が立てられていることを確認し、今回のスケジュールデ
ータを液晶表示パネル5に表示する(ステップD2)。そ
の後、第5図のステップG7を経てステップG8に至り、予
め定められている一定時間が経過していないことを確認
しステップG4に戻る。以下、上記ステップG4、G5、G7、
G8の処理を繰返し、上記一定時間が経過したときはステ
ップG8からステップG9に進み表示部28への電源供給を停
止して液晶表示パネル5の表示を止めてステップG1に戻
り、前述の待機状態となる。
After that, the power supply to the display unit 28 is started (step G).
2) Then, the mode register M is set to 0 to set the schedule mode (step G3), and it is confirmed that the schedule mode has been set (step G4). Then, the schedule mode display processing (step G5), ie, as shown in FIG. Proceed to the flowchart. Then, in step D1, the alarm flag F A
Is confirmed, and the current schedule data is displayed on the liquid crystal display panel 5 (step D2). Thereafter, the process proceeds to step G8 via step G7 in FIG. 5, confirms that the predetermined time has not elapsed, and returns to step G4. Hereinafter, the above steps G4, G5, G7,
The process of G8 is repeated, and when the predetermined time has elapsed, the process proceeds from step G8 to step G9, in which the power supply to the display unit 28 is stopped, the display on the liquid crystal display panel 5 is stopped, and the process returns to step G1. Becomes

なお、上記放音中にこれを停止するときは、シートス
イッチ8のいずれかのキーを操作するが、このとき該操
作をステップG7で検出し、アラームフラグFAが立ってい
ることを確認し(ステップG10)、その上で該アラーム
フラグFAを降ろし(ステップG11)、オアゲート24を介
してRSフリップフロップ21に信号を送り、これをリセッ
ト状態として放音を停止せしめる(ステップG12)。
Incidentally, when stopping it in said sound output is to operate any key sheet switch 8, the time to detect the manipulation at step G7, to confirm that the alarm flag F A is standing (step G10), on top down the alarm flag F a (step G11), sends a signal to the RS flip-flop 21 via the OR gate 24, allowed to stop sound emission this as a reset state (step G12).

(2)設定されているスケジュールデータを確認する際
の動作 第8図(a)に示す如く液晶表示パネル5の表示が停
止されている待機状態(ステップG1)において、シート
スイッチ8のいずれかのキーを操作したときは、該ステ
ップG1からステップG2に進み、表示部28への電源供給を
開始し、ステップG3でスケジュールモードとし、ステッ
プG4を経てステップG5すなわち第6図のフローチャート
に進む。そしてステップD1を経てステップD3でスケジュ
ールデータの修正中でないことを確認し、その時点のポ
インタPの値で指定されているデータ記憶部MDの行のス
ケジュールデータを液晶表示パネル5に表示する(ステ
ップD4)。例えばポインタPに指定されている行のスケ
ジュールデータが「11月2日15時にミーティングがあ
る」というものであるときは、液晶表示パネル5には第
8図(b)の如き表示がなされる(なお、このとき、デ
ータ記憶部MDに全くスケジュールデータが記憶されてい
ないときは、上記の如き表示はなされない)。次いで、
データ記憶部MDには全くスケジュールデータが記憶され
ていないか(ステップD5)、未だスケジュール時に至っ
ていないスケジュールがあるか(ステップD6)、次のス
ケジュールに係る時に至っているか(ステップD7)を判
断するが、MDに全くスケジュールデータが記憶されてい
ないとき、未だスケジュール時に至っていないスケジュ
ールがないときおよび次のスケジュールに係る時に至っ
ていないときは、それぞれステップD5、D6およびD7から
第5図のステップG7に進む。次でステップG8を経てステ
ップG4に戻り以後同様の動作を繰返し(ステップG4〜G
8)、一定時間が経過したときはステップG8からステッ
プG9に進み表示部28への電源供給が停止され液晶表示パ
ネル5の表示は行なわれなくなる第8図(b)、(a)
参照)。上記表示中のスケジュールデータに続き他のス
ケジュールデータを次々、液晶表示パネル5に表示して
いくときは上記一定時間の経過前に上矢印マークキー8b
又は下矢印マークキー8cを操作していくが、このとき上
記キー操作を受ける度に上記ステップG7からステップG1
0、ステップG13、ステップG17を経てステップG18のスケ
ジュールモードキー処理すなわち第7図のフローチャー
トに進む。そして、上記キー操作をステップK16又はス
テップK25で検出し、ポインタPに+1するインクリメ
ント処理(ステップK17)又はポインタPに−1するデ
クリメント処理(ステップK26)を実行し、データ記憶
部MDの各行のスケジュールを指定していく。この場合、
データ記憶部MDの全ての行にスケジュールデータが記憶
されているときは、下矢印マークキー8cの操作により最
終行アドレスCTの行の指定に至った後には行アドレス1
の行の指定に戻り、また上矢印マークキー8bの操作によ
り行アドレス1の行の指定に至った後には最終行アドレ
スCTの行の指定に戻るが、データ記憶部MDに未記録の行
が残っているときは、最終スケジュールの行の指定の次
に、或いは行アドレス1の行の指定の前に1つだけ未記
録の行を指定する(ステップK18〜K21、K27〜K30)。そ
して、このようにして指定された行のスケジュールデー
タが、その都度、液晶表示パネル5に表示されていく
(ステップG4、ステップD1、D3〜D7、G8)。例えばデー
タ記憶部MDに未記録の行が残っているときに、下矢印マ
ークキー8cを操作していったときは、液晶表示パネル5
の表示は第9図(a)〜(e)に示す如くに変遷してい
く(なお、同図(e)は未記録の行がポインタPによっ
て指定されているときの表示である)。
(2) Operation for Checking Set Schedule Data In a standby state (step G1) in which the display on the liquid crystal display panel 5 is stopped as shown in FIG. When the key is operated, the process proceeds from step G1 to step G2, in which power supply to the display unit 28 is started, the schedule mode is set in step G3, and the process proceeds to step G5 via step G4, that is, to the flowchart of FIG. Then through steps D1 to confirm that it is not being modified in the schedule data in step D3, and displays the schedule data line of the data storage unit M D that is specified by the value of the pointer P at that time on the liquid crystal display panel 5 ( Step D4). For example, when the schedule data of the line designated by the pointer P is "A meeting is held at 15:00 on November 2", a display as shown in FIG. 8B is made on the liquid crystal display panel 5 ( At this time, when completely schedule data in the data storage unit M D is not stored, the display such as described above is not performed). Then
Whether the data storage unit M D at all schedule data in is not stored (step D5), there is a schedule that has not yet reached the time schedule (step D6), and determines whether the reached when according to the following schedule (step D7) but when at all schedule data in the M D is not stored, when there is no schedule not yet reached the time schedule and the when not reached when according to the following schedule, steps from each step D5, D6 and D7 Figure 5 G7 Proceed to. Next, the process returns to step G4 via step G8, and thereafter the same operation is repeated (steps G4 to G4).
8) When a certain period of time has elapsed, the process proceeds from step G8 to step G9, in which the power supply to the display unit 28 is stopped, and the display on the liquid crystal display panel 5 is not performed (FIGS. 8B and 8A).
reference). To display other schedule data one after another on the liquid crystal display panel 5 following the above displayed schedule data, the up arrow mark key 8 b is required before the lapse of the predetermined time.
Or continue to operate the down arrow mark key 8 c, but this time step from step G7 every time receiving the key operation G1
After going through step 0, step G13, and step G17, the process proceeds to the schedule mode key process of step G18, that is, the flow chart of FIG. Then, the key operation is detected at step K16 or step K25, increment processing of +1 to the pointer P running (step K17) or decrements to -1 processed pointer P (step K26), each row of the data storage unit M D The schedule of is specified. in this case,
Data storage unit when the schedule data for all rows of the M D is stored in the row address 1 after reaching the designated row of the last row address CT by operating the down arrow mark key 8 c
Return of the specified row, also returns to the specified row of the last row address CT is after having reached a specified row of the row address 1 by operating the up arrow mark key 8 b, unrecorded in the data storage unit M D If there are remaining lines, only one unrecorded line is specified next to the line of the last schedule or before the line of line address 1 is specified (steps K18 to K21, K27 to K30). Then, the schedule data of the line designated in this way is displayed on the liquid crystal display panel 5 each time (step G4, steps D1, D3 to D7, G8). For example, when remaining unrecorded rows in the data storage unit M D, when began to operate the down arrow mark key 8 c, the liquid crystal display panel 5
Are changed as shown in FIGS. 9 (a) to 9 (e) (note that FIG. 9 (e) is a display when an unrecorded line is designated by the pointer P).

上述の如くして、データ記憶部MDに記憶されている各
スケジュールデータを確認している最中に、次のスケジ
ュールに係る時刻に至ったときは、それを第6図のステ
ップD7で検出し、アラームフラグFAを立て(ステップD
8)、次回に備えてネクストスケジュールレジスタNを
更新し(ステップD9〜D11)、その上でRSフリップフロ
ップ21に信号を送ってこれをセット状態とし、ブザー22
による20秒間の報音を開始する(ステップD12)。然る
後、一定時間、上記スケジュールを液晶表示パネル5に
表示する(ステップG7、G8、G4、D1、D2、G7、G8、G
9)。
And as described above, while making sure each schedule data stored in the data storage unit M D, when reaching the time of the next scheduled, detect it in step D7 of FIG. 6 And raise the alarm flag F A (step D
8) The next schedule register N is updated for the next time (steps D9 to D11), and then a signal is sent to the RS flip-flop 21 to set it to the buzzer 22.
A sound for 20 seconds is started (step D12). Thereafter, the schedule is displayed on the liquid crystal display panel 5 for a certain period of time (steps G7, G8, G4, D1, D2, G7, G8, G
9).

なお、上記報音を停止する場合は、前述と同様にシー
トスイッチ8のいずれかのキーを操作する(ステップG
7、G10〜G12)。
To stop the above-mentioned sound, one of the keys of the sheet switch 8 is operated in the same manner as described above (step G).
7, G10-G12).

(3)新たなスケジュールデータを未記録の行に設定す
る際の動作 この場合は、先ず、データ記憶部MDの各スケジュール
データを確認するときと同様に、上矢印マークキー8b
は下矢印マークキー8cを操作してポインタPにより未記
録の行を指定し、液晶表示パネル5を何も表示されない
状態、例えば第9図(e)の如き状態にする。然る後、
第9図に示す如くセットキー8fを操作するが、このと
き、該操作を第7図のステップK1で検出し、未だ修正中
フラグFSが立てられていないことを確認し(ステップK
2)、その上で該修正中フラグFSを立て(ステップK
3)、ポインタPが未記録の行を指定していることを確
認し(ステップK4)、ステップK5に進む。そして該ステ
ップK5では、上記未記録の行の月日エリアDAに日付計数
回路19(第2図参照)の現在月日を記憶し、その上で、
次に行なう修正処理等に備えて、桁指定レジスタSに1
をセットして上記未記録の行の第1桁を指定する(ステ
ップK6)。然る後、ステップG4を経てスケジュールモー
ド表示処理(ステップG5すなわち第6図のフローチャー
ト)に進み、ステップD1、D3を経てステップD13に至
り、ポインタPによって指定されて現在月日が記憶され
た上記行のスケジュールデータ(この場合、未だ月日だ
けである)を液晶表示パネル5に表示し、更に、桁指定
レジスタSにより指定されているその第1桁すなわち月
日のうちの月の10位を点滅する(ステップD14)。例え
ば、その日(すなわち日付計数回路19が計数している月
・日)が11月2日の場合は、第9図(f)に示すように
セットキー8fの操作後には、液晶表示パネル5に自動的
に11月2日がスケジュールに係る月日として表示され、
11月の10位の1の数字が点滅表示される(なお、第9図
においては点滅状態を丸で囲んで示している)。
(3) If this operation for setting the unrecorded row new schedule data, first, as if to check each schedule data in the data storage unit M D, up arrow mark key 8 b or the down arrow By operating the mark key 8c , an unrecorded line is designated by the pointer P, and the liquid crystal display panel 5 is brought into a state where nothing is displayed, for example, as shown in FIG. 9 (e). After that,
While operating the set key 8 f as shown in FIG. 9, at this time, detects the manipulation at step K1 of FIG. 7, to confirm that not yet erected fixes flag F S (step K
2), set a wherein said modification median flag F S on it (step K
3) Check that the pointer P points to an unrecorded line (step K4), and proceed to step K5. Then, in step K5, the current date of the date counting circuit 19 (see FIG. 2) is stored in the date area DA of the unrecorded line.
In order to prepare for the next correction process, etc.
To specify the first digit of the unrecorded line (step K6). Thereafter, the process proceeds to the schedule mode display process (step G5, that is, the flowchart of FIG. 6) via step G4, reaches step D13 via steps D1 and D3, and stores the current month and day designated by the pointer P. The schedule data of the line (in this case, only the month and day) is displayed on the liquid crystal display panel 5, and the first digit designated by the digit designation register S, that is, the tenth of the month of the month and day is displayed. Flashes (step D14). For example, when the day (that is, the month and day counted by the date counting circuit 19) is November 2, after the set key 8f is operated as shown in FIG. November 2 is automatically displayed as the date of the schedule,
The 1st digit in the 10th place in November is displayed blinking (the blinking state is indicated by a circle in FIG. 9).

上記状態においては、点滅中の月の10位の桁を修正で
きるが、新たに設定しようとするスケジュールが今月中
のもので、修正の必要がないときは、右矢印マークキー
8dを操作して修正対象の桁を他の桁に変更していく。こ
の場合、右矢印マークキー8dの操作の度に、ステップK3
5でそれを検出し、桁指定レジスタSに+1するインク
リメント処理を実行しながら(ステップK36)、第14桁
まである各桁を順次、サイクリックに指定していくこと
になるが(ステップK36〜K38)、このとき液晶表示パネ
ル5においては指定された桁に係る表示が点滅されてい
く(ステップD13、D14)。例えば上述の例において、当
初に表示された11月2日の日の1位の桁の数字2を修正
せんとするときは右矢印マークキー8dを3回操作する
が、これにより第9図(g)に示すように、上記2日を
示す数字2が点滅表示されるようになる。
In the above state, you can modify the 10th digit of the blinking month, but if the new schedule is for this month and you do not need to modify it, press the right arrow mark key.
8 Operate d to change the digit to be corrected to another digit. In this case, every time the right arrow mark key 8d is operated, step K3
While detecting this at 5, and performing an increment process of incrementing the digit designation register S by +1 (step K36), each digit up to the 14th digit is sequentially designated cyclically (steps K36 to K36). K38) At this time, the display related to the designated digit blinks on the liquid crystal display panel 5 (steps D13 and D14). For example, in the above example, although the operation 3 times the right arrow mark key 8 d is when modifying cents 1-position of the digit 2 day of November 2 displayed initially, thereby FIG. 9 As shown in (g), the numeral 2 indicating the two days is displayed blinking.

以上の如くして、修正対象を指定し液晶表示パネル5
においてそれを点滅表示状態とした後、修正して新に設
定しようとする数字、文字等をシートスイッチ8のキー
スイッチを操作して入力することになるが、その場合
は、その新たに設定された数字、文字等で、上記指定に
係る桁(すなわちポインタPで指定された行の桁指定レ
ジスタSで指定された桁)を修正する(ステップK4
5)。そして、修正後の数字・文字等が対象桁に点滅表
示されることになる(ステップD13、D14)。例えば、上
述の例において修正対象とした日の1位の桁の数字2を
3とするときは(すなわちスケジュールに係る月日を11
月2日を11月3日に修正するときは)、シートスイッチ
8中の3に係るキースイッチを操作するが、これによ
り、液晶表示パネル5の表示は、第9図(h)の如くに
なる。
As described above, the liquid crystal display panel 5
Then, after it is made to blink, a number, a character or the like to be corrected and set to a new one is input by operating the key switch of the sheet switch 8, but in that case, the newly set The digit associated with the above-mentioned designation (that is, the digit designated by the digit designation register S of the line designated by the pointer P) is corrected by the numbers, characters, etc. (step K4).
Five). Then, the corrected numbers, characters, and the like are displayed blinking at the target digit (steps D13 and D14). For example, in the above example, when the number 2 of the first digit of the day to be corrected is 3 (that is, the date and time related to the schedule is 11
When the month 2 is corrected to November 3, the key switch 3 of the sheet switch 8 is operated, whereby the display on the liquid crystal display panel 5 becomes as shown in FIG. 9 (h). Become.

以下、上記同様にして、右矢印マークキー8dを操作し
ながら入力桁の指定を、順次、進めながらシートスイッ
チ8のテンキー等を操作することにより、所望の数字等
を設定していく(ステップK35〜K38、K45、D13、D1
4)。
Thereafter, in the same manner as described above, the specification of input digits while operating the right arrow mark key 8 d, successively, by operating the ten key or the like of the sheet switch 8 while advancing, should set the like desired number (step K35-K38, K45, D13, D1
Four).

なお、上記の如く、スケジュールに係る月日は、当
初、自動的に当日の月日が設定され、それを修正する方
式で設定するが、スケジュールに係る時分メッセージ
は、何らのデータが設定されていない状態に新たな数字
・文字を設定していく方法が採られる(第9図(i)〜
(n))。
As described above, the date and time related to the schedule is initially automatically set to the date of the day, and is set by a method for correcting the date. However, the hour and minute message related to the schedule contains no data. A method of setting new numbers and characters in a state where they are not set (FIG. 9 (i)-
(N)).

なお、修正桁の指定を桁数が大きい方から小さい方に
戻すには(例えば修正桁として第4桁が指定され液晶表
示パネル5の表示が第9図(h)の如くになっていると
きに修正桁を第1桁に変更して、液晶表示パネル5の表
示を同図(f)の如くにするには)、左矢印マークキー
8aを操作していく。このとき左矢印マークキー8aの操作
の度に、それをステップK40で検出し、桁指定レジスタ
Sの値を、順次、1だけ小さいものにすると共に桁指定
レジスタSの値が0となったときは14に戻し、指定桁を
サイクリックに小さい桁数のものにしていく(ステップ
K41〜K43、D13、D14)。
To change the designation of the correction digit from the larger digit to the smaller digit (for example, when the fourth digit is specified as the correction digit and the display of the liquid crystal display panel 5 is as shown in FIG. 9 (h)) To change the correction digit to the first digit and display on the liquid crystal display panel 5 as shown in FIG.
8 Operate a . In this case every operation of the left arrow mark key 8 a, it is detected at step K40, the value of the digit specified register S, successively, the value of the digit designation register S while those one less becomes 0 In this case, return to 14 and set the specified digit cyclically to a smaller number (step
K41-K43, D13, D14).

また、以上の如くして、新たなスケジュールデータの
設定を終えた後には、セットキー8fを操作して上記修正
状態から通常状態に戻すが(第9図参照)、このときセ
ットキー8fの操作をステップK1で検出し、未だ修正中フ
ラグFSが立てられていることを確認し(ステップK2)、
その上で該修正中フラグFSを降ろし(ステップK7)、次
のステップK8では新たなスケジュールデータをも加え
て、データ記憶部MDに記憶されているスケジュールデー
タを現在月日・時分を基準とし早い順に並び換える(例
えば、現在、4月20日なら、1月15日のスケジュールは
来年の1月15日のスケジュールとして並び換える)。次
いでデータ記憶部MDに記憶されている全スケジュール数
を検出し、それを全スケジュール数レジスタATにセット
し(ステップK9)、ポインタPに1をセットして行アド
レス1の行を指定する(ステップK10)。然る後、デー
タ記憶部MDにはスケジュールデータが1つも記憶されて
いないかを判断し(ステップK11)、記憶されていると
きは次のスケジュールが行アドレス1の行に記憶されて
いることをネクストスケジュールレジスタNに設定し
(ステップK12)、逆に1つも記憶されていないときは
ネクストスケジュールレジスタNに0をセットする(ス
テップK13)。その後、スケジュールモード表示処理に
おいては、液晶表示パネル5に上記ポインタPによって
設定された行アドレス1のスケジュールが表示される
(ステップD1、D3〜D7)。
Moreover, by as above, after completing the setting of the new schedule data is by operating the set key 8 f return to the normal state from the modified state (see FIG. 9), this time set key 8 f the operation is detected in step K1, Ensure that the still erected fixes flag F S (step K2),
Moreover down the wherein said modification median flag F S at (step K7), also added the following steps K8 the new schedule data, the current date, hour and minute schedule data stored in the data storage unit M D Sort as early as the reference (eg, if currently on April 20, the schedule for January 15 will be sorted as the schedule for January 15 next year). Then detects the total number of schedules stored in the data storage unit M D, which was set to all scheduled number register AT (step K9), set to 1 to the pointer P designating a row of the row address 1 ( Step K10). Thereafter, even if one schedule data in the data storage unit M D to determine not stored (step K11), the following schedule is stored in the row of the row address 1 when stored Is set in the next schedule register N (step K12). Conversely, if no data is stored, 0 is set in the next schedule register N (step K13). Thereafter, in the schedule mode display processing, the schedule of the row address 1 set by the pointer P is displayed on the liquid crystal display panel 5 (steps D1, D3 to D7).

(4)既に設定されているスケジュールデータを修正す
るときの動作 データ記憶部MDに既に設定されているスケジュールデ
ータを修正するときは、先ず、前述の如く上矢印マーク
キー8b又は下矢印マークキー8cを操作して、そのスケジ
ュールデータが記憶されている行を指定して、そのスケ
ジュールデータを液晶表示パネル5に表示する(例え
ば、第9図(a)〜(d)の如き状態とする)。然る
後、セットキー8fを操作するが、このとき該操作をステ
ップK1で検出し、修正中フラグFSが立てられていないこ
とを確認し(ステップK2)、その上で該修正中フラグFS
を立て(ステップK3)、既にスケジュールデータが設定
されている行が指定されていることを確認し(ステップ
K4)、修正対象桁として、第1桁を指定する(ステップ
K6)。すなわち、新たにスケジュールデータを設定する
場合と違いスケジュールに係る月日として当日の月日を
自動的に設定するステップK5の処理は行なわれない。然
る後、上記第1桁の数字が修正桁として指定されている
旨を示すべく点滅表示される(ステップD13、D14)。以
上の後、左矢印マークキー8a、又は右矢印マークキー8d
により修正桁を所望のものとし(ステップK35〜K38又は
ステップK40〜K43)、その上でシートスイッチ8のテン
キー等を操作し所望の文字等により修正することになる
(ステップK45、D13、D14)。
(4) When already modified the schedule data that has already been set in operation data storage section M D when correcting the schedule data set, first, the upper arrow mark key 8 b or the down arrow mark as described above By operating the key 8c , the line in which the schedule data is stored is designated, and the schedule data is displayed on the liquid crystal display panel 5 (for example, the state shown in FIGS. 9A to 9D). Do). Thereafter, although operating the set key 8 f, this time to detect the manipulation in step K1, to confirm that the flag F S is not set in modified (step K2), wherein said modification median flag on it F S
(Step K3), and confirm that the line where the schedule data is already set is specified (Step K3).
K4) Specify the first digit as the digit to be corrected (step
K6). That is, unlike the case where new schedule data is set, the process of step K5 for automatically setting the date of the day as the date related to the schedule is not performed. Thereafter, the first digit is blinked to indicate that it is designated as the correction digit (steps D13 and D14). After the above, the left arrow mark key 8a or the right arrow mark key 8d
Thus, the correction digit is set to a desired value (Steps K35 to K38 or Steps K40 to K43), and the ten keys or the like of the sheet switch 8 is operated thereon to correct the desired digit or the like (Steps K45, D13, D14). .

以上の如くして修正を終えた後は、前述と同様にセッ
トキー8fを操作し、上記修正状態から通常状態に戻す
(ステップK1、K2、K7〜K13)。
After finishing the modification and as described above, by operating the same manner as described above to set key 8 f, return to the normal state from the modified state (step K1, K2, K7~K13).

(5)その他の動作 上記スケジュールモードから時刻モードにモードを切
換えるには、第8図に示すように、スケジュールを液晶
表示パネル5に表示している状態でモードキー8eを操作
する。このときステップG7、G10を経てステップG13でモ
ードキー8eの操作があったことを検出し、未だスケジュ
ールモードであることを検出し(ステップG14)、その
上でモードレジスタMに1をセットして時刻モードとす
る(ステップG15)。然る後、ステップG4を経てステッ
プG6で時刻モード表示処理を実行し、日付計数回路19、
時刻計数回路18の現在日付、時刻等を液晶表示パネル5
に表示する。例えば、現在11月2日、日曜日10時58分59
秒のときは液晶表示パネル5の表示は第8図(c)の如
くになる。
(5) Other Operations To switch the mode from the schedule mode to the time mode, the mode key 8e is operated while the schedule is displayed on the liquid crystal display panel 5, as shown in FIG. At this time, through steps G7 and G10, in step G13, it is detected that the mode key 8e has been operated, and it is detected that the mode is still the schedule mode (step G14). To set the time mode (step G15). After that, the time mode display processing is executed in step G6 through step G4, and the date counting circuit 19,
The current date and time of the time counting circuit 18 are displayed on the liquid crystal display panel 5.
To be displayed. For example, November 2nd, Sunday 10:58:59
At the second, the display on the liquid crystal display panel 5 is as shown in FIG. 8 (c).

また、時刻モードとし、液晶表示パネル5に現在日付
・時刻を表示している間に、モードキー8eを、再度、操
作したときは、ステップG7、G10を経てステップG13でモ
ードキー8eが操作されたことを検出し、未だスケジュー
ルモードになっていないことを確認し(ステップG1
4)、その上でスケジュールモードとする(ステップG1
6)。そして、以後は、ステップG4を経てステップG5の
スケジュールモード表示処理に進み液晶表示パネル5の
スケジュールデータに戻る(第8図参照)。
In addition, the time mode, while displaying the current date and time on the liquid crystal display panel 5, the mode key 8 e, again, when you operate in, is step G7, mode key in step G13 through G10 8 e Operation is detected, and it is confirmed that the schedule mode has not yet been entered (step G1).
4) Then set the schedule mode (Step G1)
6). After that, the process proceeds to the schedule mode display process of step G5 via step G4, and returns to the schedule data of the liquid crystal display panel 5 (see FIG. 8).

なお、上記時刻モードにおいて、液晶表示パネル5に
現在日付・時刻が表示されている間にシートスイッチ8
のキースイッチを操作したときは、時刻修正等の時刻モ
ードキー処理が実行され(ステップG19)、また、時刻
が表示されている間に何らのキー操作を行なわず一定時
間が経過したときは、ステップG8からステップG9に進
み、表示部28への電源供給が停止され、液晶表示パネル
5の表示も停止され、待機状態となる(ステップG1)。
In the time mode, while the current date / time is displayed on the liquid crystal display panel 5, the seat switch 8 is turned on.
When the key switch is operated, time mode key processing such as time correction is executed (step G19). When a certain time has elapsed without performing any key operation while the time is displayed, Proceeding from step G8 to step G9, the power supply to the display unit 28 is stopped, the display on the liquid crystal display panel 5 is also stopped, and a standby state is set (step G1).

なお、この発明は上記実施例に限定されず、この発明
を逸脱しない範囲内において種々変形応用可能である。
The present invention is not limited to the above-described embodiment, and various modifications can be made without departing from the present invention.

[発明の効果] 本発明は、以上詳述したように、スケジュールデータ
の設定に際しては、先ず、自動的にその日付として、現
在の日付を表示し、然る後、該表示中の現在日付を訂正
して、スケジュールデータの日付を設定できるようにし
たスケジュール表示装置に係るものであるから、スケジ
ュールデータの設定操作が容易なスケジュール表示制御
装置の提供を可能する。
[Effects of the Invention] As described in detail above, the present invention automatically displays the current date as the date when setting the schedule data, and then displays the current date on the display. Since the present invention relates to a schedule display device in which the date of schedule data can be set after correction, it is possible to provide a schedule display control device that can easily set schedule data.

【図面の簡単な説明】[Brief description of the drawings]

第1図は本発明の一実施例の外観を示す図、第2図は上
記実施例の回路構成を示す図、第3図は第2図中のRAM
の構成を示す図、第4図は第3図中のデータ記憶部MD
各行の桁構成を示す図、第5図は本実施例の動作の概要
を示すジェネラルフローチャート、第6図は第5図中の
スケジュールモード表示処理を詳細に示すフローチャー
ト、第7図は第5図中のスケジュールモードキー処理を
詳細に示すフローチャート、第8図および第9図は、各
種キー操作に伴なう表示変遷を示す図である。 1……蓋体、2……指針表示部、3……時針、4……分
針、5……液晶表示パネル、5a……第1表示部、5b……
第2表示部、6……ピン、7……スイッチ装置部、8…
…シートスイッチ、8a……左矢印マークキー、8b……上
矢印マークキー、8c……下矢印マークキー、8d……右矢
印マークキー、8e……モードキー、8f……セットキー、
8g……クリアキー、11……発振回路、12……分周回路、
13……モータ駆動回路、20……CPU、21……RSフリップ
フロップ、22……ブザー、23……20秒タイマ、24……オ
アゲート、25……RAM、27……電源供給制御回路、28…
…表示部、FA……アラームフラグ、FS……修正中フラ
グ、AT……全スケジュール数レジスタ、N……ネクスト
スケジュールレジスタ、S……桁指定レジスタ、P……
ポインタ、M……モードレジスタ、MA……メッセージエ
リア、TA……時分エリア、DA……月日エリア、Md……デ
ータ記憶部。
FIG. 1 is a diagram showing the appearance of one embodiment of the present invention, FIG. 2 is a diagram showing the circuit configuration of the above embodiment, and FIG. 3 is a RAM in FIG.
Shows the configuration, FIG. 4 is a diagram showing the digit structure of each row of the data storage unit M D in FIG. 3, FIG. 5 is general flowchart showing the outline of the operation of the present embodiment, FIG. 6 is a 5 is a flowchart showing the schedule mode display processing in detail, FIG. 7 is a flowchart showing the schedule mode key processing in FIG. 5 in detail, and FIGS. 8 and 9 are displays accompanying various key operations. It is a figure showing a change. DESCRIPTION OF SYMBOLS 1 ... lid body, 2 ... pointer display part, 3 ... hour hand, 4 ... minute hand, 5 ... liquid crystal display panel, 5a ... 1st display part, 5b ...
2nd display part, 6 ... pin, 7 ... switch device part, 8 ...
… Seat switch, 8 a …… Left arrow mark key, 8 b …… Up arrow mark key, 8 c …… Down arrow mark key, 8 d …… Right arrow mark key, 8 e …… Mode key, 8 f … … Set key,
8 g …… Clear key, 11 …… Oscillation circuit, 12 …… Division circuit,
13 ... Motor drive circuit, 20 ... CPU, 21 ... RS flip-flop, 22 ... Buzzer, 23 ... 20 second timer, 24 ... OR gate, 25 ... RAM, 27 ... Power supply control circuit, 28 …
Display part, F A Alarm flag, F S … Modifying flag, AT… All schedule number register, N… Next schedule register, S… Digit designation register, P…
Pointer, M: mode register, MA: message area, TA: hour and minute area, DA: month / day area, M d: data storage unit.

Claims (1)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】日付および時刻を含むスケジュールデータ
を記憶手段に記憶させる書込手段と、計時手段で計時さ
れている現在日付および現在時刻が、前記書込手段によ
り前記記憶手段に記憶されたスケージュールデータの日
付および時刻に至った際に報知させる報知制御手段とを
備えるスケジュール表示制御装置において、 前記書込手段は、 4スケジュールデータを前記記憶手段に記憶する所定の
操作が行われた際に、前記計時手段によって得られてい
る現在日付および現在時刻のうち現在日付のみを表示さ
せる日付表示制御手段と、 この日付表示制御手段により表示された現在日付を訂正
する訂正手段と、 時刻を入力する入力手段と、 この入力手段で入力された時刻を表示させる時刻表示制
御手段と、 前記訂正手段で訂正された日付および前記時刻入力手段
で入力された時刻を前記記憶手段に記憶させる記憶制御
手段と、 を備えることを特徴とするスケジュール表示制御装置。
1. A writing means for storing schedule data including a date and a time in a storage means, and a current date and a current time measured by a timer means are stored in the storage means by the writing means. And a notification control means for notifying when the date and time of the joule data have been reached, wherein the writing means comprises: when a predetermined operation for storing four schedule data in the storage means is performed; Date display control means for displaying only the current date out of the current date and current time obtained by the clock means; correction means for correcting the current date displayed by the date display control means; and inputting a time. Input means; time display control means for displaying the time input by the input means; and a date and time corrected by the correction means. And storage control means for storing the time entered in the fine said time input means to said storage means, the schedule display control device, characterized in that it comprises a.
JP16374589A 1989-06-28 1989-06-28 Schedule display control device Expired - Lifetime JP3082198B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP16374589A JP3082198B2 (en) 1989-06-28 1989-06-28 Schedule display control device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP16374589A JP3082198B2 (en) 1989-06-28 1989-06-28 Schedule display control device

Publications (2)

Publication Number Publication Date
JPH0329886A JPH0329886A (en) 1991-02-07
JP3082198B2 true JP3082198B2 (en) 2000-08-28

Family

ID=15779878

Family Applications (1)

Application Number Title Priority Date Filing Date
JP16374589A Expired - Lifetime JP3082198B2 (en) 1989-06-28 1989-06-28 Schedule display control device

Country Status (1)

Country Link
JP (1) JP3082198B2 (en)

Also Published As

Publication number Publication date
JPH0329886A (en) 1991-02-07

Similar Documents

Publication Publication Date Title
JP3082198B2 (en) Schedule display control device
JP2963299B2 (en) Peripheral device of programmable controller and internal information setting method
JPS60183527A (en) Pharmaceutical scale
JPH0685121B2 (en) Control device
EP0415734A2 (en) Analog electric timepiece
JPH01304326A (en) Combined balance
JPH0339281A (en) Label printer
JPS63267149A (en) Production line control system
JP2984770B2 (en) Electronic clock
JPH0729516Y2 (en) Date data storage device with classification mark
JP2979094B2 (en) Stopwatch device
JP2805778B2 (en) World clock
JPH02196393A (en) Commodity selection controller for automatic vending machine
JPH0696305B2 (en) How to set the print format of the label printer
JP3164098B2 (en) Time measurement device and measurement time storage method
JPS6176980A (en) Conference clock
JP2552548B2 (en) Continuous sales test equipment for vending machines
JPS6357310B2 (en)
JPS598073A (en) Conversation type scheduler
JPH02191091A (en) Display controller for automatic vending machine
JP2000127569A (en) Label printer
JPH07260956A (en) Limit term display device
JP2502354B2 (en) Electronic cash register
JPH0339568B2 (en)
JPH0567885B2 (en)

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080630

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090630

Year of fee payment: 9

EXPY Cancellation because of completion of term