JP3077157B2 - Amplifier circuit - Google Patents

Amplifier circuit

Info

Publication number
JP3077157B2
JP3077157B2 JP02079873A JP7987390A JP3077157B2 JP 3077157 B2 JP3077157 B2 JP 3077157B2 JP 02079873 A JP02079873 A JP 02079873A JP 7987390 A JP7987390 A JP 7987390A JP 3077157 B2 JP3077157 B2 JP 3077157B2
Authority
JP
Japan
Prior art keywords
circuit
amplifier circuit
input
power supply
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP02079873A
Other languages
Japanese (ja)
Other versions
JPH03278703A (en
Inventor
勲 中山
勇行 芳岡
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP02079873A priority Critical patent/JP3077157B2/en
Publication of JPH03278703A publication Critical patent/JPH03278703A/en
Application granted granted Critical
Publication of JP3077157B2 publication Critical patent/JP3077157B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Amplifiers (AREA)

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は増幅回路に関する。Description: BACKGROUND OF THE INVENTION The present invention relates to an amplifier circuit.

〔従来の技術〕[Conventional technology]

第2図は従来の増幅回路の一例を示す回路図である。 FIG. 2 is a circuit diagram showing an example of a conventional amplifier circuit.

入力信号はトランジスタQ1のベースに入力され、トラ
ンジスタQ1とトランジスタQ2と負荷抵抗R1によってカス
コード増幅回路を構成しており、前記カスコード増幅回
路に接続されたトランジスタQ3によるエミッタ接地回路
のエミッタから出力を取り出す。トランジスタQ3,Q4
び抵抗R2,R3,R5で構成される出力回路によって、このカ
スコード増幅回路の利得が得られる。
Input signal is input to the base of the transistor Q 1, the transistor Q 1, the transistor Q 2 by the load resistor R 1 constitute a cascode amplifier circuit, the cascode amplifier circuit connected by the transistor Q 3 of the grounded-emitter circuit Take the output from the emitter. The output circuit including the transistors Q 3 and Q 4 and the resistors R 2 , R 3 and R 5 provides the gain of the cascode amplifier circuit.

その利得を算出すると、まずトランジスタQ2のコレク
タ電位をVA、トランジスタQ1のベース電流をibとすると
VAは次式のようになる。
After calculating the gain, the first collector potential of the transistor Q 2 V A, when the base current of the transistor Q 1 and ib
V A is as follows.

利得GはこのVAを使って下式の様に表わされる。 The gain G is expressed by the following equation using this VA .

従って、(1)式,(2)式より利得Gは下式のよう
に表わされる。
Therefore, the gain G can be expressed by the following equation from the equations (1) and (2).

この式より、このカスコード増幅回路の利得は電源電
圧の影響を著しく受けるという問題があることがわか
る。
From this equation, it can be seen that there is a problem that the gain of the cascode amplifier circuit is significantly affected by the power supply voltage.

〔発明が解決しようとする課題〕[Problems to be solved by the invention]

上述した従来の増幅回路では利得が電源電圧の影響を
著しく受けるという欠点がある。
The conventional amplifier circuit described above has a disadvantage that the gain is significantly affected by the power supply voltage.

〔課題を解決するための手段〕[Means for solving the problem]

本発明の増幅回路は、信号が入力される入力端と、電
源に接続された負荷とを有し、前記負荷から出力信号が
得られるカスコード増幅回路と、前記出力信号が入力さ
れるエミッタホロワ回路と、前記電源の電圧をレベルシ
フトした電圧が出力される基準電圧回路と、前記エミッ
タホロワ回路の出力が非反転入力端に入力され前記基準
電圧回路の出力が反転入力端に入力され出力が前記カス
コード増幅回路の前記入力端に帰還される演算増幅器と
を備えることを特徴とする。
An amplifier circuit according to the present invention includes an input terminal to which a signal is input, a load connected to a power supply, a cascode amplifier circuit from which an output signal is obtained from the load, and an emitter follower circuit to which the output signal is input. A reference voltage circuit that outputs a voltage obtained by level-shifting the voltage of the power supply, an output of the emitter follower circuit is input to a non-inverting input terminal, an output of the reference voltage circuit is input to an inverting input terminal, and an output is the cascode amplification. And an operational amplifier fed back to the input terminal of the circuit.

〔実施例〕〔Example〕

次に、本発明について図面を参照して説明する。第1
図は本発明の一実施例を示す回路図である。
Next, the present invention will be described with reference to the drawings. First
FIG. 1 is a circuit diagram showing one embodiment of the present invention.

図に示すように、入力信号を入力する入力端子1にベ
ースを接続してエミッタを接地するトランジスタQ1と、
トランジスタQ1のコレクタにエミッタを接続しコレクタ
を抵抗R1を介して電源VCCに接続しベースをコンデンサC
1を介して接地するトランジスタQ2とからなるカスコー
ド増幅回路2と、トランジスタQ2のコレクタにベースを
接続しコレクタを電源VCCに接続しエミッタを出力端子
4に接続し且つR2を介して接地するトランジスタQ3から
なるエミッタホロワ回路3と、一端を電源VCCに接続し
た抵抗R4と、抵抗R4の他端と接地間に接続した定電流電
源IOと、抵抗R4と定電流電源IOの接続点にベースを接続
しコレクタを電源VCCに接続しエミッタを抵抗R3を介し
て接地するトランジスタQ4からなる基準電圧回路5と、
トランジスタQ3のエミッタのエミッタホロワ回路3の出
力信号を非反転入力端に入力しトランジスタQ4のエミッ
タの基準電圧回路5の出力電圧を反転入力端に入力し出
力端を抵抗R5,R6及びコンデンサC2からなる平滑回路を
介してトランジスタQ1のベースに接続してカスコード増
幅回路2に帰還する演算増幅器6を有して増幅回路を構
成する。
As shown in the figure, a transistor Q 1 having a base connected to an input terminal 1 for inputting an input signal and an emitter grounded,
Power V CC to connect to the capacitor base C through the resistor R 1 and the collector connected to the emitter to the collector of the transistor Q 1
Through 1 cascode amplifier circuit 2 composed of the transistors Q 2 Metropolitan to ground through the transistor Q and R 2 is connected to the output terminal 4 of the emitter and a collector connected to a base connected to the power supply V CC to the collector of 2 the emitter-follower circuit 3 consisting of transistors Q 3 is grounded, a resistor R 4 having one end connected to power supply V CC, the other end of the resistor R 4 and the constant current source I O connected between ground and the resistor R 4 constant current a reference voltage circuit 5 consisting of transistors Q 4 to the emitter and a collector connected to a base connected to a power source V CC to ground through a resistor R 3 to the connection point of the power supply I O,
Transistor Q 3 of the non-inverting input to the input terminal receives the output voltage of the reference voltage circuit 5 of the emitter of the transistor Q 4 to the inverting input resistor output terminal R 5 the output signal of the emitter follower circuit 3 of the emitter, R 6 and through a smoothing circuit comprising a capacitor C 2 connected to the base of the transistor Q 1 constituting the amplifier circuit has an operational amplifier 6 is fed back to the cascode amplifier circuit 2.

この発明による利得を以下に算出する。 The gain according to the present invention is calculated below.

抵抗R3とR4が等しいと仮定するとトランジスタQ2のコ
レクタ電位VAは以下の様に与えられる。
Collector potential V A of the resistor R 3 and the assumed R 4 are equal transistor Q 2 is given as follows.

VA=VCC−R4×IO ……(1) またVAを利用して増幅回路の利得Gは以下の様にな
る。
V A = V CC -R 4 × I O (1) The gain G of the amplifier circuit using V A is as follows.

(1)式(2)式より利得Gは下式のようになる。 From the equations (1) and (2), the gain G is as follows.

このことから増幅回路の利得は、電源電圧に依存せず
一定の電流を流す電流源によってI0を作れば電源電圧の
変動に全く関係なく一定となる。
From this, the gain of the amplifier circuit becomes constant irrespective of the fluctuation of the power supply voltage if I0 is formed by a current source that flows a constant current independent of the power supply voltage.

〔発明の効果〕 以上説明した様に本発明は、電源電圧に依存しない安
定電源とDC帰還をかけた増幅器を有することにより電源
電圧の変動に関係なく一定の利得を得ることができる効
果がある。
[Effects of the Invention] As described above, the present invention has an effect that a constant gain can be obtained irrespective of fluctuations in the power supply voltage by having a stable power supply independent of the power supply voltage and an amplifier with DC feedback. .

【図面の簡単な説明】[Brief description of the drawings]

第1図は本発明の一実施例を示す回路図、第2図は従来
の増幅回路の一例を示す回路図である。 1……入力端子、2……カスコード増幅回路、3……エ
ミッタホロワ回路、4……出力端子、5……基準電圧回
路、6……演算増幅器、R1,R2,R3,R4,R5,R6……抵抗、C
1,C2……コンデンサ、VCC……電源、IO……定電流電
源、VA……トランジスタQ2のコレクタ電位。
FIG. 1 is a circuit diagram showing an embodiment of the present invention, and FIG. 2 is a circuit diagram showing an example of a conventional amplifier circuit. 1 input terminal, 2 cascode amplifier circuit, 3 emitter follower circuit, 4 output terminal, 5 reference voltage circuit, 6 operational amplifier, R 1 , R 2 , R 3 , R 4 , R 5 , R 6 ...... Resistance, C
1, C 2 ...... capacitor, V CC ...... power, I O ...... constant current source, the collector potential of the V A ...... transistor Q 2.

───────────────────────────────────────────────────── フロントページの続き (58)調査した分野(Int.Cl.7,DB名) H03F 1/30 H03F 1/22 H03F 1/34 ──────────────────────────────────────────────────続 き Continued on the front page (58) Field surveyed (Int.Cl. 7 , DB name) H03F 1/30 H03F 1/22 H03F 1/34

Claims (1)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】信号が入力される入力端と、電源に接続さ
れた負荷とを有し、前記負荷から出力信号が得られるカ
スコード増幅回路と、前記出力信号が入力されるエミッ
タホロワ回路と、前記電源の電圧をレベルシフトした電
圧が出力される基準電圧回路と、前記エミッタホロワ回
路の出力が非反転入力端に入力され前記基準電圧回路の
出力が反転入力端に入力され出力が前記カスコード増幅
回路の前記入力端に帰還される演算増幅器とを備えるこ
とを特徴とする増幅回路。
A cascode amplifier circuit having an input terminal to which a signal is input, and a load connected to a power supply, wherein an output signal is obtained from the load; an emitter follower circuit to which the output signal is input; A reference voltage circuit that outputs a voltage obtained by level-shifting the voltage of a power supply; an output of the emitter follower circuit is input to a non-inverting input terminal; an output of the reference voltage circuit is input to an inverting input terminal; And an operational amplifier fed back to the input terminal.
JP02079873A 1990-03-28 1990-03-28 Amplifier circuit Expired - Lifetime JP3077157B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP02079873A JP3077157B2 (en) 1990-03-28 1990-03-28 Amplifier circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP02079873A JP3077157B2 (en) 1990-03-28 1990-03-28 Amplifier circuit

Publications (2)

Publication Number Publication Date
JPH03278703A JPH03278703A (en) 1991-12-10
JP3077157B2 true JP3077157B2 (en) 2000-08-14

Family

ID=13702342

Family Applications (1)

Application Number Title Priority Date Filing Date
JP02079873A Expired - Lifetime JP3077157B2 (en) 1990-03-28 1990-03-28 Amplifier circuit

Country Status (1)

Country Link
JP (1) JP3077157B2 (en)

Also Published As

Publication number Publication date
JPH03278703A (en) 1991-12-10

Similar Documents

Publication Publication Date Title
JP3409053B2 (en) Composite differential amplifier
JP3315748B2 (en) Amplifier circuit
JP3077157B2 (en) Amplifier circuit
JP2002111410A (en) Improved slew rate for amplification circuit
JPH07105670B2 (en) Amplifier circuit
JPH0618300B2 (en) Darlington transistor device
JP2690599B2 (en) Variable gain amplifier
JP3153569B2 (en) Voltage-current converter
JP2695787B2 (en) Voltage-current conversion circuit
JPS6329290Y2 (en)
JP2623954B2 (en) Variable gain amplifier
JP3170112B2 (en) Amplifier circuit
JPS5840370B2 (en) Zoufuku Cairo
JPS5884513A (en) Gain controlling amplifier
JP3332724B2 (en) Differential amplifier
JPH0115228Y2 (en)
JP2725290B2 (en) Power amplifier circuit
JPH0513051Y2 (en)
JPH057766Y2 (en)
JP3087352B2 (en) Non-inverting amplifier
JPS6325768Y2 (en)
JPS5921109A (en) Power amplifier having constant output characteristic
JPH037161B2 (en)
JP2680748B2 (en) Coupling capacitance circuit
JPH0363847B2 (en)