JP3054542B2 - Amplifier circuit - Google Patents

Amplifier circuit

Info

Publication number
JP3054542B2
JP3054542B2 JP6129267A JP12926794A JP3054542B2 JP 3054542 B2 JP3054542 B2 JP 3054542B2 JP 6129267 A JP6129267 A JP 6129267A JP 12926794 A JP12926794 A JP 12926794A JP 3054542 B2 JP3054542 B2 JP 3054542B2
Authority
JP
Japan
Prior art keywords
driver
circuit
preamplifier
amplifier
power amplifier
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP6129267A
Other languages
Japanese (ja)
Other versions
JPH07336158A (en
Inventor
賢仁 金谷
高久 牧野
幸直 佐久間
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP6129267A priority Critical patent/JP3054542B2/en
Publication of JPH07336158A publication Critical patent/JPH07336158A/en
Application granted granted Critical
Publication of JP3054542B2 publication Critical patent/JP3054542B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Amplifiers (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】本発明は増幅回路に関し、更に詳
しく言えば、オーディオアンプなどの負荷が短絡したよ
うな場合などの異常動作による過電流保護への対策がな
された増幅回路の改善を目的とする。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an amplifier circuit, and more particularly, to an improvement of an amplifier circuit in which a countermeasure against overcurrent due to abnormal operation such as when a load of an audio amplifier or the like is short-circuited is provided. And

【0002】[0002]

【従来の技術】以下で、従来例に係るオーディオアンプ
について図2を参照しながら説明する。従来例に係るオ
ーディオアンプは、図2に示すように、プリアンプ
(1)、プリドライバ(2)及びパワーアンプ(3)と
負帰還回路(NF)からなり、入力信号(SI)を増幅
して増幅信号(ZS)を生成し、外部のスピーカなどの
負荷(RL)に出力する回路である。
2. Description of the Related Art A conventional audio amplifier will be described below with reference to FIG. As shown in FIG. 2, a conventional audio amplifier includes a preamplifier (1), a predriver (2), a power amplifier (3), and a negative feedback circuit (NF), and amplifies an input signal (SI). This is a circuit that generates an amplified signal (ZS) and outputs it to a load (RL) such as an external speaker.

【0003】当該回路によれば、まず入力信号(SI)
がプリアンプ(1)によって電圧増幅されてプリドライ
バ(2)に出力される。次に、プリアンプ(1)の出力
に応じてプリドライバ(2)のベース電位が変動し、そ
の変動に応じてプリドライバ(2)のコレクタ電流が変
動することで入力信号(SI)が電圧増幅されてパワー
アンプ(3)に入力される。
According to the circuit, first, an input signal (SI)
Is amplified by the preamplifier (1) and output to the predriver (2). Next, the base potential of the pre-driver (2) fluctuates according to the output of the pre-amplifier (1), and the collector current of the pre-driver (2) fluctuates according to the fluctuation, so that the input signal (SI) is amplified. The signal is input to the power amplifier (3).

【0004】こうして電圧増幅された入力信号(SI)
がプッシュプルのトランジスタ(Q2,Q3)によって
電流増幅されることで、入力信号(SI)に応じた増幅
信号(ZS)が生成され、スピーカなどの負荷(RL)
に出力され、負荷(RL)に電流が流れることにより、
外部に音が出力される。増幅信号(ZS)は負帰還回路
(NF)によって減衰されたのちにプリアンプ(1)に
帰還されており、動作の安定化がなされている。
The voltage-amplified input signal (SI)
Is amplified by the push-pull transistors (Q2, Q3), an amplified signal (ZS) corresponding to the input signal (SI) is generated, and a load (RL) such as a speaker is generated.
And the current flows through the load (RL),
Sound is output to the outside. The amplified signal (ZS) is fed back to the preamplifier (1) after being attenuated by the negative feedback circuit (NF), thereby stabilizing the operation.

【0005】上記回路において、何らかの原因で負荷
(RL)が短絡して、パワーアンプ(3)の出力が接地
電位(GND)に落ちると、入力信号(SI)に関係な
くパワーアンプ(3)の出力は強制的に接地電位(GN
D)に固定される。すると、プリアンプ(1)の負帰還
入力が無くなるため、プリアンプ(1)派、最大ゲイン
で動作し、プリドライバ(2)のベース電位を最大振幅
て゜振ろうとする。これによりプリドライバ(2)に定
格を超えるような過大な電流が流れる。
In the above circuit, when the load (RL) is short-circuited for some reason and the output of the power amplifier (3) drops to the ground potential (GND), the power amplifier (3) is turned on regardless of the input signal (SI). The output is forcibly grounded (GN
D). Then, since the negative feedback input of the preamplifier (1) is eliminated, the preamplifier (1) operates at the maximum gain, and tries to swing the base potential of the predriver (2) with the maximum amplitude. As a result, an excessive current exceeding the rating flows through the pre-driver (2).

【0006】この過大な電流がパワーアンプ(3)によ
って電流増幅されるので、その最終段のトランジスタ
(Q2,Q3)には非常に過大な電流が流れ、これが流
れ続けると最終段のトランジスタ(Q2,Q3)やプリ
ドライバ(2)が破壊してしまうなどということがしば
しばあった。よって、従来の回路では、図2に示すよう
にパワーアンプ(3)の最終段のトランジスタ(Q2,
Q3)のベースに過電流が流れたときの電流を制限する
電流制限抵抗(R4,R5)をそれぞれ接続して、最終
段のトランジスタ(Q2,Q3)へ流れこむ電流を低下
させて各素子の定格を超えないようにするることによっ
て対処していた。この場合には、電流制限抵抗(R4,
R5)が設けられていることにより、アンプの応答速度
が低下するので、これらの抵抗(R4,R5)に並列に
スピードアップコンデンサ(C1,C2)を接続する必
要があった。
Since the excessive current is amplified by the power amplifier (3), a very large current flows through the last transistor (Q2, Q3). If the excessive current continues to flow, the last transistor (Q2) , Q3) and the pre-driver (2) are often destroyed. Therefore, in the conventional circuit, the transistor (Q2, Q2) at the last stage of the power amplifier (3) as shown in FIG.
The current limiting resistors (R4, R5) for limiting the current when an overcurrent flows to the base of Q3) are respectively connected to reduce the current flowing into the final stage transistors (Q2, Q3) to reduce the current of each element. This was addressed by not exceeding the rating. In this case, the current limiting resistor (R4,
Since the provision of R5) reduces the response speed of the amplifier, it is necessary to connect speed-up capacitors (C1, C2) in parallel with these resistors (R4, R5).

【0007】[0007]

【発明が解決しようとする課題】しかしながら、従来例
に係る図のオーディオアンプでは、電流制限抵抗(R
4,R5)とスピードアップコンデンサ(C1,C2)
を設ける必要があるので、その分コストが高くなり、特
に当該増幅回路を混成集積回路装置に搭載するような場
合には高集積化の妨げとなる。また、電流制限抵抗(R
4,R5)には過大な電流が流れるため通常のチップ抵
抗を用いることはできず、基板上に抵抗体を印刷するこ
とで形成されるいわゆる印刷抵抗を用いなければならな
いので、比較的大きなスペースが必要となる等という問
題が生じていた。
However, in the audio amplifier of the related art, the current limiting resistor (R
4, R5) and speed-up capacitors (C1, C2)
It is necessary to provide such a circuit, so that the cost is increased accordingly. Particularly, when the amplifier circuit is mounted on a hybrid integrated circuit device, it hinders high integration. In addition, the current limiting resistor (R
(4, R5) cannot use a normal chip resistor because an excessive current flows, and must use a so-called printed resistor formed by printing a resistor on a substrate. Is required.

【0008】[0008]

【課題を解決するための手段】本発明は上記従来の欠点
に鑑み成されたもので、図1に示すように、入力信号
(SI)を電圧増幅するプリアンプ(11)と、正電源
(+Vcc)に抵抗(R11)を介してエミッタが接続
され、ベースがプリアンプ(11)の出力に接続され、
コレクタがパワーアンプ(13)に接続されているPN
P型のトランジスタからなり、前記プリアンプ(11)
の出力を電圧増幅してパワーアンプ(13)に出力する
プリドライバ(12)と、前記電圧増幅された入力信号
(SI)を電流増幅して増幅信号(ZS)を生成して負
荷(RL)に出力するパワーアンプ(13)と、前記増
幅信号(ZS)を減衰して前記プリアンプ(11)に帰
還させる負帰還回路(NF)とを有し、前記プリドライ
バ(12)のベースと前記正電源(+Vcc)の間に前
記プリドライバ(12)のベース電位の変動を制限する
電位制限ダイオード(D)が接続されてなることによ
り、負荷が短絡するなどの異常動作による過電流から回
路を保護することが可能となる増幅回路を提供するもの
である。
SUMMARY OF THE INVENTION The present invention has been made in view of the above-mentioned drawbacks. As shown in FIG. 1, a preamplifier (11) for amplifying a voltage of an input signal (SI) and a positive power supply (+ Vcc) are provided. ) Is connected to the emitter via a resistor (R11), the base is connected to the output of the preamplifier (11),
PN whose collector is connected to the power amplifier (13)
The preamplifier (11), comprising a P-type transistor;
And a pre-driver (12) for voltage-amplifying the output of the power amplifier (13) and outputting the amplified signal to a power amplifier (13); And a negative feedback circuit (NF) for attenuating the amplified signal (ZS) and feeding it back to the preamplifier (11). The base of the predriver (12) and the positive By connecting a potential limiting diode (D) for limiting the variation of the base potential of the pre-driver (12) between the power supply (+ Vcc), the circuit is protected from overcurrent due to abnormal operation such as short-circuit of the load. It is an object of the present invention to provide an amplifying circuit capable of performing the following.

【0009】[0009]

【作 用】本発明に係る増幅回路によれば、図1に示す
ように、プリアンプ(11)と、プリドライバ(12)
と、パワーアンプ(13)と、負帰還回路(NF)とを
有し、プリドライバ(12)のベースと正電源(+Vc
c)の間に電位制限ダイオード(D)が接続されてな
る。
According to the amplifier circuit of the present invention, as shown in FIG. 1, a preamplifier (11) and a predriver (12)
, A power amplifier (13), a negative feedback circuit (NF), a base of the pre-driver (12) and a positive power supply (+ Vc).
A potential limiting diode (D) is connected during c).

【0010】すなわち、プリアンプ(11)によって入
力信号(SI)が電圧増幅され、プリドライバ(12)
によって入力信号(SI)が電圧増幅されてパワーアン
プ(13)に出力され、電圧増幅された入力信号(S
I)がパワーアンプ(13)によって電流増幅され、増
幅信号(ZS)が生成されて負荷(RL)に出力され、
負帰還回路(NF)によって増幅信号(ZS)が減衰さ
れてプリアンプ(11)に帰還され、電位制限ダイオー
ド(D)によってプリドライバ(12)のベース電位の
変動が制限される。
That is, the input signal (SI) is voltage-amplified by the preamplifier (11), and the pre-driver (12)
The input signal (SI) is voltage-amplified and output to the power amplifier (13), and the voltage-amplified input signal (S
I) is current-amplified by the power amplifier (13), an amplified signal (ZS) is generated and output to the load (RL),
The amplified signal (ZS) is attenuated by the negative feedback circuit (NF) and is fed back to the preamplifier (11), and fluctuation of the base potential of the predriver (12) is limited by the potential limiting diode (D).

【0011】このため、負荷(RL)が短絡することに
より過大な電流がプリドライバ(12)に流れようとし
て、プリドライバ(12)のベース電位が急激に低下し
ようとしても、プリドライバ(12)のベースと正電源
(+Vcc)の間に電位制限ダイオード(D)が接続さ
れているので、プリドライバ(12)のベース電位は電
位制限ダイオード(D)による電圧降下分で決定される
一定電位以下には低下しない。
For this reason, even if an excessive current flows to the pre-driver (12) due to the short-circuit of the load (RL) and the base potential of the pre-driver (12) suddenly decreases, the pre-driver (12) does not work. The potential limiting diode (D) is connected between the base and the positive power supply (+ Vcc), so that the base potential of the pre-driver (12) is equal to or lower than a certain potential determined by the voltage drop by the potential limiting diode (D). Does not decrease.

【0012】よって、電位制限ダイオード(D)の個数
を調整するなどして、低下するベース電位の限度を適当
に調整しておけば、プリドライバ(12)の定格を超え
るほどの過大な電流はプリドライバ(12)に流れない
ので、これがパワーアンプ(13)によって増幅されて
も、各素子の定格を超えるほど過大な電流がパワーアン
プ(13)の最終段のトランジスタに流れることを抑止
できるので、これによってプリドライバ(12)や最終
段のトランジスタが破壊するような事態を極力抑止する
ことが可能になる。
Therefore, if the limit of the lowered base potential is appropriately adjusted by adjusting the number of potential limiting diodes (D), an excessive current exceeding the rating of the pre-driver (12) can be obtained. Since the current does not flow through the pre-driver (12), even if the current is amplified by the power amplifier (13), an excessive current exceeding the rating of each element can be prevented from flowing through the last transistor of the power amplifier (13). Thus, it is possible to minimize a situation in which the pre-driver (12) and the last transistor are destroyed.

【0013】また、従来の回路で施していた対策のよう
に電流制限抵抗(R4,R5)とスピードアップコンデ
ンサ(C1,C2)を設けていないので、その分コスト
の削減が可能となる。また、コストが高い印刷抵抗によ
って形成することが求められていた電流制限抵抗(R
4,R5)を必要としないので、その分素子のスペース
が不要となり、その分高集積化が可能になるという利点
もある。
Further, since the current limiting resistors (R4, R5) and the speed-up capacitors (C1, C2) are not provided unlike the countermeasures which have been taken in the conventional circuit, the cost can be reduced accordingly. Further, the current limiting resistor (R
4, R5) is not required, so that there is also an advantage that a space for the element is not necessary, and high integration is possible.

【0014】[0014]

【実施例】以下で本発明の実施例について図面を参照し
ながら説明する。本発明の実施例に係る増幅回路は、図
1に示すように、プリアンプ(11)、プリドライバ
(12)、パワーアンプ(13)、負帰還回路(NF)
及び電位制限ダイオード(D)からなる回路である。
Embodiments of the present invention will be described below with reference to the drawings. As shown in FIG. 1, the amplifier circuit according to the embodiment of the present invention includes a preamplifier (11), a predriver (12), a power amplifier (13), and a negative feedback circuit (NF).
And a potential limiting diode (D).

【0015】プリアンプ(11)は、差動増幅器からな
り、入力信号(SI)と、負帰還回路(NF)から帰還
される減衰された増幅信号(ZS)とに基づいて入力信
号(SI)を増幅してプリドライバ(12)に出力する
回路である。プリドライバ(12)は、そのベースがプ
リアンプ(11)の出力に、コレクタがパワーアンプ
(13)の入力に、エミッタが抵抗(R11)を介して
正電源(+Vcc)に接続されてなるPNP型トランジ
スタであり、プリアンプ(11)の出力に応じてコレク
タ電流を変動させ、プリアンプ(11)の出力を電圧増
幅してパワーアンプ(13)に出力する素子である。
The preamplifier (11) is composed of a differential amplifier, and converts the input signal (SI) based on the input signal (SI) and the attenuated amplified signal (ZS) fed back from the negative feedback circuit (NF). It is a circuit that amplifies and outputs it to the pre-driver (12). The pre-driver (12) has a base connected to the output of the pre-amplifier (11), a collector connected to the input of the power amplifier (13), and an emitter connected to a positive power supply (+ Vcc) via a resistor (R11). The transistor is a device that varies the collector current according to the output of the preamplifier (11), amplifies the voltage of the output of the preamplifier (11), and outputs the amplified voltage to the power amplifier (13).

【0016】パワーアンプ(13)は、プリドライバ
(12)から供給されるコレクタ電流に基づいて、電圧
増幅された入力信号(SI)を電流増幅して増幅信号
(ZS)を生成し、スピーカなどの負荷(RL)に出力
する回路である。なおトランジスタ(Q12,Q13)
はそれぞれダーリントン接続された2個のトランジスタ
からなるが、簡単のために各々1個のトランジスタで表
記している。
The power amplifier (13) current-amplifies the voltage-amplified input signal (SI) based on the collector current supplied from the pre-driver (12) to generate an amplified signal (ZS), and outputs the amplified signal (ZS). This is a circuit for outputting to a load (RL). Note that the transistors (Q12, Q13)
Consists of two transistors connected in Darlington, respectively, but for simplicity, each transistor is represented by one transistor.

【0017】負帰還回路(NF)は、パワーアンプ(1
3)の出力と、プリアンプ(11)の反転入力部(−)
との間に抵抗(R14)が接続され、接地されて直列接
続された抵抗(R15)及びコンデンサ(C11)がプ
リアンプ(11)の反転入力部(−)と抵抗(R14)
との間に接続されてなる回路であって、増幅信号(Z
S)を当該増幅回路のゲイン分だけ減衰させて、プリア
ンプ(11)に帰還させる回路である。
The negative feedback circuit (NF) includes a power amplifier (1).
The output of 3) and the inverting input (-) of the preamplifier (11)
A resistor (R14) is connected between the inverting input section (-) of the preamplifier (11) and the resistor (R14).
And an amplified signal (Z
S) is a circuit that attenuates S) by the gain of the amplifier circuit and feeds it back to the preamplifier (11).

【0018】電位制限ダイオード(D)は、2個直列接
続されたダイオードからなり、正電源(+Vcc)とプ
リドライバ(12)のベースとの間に接続されており、
プリドライバ(12)のベース電位がダイオード(D)
の電圧降下を超えて下回らないようにしてベース電位の
過剰な低下を抑止する素子である。以下で上記回路の動
作について説明する。通常動作時にはまず、入力信号
(SI)がプリアンプ(11)によって増幅されてプリ
ドライバ(12)に出力される。
The potential limiting diode (D) comprises two diodes connected in series and is connected between the positive power supply (+ Vcc) and the base of the pre-driver (12).
The base potential of the pre-driver (12) is a diode (D)
This element prevents the base potential from excessively lowering by preventing the voltage from dropping below the voltage drop. The operation of the above circuit will be described below. During normal operation, first, the input signal (SI) is amplified by the preamplifier (11) and output to the predriver (12).

【0019】次に、プリアンプ(11)の出力に応じて
プリドライバ(12)のベース電位が変動し、装置の変
動に応じてプリドライバ(12)のコレクタ電流が変動
することで入力信号(SI)が電圧増幅されてパワーア
ンプ(13)に入力される。こうして電圧増幅された入
力信号(SI)がプッシュプルのトランジスタ(Q1
2,Q13)によって電流増幅されることで、入力信号
(SI)に応じた増幅信号(ZS)が生成され、スピー
カなどの負荷(RL)に出力され、負荷(RL)に電流
が流れることにより、外部に音が出力される。増幅信号
(ZS)は負帰還回路(NF)によって減衰されたのち
にプリアンプ(1)に帰還されており、動作の安定化が
なされている。
Next, the base signal of the pre-driver (12) fluctuates according to the output of the pre-amplifier (11), and the collector current of the pre-driver (12) fluctuates according to the fluctuation of the device. ) Is voltage-amplified and input to the power amplifier (13). The voltage-amplified input signal (SI) is applied to the push-pull transistor (Q1
2, Q13), an amplified signal (ZS) corresponding to the input signal (SI) is generated, output to a load (RL) such as a speaker, and a current flows through the load (RL). Sound is output to the outside. The amplified signal (ZS) is fed back to the preamplifier (1) after being attenuated by the negative feedback circuit (NF), thereby stabilizing the operation.

【0020】以上は通常動作時の一般的な動作である
が、スピーカなどの負荷(RL)が短絡してしまうよう
な異常動作の場合について以下で説明する。このような
場合は、パワーアンプ(13)の出力が入力信号(S
I)に関係なく、強制的に接地電位(GND)に固定さ
れるため、プリアンプ(11)に負帰還信号が入力され
なくなる。
The above is a general operation at the time of the normal operation. An abnormal operation in which a load (RL) such as a speaker is short-circuited will be described below. In such a case, the output of the power amplifier (13) becomes the input signal (S
Regardless of I), since it is forcibly fixed to the ground potential (GND), no negative feedback signal is input to the preamplifier (11).

【0021】このため、プリアンプ(11)は最大ゲイ
ンで動作し、それに応じてプリドライバ(12)のベー
ス電位を最大振幅で振ろうとする。しかし、上記回路に
よれば、電位制限ダイオード(D)が、正電源(+Vc
c)とプリドライバ(12)のベースとの間に接続され
ているので、このベース電位は電位制限ダイオード
(D)の電圧降下分だけしか低下しない。この場合、ダ
イオード(D)は直列に2個接続されているので、約
0.6×2=1.2(V)分の電圧降下が限度であっ
て、これ以上ベース電位が正電源(+Vcc)から低下
することはない。
For this reason, the preamplifier (11) operates at the maximum gain, and tries to swing the base potential of the predriver (12) at the maximum amplitude accordingly. However, according to the above circuit, the potential limiting diode (D) is connected to the positive power supply (+ Vc
Since it is connected between c) and the base of the pre-driver (12), this base potential is reduced only by the voltage drop of the potential limiting diode (D). In this case, since two diodes (D) are connected in series, the voltage drop of about 0.6 × 2 = 1.2 (V) is the limit, and the base potential becomes higher than that of the positive power supply (+ Vcc). ) Does not decrease.

【0022】こうしてプリドライバ(12)のベース電
位の低下が制限されることにより、そのコレクタ電流も
ある上限で制限されるので、こうして制限されたコレク
タ電流がパワーアンプ(13)によって電流増幅されて
も、プリドライバ(12)や最終段のトランジスタ(Q
12,Q13)の定格を超えて破壊されてしまうような
事態を極力抑止することが可能になる。
By limiting the decrease in the base potential of the pre-driver (12) in this way, its collector current is also limited by a certain upper limit. The thus limited collector current is amplified by the power amplifier (13). Also, the pre-driver (12) and the last transistor (Q
12, Q13) can be minimized.

【0023】実際に回路を構成して負荷が短絡したとき
のプリドライバ(12)のコレクタ電流を実測してみる
と、従来は80mAだったコレクタ電流が、本実施例の
回路では14mAまで低下され、プリドライバ(12)
及びパワーアンプ(13)の最終段のトランジスタ(Q
12,Q13)の保護が十分になされることが確認され
た。
When the collector current of the pre-driver (12) is actually measured when the load is short-circuited by actually configuring the circuit, the collector current which was 80 mA in the past is reduced to 14 mA in the circuit of the present embodiment. , Pre-driver (12)
And the last transistor (Q) of the power amplifier (13).
12, Q13) was confirmed to be sufficiently protected.

【0024】以上説明したように、本実施例に係る増幅
回路によれば、電位制限ダイオード(D)が正電源(+
Vcc)とプリドライバ(12)のベースとの間に接続
されているので、負荷短絡などの異常動作時に、過大な
電流が回路素子に流れて破壊されることを極力抑止する
ことが可能となる。また、従来回路で施していた対策の
ように電流制限抵抗(R4,R5)とスピードアップコ
ンデンサ(C1,C2)を設けていないので、その分コ
ストの削減が可能となり、特に当該回路を混成集積回路
装置に搭載したような場合にその高集積化が可能とな
る。また、印刷抵抗によって形成することが求められて
いた電流制限抵抗(R4,R5)を必要としないので、
その分素子のスペースが不要となり、特に当該回路を混
成集積回路装置に搭載したような場合にその高集積化が
可能となる。
As described above, according to the amplifier circuit of this embodiment, the potential limiting diode (D) is connected to the positive power supply (+
Vcc) and the base of the pre-driver (12), it is possible to suppress as much as possible an excessive current from flowing into the circuit element and destroying it during an abnormal operation such as a load short circuit. . Further, since the current limiting resistors (R4, R5) and the speed-up capacitors (C1, C2) are not provided unlike the measures taken in the conventional circuit, the cost can be reduced by that much, and in particular, the circuit can be integrated and integrated. When it is mounted on a circuit device, it can be highly integrated. In addition, since the current limiting resistors (R4, R5), which have been required to be formed by printing resistors, are not required,
A space for the elements is not necessary, and high integration can be achieved especially when the circuit is mounted on a hybrid integrated circuit device.

【0025】[0025]

【発明の効果】以上説明したように、本発明に係る増幅
回路によれば、プリアンプ(11)と、プリドライバ
(12)と、パワーアンプ(13)と、負帰還回路(N
F)とを有し、プリドライバ(12)のベースと正電源
(+Vcc)の間に電位制限ダイオード(D)が接続さ
れてなるので、定格を超えるほど過大な電流がパワーア
ンプ(13)の最終段のトランジスタに流れることを抑
止でき、これによってプリドライバ(12)や最終段の
トランジスタが破壊するような事態を極力抑止すること
が可能になる。
As described above, according to the amplifier circuit of the present invention, the preamplifier (11), the predriver (12), the power amplifier (13), and the negative feedback circuit (N
F), and the potential limiting diode (D) is connected between the base of the pre-driver (12) and the positive power supply (+ Vcc). It is possible to suppress the flow to the last-stage transistor, whereby it is possible to minimize the situation where the pre-driver (12) and the last-stage transistor are destroyed.

【0026】また、従来回路で施していた対策のように
電流制限抵抗(R4,R5)とスピードアップコンデン
サ(C1,C2)を用いていないので、その分コストの
削減が可能となる。また、印刷抵抗によって形成するこ
とが求められていた電流制限抵抗(R4,R5)を必要
としないので、その分素子のスペースが不要となり、そ
の分高集積化が可能になる。
Further, since the current limiting resistors (R4, R5) and the speed-up capacitors (C1, C2) are not used unlike the measures taken in the conventional circuit, the cost can be reduced accordingly. Further, since the current limiting resistors (R4, R5), which have been required to be formed by the printed resistors, are not required, a space for the elements is not necessary, and high integration is possible.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の実施例に係る増幅回路の回路図であ
る。
FIG. 1 is a circuit diagram of an amplifier circuit according to an embodiment of the present invention.

【図2】従来例に係る増幅回路の回路図である。FIG. 2 is a circuit diagram of an amplifier circuit according to a conventional example.

【符号の説明】[Explanation of symbols]

(11) プリアンプ (12) プリドライバ (13) パワーアンプ (NF) 負帰還回路 (D) 電位制限ダイオード (RL) 負荷 (+Vcc)正電源 (SI) 入力信号 (ZS) 増幅信号 (11) Preamplifier (12) Predriver (13) Power amplifier (NF) Negative feedback circuit (D) Potential limiting diode (RL) Load (+ Vcc) Positive power supply (SI) Input signal (ZS) Amplified signal

フロントページの続き (56)参考文献 特開 平2−260707(JP,A) 特開 昭59−52905(JP,A) 特開 昭52−49753(JP,A) 特開 昭51−90252(JP,A) 特開 平4−282907(JP,A) 特開 昭55−27783(JP,A) 実開 昭62−30411(JP,U) 実開 平1−57813(JP,U) (58)調査した分野(Int.Cl.7,DB名) H03F 1/42 - 1/52 H03F 1/34 H03F 3/30 Continuation of front page (56) References JP-A-2-260707 (JP, A) JP-A-59-52905 (JP, A) JP-A-52-49753 (JP, A) JP-A-51-90252 (JP, A) JP-A-4-282907 (JP, A) JP-A-55-27783 (JP, A) JP-A-62-230411 (JP, U) JP-A-1-57813 (JP, U) (58) Field surveyed (Int.Cl. 7 , DB name) H03F 1/42-1/52 H03F 1/34 H03F 3/30

Claims (1)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 入力信号(SI)を電圧増幅するプリア
ンプ(11)と、 正電源(+Vcc)に抵抗(R11)を介してエミッタ
が接続され、ベースがプリアンプ(11)の出力に接続
され、コレクタがパワーアンプ(13)に接続されてい
るPNP型のトランジスタからなり、前記プリアンプ
(11)の出力を電圧増幅してパワーアンプ(13)に
出力するプリドライバ(12)と、 前記電圧増幅された入力信号(SI)を電流増幅して増
幅信号(ZS)を生成して負荷(RL)に出力するパワ
ーアンプ(13)と、 前記増幅信号(ZS)を減衰して前記プリアンプ(1
1)に帰還させる負帰還回路(NF)とを有し、 前記プリドライバ(12)のベースと前記正電源(+V
cc)の間に、前記プリドライバ(12)のベース電位
の変動を制限する電位制限ダイオード(D)が接続され
てなることを特徴とする増幅回路。
1. A preamplifier (11) for voltage-amplifying an input signal (SI), an emitter connected to a positive power supply (+ Vcc) via a resistor (R11), a base connected to an output of the preamplifier (11), A pre-driver (12) having a collector formed of a PNP-type transistor connected to the power amplifier (13) and amplifying the output of the pre-amplifier (11) to output to the power amplifier (13); A power amplifier (13) for current-amplifying the input signal (SI) to generate an amplified signal (ZS) and outputting the amplified signal to a load (RL); and a preamplifier (1) for attenuating the amplified signal (ZS).
1) a negative feedback circuit (NF) for feeding back to the pre-driver (12) and the positive power supply (+ V
(cc), a potential limiting diode (D) for limiting a variation in the base potential of the pre-driver (12) is connected.
JP6129267A 1994-06-10 1994-06-10 Amplifier circuit Expired - Fee Related JP3054542B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP6129267A JP3054542B2 (en) 1994-06-10 1994-06-10 Amplifier circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6129267A JP3054542B2 (en) 1994-06-10 1994-06-10 Amplifier circuit

Publications (2)

Publication Number Publication Date
JPH07336158A JPH07336158A (en) 1995-12-22
JP3054542B2 true JP3054542B2 (en) 2000-06-19

Family

ID=15005357

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6129267A Expired - Fee Related JP3054542B2 (en) 1994-06-10 1994-06-10 Amplifier circuit

Country Status (1)

Country Link
JP (1) JP3054542B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE10231156B4 (en) * 2002-07-10 2008-10-30 Infineon Technologies Ag Circuit for providing a base operating voltage for a bipolar transistor and amplifier circuit

Also Published As

Publication number Publication date
JPH07336158A (en) 1995-12-22

Similar Documents

Publication Publication Date Title
US4077013A (en) Audio power amplifier with automatic bias control
JP2005512376A (en) Amplifier with bias compensation using a current mirror circuit
US4509101A (en) Protection circuit for switching power amplifier
US5874858A (en) Amplifier system having a constant current regulating unit
JP2588368B2 (en) Differential amplifier circuit
JP3697679B2 (en) Stabilized power circuit
JPH06177660A (en) Amplifier circuit
US4821000A (en) Audio output amplifier
JP3054542B2 (en) Amplifier circuit
JPH0546263A (en) Direct current stabilizing power circuit
EP0406964B1 (en) Amplifier arrangement
US4785257A (en) Power amplifier circuit for an audio circuit
JP2845065B2 (en) Operational amplifier
US4199797A (en) Protective circuit for amplifier circuits
JP2765257B2 (en) Amplifier circuit
JP2001284969A (en) Power amplifier
JPH0145150Y2 (en)
JP3338274B2 (en) Power amplifier circuit
JP4483010B2 (en) Power amplifier protection circuit
JP3438959B2 (en) Amplifier ground fault protection circuit
JP5042500B2 (en) Operational amplifier
JPH04282907A (en) Current limit circuit
JPH071857Y2 (en) Output transistor protection circuit
JP3309878B2 (en) Amplifier
JP2623954B2 (en) Variable gain amplifier

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090407

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100407

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110407

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120407

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130407

Year of fee payment: 13

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140407

Year of fee payment: 14

LAPS Cancellation because of no payment of annual fees