JP3000571B2 - Duty LCD drive circuit - Google Patents

Duty LCD drive circuit

Info

Publication number
JP3000571B2
JP3000571B2 JP4064492A JP6449292A JP3000571B2 JP 3000571 B2 JP3000571 B2 JP 3000571B2 JP 4064492 A JP4064492 A JP 4064492A JP 6449292 A JP6449292 A JP 6449292A JP 3000571 B2 JP3000571 B2 JP 3000571B2
Authority
JP
Japan
Prior art keywords
signal
circuit
liquid crystal
output
level
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP4064492A
Other languages
Japanese (ja)
Other versions
JPH05265407A (en
Inventor
友昭 中尾
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP4064492A priority Critical patent/JP3000571B2/en
Publication of JPH05265407A publication Critical patent/JPH05265407A/en
Application granted granted Critical
Publication of JP3000571B2 publication Critical patent/JP3000571B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】本発明は、デューティ液晶駆動回
路に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a duty liquid crystal driving circuit.

【0002】[0002]

【従来の技術】従来のデューティ液晶駆動回路における
基本回路の一例を図3に示す。本回路を構成する初段の
レベルシフタ回路は入力電圧/出力電圧のレベル変換
を、中段のロジック回路は信号のNANDゲートまたは
NORゲートを、終段のトランジスタは液晶駆動信号の
出力を行う。初段のレベルシフタ回路は、出力信号より
低い電圧レベルVDDの入力信号である表示データ信号D
Iおよび交流化信号FRを、より高い電圧レベルVEE
出力信号CH、DHB、FHに変換する回路である。
2. Description of the Related Art FIG. 3 shows an example of a basic circuit in a conventional duty liquid crystal driving circuit. The first-stage level shifter circuit constituting this circuit performs level conversion of an input voltage / output voltage, the middle-stage logic circuit performs a NAND gate or NOR gate of a signal, and the last-stage transistor outputs a liquid crystal drive signal. The first-stage level shifter circuit outputs a display data signal D which is an input signal having a voltage level V DD lower than the output signal.
I and the alternating signal FR, a circuit for converting higher output signal CH of the voltage level V EE, DHB, the FH.

【0003】従来の回路例を構成する各部の入出力信号
のタイミングパルスが、図4に示されている。また同回
路の真理値表を表1に示す。
FIG. 4 shows timing pulses of input / output signals of respective parts constituting a conventional circuit example. Table 1 shows a truth table of the circuit.

【0004】[0004]

【表1】 [Table 1]

【0005】表1において「L」はローレベルの電圧
を、「HD 」は入力信号のハイレベルの電圧を、また
「HE 」は本回路内部のハイレベルの電圧を表してい
る。各電圧の関係を次に示す。
[0005] The "L" is a low-level voltage in Table 1, "H D" is a high-level voltage of the input signal, also "H E" represents the high level voltage internal this circuit. The relationship between the voltages is shown below.

【0006】 VEE>V0 >V2 >V3 >V5 >GND VEE>VDD>GNDV EE > V 0 > V 2 > V 3 > V 5 > GND V EE > V DD > GND

【0007】[0007]

【発明が解決しようとする課題】このような従来のデュ
ーティ液晶駆動回路では、タイミングパルス表で示す出
力信号「O」の変換時点a、b、c、d、e、fにおい
て出力トランジスタ72〜78に一瞬貫通電流の流れる
ことがある。この現象は、トランジスタ72〜78のO
N/OFFの切り替えが同時に行われ、動作時点がラッ
プするため電圧レベルに格差のある印加電圧間V0 〜V
5 に閉ループを形成することによって発生する。例えば
図4のa時点において、図3に示す出力トランジスタ7
2および74が一瞬ではあるが同時にオン状態となるこ
とがあり得る。これは回路を構成する素子の特性差など
によって発生することが知られている。この現象により
生じる貫通電流は、回路の消費電力を増す原因となる。
In such a conventional duty liquid crystal drive circuit, the output transistors 72 to 78 at the conversion points a, b, c, d, e and f of the output signal "O" shown in the timing pulse table. Momentarily, a through current may flow. This phenomenon is caused by the O
The switching of N / OFF is performed simultaneously, and the operation time overlaps, so that the applied voltage V 0 -V
It is caused by forming a closed loop in 5 . For example, at the time point a in FIG. 4, the output transistor 7 shown in FIG.
It is possible that 2 and 74 are on at the same time, but momentarily. It is known that this occurs due to a characteristic difference between elements constituting a circuit. The through current generated by this phenomenon causes an increase in the power consumption of the circuit.

【0008】本発明の目的は、複数の出力段のトランジ
スタがラップして導通状態になることを防止することに
より上述の問題点を解消し、回路の消費電力を低減させ
たデューティ液晶駆動回路を提供することにある。
SUMMARY OF THE INVENTION It is an object of the present invention to provide a duty liquid crystal driving circuit which solves the above-mentioned problems by preventing the transistors in a plurality of output stages from lapping and becoming conductive, thereby reducing the power consumption of the circuit. To provide.

【0009】[0009]

【課題を解決するための手段】本発明のデューティ液晶
駆動回路は、液晶の表示あるいは非表示を選択するため
の表示データ信号と液晶駆動電圧交流化信号とにより液
晶の表示動作を制御するデューティ液晶駆動回路であっ
て、表示データ信号と液晶駆動電圧交流化信号とを入力
信号とし液晶の表示動作を制御する2つの逆極性からな
る出力信号を生成するレベルシフタ回路と、出力信号に
基づき制御信号を生成するロジック回路と、液晶を駆動
するための互いに異なった電圧値がそれぞれの入力に印
加された複数のゲートとを有し、レベルシフタ回路の各
出力の立ち上がりと立ち下がりの時間差を利用して制御
信号により複数のゲートの内いずれか一つがオンとなる
ように構成した
A duty liquid crystal driving circuit according to the present invention is a duty liquid crystal driving circuit for controlling a liquid crystal display operation by a display data signal for selecting display or non-display of a liquid crystal and a liquid crystal driving voltage alternating signal. A drive circuit, comprising a display data signal and a liquid crystal drive voltage alternating signal as input signals, and having two opposite polarities for controlling a liquid crystal display operation.
An output signal and a level shifter circuit that generates that, the output signal
A logic circuit for generating a basis control signals, a plurality of voltage values different from each other for driving the liquid crystal is applied to respective inputs of a gate, each of the level shifter circuit
Control using the time difference between output rise and fall
Any one of the plurality of gates is configured to be turned on by the signal.

【0010】[0010]

【作用】ベルシフタ回路の各出力の立ち上がりと立ち
下がりの時間差を利用して制御信号により複数のゲート
の内いずれか一つがオンとなるように構成したため、
ジック回路が複数のトランジスタの内の一つをオンさせ
制御信号を出力する際、既にオンしているトランジス
タをまずオフさせ、続いて目的のトランジスタをオンさ
せる。よって、複数の出力段のトランジスタが同時にオ
ンすることがなく、無用なループ回路が形成されず、貫
通電流が流れない。
[Action] the rising and falling of each output of Les Berushifuta circuit
Multiple gates by control signal using fall time difference
Is configured to be turned on .
When the control circuit outputs a control signal for turning on one of the plurality of transistors, the transistor that is already on is turned off first, and then the target transistor is turned on. Therefore, the transistors in the plurality of output stages do not turn on at the same time, no useless loop circuit is formed, and no through current flows.

【0011】[0011]

【実施例】次に本発明の実施例について図面を参照して
説明する。図1に本発明によるデューティ液晶駆動回路
の一例を示す。図1は回路構成の要部を示している。
Next, an embodiment of the present invention will be described with reference to the drawings. FIG. 1 shows an example of a duty liquid crystal drive circuit according to the present invention. FIG. 1 shows a main part of the circuit configuration.

【0012】デューティ液晶駆動回路はレベルシフタ回
路、ロジック回路および液晶駆動回路で構成される。各
構成回路において、初段のレベルシフタ回路は、出力信
号より低い電圧レベルVDDである表示データ信号DIお
よび交流化信号FRの入力信号を、より高い電圧レベル
EEの出力信号DH、DHB、FH1 、FH2 に変換す
る。ロジック回路は、信号のロジック反転ならびに論理
積および論理和を行う。また、液晶駆動回路は、液晶を
駆動するための信号出力を行う。
The duty liquid crystal drive circuit comprises a level shifter circuit, a logic circuit and a liquid crystal drive circuit. In each of the constituent circuits, the first-stage level shifter circuit converts the input signals of the display data signal DI and the AC conversion signal FR whose voltage level is lower than the output signal V DD to the output signals DH, DHB, FH 1 of the higher voltage level V EE. , it converted to FH 2. The logic circuit performs logic inversion and logical product and logical sum of signals. The liquid crystal drive circuit outputs a signal for driving the liquid crystal.

【0013】レベルシフタ回路には二つの回路10およ
び12がある。第一の回路10は2個のPチャンネルM
OS型トランジスタ(Pモストランジスタ)101およ
び102と、2個のNチャンネルMOS型トランジスタ
(Nモストランジスタ)103および104と、2個の
インバータ回路105および106とにより構成され
る。Pモストランジスタ101および102のソース端
子は回路駆動電圧端子VEEに、またドレイン端子はNモ
ストランジスタ103および104のドレイン端子へ接
続される。Nモストランジスタ103および104のソ
−ス端子はGNDへ接続される。2個のPモストランジ
スタ101および102のゲート端子は相互に他方のト
ランジスタのドレイン端子へ接続されたいわゆるフリッ
プフロップ回路を構成している。本回路10に入力され
た表示データ信号DIは第一のインバータを経て第一の
Nモストランジスタのゲート端子および第二のインバー
タへ入力され、第二のインバータの出力は第二のNモス
トランジスタのゲート端子へ接続される。Nモストラン
ジスタへ入力された信号はフリップフロップ回路の出力
端子DHおよびDHBを経て中段部のロジック回路へ接
続される。
There are two circuits 10 and 12 in the level shifter circuit. The first circuit 10 has two P-channel M
It is composed of OS-type transistors (P-MOS transistors) 101 and 102, two N-channel MOS-type transistors (N-MOS transistors) 103 and 104, and two inverter circuits 105 and 106. The source terminals of the P-mos transistors 101 and 102 are connected to the circuit drive voltage terminal VEE , and the drain terminals are connected to the drain terminals of the N-mos transistors 103 and 104. The source terminals of N MOS transistors 103 and 104 are connected to GND. The gate terminals of the two P-mos transistors 101 and 102 constitute a so-called flip-flop circuit connected to the drain terminal of the other transistor. The display data signal DI input to the circuit 10 is input to the gate terminal of the first N-MOS transistor and the second inverter via the first inverter, and the output of the second inverter is output to the second N-MOS transistor. Connected to gate terminal. The signal input to the N-mos transistor is connected to the logic circuit in the middle stage through the output terminals DH and DHB of the flip-flop circuit.

【0014】第二のレベルシフタ回路12は上述のレベ
ルシフタ回路10の回路構成の他、さらに、3個のイン
バータ207〜209を有しており、2個207、20
8直列および1個209独立構成のインバータが、Pモ
ストランジスタ201および202が構成するフリップ
フロップ回路の出力信号に挿入され、その出力信号FH
1 およびFH2 は次の段のロジック回路へ入力される。
The second level shifter circuit 12 has three inverters 207 to 209 in addition to the circuit configuration of the level shifter circuit 10 described above.
An inverter having 8 series and one 209 independent configuration is inserted into the output signal of the flip-flop circuit formed by P-mos transistors 201 and 202, and its output signal FH
1 and FH 2 are input to the next stage logic circuit.

【0015】ロジック回路は4個のインバータ22〜2
8と2個のNANDゲート32、34および2個のNO
Rゲート36、38により構成される。第一のレベルシ
フタ回路10の2つの内の1の出力信号DHは、直列に
接続された2個のインバータ22、24を経てNAND
ゲート32へ、1段のインバータ22を経た反転信号は
NORゲート38へそれぞれ入力される。また他の出力
信号DHBは、直列に接続された2個のインバータ2
6、28を経てNANDゲート34へ、1段のインバー
タ26を経た反転信号はNORゲート36へそれぞれ入
力される。また第二のレベルシフタ回路12の一の出力
FH1 は2個のNANDゲート32および34へ、他の
一の出力FH2 は2個のNORゲート36および38へ
入力される。ロジック回路32〜38の4個の出力G0
〜G5 のうち、NANDゲート32および34の2個の
出力G0 およびG2 はPモストランジスタ42および4
4のゲート端子へ接続され、NORゲート36および3
8の2個の出力G3 およびG5 はNモストランジスタ4
6および48のゲート端子へ接続される。
The logic circuit has four inverters 22 to 2
8 and 2 NAND gates 32, 34 and 2 NO
R gates 36 and 38 are provided. The output signal DH of one of the two of the first level shifter circuit 10 is passed through two inverters 22 and 24 connected in series to form a NAND.
The inverted signal having passed through the gate 32 and the one-stage inverter 22 is input to the NOR gate 38. Another output signal DHB is output from two inverters 2 connected in series.
6 and 28, and to the NAND gate 34, and the inverted signal from the one-stage inverter 26 is input to the NOR gate 36. The first output FH 1 of the second level shifter circuit 12 to the two NAND gates 32 and 34, the output FH 2 other one is input to two NOR gates 36 and 38. Four outputs G 0 of the logic circuits 32 to 38
Of ~G 5, 2 pieces of output G 0 and G 2 of the NAND gate 32 and 34 are P MOS transistor 42 and 4
4 and connected to NOR gates 36 and 3
8 outputs G 3 and G 5 are N-MOS transistors 4
6 and 48 are connected to the gate terminals.

【0016】液晶駆動回路は2個のPモストランジスタ
42および44と2個のNモストランジスタ46および
48で構成され、4個のモストランジスタのゲート端子
へロジック回路の出力端子が接続される。また同4個の
トランジスタのソース端子へ個々に異なった入力電圧端
子V0 ,V2 ,V3 ,V5 が接続され、4個のドレイン
端子は一つの共通端子に接続され出力端子を形成する。
なお、上記電圧の関係は追って記す。
The liquid crystal drive circuit comprises two P-mos transistors 42 and 44 and two N-mos transistors 46 and 48, and the output terminals of the logic circuit are connected to the gate terminals of the four MOS transistors. Different input voltage terminals V 0 , V 2 , V 3 and V 5 are connected to the source terminals of the four transistors, respectively, and the four drain terminals are connected to one common terminal to form an output terminal. .
The relationship between the voltages will be described later.

【0017】デューティ液晶駆動回路において、第一の
レベルシフタ回路10を構成するPモストランジスタ1
01および102とNモストランジスタ103および1
04の動作特性は次の関係を有している。Pモスおよび
Nモストランジスタの相互の特性として、Pモストラン
ジスタ101および102は電流増幅率が小さくNモス
トランジスタ103および104は電流増幅率が大き
い。この特性は例えばPモストランジスタ101および
102のソース端子と駆動電圧端子VEE間に電流制限抵
抗を、またドレイン端子とGND間にコンデンサを挿入
することにより得られる。これらの半導体周辺部品は、
外付もできるが一般的には集積回路の一部として構成さ
れる。実施例の図1においては、これらの部品は素子自
体に含まれており図示された素子が上記の特性を有する
ものとして示されている。また制限抵抗および挿入コン
デンサ等の定数値は、入力信号DIおよびFRの変化速
度、Nモストランジスタ103および104などの周辺
素子の特性によっても変わり、それらのデータを基に決
められる。
In the duty liquid crystal driving circuit, the P-MOS transistor 1 forming the first level shifter circuit 10
01 and 102 and N-mos transistors 103 and 1
04 has the following relationship. As a mutual characteristic of the P-mos and N-mos transistors, the P-mos transistors 101 and 102 have a small current amplification factor and the N-mos transistors 103 and 104 have a large current amplification factor. This characteristic can be obtained, for example, by inserting a current limiting resistor between the source terminals of the P-mos transistors 101 and 102 and the drive voltage terminal VEE , and inserting a capacitor between the drain terminal and GND. These semiconductor peripheral components
Although it can be externally mounted, it is generally configured as a part of an integrated circuit. In FIG. 1 of the embodiment, these components are included in the element itself, and the illustrated element is shown as having the above characteristics. Further, the constant values of the limiting resistor, the insertion capacitor, and the like also change depending on the changing speed of the input signals DI and FR and the characteristics of peripheral elements such as the N-mos transistors 103 and 104, and are determined based on the data.

【0018】第一のレベルシフタ回路10はPモスおよ
びNモストランジスタの特性の相違により次のような動
作上の特徴を生じる。つまり出力信号DHおよびDHB
のローレベルからハイレベルへの信号変化の時定数が大
きくなる。したがって、本手段により表示データ入力信
号DIの立下りに対して出力信号DHは速やかに立下
り、同DIの立上りに対しては鈍った立上りとなる。同
様にして、表示データ入力信号DIの立上りに対して出
力信号DHBは速やかに立下り、同DIの立下りに対し
ては鈍った立上りとなる。この特性を有するレベルシフ
タ回路10の出力信号DHおよびDHBがロジック回路
を構成するインバータ22および26の入力信号とな
り、その出力信号はタイミングのずれた信号となる。
The first level shifter circuit 10 has the following operational characteristics due to the difference in the characteristics of the P-mos and N-mos transistors. That is, the output signals DH and DHB
Of the signal changes from low level to high level. Therefore, the output signal DH quickly falls in response to the fall of the display data input signal DI, and becomes dull in response to the rise of the same DI. Similarly, the output signal DHB rapidly falls in response to the rise of the display data input signal DI, and becomes a dull rise in response to the fall of the DI. The output signals DH and DHB of the level shifter circuit 10 having this characteristic become the input signals of the inverters 22 and 26 constituting the logic circuit, and the output signals are signals with shifted timing.

【0019】デューティ液晶駆動回路10の動作におい
て真理値表を表2に示す。
Table 2 shows a truth table in the operation of the duty liquid crystal drive circuit 10.

【0020】[0020]

【表2】 [Table 2]

【0021】表2において「L」はローレベルの電圧
を、「HD 」は入力信号のハイレベルの電圧を、また
「HE 」は本回路のハイレベルの電圧を表している。各
電圧の関係を次に示す。
[0021] The "L" is a low-level voltage in the Table 2, "H D" is a high-level voltage of the input signal, also "H E" represents a high-level voltage of the circuit. The relationship between the voltages is shown below.

【0022】 VEE>V0 >V2 >V3 >V5 >GND VEE>VDD>GND レベルシフタ回路10は表示データ信号DIが入力され
ると、入力信号の電圧レベルを変換し、同極性の信号D
Hと逆極性の信号DHBとを出力する。インバータ22
は信号DHを反転させて信号D5 を出力する。従って、
信号DIがローレベル(L)のとき、信号D5 はハイレ
ベル(HE )、信号DIがハイレベル(HD )のとき、
信号D5 はローレベル(L)となる。なお、記号HE
その電圧が近似的に回路供給電源電圧のVEEであること
を表し、記号HD は電圧が近似的にVDDのハイレベルで
あることを示している。インバータ25は信号D5 を反
転させ、信号D0 として出力するので、信号D0 は信号
DIとは逆極性となる。
V EE > V 0 > V 2 > V 3 > V 5 > GND V EE > V DD > GND When the display data signal DI is input, the level shifter circuit 10 converts the voltage level of the input signal. Polarity signal D
And outputs a signal DHB of the opposite polarity to H. Inverter 22
And outputs the signal D 5 and inverts the signal DH. Therefore,
When the signal DI is low level (L), the signal D 5 is a high level (H E), when the signal DI is high level (H D),
Signal D 5 is a low level (L). Symbols H E represents that its voltage is V EE of approximately circuit supply voltage, the symbol H D indicates that the voltage is at a high level of approximately V DD. The inverter 25 inverts the signal D 5, since the output as the signal D 0, the signal D 0 is reverse in polarity to the signal DI.

【0023】信号DHBはインバータ26により反転さ
れ、その信号D3 は信号DIと同極性となる。また、イ
ンバータ28は信号D3 を反転させ、信号D2 として出
力するので、信号D2 は信号DIとは逆極性となる。
The signal DHB is inverted by the inverter 26, the signal D 3 is the same polarity as signal DI. The inverter 28 inverts the signal D 3, since the output as the signal D 2, signal D 2 is reverse in polarity to the signal DI.

【0024】レベルシフト回路12は液晶駆動電圧交流
化信号FRの電圧レベルを変換し、同極性の信号FH1
およびFH2 を出力する。フリップフロップ回路からの
極性の異なった2つの信号は、信号FRと同極性の信号
がインバータ207および208を、また逆極性の信号
がインバータ209を介し、信号FH1 および信号FH
2 として出力される。
The level shift circuit 12 converts the voltage level of the liquid crystal drive voltage AC conversion signal FR, and outputs a signal FH 1 of the same polarity.
And FH 2 are output. Two signals having the different polarities from the flip-flop circuit are supplied to the inverters 207 and 208 with the same polarity as the signal FR, and the signals FH 1 and FH with the opposite polarities via the inverter 209.
Output as 2 .

【0025】液晶駆動回路において、NANDゲート3
2の出力信号G0 は、信号D0 と信号FH1 が共にハイ
レベルのとき、すなわち、信号DIと信号FRが共にハ
イレベルのときローレベルとなる。ゲート入力信号G0
がLのとき、トランジスタ42は導通状態でありソース
端子の印加電圧V0 が出力信号Oとして出力される。
In the liquid crystal driving circuit, the NAND gate 3
The output signal G 0 of 2 is at a low level when both the signal D 0 and the signal FH 1 are at a high level, that is, when both the signal DI and the signal FR are at a high level. Gate input signal G 0
Is L, the transistor 42 is conductive, and the applied voltage V 0 at the source terminal is output as the output signal O.

【0026】NANDゲート34の出力信号G2 におい
て上記と同様に、信号D2 と信号FH1 がハイレベル、
信号DIがローレベル、信号FRがハイレベルのときト
ランジスタ44のゲート入力信号G2 がLであり、トラ
ンジスタ44は導通状態となりソース端子の印加電圧V
2 が出力信号Oとして出力される。
As described above, in the output signal G 2 of the NAND gate 34, the signal D 2 and the signal FH 1 are at the high level,
Signal DI is at the low level, the signal FR is the gate input signals G 2 of the transistor 44 at a high level is L, the transistor 44 is applied the voltage V of the source terminal becomes conductive
2 is output as the output signal O.

【0027】NORゲート36の出力信号G3 は、信号
3 と信号FH2 とが共にローレベルのとき、すなわ
ち、信号DIと信号FRが共にローレベルのときハイレ
ベルとなる。ゲート入力信号G3 がHのとき、トランジ
スタ46は導通状態でありソース端子の印加電圧V3
出力信号Oとして出力される。
The output signal G 3 of the NOR gate 36 is at a high level when both the signal D 3 and the signal FH 2 are at a low level, that is, when both the signal DI and the signal FR are at a low level. When the gate input signal G 3 is H, the transistor 46 is conductive, and the applied voltage V 3 at the source terminal is output as the output signal O.

【0028】NORゲート38の出力信号G5 において
上記と同様に、信号D5 と信号FH2 がローレベル、信
号DIがハイレベル、信号FRがローレベルのときトラ
ンジスタ48のゲート入力信号G5 がLであり、トラン
ジスタ48は導通状態となりソース端子の印加電圧V5
が出力信号Oとして出力される。
[0028] Similar to the above in the output signal G 5 of NOR gate 38, the signal D 5 and the signal FH 2 is low level, the signal DI is high level, the gate input signal G 5 of the transistor 48 when signal FR is at the low level L, the transistor 48 becomes conductive, and the voltage V 5 applied to the source terminal is applied.
Is output as an output signal O.

【0029】動作状態において、回路各部における信号
のタイミング関係が図2に示されている。信号FRがハ
イレベルの状態で信号DIが時点aでローレベルに変化
すると、信号DHは直ちにローレベルになるので、信号
0 はすぐにハイレベルとなり、トランジスタ42(T
r.42)はオフする。一方、信号DHBは少し遅れて
ハイレベルになるので、信号G2 も遅れてローレベルと
なり、トランジスタ44(Tr.44)は少し遅れてオ
ンし、電圧V2 の信号Oが出力される。すなわち、トラ
ンジスタ42が完全にオフとなってから、トランジスタ
44はオンするので、これらのトランジスタがオン/オ
フするとき、トランジスタ42,44により閉ループが
形成され貫通電流が流れることはない。
FIG. 2 shows the timing relationship of signals in each part of the circuit in the operating state. When signal FR is a signal DI at the high level is changed to the low level at a time point a, the signal DH immediately becomes a low level, the signal G 0 immediately becomes high level, the transistor 42 (T
r. 42) turns off. On the other hand, since the signal DHB goes high a little later, the signal G 2 becomes a low level with a delay, the transistor 44 (Tr.44) is turned on with a slight delay, the signal O of the voltage V 2 is outputted. That is, the transistor 44 is turned on after the transistor 42 is completely turned off. Therefore, when these transistors are turned on / off, a closed loop is formed by the transistors 42 and 44 and no through current flows.

【0030】また、信号DIが時点bでハイレベルに変
化すると、信号DHBは直ちにローレベルになるので、
信号G2 はすぐにハイレベルとなり、トランジスタ44
はオフする。一方、信号DHは少し遅れてハイレベルに
なるので、信号G0 も遅れてローレベルとなり、トラン
ジスタ42は少し遅れてオンし、電圧V0 の信号Oが出
力される。すなわち、トランジスタ44が完全にオフと
なってから、トランジスタ42はオンするので、これら
のトランジスタがオン/オフするとき、トランジスタ4
2,44に貫通電流が流れることはない。
When the signal DI changes to the high level at the time point b, the signal DHB immediately changes to the low level.
Signal G 2 is immediately becomes a high level, the transistor 44
Turns off. On the other hand, since the signal DH goes to the high level with a slight delay, the signal G 0 also goes to the low level with a delay, the transistor 42 turns on with a slight delay, and the signal O of the voltage V 0 is output. That is, since the transistor 42 is turned on after the transistor 44 is completely turned off, when these transistors are turned on / off, the transistor 4
No through current flows through 2 and 44.

【0031】一方、信号FRがローレベルの状態で信号
DIが時点dでローレベルに変化すると、信号DHは直
ちにローレベルになるので、信号G5 もすぐにハイレベ
ルとなり、トランジスタ48(Tr.48)はオフす
る。一方、信号DHBは少し遅れてハイレベルになるの
で、信号G3 も遅れてローレベルとなり、トランジスタ
46は少し遅れてオンし、電圧V3 の信号Oが出力され
る。すなわち、トランジスタ48が完全にオフとなって
から、トランジスタ46はオンするので、これらのトラ
ンジスタがオン/オフするとき、トランジスタ46,4
8に貫通電流が流れることはない。
On the other hand, when the signal FR is a signal DI at the low level is changed to the low level at a time point d, the signal DH immediately becomes a low level, the signal G 5 also quickly becomes a high level, the transistor 48 (Tr. 48) turns off. On the other hand, since the signal DHB goes high a little later, the signal G 3 also becomes low level with a delay, the transistor 46 a little later on, the signal O of the voltage V 3 is output. That is, since the transistor 46 is turned on after the transistor 48 is completely turned off, when these transistors are turned on / off, the transistors 46, 4
8 does not flow through current.

【0032】以下同様にして時点e、cおよびfにおい
ても貫通電流が流れることはない。
Similarly, no through current flows at time points e, c and f.

【0033】[0033]

【発明の効果】以上説明したように本発明のデューティ
液晶駆動回路では、レベルシフタ回路の各出力の立ち上
がりと立ち下がりの時間差を利用して制御信号により複
数のゲートの内いずれか一つがオンとなるように構成し
ため、ロジック回路が複数のトランジスタの内の一つ
をオンさせる制御信号を出力する際、既にオンしている
トランジスタをまずオフさせ、その後、少し遅れて次の
トランジスタをオンさせる。従って、複数の出力段のト
ランジスタが同時にオンすることがなく、複数のトラン
ジスタが同時にオンすることにより生じる貫通電流は流
れないので、回路の消費電力を低減させることができ
る。
Duty liquid crystal drive circuit of the present invention as described above, according to the present invention is, on standing of each output Les Berushifuta circuit
Duplicate by control signal using the time difference between rolling and falling
One of the gates is turned on.
And therefore, when the logic circuit outputs a control signal for turning on one of a plurality of transistors, first turns off the already selected to have transistors, then turn on the next transistor a bit late. Therefore, the transistors in the plurality of output stages do not turn on at the same time, and a through current generated by turning on the plurality of transistors at the same time does not flow, so that the power consumption of the circuit can be reduced.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明によるデューティ液晶駆動回路の一実施
例を示す回路図である。
FIG. 1 is a circuit diagram showing one embodiment of a duty liquid crystal drive circuit according to the present invention.

【図2】図1の液晶駆動回路の各部における信号の動作
レベルを示すタイミングチャートである。
FIG. 2 is a timing chart showing an operation level of a signal in each section of the liquid crystal drive circuit of FIG.

【図3】従来のデューティ液晶駆動回路の一例を示す回
路図である。
FIG. 3 is a circuit diagram showing an example of a conventional duty liquid crystal drive circuit.

【図4】図3の液晶駆動回路の各部における信号の動作
レベルを示すタイミングチャートである。
4 is a timing chart showing an operation level of a signal in each section of the liquid crystal drive circuit of FIG. 3;

【符号の説明】[Explanation of symbols]

10,12 レベルシフタ回路 32、34 NANDゲート 36,38 NORゲート 42、44、101、102、201、202 Pチャ
ネルMOS型トランジスタ 46、48、103、104、203、204 Nチャ
ネルMOS型トランジスタ
10, 12 level shifter circuit 32, 34 NAND gate 36, 38 NOR gate 42, 44, 101, 102, 201, 202 P-channel MOS transistor 46, 48, 103, 104, 203, 204 N-channel MOS transistor

───────────────────────────────────────────────────── フロントページの続き (58)調査した分野(Int.Cl.7,DB名) G09G 3/36 G02F 1/133 G09G 3/20 ──────────────────────────────────────────────────続 き Continued on the front page (58) Field surveyed (Int.Cl. 7 , DB name) G09G 3/36 G02F 1/133 G09G 3/20

Claims (1)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 液晶の表示あるいは非表示を選択するた
めの表示データ信号と液晶駆動電圧交流化信号とにより
液晶の表示動作を制御するデューティ液晶駆動回路であ
って、前記表示データ信号と液晶駆動電圧交流化信号と
を入力信号とし前記液晶の表示動作を制御する2つの逆
極性からなる出力信号を生成するレベルシフタ回路と、
前記出力信号に基づき制御信号を生成するロジック回路
と、前記液晶を駆動するための互いに異なった電圧値が
それぞれ入力に印加された複数のゲートとを有し、
記レベルシフタ回路の各出力の立ち上がりと立ち下がり
の時間差を利用して前記制御信号により前記複数のゲー
の内いずれか一つがオンとなるように構成したことを
特徴とするデューティ液晶駆動回路。
1. A duty liquid crystal drive circuit for controlling a liquid crystal display operation by a display data signal for selecting display or non-display of a liquid crystal and a liquid crystal drive voltage alternating signal, wherein the display data signal and the liquid crystal drive Two inversions for controlling a display operation of the liquid crystal by using a voltage alternating signal as an input signal;
An output signal consisting of the polarity and level shifter circuit that generates,
Logic circuit for generating a control signal based on the output signal
When, and a plurality of gate voltage values different from each other for driving the liquid crystal is applied to the respective input, before
Rise and fall of each output of the level shifter circuit
Duty liquid crystal driving circuit, characterized in that any one of said plurality of gates is configured to be turned on by the control signal using the time difference.
JP4064492A 1992-03-23 1992-03-23 Duty LCD drive circuit Expired - Fee Related JP3000571B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4064492A JP3000571B2 (en) 1992-03-23 1992-03-23 Duty LCD drive circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4064492A JP3000571B2 (en) 1992-03-23 1992-03-23 Duty LCD drive circuit

Publications (2)

Publication Number Publication Date
JPH05265407A JPH05265407A (en) 1993-10-15
JP3000571B2 true JP3000571B2 (en) 2000-01-17

Family

ID=13259758

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4064492A Expired - Fee Related JP3000571B2 (en) 1992-03-23 1992-03-23 Duty LCD drive circuit

Country Status (1)

Country Link
JP (1) JP3000571B2 (en)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3466151B2 (en) 2000-11-21 2003-11-10 沖電気工業株式会社 Drive circuit
KR100476108B1 (en) * 2002-11-04 2005-03-11 엘지전자 주식회사 The output buffer circuit
KR100602350B1 (en) * 2004-03-31 2006-07-14 매그나칩 반도체 유한회사 Multi Level Output Control Circuit And Logic Gate Thereof
JP2011112894A (en) * 2009-11-27 2011-06-09 Seiko Epson Corp Level conversion circuit, electro-optical device and electronic apparatus

Also Published As

Publication number Publication date
JPH05265407A (en) 1993-10-15

Similar Documents

Publication Publication Date Title
KR100218506B1 (en) Level shift circuit for liquid crystal device
JP3851302B2 (en) Buffer circuit and active matrix display device using the same
US6107857A (en) Level converting circuit
KR100246194B1 (en) D-flip flop
JP3204690B2 (en) Multi-mode input circuit
JPH029224A (en) Cmos output circuit
JPH035692B2 (en)
JP4247962B2 (en) Level shifting circuit and active matrix driver
US5272389A (en) Level shifter circuit
US6940332B2 (en) Level shift circuit having control circuits for high speed, area saving and power saving
JP2022505337A (en) Level shifter for half-bridge GaN driver applications
JP3000571B2 (en) Duty LCD drive circuit
JPH09172367A (en) Level shifter circuit
JP2583684B2 (en) Pull-down resistor control input circuit and output circuit
KR970001697B1 (en) Level shifting circuit
JP3928938B2 (en) Voltage conversion circuit and semiconductor device
JP3139892B2 (en) Data selection circuit
EP0468210B1 (en) Circuit for driving a floating circuit in response to a digital signal
JPS63161723A (en) Cmos logic circuit
WO2006087845A1 (en) Level shift circuit and semiconductor integrated circuit having the same
JP2000221926A (en) Latch circuit and liquid crystal display device mounting the same
JP4136167B2 (en) Semiconductor integrated circuit device
US5455520A (en) CMOS input circuit for providing logical output signal from TTL compatible input signal
KR100271803B1 (en) Level shifter
JPH06343025A (en) Schmitt trigger circuit

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081112

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091112

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091112

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101112

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111112

Year of fee payment: 12

LAPS Cancellation because of no payment of annual fees