JP2964230B2 - Method for forming self-aligned metal wiring of semiconductor device - Google Patents

Method for forming self-aligned metal wiring of semiconductor device

Info

Publication number
JP2964230B2
JP2964230B2 JP9186702A JP18670297A JP2964230B2 JP 2964230 B2 JP2964230 B2 JP 2964230B2 JP 9186702 A JP9186702 A JP 9186702A JP 18670297 A JP18670297 A JP 18670297A JP 2964230 B2 JP2964230 B2 JP 2964230B2
Authority
JP
Japan
Prior art keywords
forming
contact hole
insulating film
conductive layer
photosensitive film
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP9186702A
Other languages
Japanese (ja)
Other versions
JPH1064996A (en
Inventor
ジュン ユン−クォン
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
ERU JII SEMIKON CO Ltd
Original Assignee
ERU JII SEMIKON CO Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ERU JII SEMIKON CO Ltd filed Critical ERU JII SEMIKON CO Ltd
Publication of JPH1064996A publication Critical patent/JPH1064996A/en
Application granted granted Critical
Publication of JP2964230B2 publication Critical patent/JP2964230B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76807Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics for dual damascene structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76807Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics for dual damascene structures
    • H01L21/76813Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics for dual damascene structures involving a partial via etch
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/10Applying interconnections to be used for carrying current between separate components within a device
    • H01L2221/1005Formation and after-treatment of dielectrics
    • H01L2221/101Forming openings in dielectrics
    • H01L2221/1015Forming openings in dielectrics for dual damascene structures
    • H01L2221/1021Pre-forming the dual damascene structure in a resist layer

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は半導体装置の自己整
合的金属配線形成方法に係り、特にコンタクトホールと
上層配線を形成するためのトレンチの誤整列によるコン
タクトホールの表面積の減少を防止して接触抵抗特性と
集積度を向上させることのできる半導体装置の自己整合
的金属配線形成方法に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a method for forming a self-aligned metal wiring in a semiconductor device, and more particularly to a method for preventing a contact hole from being reduced in surface area due to misalignment of a trench for forming an upper wiring and a contact hole. The present invention relates to a method for forming a self-aligned metal wiring of a semiconductor device capable of improving a resistance characteristic and a degree of integration.

【0002】[0002]

【従来の技術】一般に、半導体装置の回路金属配線材料
としてはアルミニウムAlまたはアルミニウム合金薄膜
が広く用いられてきたが、それは電気伝導度が高くて、
ドライエッチングによるパターン形成が容易であり、シ
リコン酸化膜との接合性に優れると同時に、比較的価格
が易いという特性のためである。
2. Description of the Related Art In general, aluminum Al or aluminum alloy thin films have been widely used as circuit metal wiring materials for semiconductor devices, but they have high electrical conductivity.
This is because it is easy to form a pattern by dry etching, has excellent bonding properties with a silicon oxide film, and is relatively easy to use.

【0003】しかし、半導体装置の集積度が増加するに
つれて、その大きさが減少し、且つ金属配線の多層化及
び幅の微細化が進み、金属配線の形成されるべき表面の
トポグラフィ(topography)の低下や、或いはコンタクト
ホール(contact hole)の内部のように凸凹のある部分で
の段差被覆性(stepcoverage)が重要になった。この点、
金属配線を形成するためにアルミニウムまたはアルミニ
ウム合金をスパッタリング(sputtering)して金属配線膜
を形成すると、凸凹のある部分でシャドー効果(shadow
effect) によって局部的に金属配線膜が薄く形成され、
特に1より大きい縦横比(aspect ratio)をもつコンタク
トホールでは深刻である。
However, as the degree of integration of a semiconductor device increases, the size of the semiconductor device decreases, the number of metal wirings increases, and the width of the metal wiring increases, and the topography of the surface on which the metal wiring is to be formed is increased. Degradation and / or stepcoverage in uneven parts such as inside contact holes have become important. In this regard,
When a metal wiring film is formed by sputtering aluminum or an aluminum alloy to form a metal wiring, a shadow effect (shadow effect) is formed at the uneven portion.
effect) locally forms a thin metal wiring film,
The problem is particularly serious in a contact hole having an aspect ratio larger than 1.

【0004】従って、スパッタリングのような物理的蒸
着方法の代わりに、形成される膜の表面を平坦にするこ
とのできる化学気相蒸着(Chemical Vapor Deposition:
以下、「CVD」という)方法でアルミニウムまたはア
ルミニウム合金を蒸着することにより、段差被覆性を改
善する研究が行われた。しかし、半導体装置の集積度が
さらに増加すると、金属配線は幅の超微細化に応じて銅
Cuや金Auや銀Agなどのようにアルミニウムまたは
アルミニウム合金より電気伝導度の高い金属で形成され
るべきである。前記において、銅はアルミニウムに比べ
て比抵抗が低いのみならず、エレクトロマイグレーショ
ン(electro migration) 及びストレスマイグレーション
(stress migration)特性に優れているので、信頼性を一
層向上させることができる。このため、銅をスパッタリ
ングまたは化学気相蒸着法で形成する方法が研究されて
いる。
[0004] Therefore, instead of a physical vapor deposition method such as sputtering, chemical vapor deposition (Chemical Vapor Deposition :) capable of flattening the surface of a film to be formed.
Research has been conducted to improve the step coverage by depositing aluminum or an aluminum alloy by a method called “CVD”. However, when the degree of integration of the semiconductor device further increases, the metal wiring is formed of a metal having a higher electrical conductivity than aluminum or an aluminum alloy, such as copper Cu, gold Au, silver Ag, or the like, according to the ultra-fine width. Should. In the above, not only copper has a lower specific resistance than aluminum, but also electromigration and stress migration.
(stress migration) characteristics, so that reliability can be further improved. Therefore, a method of forming copper by sputtering or chemical vapor deposition has been studied.

【0005】ところが、既存のアルミニウムをエッチン
グする時に有用に用いられるハロゲン(Halogen) 化合物
で銅をエッチングする場合、ハロゲン化合物の蒸気圧が
低いので、エッチング時に温度を500℃程度の高温に
上昇させなければならない。従って、銅の配線をエッチ
ングによって直接パターニングして形成する代わりに、
基板に金属配線の形状にトレンチ(trench)を形成し、銅
薄膜を蒸着した後、化学機械的研磨(Chemical Mechanic
al Polishing:以下、「CMP」という)方法でエッチ
バックして、埋め込まれた伝導線(buried conductor)を
作る方法が研究されている。また、下部の配線と上部の
配線を連結させるコンタクトホールと上部の配線を形成
するためのトレンチを自己整合的に整列させて上部配線
形成時にコンタクトホールを通じて下部配線と連結して
多層配線を形成する技術がIBM社によって「Dual Dam
ascene:A ULSI Wiring Technology 」という題目で19
91年VMIC(p. 144−p. 152)に発表さ
れ、且つNEC社によって「A Quarter-Micron Planari
zed Interconnection Technology With Self-Aligned P
lug 」という題目でIEDM(p. 305−p. 30
8)に発表された。
However, when etching copper with a halogen (Halogen) compound that is useful for etching existing aluminum, the vapor pressure of the halogen compound is so low that the temperature must be raised to a high temperature of about 500 ° C. during the etching. Must. Therefore, instead of patterning copper wiring directly by etching,
After forming a trench in the shape of metal wiring on the substrate, depositing a copper thin film, chemical mechanical polishing (Chemical Mechanic
Al Polishing (hereinafter referred to as “CMP”) has been studied to form a buried conductor by etching back. In addition, a contact hole connecting the lower wiring and the upper wiring and a trench for forming the upper wiring are aligned in a self-aligned manner, and a multilayer wiring is formed by connecting the lower wiring through the contact hole when forming the upper wiring. Technology is "Dual Dam" by IBM
ascene: A ULSI Wiring Technology ”
1991, published in VMIC (p. 144-p. 152), and by NEC Corporation, "A Quarter-Micron Planari
zed Interconnection Technology With Self-Aligned P
lug "in the IEDM (p. 305-p. 30)
8) was announced.

【0006】図1(A)乃至(D)は前記従来のIBM
社の技術による半導体装置の自己整合的金属配線形成方
法を示す工程図である。図1(A)を参照すると、半導
体基板11上に第1絶縁膜13を形成し、この第1絶縁
膜13上に第1導線層15を形成する。そして、第1導
線層15を通常のフォトリソグラフィ方法よって所定形
状にパターニングし、この第1絶縁膜13と第1導線層
15上に第2絶縁膜17を形成する。その後、第2絶縁
膜17上に第1感光膜19を塗布し、露光及び現像して
コンタクトホールの形成されるべき部分の第2絶縁膜1
7を露出させる。そして、前記第2絶縁膜17の露出し
た部分と第1感光膜19上に第2感光膜21を塗布し、
露光及び現像して所定形状のパターンに形成する。この
時、第2感光膜21の現像された部分は上部の導線層を
形成するためのトレンチパターンを有するもので、第1
感光膜19の現像された部分を含み第1感光膜19の所
定の部分を露出させる。
FIGS. 1A to 1D show the conventional IBM.
FIG. 4 is a process chart showing a method for forming a self-aligned metal wiring of a semiconductor device according to the technology of the Company. Referring to FIG. 1A, a first insulating film 13 is formed on a semiconductor substrate 11, and a first conductive layer 15 is formed on the first insulating film 13. Then, the first conductive layer 15 is patterned into a predetermined shape by a normal photolithography method, and a second insulating film 17 is formed on the first insulating film 13 and the first conductive layer 15. After that, a first photosensitive film 19 is applied on the second insulating film 17, and is exposed and developed to form a second insulating film 1 in a portion where a contact hole is to be formed.
7 is exposed. Then, a second photosensitive film 21 is applied on the exposed portion of the second insulating film 17 and the first photosensitive film 19,
Exposure and development are performed to form a pattern having a predetermined shape. At this time, the developed portion of the second photosensitive film 21 has a trench pattern for forming an upper conductive layer,
A predetermined portion of the first photosensitive film 19 including a developed portion of the photosensitive film 19 is exposed.

【0007】図1(B)を参照すると、前記第1及び第
2感光膜19,21をマスクとして第2絶縁膜17の露
出した部分を所定の深さに異方性エッチングして、第1
導線層15が露出されないようにコンタクトホール23
を形成する。図1(C)を参照すると、第2感光膜21
と第1感光膜19を順次エッチバック(etch-back) して
第1感光膜19に前記トレンチパターン形態を有する第
2感光膜21を転写させる。この時、第1感光膜19の
露出した部分は全て除去されて第2絶縁膜17が露出さ
れるようにする。従って、第2絶縁膜17は第1導線層
15の長さ方向に長く露出される。そして、第2及び第
1感光膜21,19をマスクとして第2絶縁膜17を異
方性エッチングしてトレンチ25を形成する。この時、
コンタクトホール23の底面もエッチングされるので、
前記トレンチ25はコンタクトホール23によって第1
導線層15が露出されるようにエッチングする。
Referring to FIG. 1B, the exposed portion of the second insulating film 17 is anisotropically etched to a predetermined depth using the first and second photosensitive films 19 and 21 as a mask to form a first insulating film.
The contact hole 23 is formed so that the conductive layer 15 is not exposed.
To form Referring to FIG. 1C, the second photosensitive film 21
Then, the second photosensitive film 21 having the trench pattern is transferred to the first photosensitive film 19 by sequentially etching back the first photosensitive film 19. At this time, all the exposed portions of the first photosensitive film 19 are removed so that the second insulating film 17 is exposed. Therefore, the second insulating film 17 is exposed long in the length direction of the first conductive layer 15. Then, the trench 25 is formed by anisotropically etching the second insulating film 17 using the second and first photosensitive films 21 and 19 as a mask. At this time,
Since the bottom of the contact hole 23 is also etched,
The trench 25 is firstly formed by the contact hole 23.
Etching is performed so that the conductive layer 15 is exposed.

【0008】図1(D)を参照すると、第1及び第2感
光膜19,21を除去した後、第2絶縁膜17上に銅な
どの導電性物質を、コンタクトホール23とトレンチ2
5とが満たされて第1導線層15と電気的に連結される
ように蒸着して第2導線層27を形成する。そして、第
2絶縁膜17上に蒸着された第2導線層27を化学機械
的研磨方法などでエッチバックする。
Referring to FIG. 1D, after the first and second photosensitive films 19 and 21 are removed, a conductive material such as copper is deposited on the second insulating film 17 by contact holes 23 and trenches 2.
5 is filled to be electrically connected to the first conductive layer 15 to form the second conductive layer 27. Then, the second conductive layer 27 deposited on the second insulating film 17 is etched back by a chemical mechanical polishing method or the like.

【0009】図2(A)乃至(D)は前記従来のNEC
社の技術による半導体装置の自己整合的金属配線形成方
法を示す工程図である。図2(A)を参照すると、半導
体基板11上に第1絶縁膜13を形成し、この第1絶縁
膜13上に第1導線層15を形成する。そして、第1導
線層15を通常のフォトリソグラフィ方法によって所定
形状にパターニングし、この第1絶縁膜13と第1導線
層15上に第2絶縁膜17を形成する。
FIGS. 2A to 2D show the conventional NEC.
FIG. 4 is a process chart showing a method for forming a self-aligned metal wiring of a semiconductor device according to the technology of the Company. Referring to FIG. 2A, a first insulating film 13 is formed on a semiconductor substrate 11, and a first conductive layer 15 is formed on the first insulating film 13. Then, the first conductive layer 15 is patterned into a predetermined shape by a normal photolithography method, and a second insulating film 17 is formed on the first insulating film 13 and the first conductive layer 15.

【0010】図2(B)を参照すると、第2絶縁膜17
上に、第1絶縁膜13とエッチング選択比の異なる絶縁
物質を蒸着してエッチング防止層18を形成する。そし
て、エッチング防止層18上に第1感光膜19を塗布し
た後、露光及び現像してコンタクトホールの形成される
べき部分のエッチング防止層18を露出させる。そし
て、第1感光膜19をマスクとしてエッチング防止層1
8の露出した部分をエッチングして第2絶縁膜17を露
出させる。
Referring to FIG. 2B, the second insulating film 17
An insulating material having an etching selectivity different from that of the first insulating film 13 is deposited thereon to form an etching prevention layer 18. Then, after the first photosensitive film 19 is applied on the etching prevention layer 18, exposure and development are performed to expose the etching prevention layer 18 at a portion where a contact hole is to be formed. Then, using the first photosensitive film 19 as a mask, the etching prevention layer 1 is used.
The exposed portion 8 is etched to expose the second insulating film 17.

【0011】図2(C)を参照すると、前記第1感光膜
19を除去し、第2絶縁膜17及びエッチング防止層1
8上に前記第2絶縁膜17と同一の絶縁物質で第3絶縁
膜20を形成する。そして、第3絶縁膜20上に第2感
光膜21を塗布し、露光及び現像して所定形状のパター
ンに形成する。この時、第2感光膜21の現像された部
分は上部の導線層を形成するためのトレンチパターンを
有するもので、前記第2絶縁膜17の露出した部分を含
んで第3絶縁膜20の所定部分を露出させる。そして、
第2感光膜21をマスクとして第3絶縁膜20の露出し
た部分をエッチング防止層18が露出されるようにエッ
チングしてトレンチ25を形成し、引き続き、エッチン
グ防止層18をマスクとして第2絶縁膜17を第1導線
層15が露出されるようにエッチングしてコンタクトホ
ール23を形成する。
Referring to FIG. 2C, the first photosensitive film 19 is removed, and the second insulating film 17 and the etching prevention layer 1 are removed.
A third insulating film 20 is formed on the second insulating film 8 using the same insulating material as the second insulating film 17. Then, a second photosensitive film 21 is applied on the third insulating film 20, exposed and developed to form a pattern having a predetermined shape. At this time, the developed portion of the second photosensitive film 21 has a trench pattern for forming an upper conductive layer, and includes a portion of the third insulating film 20 including the exposed portion of the second insulating film 17. Expose part. And
Using the second photosensitive film 21 as a mask, the exposed portion of the third insulating film 20 is etched so that the etching prevention layer 18 is exposed to form a trench 25, and then the second insulating film is used with the etching prevention layer 18 as a mask. 17 is etched so that the first conductive layer 15 is exposed to form a contact hole 23.

【0012】図2(D)を参照すると、第2感光膜21
を除去した後、第3絶縁膜20上に銅などの導電性物質
を、コンタクトホール23とトレンチ25が満たされて
第1導線層15と電気的に連結されるように蒸着して第
2導線層27を形成する。そして、第3絶縁膜20上に
蒸着された第2導線層27をCMPなどでエッチバック
する。
Referring to FIG. 2D, the second photosensitive film 21
Then, a conductive material such as copper is deposited on the third insulating layer 20 so that the contact holes 23 and the trenches 25 are filled and electrically connected to the first conductive layer 15. The layer 27 is formed. Then, the second conductive layer 27 deposited on the third insulating film 20 is etched back by CMP or the like.

【0013】[0013]

【発明が解決しようとする課題】しかし、上述した従来
の金属配線形成方法は、コンタクトホールを形成するた
めの第1感光膜とトレンチを形成するための第2感光膜
とを、それぞれ異なる工程で形成するので、工程が複雑
であり、且つ誤整列によってコンタクトホールの表面積
が減少して、接触抵抗が大きくなるおそれがあるという
問題点があった。
However, in the above-described conventional method for forming a metal wiring, the first photosensitive film for forming the contact hole and the second photosensitive film for forming the trench are formed in different steps. Since it is formed, the process is complicated, and the surface area of the contact hole is reduced due to misalignment, so that the contact resistance may be increased.

【0014】従って、本発明の目的は、コンタクトホー
ルとトレンチの誤整列によるコンタクトホールの表面積
の減少を防止して接触抵抗特性と集積度を向上させるこ
とのできる半導体装置の自己整合的金属配線形成方法を
提供することにある。本発明の他の目的は、感光膜を単
一層にして2回の露光及び現像工程を行うことにより、
感光膜を塗布する工程を減らすことのできる半導体装置
の自己整合的金属配線形成方法を提供することにある。
Accordingly, it is an object of the present invention to form a self-aligned metal wiring of a semiconductor device capable of preventing a decrease in the surface area of a contact hole due to misalignment of a contact hole and a trench and improving contact resistance characteristics and integration. It is to provide a method. Another object of the present invention is to make the photosensitive film a single layer and perform two exposure and development steps,
It is an object of the present invention to provide a method for forming a self-aligned metal wiring of a semiconductor device, which can reduce a step of applying a photosensitive film.

【0015】[0015]

【課題を解決するための手段】上記目的を達成するため
に、本発明の第1の構成として、請求項1に係る発明の
ように、半導体基板上に第1絶縁膜を形成し、該第1絶
縁膜上の所定部分に第1導線層を形成する工程と、前記
第1絶縁膜と前記第1導線層との上に第2絶縁膜を形成
し、該第2絶縁膜上に感光膜を塗布する工程と、該感光
膜を第1露光及び現象してコンタクトホールパターンを
形成し、前記感光膜をマスクとして前記第2絶縁膜をエ
ッチングしてコンタクトホールを形成する工程と、前記
第1露光及び現象の後に残留する感光膜を第2露光及び
現像して、前記コンタクトホールを含む位置に所定形状
のトレンチパターンを形成する工程と、該トレンチパタ
ーンの形成された感光膜をマスクとして前記第2絶縁膜
を所定の深さにエッチングしてトレンチを形成する工程
と、前記感光膜を除去し、前記トレンチ及び前記コンタ
クトホールを満たして前記第1導線層と電気的に連結す
る第2導線層を形成する工程と、を順次行なう半導体装
置の自己整合的金属配線形成方法であって、前記感光膜
を、互いに異なる現像特性をもつポジティブ形感光材料
及びネガティブ形感光材料の、一方を下部層として、他
方を上部層として積層して形成するとともに、前記第1
露光及び現像により前記感光膜の上部層にコンタクトホ
ールパターンを形成し、エッチバックして前記下部層に
前記コンタクトホールパターンを転写する
According to a first aspect of the present invention, a first insulating film is formed on a semiconductor substrate by forming a first insulating film on a semiconductor substrate. Forming a first conductive layer on a predetermined portion of the first insulating film; forming a second insulating film on the first insulating film and the first conductive layer; and forming a photosensitive film on the second insulating film Forming a contact hole pattern by first exposing and developing the photosensitive film, forming a contact hole by etching the second insulating film using the photosensitive film as a mask, Exposing and developing the photosensitive film remaining after the exposure and the phenomenon to form a trench pattern of a predetermined shape at a position including the contact hole, and using the photosensitive film on which the trench pattern is formed as a mask, 2 Etch the insulating film to a predetermined depth. Forming a trench by quenching, the photoresist is removed and sequentially performing the steps of forming a second conductor layer for connecting electrically with the first conductor layer satisfies the trench and the contact hole Semiconductor equipment
A method for forming a self-aligned metal wiring, comprising:
Is a positive-type photosensitive material with different development characteristics
And one of the negative type photosensitive materials as the lower layer,
Side as the upper layer, and the first
The contact layer is exposed to light and developed on the upper layer of the photosensitive film.
And then etch back to the lower layer
The contact hole pattern is transferred .

【0016】この場合、前記第1露光及び現像により前
記感光膜の上部層にコンタクトホールパターンを形成
し、エッチバックして前記下部層に前記コンタクトホー
ルパターンを転写することにより、第2露光の位置整合
を容易にする。
[0016] In this case, the pre-Symbol first exposure and development to form a contact hole pattern on the top layer of the photoresist, etched back by transferring the contact hole pattern in the lower layer, the second exposure Alignment is facilitated.

【0017】また、本発明の第2の構成としては、請求
項7に係る発明のように、半導体基板上に第1絶縁膜を
形成し、該第1絶縁膜上の所定部分に第1導線層を形成
する工程と、前記第1絶縁膜と前記第1導線層との上に
第2絶縁膜を形成し、該第2絶縁膜上に感光膜を塗布す
る工程と、該感光膜を、露光量を調節して第1露光及び
現像して、前記感光膜の上部層に前記第2絶縁膜が露出
されない所定の深さをもつコンタクトホールパターンを
形成する工程と、前記感光膜の上部層に形成されたコン
タクトホールパターンが前記感光膜の下部層に転写され
て第2絶縁膜が露出されるようにエッチバックする工程
と、前記エッチバック後に残留する感光膜をマスクとし
て、前記第2絶縁膜の露出した部分をエッチングしてコ
ンタクトホールを形成する工程と、前記残留する感光膜
を第2露光及び現像して、前記コンタクトホールパター
ンを含む位置に所定形状のトレンチパターンを形成する
工程と、該トレンチパターンの形成された感光膜をマス
クとして第2絶縁膜を所定の深さにエッチングしてトレ
ンチを形成する工程と、前記感光膜を除去し、前記トレ
ンチ及びコンタクトホールを満たして前記第1導線層と
電気的に連結する第2導線層を形成する工程と、を順次
行なう。
According to a second aspect of the present invention, a first insulating film is formed on a semiconductor substrate and a first conductive wire is formed on a predetermined portion of the first insulating film. Forming a layer, forming a second insulating film on the first insulating film and the first conductive layer, applying a photosensitive film on the second insulating film, Forming a contact hole pattern having a predetermined depth such that the second insulating film is not exposed in the upper layer of the photosensitive film by performing first exposure and development by adjusting an exposure amount; Etching back so that the contact hole pattern formed on the substrate is transferred to a lower layer of the photosensitive film to expose the second insulating film, and using the photosensitive film remaining after the etch back as a mask to form the second insulating film. Etch the exposed part of the film to form a contact hole Forming, a second exposure and development of the remaining photosensitive film to form a trench pattern of a predetermined shape at a position including the contact hole pattern, and using the photosensitive film on which the trench pattern is formed as a mask. Forming a trench by etching the second insulating layer to a predetermined depth, removing the photosensitive layer, filling the trench and the contact hole, and electrically connecting the first conductive layer to the first conductive layer. Are sequentially performed.

【0018】[0018]

【0019】さらに、本発明の第の構成としては、請
求項に係る発明のように、半導体基板上に第1絶縁膜
を形成し、該第1絶縁膜上の所定部分に第1導線層を形
成する工程と、前記第1絶縁膜と前記第1導線層との上
に第2絶縁膜を形成し、該第2絶縁膜上に感光膜を塗布
する工程と、該感光膜を第1露光してコンタクトホール
パターン形態の露光領域を形成し、前記感光膜に不純物
をドーピングして露光領域の形成されていない部分に所
定の深さをもつ変質層を形成する工程と、前記露光領域
を現像してコンタクトホールパターンを形成し、前記感
光膜をマスクとして前記第2絶縁膜をエッチングしてコ
ンタクトホールを形成する工程と、前記第1露光及び現
像の後に残留する前記感光膜を第2露光及び現像して、
前記コンタクトホールパターンを含む所定形状のトレン
チパターンを形成し、変質層を除去する工程と、前記感
光膜をマスクとして第2絶縁膜を所定の深さにエッチン
グしてトレンチを形成する工程と、前記感光膜を除去
し、前記トレンチ及び前記コンタクトホールを満たして
前記第1導線層と電気的に連結する第2導線層を形成す
る工程と、を順次行なう。
Furthermore, as the third aspect of the present invention, in the invention according to claim 8, the first insulating film is formed on a semiconductor substrate, a first conductor is formed in a predetermined portion of the first insulating film Forming a layer, forming a second insulating film on the first insulating film and the first conductive layer, and applying a photosensitive film on the second insulating film; (1) forming an exposure region in the form of a contact hole pattern by performing exposure, and forming an altered layer having a predetermined depth in a portion where the exposure region is not formed by doping impurities into the photosensitive film; Developing a contact hole pattern, etching the second insulating film using the photosensitive film as a mask to form a contact hole, and removing the photosensitive film remaining after the first exposure and development by a second method. Exposure and development,
Forming a trench pattern of a predetermined shape including the contact hole pattern and removing the deteriorated layer; etching the second insulating film to a predetermined depth using the photosensitive film as a mask to form a trench; Removing the photosensitive film and forming a second conductive layer that fills the trench and the contact hole and is electrically connected to the first conductive layer.

【0020】この第の構成においては、前記第1露光
による露光領域を、露光量を調節して前記感光膜の所定
の深さまでにのみ形成してもよく、また、前記露光領域
を前記2絶縁膜と接触するように形成してもよい。前者
の場合には、前記第1露光による露光領域の現像後、前
記変質層をマスクとして、前記露光領域の下部に位置す
る前記感光膜にコンタクトホールパターンが転写されて
第2絶縁膜が露出されるように感光膜をエッチバックす
るとよい。
In the third configuration, the exposure area by the first exposure may be formed only up to a predetermined depth of the photosensitive film by adjusting the exposure amount. It may be formed so as to be in contact with the insulating film. In the former case, after development of the exposed area by the first exposure, a contact hole pattern is transferred to the photosensitive film located below the exposed area using the altered layer as a mask to expose the second insulating film. It is advisable to etch back the photosensitive film in such a manner.

【0021】また、前記不純物としては、シリコンSi
を含む有機物質および/または(Sn)を用いること
ができる。上述したいずれの構成においても、前記コン
タクトホールを形成する工程において、前記第1導線層
が露出されない深さにコンタクトホールを形成し、前記
トレンチを形成する工程において、前記トレンチを形成
しながら、前記コンタクトホールをさらに深く形成して
前記第1導線層を露出させるようにすれば、トレンチ形
成時の第1導線層へのダメージを軽減できる。
The impurity is silicon Si
And / or tin (Sn). In any of the above-described configurations, in the step of forming the contact hole, a contact hole is formed at a depth at which the first conductive layer is not exposed, and in the step of forming the trench, the trench is formed while forming the trench. If the contact hole is formed deeper to expose the first conductive layer, damage to the first conductive layer at the time of forming the trench can be reduced.

【0022】また、前記第2導線層は、アルミニウム、
銅、金、銀、白金のいずれかまたはこれらの合金からな
る導電性物質で形成することができる。
The second conductive layer is made of aluminum,
It can be formed of a conductive substance made of any of copper, gold, silver, platinum or an alloy thereof.

【0023】[0023]

【発明の実施の形態】以下、添付図面を参照して本発明
を詳細に説明する。図3(A)乃至(C)は本発明の第
1実施例による半導体装置の自己整合的金属配線形成方
法を示す工程図である。図3(A)を参照すると、半導
体基板31上に第1絶縁膜33を形成し、この第1絶縁
膜33上に第1導線層35を形成する。前記半導体基板
31は不純物拡散領域(図示せず)または導線が形成さ
れており、この不純物拡散領域または導線に第1導線層
35が電気的に連結されている。そして、第1導線層3
5を通常のフォトリソグラフィ方法によって所定形状に
パターニングし、この第1絶縁膜33と第1導線層35
上に第2絶縁膜37を形成する。その後、第2絶縁膜3
7上にポジティブ形(positive type) の感光膜39を塗
布し、第1露光及び現像してコンタクトホールパターン
を形成して第2絶縁膜37を露出させる。そして、前記
感光膜39をマスクとしてCF4 またはCHF3 などの
ようにフッ素Fを含む反応性イオンを用いて第2絶縁膜
37の露出した部分を所定の深さだけ異方性エッチング
してコンタクトホール41を形成する。この時、コンタ
クトホール41によって第1導線層35が露出されない
ようにする。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS Hereinafter, the present invention will be described in detail with reference to the accompanying drawings. 3A to 3C are process diagrams showing a method for forming a self-aligned metal wiring of a semiconductor device according to a first embodiment of the present invention. Referring to FIG. 3A, a first insulating film 33 is formed on a semiconductor substrate 31, and a first conductive layer 35 is formed on the first insulating film 33. The semiconductor substrate 31 has an impurity diffusion region (not shown) or a conductor formed thereon, and the first conductor layer 35 is electrically connected to the impurity diffusion region or the conductor. And the first conductive layer 3
5 is patterned into a predetermined shape by a normal photolithography method, and the first insulating film 33 and the first conductive layer 35 are patterned.
A second insulating film 37 is formed thereon. Then, the second insulating film 3
A positive-type photosensitive film 39 is coated on the substrate 7, first exposed and developed to form a contact hole pattern, thereby exposing the second insulating film 37. The exposed portion of the second insulating film 37 is anisotropically etched to a predetermined depth using reactive ions containing fluorine F, such as CF 4 or CHF 3 , using the photosensitive film 39 as a mask. A hole 41 is formed. At this time, the first conductive layer 35 is not exposed by the contact hole 41.

【0024】図3(B)を参照すると、前記第1露光及
び現像後残留する感光膜39を第2露光及び現像して、
コンタクトホールパターンを含み第1導線層35の長さ
方向に長く形成されるトレンチパターンを形成する。前
記で第1露光及び現像後残留する感光膜39は露光され
ていないため、第2露光及び現像が可能である。図3
(C)を参照すると、前記トレンチパターンの形成され
た感光膜39をマスクとして第2露光及び現像によって
露出された第2絶縁膜37の所定部分をCF4 またはC
HF3 などのようにフッ素Fを含む反応性イオンを用い
て所定の深さだけ異方性エッチングしてトレンチ43を
形成する。この時、コンタクトホール41の底面もエッ
チングされるので、コンタクトホール41によって第1
導線層35が露出される。そして、感光膜39を除去し
た後、全表面にスパッタリング(suppering) または化学
気相蒸着法(Chemical Vapor Deposition) などの方法で
アルミニウム、銅、金、銀、白金のいずれかまたはこれ
らの合金からなる導電性物質を蒸着して第2導線層45
を形成する。この時、第2導線層45はトレンチ43だ
けでなくコンタクトホール41にも満たされて第1導線
層35を電気的に連結される。そして、第2絶縁膜37
上に蒸着された第2導線層45をCMP方法などでエッ
チバックする。
Referring to FIG. 3B, the photosensitive film 39 remaining after the first exposure and development is subjected to a second exposure and development,
A trench pattern including a contact hole pattern and formed to be long in the length direction of the first conductive layer 35 is formed. Since the photosensitive film 39 remaining after the first exposure and development is not exposed, the second exposure and development can be performed. FIG.
Referring to (C), a predetermined portion of the second insulating film 37 exposed by the second exposure and development is formed using CF 4 or C by using the photosensitive film 39 on which the trench pattern is formed as a mask.
The trench 43 is formed by performing anisotropic etching to a predetermined depth using reactive ions containing fluorine F such as HF 3 . At this time, since the bottom of the contact hole 41 is also etched, the first
The conductive layer 35 is exposed. Then, after removing the photosensitive film 39, the entire surface is made of aluminum, copper, gold, silver, platinum, or any of these alloys by a method such as sputtering (suppering) or chemical vapor deposition (Chemical Vapor Deposition). A second conductive layer 45 is formed by depositing a conductive material.
To form At this time, the second conductive layer 45 is filled not only in the trench 43 but also in the contact hole 41 to electrically connect the first conductive layer 35. Then, the second insulating film 37
The second conductive layer 45 deposited thereon is etched back by a CMP method or the like.

【0025】図4(A)乃至(D)は本発明の第2実施
例による半導体装置の自己整合的金属配線形成方法を示
す工程図である。図4(A)を参照すると、半導体基板
31上に第1絶縁膜33を形成し、この第1絶縁膜33
上に第1導線層35を形成する。前記半導体基板31は
不純物拡散領域(図示せず)または導線が形成されるて
おり、この不純物拡散領域または導線に第1導線層35
が電気的に連結されている。そして、第1導線層35を
通常のフォトリソグラフィ方法によって所定形状にパタ
ーニングし、この第1絶縁膜33と第1導線層35上に
第2絶縁膜37を形成する。その後、第2絶縁膜37上
にポジティブ形(positive type) の感光膜39とネガテ
ィブ形(negative type) の感光膜47を順次塗布する。
そして、上部層のネガティブ形の感光膜47を第1露光
及び現像してコンタクトホールパターンを形成して、前
記下部層のポジティブ形の感光膜39を露出させる。前
記において、下部層及び上部層の感光膜39,47をそ
れぞれをポジティブ形及びネガティブ形に形成したが、
逆にそれぞれネガティブ形及びポジティブ形に形成する
こともできる。
FIGS. 4A to 4D are process diagrams showing a method for forming a self-aligned metal wiring of a semiconductor device according to a second embodiment of the present invention. Referring to FIG. 4A, a first insulating film 33 is formed on a semiconductor substrate 31, and the first insulating film 33 is formed.
A first conductive layer 35 is formed thereon. The semiconductor substrate 31 has an impurity diffusion region (not shown) or a conductor formed thereon, and the first conductor layer 35 is formed on the impurity diffusion region or the conductor.
Are electrically connected. Then, the first conductive layer 35 is patterned into a predetermined shape by a normal photolithography method, and a second insulating film 37 is formed on the first insulating film 33 and the first conductive layer 35. Then, a positive type photosensitive film 39 and a negative type photosensitive film 47 are sequentially applied on the second insulating film 37.
Then, the negative photosensitive film 47 of the upper layer is first exposed and developed to form a contact hole pattern, thereby exposing the positive photosensitive film 39 of the lower layer. In the above, the photosensitive films 39 and 47 of the lower layer and the upper layer are formed in a positive type and a negative type, respectively.
Conversely, they can be formed into a negative shape and a positive shape, respectively.

【0026】図4(B)を参照すると、上部層及び下部
層の感光膜47,39を、CF4 またはCHF3 などの
ようにフッ素Fを含むか、或いはO2 などのように酸素
Oを含む反応性イオンを用いて、下部層感光膜39上の
上部層感光膜47が除去されるように異方性エッチング
でエッチバックする。この時、上部層感光膜47に形成
されたコンタクトホールパターンが下部層感光膜39に
転写されてその部分の第2絶縁膜37が露出される。そ
して、コンタクトホールパターンの形成された下部感光
膜39をマスクとしてCF4 またはCHF3 などのよう
にフッ素Fを含む反応性イオンを用いて第2絶縁膜37
の露出した部分を所定の深さだけ異方性エッチングして
コンタクトホール41を形成する。この時、コンタクト
ホール41によって第1導線層35が露出されない。
Referring to FIG. 4 (B), the upper and lower photosensitive films 47 and 39 may be made to contain fluorine F such as CF 4 or CHF 3 or oxygen O such as O 2. The reactive ions are used to etch back by anisotropic etching so that the upper photosensitive film 47 on the lower photosensitive film 39 is removed. At this time, the contact hole pattern formed in the upper layer photosensitive film 47 is transferred to the lower layer photosensitive film 39, and the second insulating film 37 in that portion is exposed. Then, using the lower photosensitive film 39 on which the contact hole pattern is formed as a mask, the second insulating film 37 is formed using reactive ions containing fluorine F such as CF 4 or CHF 3.
The exposed portion is anisotropically etched to a predetermined depth to form a contact hole 41. At this time, the first conductive layer 35 is not exposed by the contact hole 41.

【0027】図4(C)を参照すると、前記コンタクト
ホールパターンの形成された下部層感光膜39を第2露
光及び現像して、コンタクトホールを含む所定形状のト
レンチパターンを形成する。前記で残留する感光膜39
は第1露光によって露光されないため、第2露光及び現
像が可能である。そして、前記感光膜39をマスクとし
て第2露光及び現像によって露出された第2絶縁膜37
の所定部分をCF4 またはCHF3 などのようにフッ素
Fを含む反応性イオンを用いて部分を所定の深さだけ異
方性エッチングしてトレンチ43を形成する。この時、
コンタクトホール41の底面もエッチングされるので、
前記トレンチ43はコンタクトホール41によって第1
導線層35が露出されるようにエッチングして形成す
る。
Referring to FIG. 4C, the lower photosensitive film 39 on which the contact hole pattern is formed is secondly exposed and developed to form a trench pattern having a predetermined shape including the contact hole. The remaining photosensitive film 39
Is not exposed by the first exposure, so that the second exposure and development are possible. Then, the second insulating film 37 exposed by the second exposure and development using the photosensitive film 39 as a mask.
Is anisotropically etched to a predetermined depth using reactive ions containing fluorine F such as CF 4 or CHF 3 to form a trench 43. At this time,
Since the bottom of the contact hole 41 is also etched,
The trench 43 is firstly formed by the contact hole 41.
It is formed by etching so that the conductive layer 35 is exposed.

【0028】図4(D)を参照すると、感光膜39を除
去した後、全表面にスパッタリングまたは化学気相蒸着
法などの方法でアルミニウム、銅、金、銀、白金のいず
れかまたはこれらの合金からなる導電性物質を蒸着して
第2導線層45を形成する。この時、第2導線層45は
トレンチだけでなくコンタクトホール41にも満たされ
て第1導線層35と電気的に連結される。そして、第2
絶縁膜37上に蒸着された第2導線層45をCMP方法
などでエッチバックする。
Referring to FIG. 4D, after removing the photosensitive film 39, any of aluminum, copper, gold, silver, platinum or an alloy thereof is formed on the entire surface by a method such as sputtering or chemical vapor deposition. A second conductive layer 45 is formed by depositing a conductive material made of At this time, the second conductive layer 45 is filled not only in the trench but also in the contact hole 41 and is electrically connected to the first conductive layer 35. And the second
The second conductive layer 45 deposited on the insulating film 37 is etched back by a CMP method or the like.

【0029】図5(A)乃至(D)は本発明の第3実施
例による半導体装置の自己整合的金属配線形成方法を示
す工程図である。図5(A)を参照すると、半導体基板
31上に第1絶縁膜33を形成し、この第1絶縁膜33
上に第1導線層35を形成する。前記半導体基板31は
不純物拡散領域(図示せず)または導線が形成されるて
おり、この不純物拡散領域(図示せず)または導線に第
1導線層35が電気的に連結されている。そして、第1
導線層35を通常のフォトリソグラフィ方法によって所
定形状にパターニングし、この第1絶縁膜33と第1導
線層35上に第2絶縁膜37を形成する。その後、第2
絶縁膜37上にポジティブ形(positive type) の感光膜
39を厚く塗布して形成する。そして、感光膜39を第
2絶縁膜37が露出されないように所定の深さまで(上
部層)のみ露光されるように露光量を調節して第1露光
及び現像してコンタクトホールパターンを形成する。
FIGS. 5A to 5D are process diagrams showing a method for forming a self-aligned metal wiring of a semiconductor device according to a third embodiment of the present invention. Referring to FIG. 5A, a first insulating film 33 is formed on a semiconductor substrate 31, and the first insulating film 33 is formed.
A first conductive layer 35 is formed thereon. The semiconductor substrate 31 has an impurity diffusion region (not shown) or a conductor formed thereon, and the first conductor layer 35 is electrically connected to the impurity diffusion region (not shown) or the conductor. And the first
The conductive layer 35 is patterned into a predetermined shape by an ordinary photolithography method, and a second insulating film 37 is formed on the first insulating film 33 and the first conductive layer 35. Then the second
A photosensitive film 39 of a positive type is formed on the insulating film 37 by thick coating. Then, the exposure amount is adjusted so that the photosensitive film 39 is exposed only to a predetermined depth (upper layer) so that the second insulating film 37 is not exposed, and first exposure and development are performed to form a contact hole pattern.

【0030】図5(B)を参照すると、感光膜39をC
4 またはCHF3 などのようにフッ素Fを含むか、或
いはO2 などのように酸素Oを含む反応性イオンを用い
て第2絶縁膜37が露出されるように異方性エッチング
でエッチバックする。このとき、感光膜39の上部層の
所定部分に形成されたコンタクトホールパターンが下部
層に転写されて、その部分の第2絶縁膜37が露出され
る。そして、コンタクトホールパターンの形成された残
留の感光膜39をマスクとしてCF4 またはCHF3
どのようにフッ素Fを含む反応性イオンを用いて第2絶
縁膜37の露出した部分を所定の深さだけ異方性エッチ
ングしてコンタクトホール41を形成する。この時、コ
ンタクトホール41によって第1導線層35が露出され
ないようにする。
Referring to FIG. 5B, the photosensitive film 39 is
Etch-back by anisotropic etching so that the second insulating film 37 is exposed using reactive ions containing fluorine F such as F 4 or CHF 3 or oxygen O such as O 2. I do. At this time, the contact hole pattern formed in a predetermined portion of the upper layer of the photosensitive film 39 is transferred to the lower layer, and the second insulating film 37 in that portion is exposed. Then, the exposed portion of the second insulating film 37 is formed to a predetermined depth using reactive ions containing fluorine F such as CF 4 or CHF 3 using the remaining photosensitive film 39 on which the contact hole pattern is formed as a mask. Only by anisotropic etching, a contact hole 41 is formed. At this time, the first conductive layer 35 is not exposed by the contact hole 41.

【0031】図5(C)を参照すると、前記コンタクト
ホールパターンの形成された残留の感光膜39を第2露
光及び現像してコンタクトホールパターンを含む所定形
状のトレンチパターンを形成する。前記で残留する感光
膜39は第1露光によって露光されていないため、第2
露光及び現像が可能である。そして、前記感光膜39を
マスクとして第2露光及び現像によって露出された第2
絶縁膜37の所定部分をCF4 またはCHF3 などのよ
うにフッ素Fを含む反応性イオンを用いて所定の深さだ
け異方性エッチングしてトレンチ43を形成する。この
時、コンタクトホール41の底面もエッチングされるの
で、前記トレンチ43はコンタクトホール41によって
第1導線層35が露出されるようにエッチングして形成
する。
Referring to FIG. 5C, the remaining photosensitive film 39 having the contact hole pattern formed thereon is secondly exposed and developed to form a trench pattern having a predetermined shape including the contact hole pattern. Since the remaining photosensitive film 39 is not exposed by the first exposure,
Exposure and development are possible. Then, the second exposed and developed second exposure is performed using the photosensitive film 39 as a mask.
A predetermined portion of the insulating film 37 is anisotropically etched to a predetermined depth using reactive ions containing fluorine F such as CF 4 or CHF 3 to form a trench 43. At this time, since the bottom surface of the contact hole 41 is also etched, the trench 43 is formed by etching so that the first conductive layer 35 is exposed by the contact hole 41.

【0032】図5(D)を参照すると、残留する感光膜
39を除去した後、上述した構造の全表面にスパッタリ
ング(suppering) または化学気相蒸着法(Chemical Vapo
ur Deposition)などの方法でアルミニウム、銅、金、
銀、白金のいずれかまたはこれらの合金からなる導電性
物質を蒸着して第2導線層45を形成する。この時、第
2導線層45はトレンチだけでなくコンタクトホール4
1にも満たされて第1導線層35と電気的に連結され
る。そして、第2絶縁膜37上に蒸着された第2導線層
45をCMP方法などでエッチバックする。
Referring to FIG. 5D, after removing the remaining photosensitive film 39, sputtering or chemical vapor deposition (Chemical Vapor Deposition) is performed on the entire surface of the above structure.
ur Deposition), aluminum, copper, gold,
The second conductive layer 45 is formed by depositing a conductive material made of silver, platinum, or an alloy thereof. At this time, the second conductive layer 45 is formed not only in the trench but also in the contact hole 4.
1 to be electrically connected to the first conductive layer 35. Then, the second conductive layer 45 deposited on the second insulating film 37 is etched back by a CMP method or the like.

【0033】図6(A)乃至(D)は第4実施例による
半導体装置の自己整合的金属配線規示す工程図である。
図6(A)を参照すると、半導体基板31上に第1絶縁
膜33を形成し、この第1絶縁膜33上に第1導線層3
5を形成する。前記半導体基板31は不純物拡散領領域
(図示せず)または導線が形成されており、この不純物
拡散領域または導線に第1導線層35が電気的に連結さ
れている。そして、第1導線層35を通常のフォトリソ
グラフィ方法によって所定形状にパターニングし、この
第1絶縁膜33と第1導線層35上に第2絶縁膜37を
形成する。その後、第2絶縁膜37上にポジティブ形の
感光膜39を厚く塗布して形成する。そして、感光膜3
9を第2絶縁膜37と接触する部分までコンタクトホー
ルパターンの第1露光を行い、引き続き、露光量を調節
して所定の深さまで(上部層)のみ前記コンタクトホー
ルパターンを含むトレンチパターンに露光されるように
第2露光する。そして、第1及び第2露光された部分を
現像してコンタクトホールパターン及びトレンチパター
ンを形成する。前記コンタクトホールパターンは前記第
1導線層35と対応する所定の部分の第2絶縁膜37を
露出させ、トレンチパターンはコンタクトホールパター
ンと段差を成す所定形状に形成する。
FIGS. 6A to 6D are process diagrams showing self-aligned metal wiring rules of the semiconductor device according to the fourth embodiment.
Referring to FIG. 6A, a first insulating film 33 is formed on a semiconductor substrate 31, and a first conductive layer 3 is formed on the first insulating film 33.
5 is formed. The semiconductor substrate 31 has an impurity diffusion region (not shown) or a conductor formed thereon, and the first conductor layer 35 is electrically connected to the impurity diffusion region or the conductor. Then, the first conductive layer 35 is patterned into a predetermined shape by a normal photolithography method, and a second insulating film 37 is formed on the first insulating film 33 and the first conductive layer 35. After that, a positive photosensitive film 39 is formed on the second insulating film 37 by applying a thick coating. And the photosensitive film 3
9 is subjected to a first exposure of a contact hole pattern up to a portion in contact with the second insulating film 37, and then the exposure amount is adjusted to expose a trench pattern including the contact hole pattern only to a predetermined depth (upper layer). Exposure is performed as follows. Then, the first and second exposed portions are developed to form a contact hole pattern and a trench pattern. The contact hole pattern exposes a predetermined portion of the second insulating layer 37 corresponding to the first conductive layer 35, and the trench pattern is formed in a predetermined shape having a step with the contact hole pattern.

【0034】図6(B)を参照すると、前記感光膜39
をマスクとして、CF4 またはCHF3 などのようにフ
ッ素Fを含む反応性イオンを用いて第2絶縁膜37の露
出した部分を所定の深さだけ異方性エッチングしてコン
タクトホール41を形成する。この時、コンタクトホー
ル41によって第1導線層35が露出されないようにす
る。
Referring to FIG. 6B, the photosensitive film 39 is formed.
Is used to form a contact hole 41 by anisotropically etching the exposed portion of the second insulating film 37 to a predetermined depth using reactive ions containing fluorine F such as CF 4 or CHF 3. . At this time, the first conductive layer 35 is not exposed by the contact hole 41.

【0035】図6(C)を参照すると、前記感光膜39
をCF4 またはCHF3 などのようにフッ素Fを含む
か、或いはO2 などのように酸素Oを含む反応性イオン
でエッチバックして前記トレンチパターンが第2絶縁膜
37上に転写されるようにする。そして、トレンチパタ
ーンの形成された残留の感光膜39をマスクとしてCF
4 またはCHF3 などのようにフッ素Fを含む反応性イ
オンを用いて第2絶縁膜37の露出した部分を異方性エ
ッチングし、トレンチ43を形成する。この時、コンタ
クトホール41の底面もエッチングされるので、コンタ
クトホール41によって第1導線層35が露出される。
Referring to FIG. 6C, the photosensitive film 39 is formed.
To CFFourOr CHFThreeContains fluorine F like
Or OTwoReactive ions containing oxygen O, such as
The trench pattern is etched back with a second insulating film.
37. And trench trench
CF using the remaining photosensitive film 39 with the pattern formed as a mask.
FourOr CHFThreeSuch as reactive F containing fluorine F
The exposed portion of the second insulating film 37 is anisotropically etched by using ON.
Then, a trench 43 is formed. At this time,
The bottom of the contact hole 41 is also etched,
The first conductor layer 35 is exposed by the hole 41.

【0036】図6(D)を参照すると、残留する感光膜
39を除去した後、上述した構造の全表面にアルミニウ
ム、銅、金、銀、白金のいずれかまたはこれらの合金か
らなる導電性物質をスパッタリングまたは化学気相蒸着
法などの方法で蒸着して第2導線層45を形成する。こ
の時、第2導線層45はトレンチ43だけでなくコンタ
クトホール41にも満たされて第1導線層35と電気的
に連結される。そして、第2絶縁膜37上に蒸着された
第2導線層45をCMP方法などでエッチバックする。
Referring to FIG. 6D, after the remaining photosensitive film 39 is removed, a conductive material made of any of aluminum, copper, gold, silver, platinum, or an alloy thereof is formed on the entire surface of the above structure. Is deposited by a method such as sputtering or a chemical vapor deposition method to form the second conductive layer 45. At this time, the second conductive layer 45 is filled not only in the trench 43 but also in the contact hole 41 and is electrically connected to the first conductive layer 35. Then, the second conductive layer 45 deposited on the second insulating film 37 is etched back by a CMP method or the like.

【0037】図7(A)乃至(D)は本発明の第5実施
例に半導体装置の自己整合的金属配線形成方法を示す工
程図である。図7(A)を参照すると、半導体基板31
上に第1絶縁膜33を形成し、この第1絶縁膜33上に
第1導線層35を形成する。前記半導体基板31は不純
物拡散領域(図示せず)または導線が形成されており、
この不純物拡散領域または導線に第1導線層35が電気
的に連結されている。そして、第1導線層35を通常の
フォトリソグラフィ方法によって所定形状にパターニン
グし、この第1絶縁膜33と第1導線層35上に第2絶
縁膜37を形成する。その後、第2絶縁膜37上にポジ
ティブ形(positive type) の感光膜39を厚く塗布して
形成する。そして、感光膜39を露光量を調節して所定
の深さまでのみ第1露光してコンタクトホールパターン
形態の露光領域49を形成する。その後、前記感光膜3
9にシリコンSiを含むHMDS(Hexamethyldisilazan
e)などのような有機物質や酒石Snなどをドーピングし
て露光領域49の形成されていない部分に所定の深さを
もつ変質層51を形成する。
FIGS. 7A to 7D are process diagrams showing a method for forming a self-aligned metal wiring of a semiconductor device according to a fifth embodiment of the present invention. Referring to FIG. 7A, the semiconductor substrate 31
A first insulating film 33 is formed thereon, and a first conductive layer 35 is formed on the first insulating film 33. The semiconductor substrate 31 has an impurity diffusion region (not shown) or a conductive wire formed thereon.
The first conductive layer 35 is electrically connected to the impurity diffusion region or conductive wire. Then, the first conductive layer 35 is patterned into a predetermined shape by a normal photolithography method, and a second insulating film 37 is formed on the first insulating film 33 and the first conductive layer 35. Thereafter, a positive type photosensitive film 39 is formed on the second insulating film 37 by thick coating. Then, the exposure amount of the photosensitive film 39 is adjusted and the first exposure is performed only to a predetermined depth to form an exposure region 49 in the form of a contact hole pattern. Then, the photosensitive film 3
HMDS (Hexamethyldisilazan containing silicon Si 9)
An altered layer 51 having a predetermined depth is formed in a portion where the exposure region 49 is not formed by doping an organic substance such as e) or tartar Sn or the like.

【0038】図7(B)を参照すると、露光領域49が
除去されるように現像した後、前記変質層51をマスク
としてCF4 またはCHF3 などのようにフッ素Fを含
むか、或いはO2 などのように酸素Oを含む反応性イオ
ンで感光膜39の露出した部分をエッチバックする。こ
の時、コンタクトホールパターンが感光膜39に転写さ
れて第2絶縁膜37が露出される。そして、前記変質層
51をマスクとしてCF4 またはCHF3 などのように
フッ素Fを含む反応性イオンを用いて第2絶縁膜37の
露出した部分を所定の深さだけ異方性エッチングしてコ
ンタクトホール41を形成する。この時、コンタクトホ
ール41によって第1導線層35が露出されないように
する。
Referring to FIG. 7B, after development is performed to remove the exposed region 49, the deteriorated layer 51 is used as a mask to contain fluorine F such as CF 4 or CHF 3 or O 2. The exposed portions of the photosensitive film 39 are etched back with reactive ions containing oxygen O as in the case of FIG. At this time, the contact hole pattern is transferred to the photosensitive film 39, and the second insulating film 37 is exposed. Then, the exposed portion of the second insulating film 37 is anisotropically etched to a predetermined depth using reactive ion containing fluorine F such as CF 4 or CHF 3 by using the altered layer 51 as a mask to make contact. A hole 41 is formed. At this time, the first conductive layer 35 is not exposed by the contact hole 41.

【0039】図7(C)を参照すると、前記変質層51
と現像された部分とを除いた残留の感光膜39を、前記
コンタクトホールパターンを含む所定形状のトレンチパ
ターンに第2露光する。その後、変質層51を選択的に
除去し、感光膜39の露光した部分を現像してトレンチ
パターンを形成する。前記で変質層51を選択的に除去
した後、感光膜39を第2露光及び現像してトレンチパ
ターンを形成することもできる。そして、前記トレンチ
パターンの形成された残留の感光膜39をマスクとして
CF4 またはCHF3 などのようにフッ素Fを含む反応
性イオンを用いて第2絶縁膜37の露出した部分を異方
性エッチングしてトレンチ43を形成する。この時、コ
ンタクトホール41の底面もエッチングされるので、コ
ンタクトホール41によって第1導線層35が露出され
る。
Referring to FIG. 7C, the altered layer 51
A second exposure is performed on the remaining photosensitive film 39 excluding the and the developed portions to a trench pattern having a predetermined shape including the contact hole pattern. Thereafter, the altered layer 51 is selectively removed, and the exposed portion of the photosensitive film 39 is developed to form a trench pattern. After the affected layer 51 is selectively removed, the photosensitive film 39 may be exposed and developed to form a trench pattern. The exposed portion of the second insulating film 37 is anisotropically etched using reactive ions including fluorine F such as CF 4 or CHF 3 using the remaining photosensitive film 39 having the trench pattern as a mask. Thus, a trench 43 is formed. At this time, the bottom surface of the contact hole 41 is also etched, so that the first conductive layer 35 is exposed by the contact hole 41.

【0040】図7(D)を参照すると、残留する感光膜
39を除去した後、上述した構造の全表面にアルミニウ
ム、銅、金、銀、白金のいずれかまたはこれらの合金か
らなる導電性物質をスパッタリングまたは化学気相蒸着
法などの方法で蒸着して第2導線層45を形成する。こ
の時、第2導線層45はトレンチ43だけでなくコンタ
クトホール41にも満たされて第1導線層35と電気的
に連結される。そして、第2絶縁膜37上に蒸着された
第2導線層45をCMP方法などでエッチバックする。
Referring to FIG. 7D, after the remaining photosensitive film 39 is removed, a conductive material made of any of aluminum, copper, gold, silver, platinum or an alloy thereof is formed on the entire surface of the above-described structure. Is deposited by a method such as sputtering or a chemical vapor deposition method to form the second conductive layer 45. At this time, the second conductive layer 45 is filled not only in the trench 43 but also in the contact hole 41 and is electrically connected to the first conductive layer 35. Then, the second conductive layer 45 deposited on the second insulating film 37 is etched back by a CMP method or the like.

【0041】図8(A)乃至(D)は本発明の第6実施
例による半導体装置の自己整合的金属配線形成方法を示
す工程図である。図8(A)を参照すると、半導体基板
31上に第1絶縁膜33を形成し、この第1絶縁膜33
上に第1導線層35を形成する。前記半導体基板31は
不純物拡散領域(図示せず)または導線が形成されてお
り、この不純物拡散領域または導線に第1導線層35が
電気的に連結されている。そして、第1導線層35を通
常のフォトリソグラフィ方法によって所定形状にパター
ニングし、この第1絶縁膜33と第1導線層35上に第
2絶縁膜37を形成する。その後、第2絶縁膜37上に
ポジティブ形の感光膜39を塗布して形成した後、感光
膜39を第2絶縁膜37と接触する部分までコンタクト
ホールパターンに第1露光してコンタクトホールパター
ンの露光領域49を形成する。その後、前記感光膜39
にシリコンSiを含むHMDS(Hexamethyldisilazane)
などのような有機物質やSnなどをドーピングして、
露光領域49の形成されていない部分に所定の深さをも
つ変質層51を形成する。
FIGS. 8A to 8D are process diagrams showing a method for forming a self-aligned metal wiring of a semiconductor device according to a sixth embodiment of the present invention. Referring to FIG. 8A, a first insulating film 33 is formed on a semiconductor substrate 31, and the first insulating film 33 is formed.
A first conductive layer 35 is formed thereon. The semiconductor substrate 31 has an impurity diffusion region (not shown) or a conductor formed thereon, and the first conductor layer 35 is electrically connected to the impurity diffusion region or the conductor. Then, the first conductive layer 35 is patterned into a predetermined shape by a normal photolithography method, and a second insulating film 37 is formed on the first insulating film 33 and the first conductive layer 35. Thereafter, a positive-type photosensitive film 39 is formed by coating on the second insulating film 37, and then the photosensitive film 39 is first exposed to a contact hole pattern up to a portion in contact with the second insulating film 37 to form a contact hole pattern. An exposure area 49 is formed. Thereafter, the photosensitive film 39 is formed.
(Hexamethyldisilazane) containing silicon Si
Doping with organic substances such as tin or tin Sn,
An altered layer 51 having a predetermined depth is formed in a portion where the exposure region 49 is not formed.

【0042】図8(B)を参照すると、露光領域49が
除去されて第2絶縁膜37が露出されるように現像す
る。そして、前記変質層51をマスクとしてCF4 また
はCHF3 などのようにフッ素Fを含む反応性イオンで
第2絶縁膜37の露出した部分を所定の深さだけ異方性
エッチングしてコンタクトホール41を形成する。この
時、コンタクトホール41によって第1導線層35が露
出されないようにする。
Referring to FIG. 8B, development is performed so that the exposed region 49 is removed and the second insulating film 37 is exposed. Then, the exposed portion of the second insulating film 37 is anisotropically etched to a predetermined depth by reactive ions containing fluorine F such as CF 4 or CHF 3 using the altered layer 51 as a mask to form a contact hole 41. To form At this time, the first conductive layer 35 is not exposed by the contact hole 41.

【0043】図8(C)を参照すると、前記変質層51
と現像された部分とを除いた残留の感光膜39を前記コ
ンタクトホールパターンを含む所定形状のトレンチパタ
ーンに第2露光する。その後、変質層51を選択的に除
去し、感光膜39の露光された部分を現像してトレンチ
パターンを形成する。このとき、変質層51を選択的に
除去した後、感光膜39を第2露光及び現像してトレン
チパターンを形成することもできる。そして、前記トレ
ンチパターンの形成された残留の感光膜39をマスクと
してCF4 またはCHF3 などのようにフッ素Fを含む
反応性イオンを用いて第2絶縁膜37の露出した部分を
異方性エッチングしてトレンチ43を形成する。この
時、コンタクトホール41の底面もエッチングされるの
で、コンタクトホール41によって第1導線層35が露
出される。
Referring to FIG. 8C, the altered layer 51
A second exposure is performed on the remaining photosensitive film 39 excluding the portion and the developed portion to a trench pattern having a predetermined shape including the contact hole pattern. After that, the altered layer 51 is selectively removed, and the exposed portion of the photosensitive film 39 is developed to form a trench pattern. At this time, after selectively removing the altered layer 51, the photosensitive film 39 may be subjected to the second exposure and development to form a trench pattern. The exposed portion of the second insulating film 37 is anisotropically etched using reactive ions including fluorine F such as CF 4 or CHF 3 using the remaining photosensitive film 39 having the trench pattern as a mask. Thus, a trench 43 is formed. At this time, the bottom surface of the contact hole 41 is also etched, so that the first conductive layer 35 is exposed by the contact hole 41.

【0044】図8(D)を参照すると、残留する感光膜
39を除去した後、上述した構造の全表面にアルミニウ
ム、銅、金、銀、白金のいずれかまたはこれらの合金か
らなる導電性物質をスパッタリングまたは化学気相蒸着
法などの方法で蒸着して第2導線層45を形成する。こ
の時、第2導線層45はトレンチ43だけでなくコンタ
クトホール41にも満たされて第1導線層35と電気的
に連結される。そして、第2絶縁膜37上に蒸着された
第2導線層45をCMP方法などでエッチバックする。
Referring to FIG. 8D, after the remaining photosensitive film 39 is removed, a conductive material made of any of aluminum, copper, gold, silver, platinum or an alloy thereof is formed on the entire surface of the above structure. Is deposited by a method such as sputtering or a chemical vapor deposition method to form the second conductive layer 45. At this time, the second conductive layer 45 is filled not only in the trench 43 but also in the contact hole 41 and is electrically connected to the first conductive layer 35. Then, the second conductive layer 45 deposited on the second insulating film 37 is etched back by a CMP method or the like.

【0045】[0045]

【発明の効果】従って、本発明はコンタクトホールとト
レンチの誤整列によるコンタクトホールの表面積の減少
を防止して接触抵抗特性と集積度を向上させることがで
き、且つ感光膜を単一層にして2回の露光及び現像工程
が行えるので工程を減らすことのできる利点がある。
Accordingly, the present invention can prevent the surface area of the contact hole from being reduced due to the misalignment of the contact hole and the trench, thereby improving the contact resistance characteristics and the degree of integration. There is an advantage that the number of steps can be reduced since the exposure and development steps can be performed twice.

【図面の簡単な説明】[Brief description of the drawings]

【図1】 従来の半導体装置の自己整合的金属配線形成
方法を示す工程図
FIG. 1 is a process diagram showing a conventional method for forming a self-aligned metal wiring of a semiconductor device.

【図2】 従来の他の半導体装置の自己整合的金属配線
形成方法を示す工程図
FIG. 2 is a process chart showing a conventional method for forming a self-aligned metal wiring of another semiconductor device.

【図3】 本発明の第1実施例を示す工程図FIG. 3 is a process diagram showing a first embodiment of the present invention.

【図4】 本発明の第2実施例を示す工程図FIG. 4 is a process chart showing a second embodiment of the present invention.

【図5】 本発明の第3実施例を示す工程図FIG. 5 is a process chart showing a third embodiment of the present invention.

【図6】 本発明の第4実施例を示す工程図FIG. 6 is a process chart showing a fourth embodiment of the present invention.

【図7】 本発明の第5実施例を示す工程図FIG. 7 is a process chart showing a fifth embodiment of the present invention.

【図8】 本発明の第6実施例を示す工程図FIG. 8 is a process chart showing a sixth embodiment of the present invention.

【符号の説明】[Explanation of symbols]

31 半導体基板 33 第1絶縁膜 35 第1導線層 37 第2絶縁膜 39、47 感光膜 41 コンタクトホール 43 トレンチ 45 第2導線層 49 露光領域 51 変質層 Reference Signs List 31 semiconductor substrate 33 first insulating film 35 first conductive layer 37 second insulating film 39, 47 photosensitive film 41 contact hole 43 trench 45 second conductive layer 49 exposed area 51 deteriorated layer

───────────────────────────────────────────────────── フロントページの続き (58)調査した分野(Int.Cl.6,DB名) H01L 21/30 H01L 21/3205 H01L 21/3213 H01L 21/768 ──────────────────────────────────────────────────続 き Continued on the front page (58) Field surveyed (Int.Cl. 6 , DB name) H01L 21/30 H01L 21/3205 H01L 21/3213 H01L 21/768

Claims (15)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】半導体基板上に第1絶縁膜を形成し、該第
1絶縁膜上の所定部分に第1導線層を形成する工程と、 前記第1絶縁膜と前記第1導線層との上に第2絶縁膜を
形成し、該第2絶縁膜上に感光膜を塗布する工程と、 該感光膜を第1露光及び現象してコンタクトホールパタ
ーンを形成し、前記感光膜をマスクとして前記第2絶縁
膜をエッチングしてコンタクトホールを形成する工程
と、 前記第1露光及び現象の後に残留する感光膜を第2露光
及び現像して、前記コンタクトホールを含む位置に所定
形状のトレンチパターンを形成する工程と、 該トレンチパターンの形成された感光膜をマスクとして
前記第2絶縁膜を所定の深さにエッチングしてトレンチ
を形成する工程と、 前記感光膜を除去し、前記トレンチ及び前記コンタクト
ホールを満たして前記第1導線層と電気的に連結する第
2導線層を形成する工程と、 を順次行なう半導体装置の自己整合的金属配線形成方法
であって、 前記感光膜を、互いに異なる現像特性をもつポジティブ
形感光材料及びネガティブ形感光材料の、一方を下部層
として、他方を上部層として積層して形成するととも
に、前記第1露光及び現像により前記感光膜の上部層に
コンタクトホールパターンを形成し、エッチバックして
前記下部層に前記コンタクトホールパターンを転写する
ことを特徴とする半導体装置の自己整合的金属配線形成
方法。
A step of forming a first insulating film on a semiconductor substrate and forming a first conductive layer on a predetermined portion of the first insulating film; Forming a second insulating film thereon, applying a photosensitive film on the second insulating film, forming a contact hole pattern by first exposing and developing the photosensitive film, and using the photosensitive film as a mask, Forming a contact hole by etching the second insulating film; and performing second exposure and development of the photosensitive film remaining after the first exposure and the phenomenon to form a trench pattern having a predetermined shape at a position including the contact hole. Forming the trench, forming the trench by etching the second insulating film to a predetermined depth using the photosensitive film on which the trench pattern is formed as a mask, removing the photosensitive film, and forming the trench and the contact. Ho Step and sequentially performs a self-aligning manner a metal wiring formation method of a semiconductor device for forming a second conductor layer electrically connected to the first conductor layer meets the
A is, the photosensitive layer, positive having different development characteristics from each other
One of the negative type photosensitive material and the negative type photosensitive material
As the upper layer is formed by laminating the other
In the first exposure and development, an upper layer of the photosensitive film is formed.
Form contact hole pattern and etch back
Transferring the contact hole pattern to the lower layer .
【請求項2】前記コンタクトホールを形成する工程にお
いて、前記第1導線層が露出されない深さにコンタクト
ホールを形成し、 前記トレンチを形成する工程において、前記トレンチを
形成しながら、前記コンタクトホールをさらに深く形成
して前記第1導線層を露出させることを特徴とする請求
項1記載の半導体装置の自己整合的金属配線形成方法。
2. The step of forming the contact hole, the step of forming a contact hole at a depth not exposing the first conductive layer, and the step of forming the trench, the step of forming the contact hole while forming the trench. 2. The method of claim 1, wherein the first conductive layer is formed deeper to expose the first conductive layer.
【請求項3】前記第2導線層を、アルミニウム、銅、
金、銀、白金のいずれかまたはこれらの合金からなる導
電性物質で形成することを特徴とする請求項1又は請求
項2に記載の半導体装置の自己整合的金属配線形成方
法。
3. The method according to claim 2, wherein the second conductive layer is made of aluminum, copper,
3. The method for forming a self-aligned metal wiring of a semiconductor device according to claim 1, wherein the metal wiring is formed of a conductive material made of any one of gold, silver, platinum or an alloy thereof.
【請求項4】半導体基板上に第1絶縁膜を形成し、該第
1絶縁膜上の所定部分に第1導線層を形成する工程と、 前記第1絶縁膜と前記第1導線層との上に第2絶縁膜を
形成し、該第2絶縁膜上に感光膜を塗布する工程と、 該感光膜を、露光量を調節して第1露光及び現像して、
前記感光膜の上部層に前記第2絶縁膜が露出されない所
定の深さをもつコンタクトホールパターンを形成する工
程と、 前記感光膜の上部層に形成されたコンタクトホールパタ
ーンが前記感光膜の下部層に転写されて第2絶縁膜が露
出されるようにエッチバックする工程と、 前記エッチバック後に残留する感光膜をマスクとして、
前記第2絶縁膜の露出した部分をエッチングしてコンタ
クトホールを形成する工程と、 前記残留する感光膜を第2露光及び現像して、前記コン
タクトホールパターンを含む位置に所定形状のトレンチ
パターンを形成する工程と、 該トレンチパターンの形成された感光膜をマスクとして
第2絶縁膜を所定の深さにエッチングしてトレンチを形
成する工程と、 前記感光膜を除去し、前記トレンチ及びコンタクトホー
ルを満たして前記第1導線層と電気的に連結する第2導
線層を形成する工程と、 を順次行なうことを特徴とする半導体装置の自己整合的
金属配線形成方法。
4. A step of forming a first insulating film on a semiconductor substrate, forming a first conductive layer on a predetermined portion of the first insulating film, and forming a first conductive film on the first insulating film and the first conductive layer. Forming a second insulating film thereon, applying a photosensitive film on the second insulating film, and subjecting the photosensitive film to first exposure and development by adjusting the amount of exposure,
Forming a contact hole pattern having a predetermined depth such that the second insulating film is not exposed in the upper layer of the photosensitive film; and forming a contact hole pattern formed in the upper layer of the photosensitive film on the lower layer of the photosensitive film. Etching back so that the second insulating film is transferred to the substrate, and using the photosensitive film remaining after the etch back as a mask,
Forming a contact hole by etching the exposed portion of the second insulating film; and performing second exposure and development of the remaining photosensitive film to form a trench pattern having a predetermined shape at a position including the contact hole pattern. Forming a trench by etching the second insulating film to a predetermined depth using the photosensitive film on which the trench pattern is formed as a mask; and removing the photosensitive film to fill the trench and the contact hole. Forming a second conductive layer electrically connected to the first conductive layer by performing the following steps sequentially:
【請求項5】前記感光膜を、ポジティブ形感光材料で形
成することを特徴とする請求項4記載の半導体装置の自
己整合的金属配線形成方法。
5. The method according to claim 4, wherein said photosensitive film is formed of a positive photosensitive material.
【請求項6】前記コンタクトホールを形成する工程にお
いて、前記第1導線層が露出されない深さにコンタクト
ホールを形成し、 前記トレンチを形成する工程において、前記トレンチを
形成しながら、前記コンタクトホールをさらに深く形成
して前記第1導線層を露出させることを特徴とすること
を特徴とする請求項4または請求項5に記載の半導体装
置の自己整合的金属配線形成方法。
6. The step of forming the contact hole, the step of forming a contact hole at a depth at which the first conductive layer is not exposed, and the step of forming the trench, the step of forming the contact hole while forming the trench. 6. The method according to claim 4, wherein the first conductive layer is formed deeper to expose the first conductive layer.
【請求項7】前記第2導線層を、アルミニウム、銅、
金、銀、白金のいずれかまたはこれらの合金からなる導
電性物質で形成することを特徴とする請求項4〜請求項
6のいずれか1つに記載の半導体装置の自己整合的金属
配線形成方法。
7. The method according to claim 7, wherein the second conductive layer is made of aluminum, copper,
7. The method for forming a self-aligned metal wiring of a semiconductor device according to claim 4, wherein the metal wiring is formed of a conductive material made of any one of gold, silver, platinum or an alloy thereof. .
【請求項8】半導体基板上に第1絶縁膜を形成し、該第
1絶縁膜上の所定部分に第1導線層を形成する工程と、 前記第1絶縁膜と前記第1導線層との上に第2絶縁膜を
形成し、該第2絶縁膜上に感光膜を塗布する工程と、 該感光膜を第1露光してコンタクトホールパターン形態
の露光領域を形成し、前記感光膜に不純物をドーピング
して露光領域の形成されていない部分に所定の深さをも
つ変質層を形成する工程と、 前記露光領域を現像してコンタクトホールパターンを形
成し、前記感光膜をマスクとして前記第2絶縁膜をエッ
チングしてコンタクトホールを形成する工程と、 前記第1露光及び現像の後に残留する前記感光膜を第2
露光及び現像して、前記コンタクトホールパターンを含
む所定形状のトレンチパターンを形成し、変質層を除去
する工程と、 前記感光膜をマスクとして第2絶縁膜を所定の深さにエ
ッチングしてトレンチを形成する工程と、 前記感光膜を除去し、前記トレンチ及び前記コンタクト
ホールを満たして前記第1導線層と電気的に連結する第
2導線層を形成する工程と、 を順次行なうことを特徴とする半導体装置の自己整合的
金属配線形成方法。
8. A step of forming a first insulating film on a semiconductor substrate, forming a first conductive layer on a predetermined portion of the first insulating film, and forming a first conductive layer between the first insulating film and the first conductive layer. Forming a second insulating film thereon, applying a photosensitive film on the second insulating film, first exposing the photosensitive film to form an exposure region in the form of a contact hole pattern; Forming an altered layer having a predetermined depth in a portion where the exposed region is not formed by developing the exposed region to form a contact hole pattern, and using the photosensitive film as a mask to form the second layer. Forming a contact hole by etching an insulating film; and removing the photosensitive film remaining after the first exposure and development by a second method.
Exposing and developing to form a trench pattern of a predetermined shape including the contact hole pattern, removing the altered layer; etching the second insulating film to a predetermined depth using the photosensitive film as a mask to form a trench; Forming and sequentially forming a second conductive layer that fills the trench and the contact hole and is electrically connected to the first conductive layer by removing the photosensitive film. A method for forming a self-aligned metal wiring of a semiconductor device.
【請求項9】前記感光膜を、ポジティブ形感光材料で形
成することを特徴とする請求項8記載の半導体装置の自
己整合的金属配線形成方法。
9. The method according to claim 8, wherein said photosensitive film is formed of a positive photosensitive material.
【請求項10】前記第1露光による露光領域を、露光量
を調節して前記感光膜の所定の深さまでにのみ形成する
ことを特徴とする請求項8または請求項9に記載の半導
体装置の自己整合的金属配線形成方法。
10. The semiconductor device according to claim 8, wherein an exposure area by said first exposure is formed only up to a predetermined depth of said photosensitive film by adjusting an exposure amount. A method for forming a self-aligned metal wiring.
【請求項11】前記第1露光による露光領域の現像後、
前記変質層をマスクとして、前記露光領域の下部に位置
する前記感光膜にコンタクトホールパターンが転写され
て第2絶縁膜が露出されるように感光膜をエッチバック
することを特徴とする請求項10記載の半導体装置の自
己整合的金属配線形成方法。
11. After developing the exposed area by the first exposure,
11. The photosensitive film is etched back using the deteriorated layer as a mask so that a contact hole pattern is transferred to the photosensitive film located below the exposure region to expose a second insulating film. 14. A method for forming a self-aligned metal wiring of a semiconductor device according to claim 13.
【請求項12】前記露光領域を前記2絶縁膜と接触する
ように形成することを特徴とする請求項8記載の半導体
装置の自己整合的金属配線形成方法。
12. The method according to claim 8, wherein said exposure region is formed so as to be in contact with said two insulating films.
【請求項13】前記不純物として、シリコンSiを含む
有機物質および/または(Sn)を用いることを特徴
とする請求項8〜請求項12のいずれか1つに記載の半
導体装置の自己整合的金属配線形成方法。
13. The self-aligned semiconductor device according to claim 8, wherein said impurity is an organic substance containing silicon Si and / or tin (Sn). Metal wiring formation method.
【請求項14】前記コンタクトホールを形成する工程に
おいて、前記第1導線層が露出されない深さにコンタク
トホールを形成し、 前記トレンチを形成する工程において、前記トレンチを
形成しながら、前記コンタクトホールをさらに深く形成
して前記第1導線層を露出させることを特徴とする請求
項8〜請求項13のいずれか1つに記載の半導体装置の
自己整合的金属配線形成方法。
14. The step of forming the contact hole, the step of forming a contact hole at a depth where the first conductive layer is not exposed, and the step of forming the trench, the step of forming the contact hole while forming the trench. 14. The method according to claim 8, wherein the first conductive layer is formed deeper to expose the first conductive layer.
【請求項15】前記第2導線層を、アルミニウム、銅、
金、銀、白金のいずれかまたはこれらの合金からなる導
電性物質で形成することを特徴とする請求項8〜請求項
14のいずれか1つに記載の半導体装置の自己整合的金
属配線形成方法。
15. The method according to claim 15, wherein the second conductive layer is made of aluminum, copper,
The method for forming a self-aligned metal wiring of a semiconductor device according to any one of claims 8 to 14, wherein the metal wiring is formed of a conductive material made of any one of gold, silver, platinum or an alloy thereof. .
JP9186702A 1996-07-13 1997-07-11 Method for forming self-aligned metal wiring of semiconductor device Expired - Fee Related JP2964230B2 (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1019960028408A KR0184158B1 (en) 1996-07-13 1996-07-13 Magnetic matching metal wiring method of semiconductor device
KR28408/1996 1996-07-13

Publications (2)

Publication Number Publication Date
JPH1064996A JPH1064996A (en) 1998-03-06
JP2964230B2 true JP2964230B2 (en) 1999-10-18

Family

ID=19466286

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9186702A Expired - Fee Related JP2964230B2 (en) 1996-07-13 1997-07-11 Method for forming self-aligned metal wiring of semiconductor device

Country Status (4)

Country Link
US (1) US6171967B1 (en)
JP (1) JP2964230B2 (en)
KR (1) KR0184158B1 (en)
DE (1) DE19723062C2 (en)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6066569A (en) * 1997-09-30 2000-05-23 Siemens Aktiengesellschaft Dual damascene process for metal layers and organic intermetal layers
KR100480573B1 (en) * 1997-11-17 2005-09-30 삼성전자주식회사 Method for forming bit line of semiconductor memory device
DE19829152A1 (en) * 1998-05-05 1999-11-18 United Microelectronics Corp Double damascus process
GB2340302B (en) * 1998-07-29 2000-07-26 United Microelectronics Corp Method of manufacture using dual damascene process
FR2791472B1 (en) * 1999-03-26 2002-07-05 Commissariat Energie Atomique METHOD OF CREATING CONNECTION LINES AND UNDERLYING CONTACT POINTS IN A DIELECTRIC SUBSTRATE
EP1212794A2 (en) * 1999-08-25 2002-06-12 Infineon Technologies AG Method for producing an integrated circuit having at least one metalicized surface
KR100598308B1 (en) * 1999-12-23 2006-07-10 주식회사 하이닉스반도체 Method of forming a damascene pattern in a semiconductor device
DE10021865C2 (en) 2000-05-05 2002-08-01 Infineon Technologies Ag Electronic component with a semiconductor chip and electronic component with a test structure on a semiconductor chip and method for their production
JP3822101B2 (en) * 2001-12-26 2006-09-13 株式会社ルネサステクノロジ Radiation-sensitive composition, pattern forming method, and semiconductor device manufacturing method
US6461887B1 (en) * 2002-01-03 2002-10-08 Chartered Semiconductor Manufacturing Ltd. Method to form an inverted staircase STI structure by etch-deposition-etch and selective epitaxial growth
KR100462764B1 (en) * 2002-07-02 2004-12-20 동부전자 주식회사 Dual damascene method by use of different photo-resist
US6864152B1 (en) * 2003-05-20 2005-03-08 Lsi Logic Corporation Fabrication of trenches with multiple depths on the same substrate
KR100571409B1 (en) 2003-12-31 2006-04-14 동부아남반도체 주식회사 Wiring Formation Method of Semiconductor Device
US7304354B2 (en) * 2004-02-17 2007-12-04 Silicon Space Technology Corp. Buried guard ring and radiation hardened isolation structures and fabrication methods
EP1949425A4 (en) * 2005-10-14 2010-08-18 Silicon Space Technology Corp Radiation hardened isolation structures and fabrication methods
WO2008019329A2 (en) * 2006-08-04 2008-02-14 Silicon Space Technology Corporation Improved radiation immunity of integrated circuits using backside die contact and electrically conductive layers
TWI316381B (en) * 2007-01-24 2009-10-21 Phoenix Prec Technology Corp Circuit board and fabrication method thereof
US10038058B2 (en) 2016-05-07 2018-07-31 Silicon Space Technology Corporation FinFET device structure and method for forming same
CN107678247B (en) * 2017-08-25 2020-05-29 长安大学 Silicon-based integrated exposure measurement device

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4758305A (en) * 1986-03-11 1988-07-19 Texas Instruments Incorporated Contact etch method
JP2778996B2 (en) * 1989-06-30 1998-07-23 株式会社東芝 Method for manufacturing semiconductor device
US4985374A (en) * 1989-06-30 1991-01-15 Kabushiki Kaisha Toshiba Making a semiconductor device with ammonia treatment of photoresist
FR2663784B1 (en) * 1990-06-26 1997-01-31 Commissariat Energie Atomique PROCESS FOR PRODUCING A STAGE OF AN INTEGRATED CIRCUIT.
JP2831847B2 (en) * 1990-11-29 1998-12-02 株式会社東芝 Method for manufacturing semiconductor device
KR960000375B1 (en) * 1991-01-22 1996-01-05 가부시끼가이샤 도시바 Fabricating method of semiconductor device
KR970002427B1 (en) * 1994-01-14 1997-03-05 Lg Semicon Co Ltd Fine patterning method of photoresist film
JPH07254605A (en) * 1994-03-16 1995-10-03 Toshiba Corp Formation of wiring
JP3529849B2 (en) * 1994-05-23 2004-05-24 富士通株式会社 Method for manufacturing semiconductor device
JPH08107143A (en) * 1994-10-03 1996-04-23 Toshiba Corp Forming method of multilayered wiring layer
US5534462A (en) * 1995-02-24 1996-07-09 Motorola, Inc. Method for forming a plug and semiconductor device having the same

Also Published As

Publication number Publication date
DE19723062C2 (en) 2003-04-30
US6171967B1 (en) 2001-01-09
KR0184158B1 (en) 1999-04-15
JPH1064996A (en) 1998-03-06
DE19723062A1 (en) 1998-01-22
KR980011853A (en) 1998-04-30

Similar Documents

Publication Publication Date Title
JP2964230B2 (en) Method for forming self-aligned metal wiring of semiconductor device
JP2728025B2 (en) Method for manufacturing semiconductor device
KR100215847B1 (en) Metal interconnector of semiconductor device and process for forming the same
JPS6110256A (en) Method of automatically positioning mutual connection line to connecting hole of integrated circuit
JPH09153545A (en) Semiconductor device and is manufacture
JP2002353310A (en) Method for forming connecting wiring of semiconductor element
EP0534631B1 (en) Method of forming vias structure obtained
JPH0645329A (en) High-integration semiconductor device and manufacture
KR100277377B1 (en) Formation method of contact/through hole
US6350682B1 (en) Method of fabricating dual damascene structure using a hard mask
KR100349680B1 (en) Method for forming dual damascene interconnection
US6583054B2 (en) Method for forming conductive line in semiconductor device
JP3415387B2 (en) Semiconductor device and manufacturing method thereof
JP2002299437A (en) Method of manufacturing semiconductor device
US6563221B1 (en) Connection structures for integrated circuits and processes for their formation
JPH11186274A (en) Dual damascene technique
KR100284138B1 (en) Metal wiring formation method of semiconductor device
JP2988943B2 (en) Method of forming wiring connection holes
KR100226258B1 (en) Method for forming multiple layer metal wiring in semiconductor device
KR100226755B1 (en) Interconnection structure and manufacturing method of the same in semiconductor device
JP3210462B2 (en) Method for manufacturing semiconductor device
KR100443522B1 (en) Method for manufacturing semiconductor device using multilayer oxide patterns
KR100857989B1 (en) Metal line formation method of semiconductor device
KR20040011875A (en) Method for forming electric wiring in semiconductor device
KR100196228B1 (en) Interconnection manufacturing method of semiconductor integrated circuit

Legal Events

Date Code Title Description
R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080813

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080813

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090813

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090813

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100813

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100813

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110813

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120813

Year of fee payment: 13

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130813

Year of fee payment: 14

LAPS Cancellation because of no payment of annual fees