JP2943495B2 - オン・スクリーン・ディスプレイ用lsi - Google Patents

オン・スクリーン・ディスプレイ用lsi

Info

Publication number
JP2943495B2
JP2943495B2 JP4080179A JP8017992A JP2943495B2 JP 2943495 B2 JP2943495 B2 JP 2943495B2 JP 4080179 A JP4080179 A JP 4080179A JP 8017992 A JP8017992 A JP 8017992A JP 2943495 B2 JP2943495 B2 JP 2943495B2
Authority
JP
Japan
Prior art keywords
display
character
control
block
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP4080179A
Other languages
English (en)
Other versions
JPH0612041A (ja
Inventor
茂 田村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP4080179A priority Critical patent/JP2943495B2/ja
Publication of JPH0612041A publication Critical patent/JPH0612041A/ja
Application granted granted Critical
Publication of JP2943495B2 publication Critical patent/JP2943495B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明はオン・スクリーン・ディ
スプレイ用LSIに関し、特にミキシング回路へのキャ
ラクタ信号出力を切り替えるオン・スクリーン・ディス
プレイ用LSIに関する。
【0002】
【従来の技術】従来のオン・スクリーン・ディスプレイ
用LSIは、各種の表示用制御部やROMおよびRAM
等を備えて構成される。
【0003】図6は従来の一例を示すオン・スクリーン
・ディスプレイ用LSIのブロック回路図である。図6
に示すように、従来のかかるLSI33aは制御用マイ
コン11に接続された制御ブロック1からの情報によ
り、表示情報制御部2に指定された文字サイズと表示位
置および書き込みアドレス等をデータセレクタ回路3を
介してビデオRAM4に送出する。また、表示情報制御
部2は発振ブロック9および同期信号入力部10からの
クロックや同期信号を入力するが、これら発信ブロック
9,同期信号入力部10はそれぞれ外部のLC発振回路
12,同期分離回路13に接続されている。
【0004】一方、ビデオRAM4では制御ブロック1
からの情報で一画面分の表示パターンとキャラクタ単位
の色および点滅情報が設定されており、表示情報制御部
2の設定情報とともにキャラクタROM5を介して出力
制御ブロック6に送られる。また、この出力制御ブロッ
ク6には、制御ブロック1からの情報で設定されていた
背景制御部7および表示ON/OFF制御部8からの情
報が送られており、これらの情報に基づいて出力表示が
行われる。更に、出力制御ブロック6は外部ミキシング
回路14に接続される。従って、従来のオン・スクリー
ン・ディスプレイ用LSI33aはキャラクタ単位にの
み表示ON/OFF制御や色制御および点滅制御が可能
である。
【0005】
【発明が解決しようとする課題】上述した従来のオン・
スクリーン・ディスプレイ用LSIは、キャラクタを出
力表示する場合、キャラクタ単位でのみの制御しかでき
ず、キャラクタのドット単位の制御が出来ないという欠
点がある。
【0006】本発明の目的は、かかるキャラクタのドッ
ト単位の制御を可能にし、表示の多様化を実現するオン
・スクリーン・ディスプレイ用LSIを提供することに
ある。
【0007】
【課題を解決するための手段】本発明は、文字サイズ,
表示位置,書き込みアドレスを規定するための表示情報
制御部と、1画面分の表示パターン,キャラクタ単位の
色,点滅情報を設定するビデオRAMと、前記ビデオR
AMによって指定されたキャラクタを出力するキャラク
タROMと、外部からの制御により前記表示情報制御部
や前記ビデオRAMを制御するための制御ブロックと、
前記制御ブロックに基く背景制御,表示オン/オフ制御
により前記キャラクタROMの出力を制御する出力制御
部とを備えたオン・スクリーン・ディスプレイ用LSI
において、水平同期信号をカウントする第1のカウンタ
と,前記キャラクタを構成する横方向のドットの基準と
なるドット発振のドットをカウントする第2のカウンタ
と,前記第1および第2のカウンタ値をそれぞれ比較判
定する2つの比較器とを備えることにより、前記キャラ
クタを形成するドットの表示開始位置を設定する表示選
択ブロックと、前記キャラクタの出力を切り替えるスイ
ッチを備えた出力制御ブロックとを有し、前記表示選択
ブロックの出力によって前記出力制御ブロックを制御す
ることにより、前記キャラクタのドット単位の制御を行
うように構成される。
【0008】
【実施例】次に、本発明の実施例について図面を参照し
て説明する。図1は本発明の一実施例を示すオン・スク
リーン・ディスプレイ用LSIのブロック回路図であ
る。図1に示すように、本実施例のLSI33は前述し
た図6の従来例と比較すると、表示選択ブロック15を
追加し、それに伴って出力制御ブロック6を変更したこ
とが相違している。すなわち、本実施例は制御用マイコ
ン11に接続された制御ブロック1の制御の基に、表示
情報制御部2で指定された文字サイズや表示位置および
書き込みアドレス等をデータセレクタ回路3を介してビ
デオRAM4に送出する。このビデオRAM4では一画
面分の表示パターンとキャラクタ単位の色および点滅情
報が設定され、キャラクタROM5を介して出力制御ブ
ロック6に送出される。また、この出力制御ブロック6
には背景制御部7および表示オンオフ制御部8からの情
転送され、これらに基づいて出力表示が行われる。
【0009】一方、表示選択ブロック15は制御ブロッ
ク1の制御により表示方法を選択し、表示開始位置を設
定する。この情報を受けて、出力制御ブロック6は1キ
ャラクタ中の一部分表示を可能とする。
【0010】図2は図1に示す表示選択ブロックの構成
図である。図2に示すように、表示選択ブロック15は
セレクタ16,17と、カウンタ18,19と、比較器
20,21と、行アドレスカウンタ22と、桁アドレス
カウンタ23とを有し、第1のセレクタ16および第2
のセレクタ17で表示方法を選択し、比較器20または
比較器21に「行」、または「桁」についての表示開始
位置を設定する。この値とカウンタ18,19の値を比
較し、出力制御ブロック6を制御する。
【0011】図3は図1に示す出力制御ブロックの構成
図である。図3に示すように、出力制御ブロック6は点
滅制御部24,キャラクタ情報制御部25,背景制御部
26およびフチドリ制御部27と、R信号出力制御2
8,G信号出力制御部29,B信号出力制御部30およ
びBLK信号出力制御部31と、スイッチ部32とを有
する。この出力制御ブロック6はスイッチ部32をON
/OFFさせ、1キャラクタ中の垂直方向の一部分表示
または水平方向の一部分表示を可能とする。例えば、垂
直方向の一部分表示の場合、キャラクタサイズは行単位
で指定しているため、各行の表示開始位置の設定範囲は
サイズにより異なる。また、水平方向の部分表示の場
合、桁単位にはキャラクタサイズが設定できないため、
一画面を構成する各行のサイズを統一しておく必要があ
る。
【0012】図4は図1における表示の一例を示すパタ
ーン図である。図4に示すように、この表示例は1キャ
ラクタ中に垂直方向の一部分を表示する際、第一行目の
表示開始位置をその行の4本目の水平走査線から、また
第二行目の表示開始位置をその行の8本目の水平走査線
からとした場合である。
【0013】まず、制御ブロック1からの情報により、
第1のセレクタ16および第2のセレクタ17でカウン
タ16,比較器20および行アドレスカウンタ22を選
択する。また同時に、制御ブロック1からの情報によ
り、比較器20にドット単位の表示開始位置(その行の
何本目の水平走査線から表示を開始するか)を設定す
る。この場合の設定値はフィールド単位に設定し、設定
値の範囲は1キャラクタの構成がn(横)×m(縦)と
した場合、最小サイズ時は0〜m(フィールド)、2倍
サイズ時は0〜2m(フィールド)、同様にp倍サイズ
時は0〜pm(フィールド)(p=1,2,…)とな
る。最小サイズの場合、0を指定するとその行は表示せ
ず、1〜mを指定した場合はその水平走査線から表示を
開始する。すなわち、比較器20に設定された値とカウ
ンタ18の値が一致(0を除く)した時点で、第2のセ
レクタ17を通して表示ON(またはOFF)のための
信号を出力する。従って、出力制御ブロック6は内部の
スイッチ部32を制御し、キャラクタ信号の出力を開始
(または停止)する。
【0014】図5は図1における表示の他の例を示すパ
ターン図である。図5に示すように、この表示例は水平
方向において第一桁目の表示開始位置をその桁の4ドッ
ト目から、また第二桁目の表示開始位置をその桁の8ド
ット目からとした場合である。まず、制御ブロック1か
らの情報により、第1のセレクタ16および第2のセレ
クタ17でカウンタ19,比較器21および桁アドレス
カウンタ23を選択する。また同時に、制御ブロック1
からの情報により、比較器21に水平方向のドットの表
示開始位置(その桁の何ドット目から表示を開始する
か)を設定する。この設定を行う場合、表示画面を構成
する各行のキャラクタサイズは同一とする。また、設定
値の範囲は、1キャラクタの構成をn(横)×m(縦)
した場合、最小サイズ時は0〜n、2倍サイズ時は0〜
2n、同様にp倍サイズ時は0〜pn(p=1,2,
…)となる。もし、最小サイズの場合、0を指定すると
その桁は表示せず、1〜nを指定した場合はそのドット
から表示を開始する。即ち、比較器21に設定された値
とカウンタ19の値とが一致(0を除く)した時点で、
第2のセレクタ17を通して表示オン(またはオフ)の
ための信号を出力し、出力制御ブロック6内のスイッチ
部32を制御してキャラクタ信号の出力を開始(または
停止)する。
【0015】
【発明の効果】以上説明したように、本発明はカウンタ
や比較器を備えた表示選択ブロックを設けることによ
り、キャラクタをドット単位で且つ垂直方向の一部分表
示または水平方向の一部分表示を行うことができるの
で、これまでは表示することが出来なかったような様々
な表示を実現できるうえ、さらにドット単位に表示のO
N/OFF制御も実現できるという効果がある。一例と
して、画面の上または下から順次表示させていくこと
や、画面の左または右から順次表示させていくことが可
能になる。
【図面の簡単な説明】
【図1】本発明の一実施例を示すオン・スクリーン・デ
ィスプレイ用LSIのブロック回路図である。
【図2】図1に示す表示選択ブロックの構成図である。
【図3】図1に示す表示制御ブロックの構成図である。
【図4】図1における表示の一例を示すパターン図であ
る。
【図5】図1における表示の他の例を示すパターン図で
ある。
【図6】従来の一例を示すオン・スクリーン・ディスプ
レイ用LSIのブロック図である。
【符号の説明】
1 制御ブロック 2 表示情報制御部 3 セレクタ回路 4 ビデオRAM 5 キャラクタROM 6 出力制御ブロック 7 背景制御部 8 表示オン/オフ制御部 15 表示選択ブロック 16,17 セレクタ 18,19 カウンタ 20,21 比較器 22 行アトレスカウンタ 23 桁アドレスカウンタ 24 点滅制御部 25 キャラクタ情報制御部 26 背景制御部 27 フチドリ制御部 28 R信号出力制御部 29 G信号出力制御部 30 B信号出力制御部 31 BLK信号出力制御部 32 スイッチ部 33 オン・スクリーン・ディスプレイ用LSI

Claims (1)

    (57)【特許請求の範囲】
  1. 【請求項1】 文字サイズ,表示位置,書き込みアドレ
    スを規定するための表示情報制御部と、1画面分の表示
    パターン,キャラクタ単位の色,点滅情報を設定するビ
    デオRAMと、前記ビデオRAMによって指定されたキ
    ャラクタを出力するキャラクタROMと、外部からの制
    御により前記表示情報制御部や前記ビデオRAMを制御
    するための制御ブロックと、前記制御ブロックに基く背
    景制御,表示オン/オフ制御により前記キャラクタRO
    Mの出力を制御する出力制御部とを備えたオン・スクリ
    ーン・ディスプレイ用LSIにおいて、水平同期信号を
    カウントする第1のカウンタと,前記キャラクタを構成
    する横方向のドットの基準となるドット発振のドットを
    カウントする第2のカウンタと,前記第1および第2の
    カウンタ値をそれぞれ比較判定する2つの比較器とを備
    えることにより、前記キャラクタを形成するドットの表
    示開始位置を設定する表示選択ブロックと、前記キャラ
    クタの出力を切り替えるスイッチを備えた出力制御ブロ
    ックとを有し、前記表示選択ブロックの出力によって前
    記出力制御ブロックを制御することにより、前記キャラ
    クタのドット単位の制御を行うことを特徴とするオン・
    スクリーン・ディスプレイ用LSI。
JP4080179A 1992-04-02 1992-04-02 オン・スクリーン・ディスプレイ用lsi Expired - Fee Related JP2943495B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4080179A JP2943495B2 (ja) 1992-04-02 1992-04-02 オン・スクリーン・ディスプレイ用lsi

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4080179A JP2943495B2 (ja) 1992-04-02 1992-04-02 オン・スクリーン・ディスプレイ用lsi

Publications (2)

Publication Number Publication Date
JPH0612041A JPH0612041A (ja) 1994-01-21
JP2943495B2 true JP2943495B2 (ja) 1999-08-30

Family

ID=13711133

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4080179A Expired - Fee Related JP2943495B2 (ja) 1992-04-02 1992-04-02 オン・スクリーン・ディスプレイ用lsi

Country Status (1)

Country Link
JP (1) JP2943495B2 (ja)

Also Published As

Publication number Publication date
JPH0612041A (ja) 1994-01-21

Similar Documents

Publication Publication Date Title
US5023603A (en) Display control device
US5774189A (en) On screen display
US5225819A (en) Screen display device
JPH0267083A (ja) ズーム機能のためのアドレス発生回路
JPH07107408A (ja) 画面表示装置内蔵のシングルチップマイクロコンピュータ
JP2943495B2 (ja) オン・スクリーン・ディスプレイ用lsi
JPH05336440A (ja) 映像混合装置
JP2885573B2 (ja) 画像処理装置
JPH0772824A (ja) 画像表示装置
JPH0833718B2 (ja) テレビジョン画面表示装置
JP3003734B2 (ja) 表示制御装置
JP3271268B2 (ja) 画像表示用集積回路
JPH0736430A (ja) 色表示パレット制御回路
KR960005928B1 (ko) 모니터에서 온 스크린 디스플레이 실현회로 및 그 방법
JPH04161988A (ja) 画像処理装置
JPH04261284A (ja) 画面表示装置
JPH0612048A (ja) 画面表示装置
JPH03126081A (ja) ディスプレイ用キャラクタ表示装置
JP2002010163A (ja) Osd回路
JPH02224585A (ja) 画面表示装置
JPH0447776A (ja) 文字表示信号発生装置
JPH04133577A (ja) 表示制御装置
JPH05297862A (ja) 表示装置
JPH02224589A (ja) 画面表示装置
JPH03286685A (ja) テレビジョン画面表示装置

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 19990525

LAPS Cancellation because of no payment of annual fees