JP2913920B2 - Standard signal detector - Google Patents

Standard signal detector

Info

Publication number
JP2913920B2
JP2913920B2 JP21587691A JP21587691A JP2913920B2 JP 2913920 B2 JP2913920 B2 JP 2913920B2 JP 21587691 A JP21587691 A JP 21587691A JP 21587691 A JP21587691 A JP 21587691A JP 2913920 B2 JP2913920 B2 JP 2913920B2
Authority
JP
Japan
Prior art keywords
signal
circuit
sampling
output
standard
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP21587691A
Other languages
Japanese (ja)
Other versions
JPH0537872A (en
Inventor
昭博 齋藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP21587691A priority Critical patent/JP2913920B2/en
Publication of JPH0537872A publication Critical patent/JPH0537872A/en
Application granted granted Critical
Publication of JP2913920B2 publication Critical patent/JP2913920B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】本発明はテレビ受像機及びVTR
等の映像信号処理装置において、NTSC映像信号を3
次元信号処理する上で必要な標準信号と非標準信号とを
判別する標準信号検出装置に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a television receiver and a VTR.
And the like, the NTSC video signal is
The present invention relates to a standard signal detection device that determines a standard signal and a non-standard signal necessary for performing dimensional signal processing.

【0002】[0002]

【従来の技術】高画質TV、特にEDTV等において、
映像信号を3次元処理する場合に、NTSC標準信号以
外の信号を3次元処理しようとすると、処理ができず、
映像上問題が発生する。このため、3次元信号処理時に
は標準信号/非標準信号の判別が必要である。
2. Description of the Related Art In high-definition TVs, especially EDTVs,
When a video signal is three-dimensionally processed, if a signal other than the NTSC standard signal is three-dimensionally processed, the processing cannot be performed.
Video problems occur. Therefore, at the time of three-dimensional signal processing, it is necessary to discriminate between a standard signal and a non-standard signal.

【0003】従来、この種の標準信号/非標準信号検出
装置として、即ち、NTSC方式準拠の映像信号(以
後、標準信号と略す)とNTSC方式に類似しているが
準拠していない映像信号(以後、非標準信号と略す)を
区別するために、非標準信号を検出する検出装置が使用
されている。
Conventionally, as a standard signal / non-standard signal detecting device of this type, a video signal conforming to the NTSC system (hereinafter abbreviated as a standard signal) and a video signal similar to the NTSC system but not conforming to the NTSC system ( Hereinafter, a detecting device for detecting a non-standard signal is used to distinguish the non-standard signal).

【0004】例えば、標準信号と、非標準信号であるレ
ーザーディスクの特殊再生信号、VTRの再生信号、家
庭用テレビゲーム等の映像信号等とを区別するために、
レーザーデスクの特殊再生信号検出装置、VTR再生信
号検出装置、家庭用テレビゲーム映像検出装置等の非標
準信号検出回路が個別に設けられていた。
For example, in order to distinguish a standard signal from a non-standard signal such as a laser disk special reproduction signal, a VTR reproduction signal, and a video signal for a home video game, etc.
Non-standard signal detection circuits such as a laser desk special reproduction signal detection device, a VTR reproduction signal detection device, and a home video game video detection device were individually provided.

【0005】非標準信号検出装置の具体例として、VT
R再生信号検出装置とTVゲーム映像検出装置を図5、
図6を参照して説明する。
[0005] As a specific example of the non-standard signal detecting device, VT
The R playback signal detection device and the TV game video detection device are shown in FIG.
This will be described with reference to FIG.

【0006】図5に示すVTR再生信号検出装置におい
ては、素直パルス分離回路51が垂直同期信号を抽出
し、周波数検出回路52が周波数を検出し、比較回路5
3が検出された周波数とNTSC方式に準拠した垂直同
期信号の周波数を比較する。さらに、出力処理回路54
はVTR再生信号が垂直同期信号と色信号との間にNT
SC方式に準拠したインターリーブ関係が成立していな
いことを利用し、入力信号がVTR再生信号であること
を示す判別信号を出力する。
In the VTR reproduction signal detection device shown in FIG. 5, a straight pulse separation circuit 51 extracts a vertical synchronizing signal, a frequency detection circuit 52 detects a frequency, and a comparison circuit 5
No. 3 compares the detected frequency with the frequency of the vertical synchronization signal conforming to the NTSC system. Further, the output processing circuit 54
Means that the VTR reproduction signal is NT between the vertical synchronization signal and the color signal.
Utilizing that the interleave relationship based on the SC system is not established, a determination signal indicating that the input signal is a VTR reproduction signal is output.

【0007】また、図6に示すTVゲーム映像検出装置
においては、1フィールド遅延回路61が1フィールド
時間入力信号を遅延し、差分検出回路62がこの遅延信
号と入力映像信号との間で、色副搬送波の位相差を求
め、比較回路62はTVゲーム装置の出力信号は色副搬
送波と水平同期信号周波数との間でのインターリーブ関
係が成立していないことに基づいてTVゲーム映像信号
を検出し、出力処理回路65を介して判別信号を出力す
る。なお、積分回路63は、ノイズ成分処理を行う。
In the TV game video detecting apparatus shown in FIG. 6, a one-field delay circuit 61 delays an input signal for one field time, and a difference detecting circuit 62 generates a color signal between the delayed signal and the input video signal. The comparison circuit 62 detects the phase difference between the subcarriers, and detects the TV game video signal based on the fact that the output signal of the TV game device does not have an interleave relationship between the color subcarrier and the horizontal synchronization signal frequency. , And outputs a determination signal via the output processing circuit 65. Note that the integration circuit 63 performs noise component processing.

【0008】[0008]

【発明が解決しようとする課題】以上説明したように、
従来、標準信号を直接検出する装置は存在せず、非標準
信号を検出して標準信号と非標準信号とを区別してい
た。しかし、従来の技術では、標準信号の検出を行うた
めに複数の非標準信号検出装置を使用する必要があり、
検出装置が複雑になるという欠点がある。また、非標準
信号検出装置が対応していないような非標準信号が入力
された場合、非標準信号を標準信号として処理してしま
うという欠点もある。
As described above,
Conventionally, there is no device for directly detecting a standard signal, and a non-standard signal is detected to distinguish a standard signal from a non-standard signal. However, in the prior art, it is necessary to use a plurality of non-standard signal detection devices to perform detection of the standard signal,
There is a disadvantage that the detection device is complicated. In addition, when a non-standard signal that is not supported by the non-standard signal detection device is input, the non-standard signal is processed as a standard signal.

【0009】本発明はかかる問題点に鑑みてなされたも
のであって、標準信号を検出できる標準信号検出装置を
提供することにある。
The present invention has been made in view of such a problem, and an object of the present invention is to provide a standard signal detecting device capable of detecting a standard signal.

【0010】[0010]

【課題を解決するための手段】本願第1発明に係る標準
信号検出装置は、入力信号を1フィールド時間分遅延す
る遅延装置を複数直列に接続して構成された遅延部と、
前記入力信号からゴースト除去基準信号をサンプリング
する第1サンプリング回路と、各前記遅延装置の出力よ
りゴースト除去基準信号をサンプリングする第2サンプ
リング回路と、前記第1サンプリング回路と第2サンプ
リング回路からの出力信号を任意の基準レベルと比較す
る比較回路と、前記比較回路の出力信号に基づいてゴー
スト除去基準信号の有無を判別する判別回路とを有し、
ゴースト除去基準信号の有無により前記入力信号が標準
信号か否かを検出することを特徴とする。
According to a first aspect of the present invention, there is provided a standard signal detecting device comprising: a delay unit configured to connect a plurality of delay devices for delaying an input signal by one field time in series;
A first sampling circuit for sampling a ghost elimination reference signal from the input signal, a second sampling circuit for sampling a ghost elimination reference signal from the output of each of the delay devices, and outputs from the first and second sampling circuits; Compare signal to any reference level
Has that ratio and較回path and the discrimination circuit for discriminating the presence or absence of ghost canceling reference signal based on the output signal of the comparator circuit,
It is characterized in that whether or not the input signal is a standard signal is detected based on the presence or absence of a ghost removal reference signal.

【0011】また、本願第2発明に係る標準信号検出装
置は、入力信号のゴースト除去基準信号をサンプリング
するサンプリング回路と、前記サンプリング回路の出力
信号を1フィールド時間分遅延する遅延装置を複数直列
に接続して構成された遅延部と、前記サンプリング回路
の出力と各前記遅延装置の出力信号を基準レベルと比較
する比較回路と、前記比較回路の出力信号に基づいてゴ
ースト除去基準信号の有無を判別する判別回路とを有
し、ゴースト除去基準信号の有無により前記入力信号が
標準信号か否かを検出することを特徴とする。
The standard signal detecting device according to the second invention of the present application comprises a sampling circuit for sampling a ghost removal reference signal of an input signal, and a plurality of delay devices for delaying an output signal of the sampling circuit by one field time in series. A delay unit configured to be connected, a comparison circuit for comparing the output of the sampling circuit and the output signal of each of the delay devices with a reference level, and determining the presence or absence of a ghost removal reference signal based on the output signal of the comparison circuit A determination circuit for detecting whether the input signal is a standard signal based on the presence or absence of a ghost removal reference signal.

【0012】更に、本願第3発明に係る標準信号検出装
置は、入力信号からゴースト除去基準信号をサンプリン
グするサンプリング回路と、前記サンプリング回路の出
力信号を基準レベルと比較する比較回路と、前記比較回
路の出力を1フィールド時間分遅延する遅延装置を直列
に接続して構成された遅延部と、前記比較回路の出力信
号と各前記遅延装置の出力信号に基づいてゴースト除去
基準信号の有無を判別する判別回路とを有し、ゴースト
除去基準信号の有無により前記入力信号が標準信号か否
かを検出することを特徴とする。
Further, the standard signal detection device according to the third invention of the present application is a sampling circuit for sampling a ghost removal reference signal from an input signal, a comparison circuit for comparing an output signal of the sampling circuit with a reference level, and the comparison circuit. And a ghost removal reference signal based on an output signal of the comparison circuit and an output signal of each of the delay devices. And a detection circuit for detecting whether or not the input signal is a standard signal based on the presence or absence of a ghost removal reference signal.

【0013】[0013]

【作用】上記第1乃至第3の発明に係る標準信号検出装
置は、入力信号に重畳されたゴースト除去基準信号の有
無を判別している。ゴースト除去基準信号が存在する場
合には、入力信号は標準信号であることが判別できる。
従って、標準信号を直接的に識別することができ、非標
準信号を誤って標準信号であると判別する事態を防止で
きる。また、遅延部を用いているので、判別を確実なも
のとすることができる。
The standard signal detector according to the first to third aspects of the present invention determines the presence or absence of a ghost removal reference signal superimposed on an input signal. When the ghost removal reference signal exists, it can be determined that the input signal is a standard signal.
Therefore, it is possible to directly identify the standard signal and prevent a situation where a non-standard signal is erroneously determined to be a standard signal. Further, since the delay unit is used, the discrimination can be made surely.

【0014】[0014]

【実施例】以下、添付の図面を参照して本発明の実施例
について説明する。
Embodiments of the present invention will be described below with reference to the accompanying drawings.

【0015】図1は本発明の第1実施例に係る標準信号
検出回路のブロック図を示す。図4はNTSC方式での
サンプルタイミングを説明するタイミングチャートであ
る。なお、基準信号(以下、GCR信号)は現在NTS
C方式放送信号に8フィールド・シーケンス方式により
多重され、具体的には41信号のように8フィールドで
1周する周期で多重されている。このため、本実施例で
は、標準信号を検出するために最低でも3フィールド分
の信号が必要となる。
FIG. 1 is a block diagram of a standard signal detection circuit according to a first embodiment of the present invention. FIG. 4 is a timing chart for explaining sample timing in the NTSC system. The reference signal (hereinafter, GCR signal) is currently NTS
The signal is multiplexed with the C-system broadcast signal by an 8-field sequence method, and more specifically, is multiplexed in a cycle of making one round in eight fields like a 41 signal. For this reason, in this embodiment, a signal for at least three fields is required to detect a standard signal.

【0016】入力信号1はチューナー装置により復調さ
れたNTSC方式のビデオ信号か、外部各種ビデオ信号
再生装置(VTR、レーザーディスク再生装置等)の再
生出力ビデオ信号である。1フィールド遅延線2、3は
入力信号を1フィールド時間分すなわち1/60秒遅延
するための遅延線である。タイミング生成回路4は図4
のGCR信号に同期したサンプルパルス42を生成し、
出力する回路である。サンプリング回路5、6、7は、
図4のサンプルパルス42により前記入力信号や1フィ
ールド時間分遅延した信号等から垂直ブランキング期間
中に多重されているGCR信号をサンプリングする回路
である。比較回路9、10、11はサンプリング回路
5、6、7の出力を予め指定された比較レベルと比較
し、比較レベルより大きい信号に”1”、小さい信号に
は”0”を夫々対応出力させる回路である。判別回路1
2は比較回路5、6、7の出力から最低1個以上に出
力”1”が存在した場合に”1”を出力する回路であ
る。
The input signal 1 is a video signal of the NTSC system demodulated by the tuner device or a reproduced output video signal of an external various video signal reproducing device (VTR, laser disk reproducing device, etc.). The one-field delay lines 2 and 3 are delay lines for delaying an input signal by one field time, that is, 1/60 second. The timing generation circuit 4 is shown in FIG.
Generates a sample pulse 42 synchronized with the GCR signal of
This is the output circuit. The sampling circuits 5, 6, 7
This circuit samples a GCR signal multiplexed during the vertical blanking period from the input signal, a signal delayed by one field time, or the like by the sample pulse 42 in FIG. The comparison circuits 9, 10, and 11 compare the outputs of the sampling circuits 5, 6, and 7 with a comparison level specified in advance, and output "1" for a signal higher than the comparison level and "0" for a lower signal, respectively. Circuit. Discrimination circuit 1
Reference numeral 2 denotes a circuit that outputs “1” when at least one output from the outputs of the comparison circuits 5, 6, and 7 has “1”.

【0017】以下、本実施例の動作をタイミングチャー
トである図4を参照しながら具体的に説明する。
The operation of the present embodiment will be specifically described below with reference to FIG. 4 which is a timing chart.

【0018】入力信号1は1フィールド遅延線2に供給
され、1フィールド分遅延され、信号13として出力さ
れる。この信号13は1フィールド遅延線3に供給さ
れ、更に1フィールド時間分遅延され、信号14として
出力される。信号1、13、14は夫々サンプリング回
路5、6、7に供給される。サンプリング回路5、6、
7は、タイミング生成回路から供給されるサンプルパル
スに応答して、各入力信号1、13、14のGCR信号
があるべき位置をサンプリングする。サンプリング回路
5、6、7はサンプリングした信号を比較回路9、1
0、11に入力する。比較回路9、10、11はサンプ
リング回路5、6、7から供給された信号のレベルと、
予めGCR信号レベルの半分に設定された比較レベルと
を比較し、入力信号の信号レベルが比較レベルより大き
い信号の場合に、”1”、比較レベルより小さい場合に
は”0”を出力する。比較回路9、10、11の3つの
出力のうち1つ以上に”1”が存在する場合には出力処
理回路12は”1”を出力し、入力信号1は標準信号で
あると判別できる。
The input signal 1 is supplied to a one-field delay line 2, delayed by one field, and output as a signal 13. The signal 13 is supplied to the one-field delay line 3, further delayed by one field time, and output as a signal 14. The signals 1, 13, and 14 are supplied to sampling circuits 5, 6, and 7, respectively. Sampling circuits 5, 6,
7 samples the position where the GCR signal of each of the input signals 1, 13, and 14 should be in response to the sample pulse supplied from the timing generation circuit. The sampling circuits 5, 6, and 7 compare the sampled signals with the comparison circuits 9, 1 and 1, respectively.
Input to 0 and 11. The comparison circuits 9, 10, and 11 determine the level of the signal supplied from the sampling circuits 5, 6, and 7,
The signal is compared with a comparison level set in advance to a half of the GCR signal level, and "1" is output when the signal level of the input signal is higher than the comparison level, and "0" is output when the signal level is lower than the comparison level. When "1" is present in one or more of the three outputs of the comparison circuits 9, 10, and 11, the output processing circuit 12 outputs "1", and it can be determined that the input signal 1 is a standard signal.

【0019】次に、本発明の第2実施例について、図2
及び図4を参照して説明する。
Next, a second embodiment of the present invention will be described with reference to FIG.
This will be described with reference to FIG.

【0020】図2はこの実施例に係る標準信号検出回路
の回路ブロック図である。なお、GCR信号はNTSC
方式放送信号に8フィールドで1周する周期で多重され
ている。このため、本発明を実施するためには、本実施
例のように最低でも3フィールド分の信号が必要とな
る。
FIG. 2 is a circuit block diagram of the standard signal detection circuit according to this embodiment. The GCR signal is NTSC
It is multiplexed with the system broadcast signal in a cycle of one round in eight fields. Therefore, in order to implement the present invention, signals for at least three fields are required as in the present embodiment.

【0021】入力信号21はチューナー装置より復調さ
れたNTSC方式のビデオ信号か、外部各種ビデオ信号
再生装置(VTR、レーザーディスク再生装置等)の再
生出力ビデオ信号である。タイミング生成回路22は、
図4のGCR信号に同期したサンプルパルス42を生成
・出力する回路である。サンプリング回路23は、サン
プルパルス42に応答し、入力信号21の垂直ブランキ
ング期間中に多重されているGCR信号をサンプリング
するサンプリング回路である。A/D変換回路24は、
サンプリング回路23の出力をディジタル信号15に変
換する回路である。1フィールド遅延メモリ25、26
は入力信号を1フィールド時間分、即ち1/60秒遅延
するメモリである。比較回路27、28、29はA/D
変換回路24と、1フィールド遅延メモリ25、26と
の各出力信号15、16、17を予め設定された比較レ
ベルと比較し、この比較レベルより大きい信号には”
1”、小さい信号には”0”を夫々出力する回路であ
る。判別回路30は比較回路27、28、29の出力中
に1個の”1”が存在した場合に”1”を出力する回路
である。
The input signal 21 is an NTSC video signal demodulated by a tuner device or a reproduced output video signal from an external video signal reproducing device (VTR, laser disk reproducing device, etc.). The timing generation circuit 22
This is a circuit that generates and outputs a sample pulse 42 synchronized with the GCR signal of FIG. The sampling circuit 23 is a sampling circuit that responds to the sample pulse 42 and samples the GCR signal multiplexed during the vertical blanking period of the input signal 21. The A / D conversion circuit 24
This is a circuit for converting the output of the sampling circuit 23 into a digital signal 15. One-field delay memories 25 and 26
Is a memory which delays an input signal by one field time, that is, 1/60 second. The comparison circuits 27, 28 and 29 are A / D
The output signals 15, 16, 17 of the conversion circuit 24 and the one-field delay memories 25, 26 are compared with a preset comparison level.
The discriminating circuit 30 outputs “1” when a small signal has one “1” in the output of the comparing circuits 27, 28 and 29. Circuit.

【0022】以下、本実施例の動作を図4を参照しなが
ら具体的に説明する。
Hereinafter, the operation of this embodiment will be specifically described with reference to FIG.

【0023】入力信号21はサンプリング回路23に入
力される。サンプリング回路23は、タイミング生成回
路22から供給されるサンプルパルス42に応答してG
CR信号のあるべき位置をサンプリングする。サンプリ
ング回路23によりサンプリングされた信号はA/D変
換回路24によりA/D変換され、ディジタル信号15
となる。ディジタル信号15は1フィールド遅延メモリ
25により1フィールド時間分遅延され、信号16とし
て出力される。信号16は1フィールド遅延メモリ26
により1フィールド時間分さらに遅延され、信号17と
して出力される。比較回路27、28、29は信号1
5、16、17と予めGCR信号レベルの半分に設定さ
れた比較レベルを比較する。各比較回路27、28、2
9は、信号15、16、17が比較レベルよりも大きい
場合、”1”、小さければ”0”を出力する。比較回路
27、28、29の出力に”1”が存在する場合に、判
別回路30は入力信号21が標準信号であることを示
す”1”の判別信号を出力する。
The input signal 21 is input to a sampling circuit 23. The sampling circuit 23 responds to the sample pulse 42 supplied from the timing generation circuit 22 by
The position where the CR signal should be is sampled. The signal sampled by the sampling circuit 23 is A / D-converted by the A / D conversion circuit 24, and the digital signal 15
Becomes The digital signal 15 is delayed by one field time by a one-field delay memory 25 and output as a signal 16. The signal 16 is a one-field delay memory 26
Is further delayed by one field time, and is output as a signal 17. The comparison circuits 27, 28 and 29 output the signal 1
5, 16, and 17 are compared with a comparison level preset to half the GCR signal level. Each comparison circuit 27, 28, 2
9 outputs "1" when the signals 15, 16, and 17 are higher than the comparison level, and outputs "0" when the signals are lower. When "1" is present in the outputs of the comparison circuits 27, 28, and 29, the determination circuit 30 outputs a "1" determination signal indicating that the input signal 21 is a standard signal.

【0024】次に、本発明の第3実施例について、図3
と図4を参照して説明する。
Next, a third embodiment of the present invention will be described with reference to FIG.
This will be described with reference to FIG.

【0025】図3は本実施例に係る標準信号検出回路の
回路ブロック図である。なお、GCR信号はNTSC方
式放送信号に8フィールドで1周する周期で多重されて
いる。このため、本発明を実施するためには、本実施例
のように最低でも3フィールド分の信号が必要となる。
FIG. 3 is a circuit block diagram of the standard signal detection circuit according to this embodiment. The GCR signal is multiplexed with the NTSC broadcast signal in a cycle of making one round in eight fields. Therefore, in order to implement the present invention, signals for at least three fields are required as in the present embodiment.

【0026】入力信号31はチューナー装置より復調さ
れたNTSC方式のビデオ信号か、外部各種ビデオ信号
再生装置(VTR、レーザーディスク再生装置等)の再
生出力ビデオ信号である。タイミング生成回路32は図
4のサンプルパルス42を生成する。サンプリング回路
32は、タイミング生成回路33からのサンプルパルス
42に応答して、入力信号31をサンプリングする。A
/D変換回路34は、前記サンプリング回路13の出力
をディジタル信号に変換する変換回路である。比較回路
35はA/D変換回路34の出力信号を予め設定された
比較レベルと比較し、比較レベルより大きい信号には”
1”、小さい信号には”0”を出力する。
The input signal 31 is an NTSC video signal demodulated by a tuner device or a reproduced output video signal from an external video signal reproducing device (VTR, laser disk reproducing device, etc.). The timing generation circuit 32 generates the sample pulse 42 shown in FIG. The sampling circuit 32 samples the input signal 31 in response to the sample pulse 42 from the timing generation circuit 33. A
The / D conversion circuit 34 is a conversion circuit that converts the output of the sampling circuit 13 into a digital signal. The comparison circuit 35 compares the output signal of the A / D conversion circuit 34 with a preset comparison level.
It outputs "1" for small signals and "0" for small signals.

【0027】比較回路35の出力信号は1フィールド遅
延用フリップ・フロップ回路36の入力端子に供給さ
れ、その出力は、1フィールド遅延用フリップ・フロッ
プ回路37に供給される。一方、1フィールド遅延用フ
リップ・フロップ回路36、37の制御端子には、サン
プルパルス42が遅延回路39を介して供給される。遅
延回路39はサンプルパルス42をサンプリング回路3
3、A/D変換回路34、比較回路35での遅延時間分
遅延させる。従って、1フィールド遅延用フリップ・フ
ロップ36、37は、入力信号を1フィールド時間分遅
延させる遅延装置として働く。
The output signal of the comparison circuit 35 is supplied to an input terminal of a one-field delay flip-flop circuit 36, and its output is supplied to a one-field delay flip-flop circuit 37. On the other hand, sample pulses 42 are supplied to the control terminals of the flip-flop circuits 36 and 37 for one-field delay via the delay circuit 39. The delay circuit 39 outputs the sample pulse 42 to the sampling circuit 3
3. Delay by the delay time in the A / D conversion circuit 34 and the comparison circuit 35. Accordingly, the one-field delay flip-flops 36 and 37 function as delay devices for delaying the input signal by one field time.

【0028】比較回路35の出力信号40、1フィール
ド遅延回路36、37の出力信号41、42は判別回路
38に供給される。判別回路38は入力信号40、4
1、42に”1”が存在した場合に”1”を出力する。
The output signal 40 of the comparison circuit 35 and the output signals 41 and 42 of the one-field delay circuits 36 and 37 are supplied to a discrimination circuit 38. The discrimination circuit 38 receives the input signals 40, 4
If "1" exists in 1, 42, "1" is output.

【0029】以下、本実施例の動作を図4を参照しなが
ら具体的に説明する。
Hereinafter, the operation of this embodiment will be described in detail with reference to FIG.

【0030】サンプリング回路32は、タイミング生成
回路33から供給されるサンプルパルス42に応答して
GCR信号のあるべき位置をサンプリングする。サンプ
リング回路33によりサンプリングされた信号はA/D
変換回路34によりディジタル信号40に変換される。
The sampling circuit 32 samples the position where the GCR signal should be in response to the sample pulse 42 supplied from the timing generation circuit 33. The signal sampled by the sampling circuit 33 is A / D
The signal is converted into a digital signal 40 by the conversion circuit 34.

【0031】比較回路35はディジタル信号40を予め
GCR信号レベルの半分に設定された比較レベルと比較
し、GCR信号の有無を判別し出力にGCR信号があれ
ば、”1”、無ければ”0”を出力する。比較回路35
の出力信号40は1フィールド遅延用フリップ・フロッ
プ回路36、37により1フィールド時間夫々遅延され
る。
The comparison circuit 35 compares the digital signal 40 with a comparison level set in advance to a half of the GCR signal level to determine the presence or absence of the GCR signal. Is output. Comparison circuit 35
The output signal 40 is delayed by one field time by the one-field delay flip-flop circuits 36 and 37, respectively.

【0032】比較回路35の出力信号40、1フィール
ド遅延用フリップ・フロップ回路36、37は共に判別
回路に供給され、判別回路38は入力信号に1個以上
の”1”が存在する場合に、入力信号31は標準信号で
あると判別し、”1”を出力する。こうして、判別回路
38の出力信号から入力信号31が標準信号であるか否
かを知ることができる。
The output signal 40 of the comparison circuit 35 and the one-field delay flip-flop circuits 36 and 37 are both supplied to a discrimination circuit, and the discrimination circuit 38 outputs a signal when one or more "1" s exist in the input signal. The input signal 31 is determined to be a standard signal and outputs "1". Thus, it is possible to know from the output signal of the determination circuit 38 whether or not the input signal 31 is a standard signal.

【0033】[0033]

【発明の効果】以上説明したように、本発明は予めGC
R信号が付加されているNTSC方式の信号において、
GCR信号をサンプリングすることでGCR信号の有無
を判別しているので、3次元Y/C分離処理を行う上で
必要な標準信号と非標準信号との区別が容易に実現でき
る。また、従来技術と異なり、GCR信号の有無を判別
するため、検出の確実度が極めて高い。本発明により、
以上2点の従来技術の問題点が解決できることにより、
容易且つ確実に標準信号を検出できる。
As described above, according to the present invention, the GC
In the NTSC signal to which the R signal is added,
Since the presence or absence of a GCR signal is determined by sampling the GCR signal, it is possible to easily distinguish a standard signal and a non-standard signal necessary for performing three-dimensional Y / C separation processing. Further, unlike the related art, since the presence or absence of the GCR signal is determined, the certainty of detection is extremely high. According to the present invention,
By solving the above two problems of the prior art,
Standard signals can be detected easily and reliably.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の第1実施例に係る標準信号検出回路の
構成を示すブロック図である。
FIG. 1 is a block diagram illustrating a configuration of a standard signal detection circuit according to a first embodiment of the present invention.

【図2】本発明の第2実施例に係る標準信号検出回路の
構成を示すブロック図である。
FIG. 2 is a block diagram illustrating a configuration of a standard signal detection circuit according to a second embodiment of the present invention.

【図3】本発明の第3実施例に係る標準信号検出回路の
構成を示すブロック図である。
FIG. 3 is a block diagram illustrating a configuration of a standard signal detection circuit according to a third embodiment of the present invention.

【図4】図1乃至図3に示される標準信号検出回路の動
作を説明するためのタイミングチャート図である。
FIG. 4 is a timing chart for explaining the operation of the standard signal detection circuit shown in FIGS. 1 to 3;

【図5】従来のVTR再生信号検出装置の回路構成を示
すブロック図である。
FIG. 5 is a block diagram showing a circuit configuration of a conventional VTR reproduction signal detection device.

【図6】従来の家庭用TVゲーム装置再生信号検出装置
の回路構成を示すブロック図である。
FIG. 6 is a block diagram showing a circuit configuration of a conventional home TV game device reproduction signal detection device.

【符号の説明】[Explanation of symbols]

1,21,31;入力信号 2、3,25,26;1フィールド遅延線 4,22,32;タイミング生成回路 5、6、7,23,33;サンプリング回路 9、10、11,27,28,29;比較回路 12,30,38;判別回路 13、14;遅延映像信号、 12;タイミング生成回路 13;サンプリング回路 14;A/D変換回路 15、16;1フィールド遅延メモリ 17、18、19,35;比較回路 20;判別回路 21;A/D変換後の信号 22、23;1フィールド遅延後の信号 24,34;A/D変換回路 51;垂直パルス分離回路 52;周波数検出回路 53;比較回路 54;出力処理回路 61;1フィールド遅延回路 62;差分検出回路 63;積分回路 64;比較回路 65;出力処理回路 1, 1, 31; input signal 2, 3, 25, 26; 1-field delay line 4, 22, 32; timing generation circuit 5, 6, 7, 23, 33; sampling circuit 9, 10, 11, 27, 28 29, comparison circuits 12, 30, 38; discrimination circuits 13, 14; delayed video signals, 12; timing generation circuits 13, sampling circuits 14, A / D conversion circuits 15, 16, 1-field delay memories 17, 18, 19 35, comparison circuit 20, discrimination circuit 21, signal after A / D conversion 22, 23; signal after one field delay 24, 34; A / D conversion circuit 51; vertical pulse separation circuit 52; frequency detection circuit 53; Comparison circuit 54; output processing circuit 61; one-field delay circuit 62; difference detection circuit 63; integration circuit 64; comparison circuit 65;

Claims (3)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 入力信号を1フィールド時間分遅延する
遅延装置を複数直列に接続して構成された遅延部と、前
記入力信号からゴースト除去基準信号をサンプリングす
る第1サンプリング回路と、各前記遅延装置の出力より
ゴースト除去基準信号をサンプリングする第2サンプリ
ング回路と、前記第1サンプリング回路と第2サンプリ
ング回路からの出力信号を任意の基準レベルと比較す
較回路と、前記比較回路の出力信号に基づいてゴース
除去基準信号の有無を判別する判別回路とを有し、ゴ
ースト除去基準信号の有無により前記入力信号が標準信
号か否かを検出することを特徴とする標準信号検出装
置。
A delay unit configured to connect a plurality of delay devices for delaying an input signal by one field time in series; a first sampling circuit for sampling a ghost removal reference signal from the input signal; It compares the second sampling circuit for sampling a ghost canceling reference signal from the output of the device, the output signal from the first sampling circuit and the second sampling circuit and an arbitrary reference level
The ratio較回passage, and a determination circuit for determining the presence or absence of ghost canceling reference signal based on the output signal of the comparator circuit, that the input signal by the presence or absence of ghost canceling reference signal to detect whether or not the standard signal A standard signal detection device characterized by the above-mentioned.
【請求項2】 入力信号のゴースト除去基準信号をサン
プリングするサンプリング回路と、前記サンプリング回
路の出力信号を1フィールド時間分遅延する遅延装置を
複数直列に接続して構成された遅延部と、前記サンプリ
ング回路の出力と各前記遅延装置の出力信号を基準レベ
ルと比較する比較回路と、前記比較回路の出力信号に基
づいてゴースト除去基準信号の有無を判別する判別回路
とを有し、ゴースト除去基準信号の有無により前記入力
信号が標準信号か否かを検出することを特徴とする標準
信号検出装置。
A delay unit configured to connect in series a plurality of sampling circuits for sampling a ghost removal reference signal of the input signal, and a delay device for delaying an output signal of the sampling circuit by one field time; A comparison circuit for comparing an output of the circuit and an output signal of each of the delay devices with a reference level, and a determination circuit for determining the presence or absence of a ghost removal reference signal based on the output signal of the comparison circuit; Detecting whether the input signal is a standard signal based on the presence or absence of the standard signal.
【請求項3】 入力信号からゴースト除去基準信号をサ
ンプリングするサンプリング回路と、前記サンプリング
回路の出力信号を基準レベルと比較する比較回路と、前
記比較回路の出力を1フィールド時間分遅延する遅延装
置を直列に接続して構成された遅延部と、前記比較回路
の出力信号と各前記遅延装置の出力信号に基づいてゴー
スト除去基準信号の有無を判別する判別回路とを有し、
ゴースト除去基準信号の有無により前記入力信号が標準
信号か否かを検出することを特徴とする標準信号検出装
置。
3. A sampling circuit for sampling a ghost removal reference signal from an input signal, a comparison circuit for comparing an output signal of the sampling circuit with a reference level, and a delay device for delaying an output of the comparison circuit by one field time. A delay unit configured to be connected in series, and a determination circuit that determines the presence or absence of a ghost removal reference signal based on an output signal of the comparison circuit and an output signal of each of the delay devices,
A standard signal detecting device for detecting whether or not the input signal is a standard signal based on the presence or absence of a ghost removal reference signal.
JP21587691A 1991-07-31 1991-07-31 Standard signal detector Expired - Lifetime JP2913920B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP21587691A JP2913920B2 (en) 1991-07-31 1991-07-31 Standard signal detector

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP21587691A JP2913920B2 (en) 1991-07-31 1991-07-31 Standard signal detector

Publications (2)

Publication Number Publication Date
JPH0537872A JPH0537872A (en) 1993-02-12
JP2913920B2 true JP2913920B2 (en) 1999-06-28

Family

ID=16679725

Family Applications (1)

Application Number Title Priority Date Filing Date
JP21587691A Expired - Lifetime JP2913920B2 (en) 1991-07-31 1991-07-31 Standard signal detector

Country Status (1)

Country Link
JP (1) JP2913920B2 (en)

Also Published As

Publication number Publication date
JPH0537872A (en) 1993-02-12

Similar Documents

Publication Publication Date Title
GB2079090A (en) Variable aspect ratio television receivers
JPH0785589B2 (en) Y / C separator
GB2171573A (en) Apparatus for detecting nonstandard video signals
JP2913920B2 (en) Standard signal detector
JP2531943B2 (en) Hanging dot detector
JP3679480B2 (en) SECAM discrimination circuit
US4910587A (en) Information signal processing apparatus
JP4396062B2 (en) Video processing circuit with copy guard signal detection function
EP0479610B1 (en) Television receiver
JP3670985B2 (en) Data service signal detector
JP3524193B2 (en) Wide aspect television
JP3359444B2 (en) Television signal playback device
JP2527471B2 (en) Reproduction MUSE signal processor
EP0970581B1 (en) Method for detecting modified color burst signals to prevent the copying of a video program
JPH08331528A (en) Signal discrimination method and signal discrimination device
JPH06253170A (en) Video signal processing circuit
JPH0537956A (en) Coinciding circuit for color difference line sequential signal
JPH0576042A (en) Picture signal processor
JP2000115577A (en) Synchronous detector
JPS6115638B2 (en)
JPH09289597A (en) Tv signal detecting circuit
JPH08275024A (en) Video signal detection circuit
JPH08298632A (en) Television signal reproducing device
JPH0576041A (en) Picture signal processor
JPH0490269A (en) Synchronizing signal discrimination circuit

Legal Events

Date Code Title Description
FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 9

Free format text: PAYMENT UNTIL: 20080416

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090416

Year of fee payment: 10

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 11

Free format text: PAYMENT UNTIL: 20100416

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 12

Free format text: PAYMENT UNTIL: 20110416

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 12

Free format text: PAYMENT UNTIL: 20110416

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 13

Free format text: PAYMENT UNTIL: 20120416

EXPY Cancellation because of completion of term
FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120416

Year of fee payment: 13