JP2900772B2 - パルス位相差符号化回路とパルス発生回路との複合装置及びデジタル制御pll装置 - Google Patents

パルス位相差符号化回路とパルス発生回路との複合装置及びデジタル制御pll装置

Info

Publication number
JP2900772B2
JP2900772B2 JP5327669A JP32766993A JP2900772B2 JP 2900772 B2 JP2900772 B2 JP 2900772B2 JP 5327669 A JP5327669 A JP 5327669A JP 32766993 A JP32766993 A JP 32766993A JP 2900772 B2 JP2900772 B2 JP 2900772B2
Authority
JP
Japan
Prior art keywords
signal
pulse
output
circuit
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP5327669A
Other languages
English (en)
Other versions
JPH07183800A (ja
Inventor
重徳 山内
高元 渡辺
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Denso Corp
Original Assignee
Denso Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Denso Corp filed Critical Denso Corp
Priority to JP5327669A priority Critical patent/JP2900772B2/ja
Priority to DE69418987T priority patent/DE69418987T2/de
Priority to DE69430334T priority patent/DE69430334T2/de
Priority to US08/362,648 priority patent/US5477196A/en
Priority to EP94120564A priority patent/EP0660518B1/en
Priority to EP98123372A priority patent/EP0917290B1/en
Publication of JPH07183800A publication Critical patent/JPH07183800A/ja
Application granted granted Critical
Publication of JP2900772B2 publication Critical patent/JP2900772B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/027Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
    • H03K3/03Astable circuits
    • H03K3/0315Ring oscillators
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
    • H03K5/135Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals by the use of time reference signals, e.g. clock signals

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Manipulation Of Pulses (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Measuring Phase Differences (AREA)
  • Pulse Circuits (AREA)

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、複数の遅延素子を連結
した遅延回路を備え、遅延素子の所定の接続点から順次
出力される遅延信号に基づき、パルス信号の位相差の符
号化、所定タイミングでのパルス信号の出力同時に行
う、パルス位相差符号化回路とパルス発生回路との複合
装置、及びデジタル制御PLL装置に関する。
【0002】
【従来の技術】従来より、パルス信号の位相差をデジタ
ルデータに符号化するパルス位相差符号化装置として、
例えば特開平3−220814号公報等に開示されてい
るように、複数の遅延素子を連結した遅延回路を備え、
最初のパルス信号を遅延回路の初段の遅延素子に入力
し、次にパルス信号が入力された時点で、遅延回路内に
て入力パルスが到達している遅延素子を検出して、初段
からその遅延素子までの連結個数を符号化することによ
り、パルス信号の位相差に対応したデジタルデータを得
るようにしたパルス位相差符号化装置が知られている。
【0003】また従来より、発振周波数を数百kHzか
ら数十MHzの広範囲にわたってデジタル制御可能な発
振装置として、特開平5−102801号公報等に開示
されているように、上記パルス位相差符号化装置と同
様、複数の遅延素子を連結した遅延回路を備え、遅延回
路の初段の遅延素子にパルス信号を入力して遅延回路の
遅延動作を開始し、その後遅延回路内のデジタルデータ
に対応した連結位置の遅延素子からパルス信号が出力さ
れた時点で発振信号を出力すると共に、遅延回路を初期
化する、といった動作を繰返し実行することにより、デ
ジタルデータに対応した周期で発振信号を出力するデジ
タル制御発振装置が提案されている。
【0004】そして、これら各装置によれば、遅延回路
を構成する遅延素子の遅延時間により決定される時間分
解能にて、パルス位相差の検出或は発振周波数の制御を
実行できるため、従来装置に比べて、パルス位相差の検
出精度或は発振周波数の制御精度を極めて向上すること
ができる。
【0005】またこのように、これら各装置は、パルス
位相の検出或は発振周波数の制御を高精度に行うことが
できるので、例えば、上記特開平5−102801号公
報に開示されているように、パルス位相差符号化装置と
デジタル制御発振装置とを組み合せて、通信機器,モー
タ制御機器等のPLL(Phase Locked Loop)を構成す
ることにより、デジタル制御可能でしかも極めて高精度
なPLLを実現することができる。また例えば2個のパ
ルス位相差符号化装置を同時に使用し、一方のパルス位
相差符号化装置に基準となる発振信号を入力してその周
期を符号化させ、他方のパルス位相差符号化装置に測定
対象となる発振信号を入力してその周期を符号化させ、
これら各符号化データを除算することにより、測定対象
となる発振信号の基準信号に対する周期の割合、換言す
れば発振周波数を検出する、といったこともできる。ま
た更に例えば2個のデジタル制御発振装置を同時に使用
し、各発振装置からの発振信号を合成することにより、
各発振装置にて実現可能な周波数より更に高周波の発振
信号を生成する、といったこともできる。
【0006】
【発明が解決しようとする課題】ところで、このように
上記各装置を同時に使用する場合、各装置に内蔵された
遅延回路が全く同様の時間分解能にて動作すればよい
が、遅延回路内の遅延素子のばらつき等によって各装置
内の遅延回路の時間分解能がばらつくと、パルス位相差
の符号化データやデジタルデータに対応して出力される
パルス信号が、各装置毎に時間分解能の異なるものとな
ってしまい、その動作を高精度に行うことができないと
いう問題が生じる。
【0007】
【0008】本発明は、こうした問題に鑑みなされたも
ので、複数の遅延素子を連結してなる遅延回路から順次
出力される遅延信号に基づき、パルス位相差の符号化
び出力されるパルス信号の出力タイミングの制御を行う
装置において、各装置毎に時間分解能を一致させること
ができる装置を得ることを目的としている。
【0009】
【課題を解決するための手段】かかる目的を達成するた
めになされた第1発明は、請求項1に記載の通り、入力
される信号を所定の遅延時間で遅延させる複数の遅延素
子がリング状に連結され、該複数の遅延素子の所定の接
続点から入力される制御パルス信号を各遅延素子により
順次遅延させて周回させ、該遅延素子の連結個数にて決
定される遅延時間だけ遅延した遅延信号を順次出力する
パルス周回回路と、所定タイミングの後に外部から入力
パルス信号が入力されると、上記パルス周回回路から出
力された遅延信号のうちの上記入力パルス信号の入力さ
れたタイミングに対応した特定の遅延信号を検出し、該
特定の遅延信号を出力した遅延素子の上記パルス周回回
路内での連結位置を表わす位置データを生成する位置デ
ータ生成手段、上記パルス周回回路内での上記制御パル
ス信号の上記所定タイミングからの周回回数をカウント
してカウント値を出力する第1のカウント手段、及び、
上記位置データ生成手段にて生成された位置データ,上
記所定タイミングにおける上記位置データ,並びに上記
第1のカウント手段にて生成された上記カウント値に基
づき、上記所定タイミングから上記入力パルス信号の入
力までの位相差を表すデジタルデータを生成する演算手
段、を備えたパルス位相差符号化回路と、出力パルス信
号の出力タイミングを表すタイミングデータのうちの目
的カウント値を入力し、上記パルス周回回路内での上記
制御パルス信号の周回回数をカウントして該カウント値
が上記目的カウント値になるとその旨を表す検出信号を
出力する第2のカウント手段、上記タイミングデータの
うちの目的位置データを入力し、上記パルス周回回路か
ら順次出力される遅延信号の内、上記目標位置データに
対応した連結位置の遅延素子から出力された遅延信号を
選択する信号選択手段、及び、上記第2のカウント手段
から上記検出信号が出力されるとともに上記信号選択手
段にて遅延信号が選択されると、出力パルス信号を出力
するパルス信号出力手段、を備えたパルス発生回路と、
上記パルス位相差符号化回路の出力する上記デジタルデ
ータを受け、該デジタルデータに基づいたタイミングデ
ータを上記パルス発生回路に送出するデータ転 送手段と
を備え、上記パルス位相差符号化回路及びパルス発生回
路が上記パルス周回回路を共有して動作することを特徴
とするパルス位相差符号化回路とパルス発生回路との複
合装置を要旨としている。
【0010】そして、上記第1発明の実施態様項である
請求項2記載の複合装置は、請求項1記載の複合装置に
おいて、上記データ転送手段は、上記パルス位相差符号
化回路の出力する上記デジタルデータに所定の演算を加
えて上記パルス発生回路が入力する上記タイミングデー
タとして出力することを特徴としており、上記第1発明
の第2の実施態様項である請求項3記載の複合装置は、
請求項1又は請求項2記載の複合装置において、上記パ
ルス位相差符号化回路における上記演算手段は、上記第
1のカウント手段にて生成された上記カウント値に基づ
き上記デジタルデータの上位ビットを作成するととも
に、上記位置データ生成手段にて生成された上記位置デ
ータ及び上記所定タイミングにおける上記位置データに
基づき上記デジタルデータの下位ビットを作成するもの
であり、上記データ転送手段は、上記デジタルデータの
うちの上記上位ビットを上記パルス発生回路が入力する
上記タイミングデータのうちの上記目的カウント値に対
応付けるとともに、上記下位ビットを上記タイミングデ
ータのうちの上記目的位置データに対応付けることを特
徴としている。
【0011】次に、第2発明は、請求項4に記載の通
り、任意のタイミングで複数回入力パルス信号を入力
し、上記入力パルス信号と相関性のある複数の出力パル
ス信号を出力するデジタル制御PLL装置であって、入
力される信号を所定の遅延時間で遅延させる複数の遅延
素子がリング状に連結され、該複数の遅延素子の所定の
接続点から入力される制御パルス信号を各遅延素子によ
り順次遅延させて周回させ、該遅延素子の連結個数にて
決定される遅延時間だけ遅延した遅延信号を順次出力す
るパルス周回回路と、外部から上記入力パルス信号が入
力される度に、上記パルス周回回路から出力された遅延
信号のうちの上記入力パルス信号の入力されたタイミン
グに対応した特定の遅延信号を検出し、該特定の遅延信
号を出力した遅延素子の上記パルス周回回路内での連結
位置を表わす位置データを生成する位置データ生成手
段、上記入力パルス信号の入力毎に上記パルス周回回路
内での上記制御パルス信号の周回回数をカウントしてカ
ウント値を出力する第1のカウント手段、及び、上記位
置データ生成手段にて生成された位置データと上記第1
のカウント手段にて生成された上記カウント値に基づ
き、上記入力パルス信号の位相差を表すデジタルデータ
を生成する演算手段、を備えたパルス位相差符号化回路
と、出力パルス信号の出力タイミングを表すタイミング
データのうちの目的カウント値を入力し、上記パルス周
回回路内での上記制御パルス信号の周回回数をカウント
して該カウント値が上記目的カウント値になるとその旨
を表す検出信号を出力する第2のカウント手段、上記タ
イミングデータのうちの目的位置データを入力し、上記
パルス周回回路から順次出力される遅延信号の内、上記
目標位置データに対応した連結位置の遅延素子から出力
された遅延信号を選択する信号選択手段、及び、上記第
2のカウント手段から上記検出信号が出力されるととも
に上記信号選択手段にて遅延信号が選択されると、出力
パルス信号を出力するパルス信号出力手段、を備えたパ
ルス発生回路と、上記パルス位相差符号化回路の出力す
る上記デジタルデータを受け、該デジタルデータに基づ
いたタイミングデータを上記パルス発生回路に送出する
データ転送手段と を備え、上記パルス位相差符号化回路
及びパルス発生回路が上記パルス周回回路を共有して動
作することを特徴とするデジタル制御PLL装置を要旨
としている。
【0012】また第3発明は、請求項5に記載の通り、
複数の遅延素子が連結され、該遅延素子の所定の接続点
から、入力信号を該遅延素子の連結個数にて決定される
遅延時間だけ遅延した遅延信号を順次出力する遅延回路
と、外部からパルス信号が入力される度に、上記遅延回
路から出力された最新の遅延信号を検出し、該遅延信号
を出力した遅延素子の上記遅延回路内での連結位置を表
わすデジタルデータを生成するデジタルデータ生成手
段、及び、該デジタルデータ生成手段にて前回生成され
たデジタルデータと最新のデジタルデータとの偏差を演
算し、該演算結果を上記パルス信号の位相差を表わすデ
ジタルデータとして出力する演算手段、を備えたパルス
位相差符号化回路と、上記遅延回路から順次出力される
遅延信号の内、入力データに対応した連結位置の遅延素
子から出力された遅延信号を選択する信号選択手段、該
信号選択手段にて遅延信号が選択されるとパルス信号を
出力するパルス信号出力手段、及び、外部から上記パル
ス信号の出力周期を表わすデジタルデータが入力される
と上記信号選択手段に所定の入力データを出力して遅延
信号を選択させ、その後は、上記信号選択手段が遅延信
号を選択する度に、上記信号選択手段に出力する入力デ
ータを、上記デジタルデータを加算して更新する入力デ
ータ出力手段、を備えたパルス発生回路と、を備え、上
記パルス位相差符号化回路及びパルス発生回路が上記遅
延回路を共有してなり、上記遅延回路が、リング状に連
結された複数の反転回路を有し、各反転回路によりパル
ス信号を順次反転して周回させるパルス周回回路からな
り、上記パルス位相差符号化回路が、該パルス周回回路
内でのパルス信号の周回回数をカウントし、該カウント
値を上記デジタルデータ生成手段にて生成されたデジタ
ルデータの上位ビットデータとして上記演算手段に出力
する第1のカウント手段を備えると共に、上記パルス発
生回路が、該パルス周回回路内でのパルス信号の周回回
数をカウントし、該カウント値が外部から入力されたデ
ジタルデータの上位ビットデータ に達するとその旨を表
わす検出信号を出力する第2のカウント手段、及び該第
2のカウント手段から検出信号が出力されると該第2の
カウント手段のカウント値を初期化してカウント動作を
再開させるカウント制御手段を備え、しかも、上記パル
ス発生回路において、上記入力データ出力手段が、外部
から入力されたデジタルデータの上記上位ビットデータ
を除く下位ビットデータに基づき信号選択手段に出力す
る入力データを更新し、上記パルス信号出力手段が、上
記第2のカウント手段から検出信号が出力され且つ上記
信号選択手段にて遅延信号が選択されたときにパルス信
号を出力することを特徴とするパルス位相差符号化回路
とパルス発生回路との複合装置を要旨としている。
【0013】
【作用及び発明の効果】上記のように構成された第1発
明(請求項1)のパルス位相差符号化回路とパルス発生
回路との複合装置においては、リング状に連結された複
数の遅延素子からなるパルス周回回路が、所定の接続点
から入力された制御パルス信号を各遅延素子により順次
遅延させて周回させ、遅延素子の連結個数にて決定され
る遅延時間だけ遅延した遅延信号を順次出力する。そし
て、このパルス周回回路を、パルス位相差符号化回路と
パルス発生回路とが共有し、パルス位相差符号化回路
は、パルス周回回路から出力される遅延信号に基づき、
所定タイミングから入力パルス信号が入力されるまでの
位相差を表すデジタルデータを生成し、パルス発生手段
は、データ転送手段からタイミングデータとして転送さ
れてくるデジタルデータ(詳しくはパルス位相差符号化
回路で得られたデジタルデータに対応したデジタルデー
タ)に対応した時間が経過したタイミングで、出力パル
ス信号を出力する。
【0014】即ち、パルス位相差符号化回路では、所定
タイミングの後に外部から入力パルス信号が入力される
と、位置データ生成手段が、パルス周回回路から出力さ
れた遅延信号のうちの入力パルス信号の入力タイミング
に対応した特定の遅延信号を検出し、その特定の遅延信
号を出力した遅延素子のパルス周回回路内での連結位置
を表わす位置データを生成すると共に、第1のカウント
手段が、パルス周回回路内での制御パルス信号の所定タ
イミングからの周回回数をカウントして、そのカウント
値を出力する。そして、演算手段が、位置データ生成手
段にて生成された位置データと、所定タイミングにおけ
る位置データと、第1のカウント手段にて生成されたカ
ウント値とに基づき、上記所定タイミングから入力パル
ス信号が入力されるまでの位相差を表すデジタルデータ
を生成する。
【0015】一方、パルス発生回路では、第2のカウン
ト手段が、データ転送手段から出力されるタイミングデ
ータのうちの目的カウント値を取り込み、パルス周回回
路内での制御パルス信号の周回回数をカウントして、そ
のカウント値が目的カウント値になると、その旨を表す
検出信号を出力すると共に、信号選択手段が、上記タイ
ミングデータのうちの目的位置データを取り込み、パル
ス周回回路から順次出力される遅延信号の内、その目標
位置データに対応した連結位置の遅延素子から出力され
た遅延信号を選択する。そして、第2のカウント手段か
ら検出信号が出力され、信号選択手段にて遅延信号が選
択されると、パルス信号出力手段が、出力パルス信号を
出力する。
【0016】このように、第1発明の複合装置において
は、パルス位相差符号化回路及びパルス発生回路が、夫
々、第1のカウント手段及び第2のカウント手段を備
え、これら各カウント手段がパルス周回回路から出力さ
れる遅延信号をカウントすることにより、所定タイミン
グと入力パルス信号との位相差、及び、出力パルス信号
の出力タイミングを、パルス周回回路での制御パルス信
号の周回回数にて計時し、更に、この周回回数のカウン
トにより得られる時間よりも短い時間については、パル
ス周回回路からの遅延信号の出力位置(位置データ)に
て計時する。このため、第1発明の複合装置によれば、
パルス位相差符号化回路及びパルス発生回路が、夫々、
一つのパルス周回回路からの遅延信号の出力周期(詳し
くはパルス周回回路を構成する遅延素子の遅延時間)を
時間分解能として動作することになり、パルス位相差符
号化回路及びパルス発生回路の時間分解能を一致させる
ことができる。
【0017】そして、特に第1発明の複合装置において
は、データ転送手段が、パルス位相差符号化回路の出力
するデジタルデータに基づいたタイミングデータを、パ
ルス発生回路が入力するタイミングデータとして送出す
ることから、パルス発生回路からは、パルス位相差符号
化回路が符号化した位相差に関連する所定時間が経過し
たタイミングで、出力パルス信号が出力されることにな
り、パルス発生回路からの出力パルス信号の出力タイミ
ングを、パルス位相差符号化回路が符号化した位相差に
関連させることができる。
【0018】また第1発明では、パルス位相差符号化回
路及びパルス発生回路を動作させるための信号(遅延信
号)を発生する回路を、遅延素子をリング状に連結した
パルス周回回路にて構成していることから、この回路
を、単に遅延素子を連結した回路にて構成した場合に比
べて、遅延素子の個数を少なくできる。つまり、パルス
周回回路の代わりに、遅延素子を単に連結した遅延回路
を使用すると、パルス位相差符号化回路にて符号化すべ
き位相差が大きければ大きいほど、遅延回路を構成する
遅延素子の個数を多くする必要があり、また、例えば、
パルス位相差符号化回路に対して、連続的に入力される
パルス信号の位相差を順次符号化させようとすると、遅
延回路を構成する遅延素子の個数を無限にする必要があ
る。しかし、第1発明では、遅延信号を発生するのにパ
ルス周回回路を用いているので、これを構成する遅延素
子の数を少なくしても、パルス周回回路から順次連続的
に遅延信号が出力されるようになり、パルス位相差符号
化回路にて符号化すべき位相差がパルス周回回路内での
パルス信号の1周回時間より長くても、その位相差を問
題なく符号化できる。よって第1発明によれば、装置構
成を簡素化して、小型化を図ることができる、という効
果も得られる。
【0019】次に、請求項2記載の複合装置では、デー
タ転送手段が、パルス位相差符号化回路の出力するデジ
タルデータに所定の演算を加え、その演算後のデジタル
データを、パルス発生回路が入力するタイミングデータ
として出力する。このため、請求項2記載の複合装置に
よれば、パルス発生回路からの出力パルス信号の出力タ
イミングを、パルス位相差符号化回路が符号化した位相
差を基に設定(演算)した任意のタイミングに設定する
ことができる。
【0020】また次に、請求項3記載の複合装置では、
パルス位相差符号化回路を構成する演算手段が、デジタ
ルデータの上位ビットを、第1のカウント手段にて生成
されたカウント値に基づき作成し、デジタルデータの下
位ビットを、位置データ生成手段にて生成された位置デ
ータ及び所定タイミングにおける位置データに基づき作
成する。そして、データ転送手段は、この演算手段から
出力されるデジタルデータのうちの上位ビットを、パル
ス発生回路が入力するタイミングデータのうちの目的カ
ウント値に対応付け、下位ビットを、タイミングデータ
のうちの目的位置データに対応付ける。このため、請求
項3記載の複合装置によれば、パルス発生回路側では、
データ転送手段から入力されるタイミングデータのう
ち、上位ビットを目的カウント値、下位ビットを目的位
置データとして取り込めばよく、パルス発生回路に、デ
ータ転送手段から入力されるタイミングデータから目的
カウント値及び目的位置データを求めるための回路を設
ける必要がない。
【0021】次に、第2発明(請求項4)のデジタル制
御PLL装置は、基本的に、上記第1発明のパルス位相
差符号化回路とパルス発生回路との複合装置と同じ構成
をしており、パルス位相差符号化回路の位置データ生成
手段に対して、任意のタイミングで複数回入力パルス信
号が入力される点が異なる。そして、このように複数回
入力される入力パルス信号と相関性のある複数の出力パ
ルス信号を出力するために、パルス位相差符号化回路で
は、位置データ生成手段が、入力パルス信号が入力され
る度に、パルス周回回路から出力された遅延信号のうち
の入力パルス信号の入力されたタイミングに対応した特
定の遅延信号を検出し、その特定の遅延信号を出力した
遅延素子のパルス周回回路内での連結位置を表わす位置
データを生成し、第1のカウント手段が、入力パルス信
号の入力毎にパルス周回回路内での制御パルス信号の周
回回数をカウントしてカウント値を出力し、演算手段
が、位置データ生成手段にて生成された位置データと第
1のカウント手段にて生成されたカウント値に基づき、
入力パルス信号の位相差(好ましい実施例内では今回入
力された入力パルス信号と前回入力された入力パルス信
号との位相差)を表すデジタルデータを生成する。
【0022】また、パルス発生回路では、第2のカウン
ト手段が、データ転送手段が出力したタイミングデータ
の目的カウント値を入力し、パルス周回回路内での制御
パルス信号の周回回数をカウントして、そのカウント値
が目的カウント値になるとその旨を表す検出信号を出力
するとともに、信号選択手段が、データ転送手段が出力
したタイミングデータのうちの目的位置データを入力
し、パルス周回回路から順次出力される遅延信号の内、
その目標位置データに対応した連結位置の遅延素子から
出力された遅延信号を選択する。そして、パルス信号出
力手段が、第2のカウント手段から検出信号が出力され
るとともに信号選択手段にて遅延信号が選択されると、
出力パルス信号を出力する。よって、第2発明のデジタ
ル制御PLL装置においても、第1発明の複合装置と同
様の効果を得ることができ、延いては、複数の入力パル
ス信号と位相同期した複数の出力パルス信号を高精度に
生成することが可能になる。
【0023】次に、第3発明(請求項5)のパルス位相
差符号化回路とパルス発生回路との複合装置において
は、パルス位相差符号化回路とパルス発生回路とが共用
する遅延回路として、リング状に連結された複数の反転
回路を有し、各反転回路によりパルス信号を順次反転し
て周回させるパルス周回回路を備える。そして、パルス
位相差符号化回路では、デジタルデータ生成手段が、外
部からパルス信号が入力される度に、遅延回路から出力
された最新の遅延信号を検出し、この遅延信号を出力し
た遅延素子の遅延回路内での連結位置を表わすデジタル
データを生成し、演算手段が、このデジタルデータ生成
手段にて前回生成されたデジタルデータと最新のデジタ
ルデータとの偏差を演算して、その演算結果を、外部か
ら入力されたパルス信号の位相差を表わすデジタルデー
タとして出力する。またパルス位相差符号化回路には、
第1のカウント手段が備えられ、第1のカウント手段
が、遅延回路(パルス周回回路)内でのパルス信号の周
回回数をカウントし、そのカウント値をデジタルデータ
生成手段にて生成されたデジタルデータの上位ビットデ
ータとして演算手段に出力する。
【0024】一方、パルス発生回路では、外部から入力
されるデジタルデータの内の上位ビットデータが第2の
カウント手段に入力され、下位ビットデータが入力デー
タ出力手段に入力される。そして、第2のカウント手段
は、上記デジタルデータの上位ビットデータに基づき、
遅延回路(パルス周回回路)内でのパルス信号の周回回
数をカウントし、そのカウント値が上位ビットデータに
達すると、検出信号を出力する。尚、第2のカウント手
段から検出信号が出力されると、カウント制御手段が、
第2のカウント手段のカウント値を初期化して、カウン
ト動作を再開させる。
【0025】入力データ出力手段は、上記デジタルデー
タの上位ビットデータを除く下位ビットデータに基づ
き、信号選択手段に入力データを入力するものであり、
信号選択手段は、入力データ出力手段からの入力データ
に基づき、遅延回路から順次出力される遅延信号の内、
入力データに対応した連結位置の遅延素子から出力され
た遅延信号を選択する。そして、入力データ出力手段
は、この信号選択手段にて遅延信号が選択される度に、
下位ビットデータを加算することにより、信号選択手段
に出力する入力データを更新する。そして、第2のカウ
ント手段から検出信号が出力され、信号選択手段にて遅
延信号が選択されると、パルス信号出力手段がパルス信
号を出力する。
【0026】このように、第3発明の複合装置において
も、上記第1発明及び第2発明と同様、パルス位相差符
号化回路及びパルス発生回路に、遅延回路を構成するパ
ルス周回回路内でのパルス信号の周回回数をカウントす
る第1及び第2のカウント手段を夫々設けることによ
り、パルス位相差符号化回路及びパルス発生回路に、遅
延回路を構成するパルス周回回路を共用させている。
【0027】このため、第3発明の複合装置において
も、パルス位相差符号化回路及びパルス発生回路の時間
分解能を一致させることが可能となり、第1発明の複合
装置或いは第2発明のデジタル制御PLL装置のよう
に、パルス位相差符号化回路にて得られたデジタルデー
タを、直接或いは演算を加えてパルス発生回路に入力す
るようにすれば、パルス位相差符号化回路に入力される
パルス信号の位相差に対応したパルス信号をパルス発生
回路から出力させることができ、その出力パルスの位相
を高精度に制御することが可能になる。また、パルス位
相差符号化回路及びパルス発生回路が共用する遅延回路
には、リング状に連結された複数の反転回路からなるパ
ルス周回回路を使用するため、第1発明及び第2発明と
同様、遅延回路の構成を簡単にして、装置の小型化を図
ることもできる。
【0028】
【実施例】以下に本発明の実施例を図面と共に説明す
る。まず図1は、外部から入力される基準信号PBを分
周又は逓倍して所定周波数の出力信号(パルス信号)P
OUT を生成する、実施例の周波数変換装置全体の構成を
表わすブロック図である。
【0029】図1に示す如く、本実施例の周波数変換装
置は、リング状に連結した多数の反転回路(換言すれば
遅延素子)からなり、外部からHighレベルの制御信号P
Aが入力されているときに各反転回路の反転動作によっ
てパルス信号を順次遅延して周回させる、パルス周回回
路としてのリングオシレータ2と、このリングオシレー
タ2を構成する所定の反転回路から順次出力される遅延
信号に基づき、基準信号PBの立ち上がりから次の立ち
上がりまでの位相差(つまり周期)を2進デジタル値D
OUT に変換するパルス位相差符号化回路4と、このパル
ス位相差符号化回路4にて得られた2進デジタル値DOU
T に所定値を乗・除してパルス信号POUT の出力周期を
表わす制御データCDを生成する演算回路6と、この演
算回路6から出力される制御データCDとリングオシレ
ータ2から順次出力される遅延信号とに基づき、基準信
号PBを分周又は逓倍した周期でパルス信号POUT を出
力するデジタル制御発振回路8と、から構成されてい
る。尚、デジタル制御発振回路8は、特許請求の範囲に
記載のパルス発生回路に相当するものであり、本実施例
の周波数変換装置は、パルス位相差符号化回路とパルス
発生回路との複合装置である。また、演算回路6は、請
求項2に記載のデータ転送手段に相当する。
【0030】ここでまず、リングオシレータ2は、図2
に示す如く、反転回路として、2個の2入力ナンドゲー
ト(以下、単にナンドゲートという)NAND1,32
と、30個のインバータINV2〜31とを備えてい
る。これら各回路は、前段の出力端が次段の入力端へと
順次リング状に接続されており、ナンドゲートNAND
1のナンドゲートNAND32に接続されない方の入力
端子(以下、この入力端子を起動用端子という)には、
外部からの制御信号PAが入力され、また、ナンドゲー
トNAND32のインバータINV31に接続されない
方の入力端子(以下、この入力端子を制御用端子とい
う)にはインバータINV18の出力信号が入力されて
いる。一方、ナンドゲートNAND1から数えて偶数段
目に接続された反転回路の出力端には、夫々、出力端子
Q0〜Q15が設けられており、これらの出力端子Q0
〜Q15が、パルス位相差符号化回路4及びデジタル制
御発振回路8に夫々接続されている。
【0031】次に、このように構成されたリングオシレ
ータ2の動作について、図3を用いて説明する。まず、
制御信号PAがLow レベルであるときは、ナンドゲート
NAND1の出力P01はHighレベルとなるため、ナン
ドゲートNAND1から数えて偶数段目のインバータの
出力はLow レベルとなり、奇数段目のインバータの出力
はHighレベルとなって安定する。また、この状態におい
て、ナンドゲートNAND32の制御用端子に入力され
たインバータINV18の出力P18はLow レベルであ
るため、ナンドゲートNAND32だけは、偶数段目に
接続されているにも関わらずHighレベルを出力する。つ
まり、このように構成することにより、ナンドゲートN
AND1の入・出力信号が共にHighレベルとなるように
して、次に制御信号PAがLow からHighレベルに変化し
たときに、ナンドゲートNAND1が反転動作を開始す
るようにしている。
【0032】次に、制御信号PAがLow からHighレベル
に変化すると、ナンドゲートNAND1の出力P01
は、HighからLow レベルに反転するため、後続のインバ
ータの出力が順次反転して、奇数段目のインバータの出
力はHighからLow レベルに変化し、偶数段目のインバー
タの出力はLow からHighレベルに変化していく。なお、
以下の説明においては、このように制御信号PAがHigh
レベルであるときに、リングオシレータ2上を、奇数段
目の反転回路の立ち下がり出力として、及び偶数段目の
反転回路の立ち上がり出力として順次周回するパルス信
号のエッジをメインエッジと言い、図3においては点印
で表す。
【0033】そして、このメインエッジがインバータI
NV18に到達して、インバータINV18の出力P1
8がLow からHighレベルに反転すると、インバータIN
V31の出力レベルは未だHighレベルであるために、ナ
ンドゲートNAND32の2つの入力信号は共にHighレ
ベルとなって、ナンドゲートNAND32が反転動作を
開始し、その出力がHighからLow レベルに反転する。な
お、以下の説明においては、このようにメインエッジが
制御用端子からナンドゲートNAND32に入力され、
このナンドゲートNAND32によって反転されて、リ
ングオシレータ2上を、奇数段目の反転回路の立ち上が
り出力として、及び偶数段目の反転回路の立ち下がり出
力として順次周回するパルス信号のエッジをリセットエ
ッジと言い、図3においては×印で表す。そして、この
リセットエッジは、ナンドゲートNAND1により発生
したメインエッジと共に、リングオシレータ2上を周回
する。
【0034】また、その後のメインエッジは、インバー
タINV18からの後続の各インバータにより順次反転
され、インバータINV31の出力がHighからLow レベ
ルに反転することによりナンドゲートNAND32に入
力されるが、このときナンドゲートNAND32の制御
用端子の入力信号、即ちインバータINV18の出力信
号は、Highレベルとなっているため、メインエッジはそ
のままナンドゲートNAND32及びナンドゲートNA
ND1以後の各インバータによって順次反転されて、リ
ングオシレータ2上を伝達していく。
【0035】なお、このようにメインエッジが、インバ
ータINV19〜31を経由して、ナンドゲートNAN
D32に到達したときに、インバータINV18の出力
信号が未だHighレベルであるのは、インバータINV1
9〜31間のインバータの数が13個であるのに対し
て、ナンドゲートNAND32からインバータINV1
8までのナンドゲートを含むインバータの数は19個で
あるためであり、これにより、リセットエッジがナンド
ゲートNAND32からインバータINV18まで伝達
するよりも早く、メインエッジがナンドゲートNAND
32に入力されるからである。
【0036】一方、ナンドゲートNAND32によって
発生したリセットエッジは、ナンドゲートNAND1を
含む各インバータを経由して、再びインバータINV1
8に到達し、ナンドゲートNAND32の制御用端子の
信号レベルをHighからLow レベルに反転させるが、この
ときは、ナンドゲートNAND32のインバータINV
31からの入力信号が、既にメインエッジによってLow
レベルとなっているため、ナンドゲートNAND32の
出力は変化せず、リセットエッジは、インバータINV
18からインバータINV19〜31の正規ルートで順
次ナンドゲートNAND32へ伝達される。
【0037】そして、リセットエッジが、インバータI
NV31に到達すると、ナンドゲートNAND32のイ
ンバータINV31からの入力信号が、Low からHighレ
ベルへと反転する。また、これとほぼ同時に、メインエ
ッジがインバータINV18に到達して、ナンドゲート
NAND32の制御用端子の入力信号もLow からHighレ
ベルへと反転する。これは、メインエッジが、ナンドゲ
ートNAND1から始まり、リングオシレータ2を正規
ルートで一周してから再びナンドゲートNAND1を通
過してインバータINV18へ到達するのに対し、リセ
ットエッジは、メインエッジがナンドゲートNAND1
からインバータINV18へ到達してからナンドゲート
NAND32の反転動作開始により発生され、その後、
リングオシレータ2を正規ルートで一周するというよう
に、両エッジがナンドゲートNAND32へ到達するま
でに経由する反転回路の延べ総数が、50個と全く同一
であるからである。
【0038】また本実施例のリングオシレータ2では、
その偶数段目のインバータの反転応答時間は立ち上がり
出力よりも立ち下がり出力の方が速く、逆に、奇数段目
のインバータの反転応答時間は立ち下がり出力よりも立
ち上がり出力の方が速くなるように予め設定してあり、
リセットエッジの方がメインエッジよりも若干速くナン
ドゲートNAND32に到達するようにしている。
【0039】従って、リセットエッジによって、インバ
ータINV31の出力がLow からHighレベルに反転して
も、ナンドゲートNAND32の制御用端子の入力信号
は、未だLow レベルのままであるため、ナンドゲートN
AND32の出力は反転せず、やや遅れてメインエッジ
がインバータINV18に到達し、ナンドゲートNAN
D32の制御用端子の入力信号のレベルがLow からHigh
レベルに反転したときに、ナンドゲートNAND32の
出力がHighからLow レベルに反転する、というように、
リセットエッジは、ここで一旦消滅し、メインエッジに
よって再発生される。
【0040】そして以後は、上記の動作が繰り返され、
リセットエッジがメインエッジ一周毎に再発生されて、
メインエッジと共に、リングオシレータ2上を周回する
こととなる。そして、制御信号PAがLow レベルになる
と、このような一連の動作は停止して、上述の初期状態
へ戻ることとなる。
【0041】以上のように、本実施例のリングオシレー
タ2においては、同一周回上に発生タイミングの異なる
2つのパルスエッジ(メインエッジとリセットエッジ)
を周回させるようにしているため、ナンドゲートNAN
D1は、自己が発生させたメインエッジが戻ってくる前
にリセットエッジによって出力が反転され、ナンドゲー
トNAND32は、自己が発生させたリセットエッジが
戻ってくる前にメインエッジによって出力が反転すると
いうように、常にパルス信号が周回することになる。そ
して、各出力端子Q0〜Q15からは、各反転回路での
反転動作時間Tdの32倍の時間(32・Td)を1周
期とするパルス信号が夫々出力されることになる。
【0042】次に、上記リングオシレータ2を使用して
基準信号PBの位相差(周期)を2進デジタル値DOUT
に変換するパルス位相差符号化回路4について説明す
る。図4に示すように、本実施例のパルス位相差符号化
回路4は、リングオシレータ2の各出力端子Q0〜Q1
5からの出力信号を受け、基準信号PBがLow からHigh
レベルに変化した時(基準信号PBの立ち上がりタイミ
ング)に、リングオシレータ2内でメインエッジが何れ
の反転回路に到達しているかを検出して、その位置を4
ビットの2進デジタル値(D0〜D3)に符号化するパ
ルスセレクタ・エンコーダ回路12と、出力端子Q15
から出力されるリングオシレータ2内のナンドゲートN
AND32の出力P32から、リングオシレータ2内を
メインエッジが何回周回したかをカウントする第1のカ
ウンタ14と、基準信号PBの立ち上がりタイミングで
第1のカウンタ14からの10ビット出力をラッチする
第1のラッチ回路16と、出力端子Q7から出力される
リングオシレータ2内のインバータINV16の出力P
16から、リングオシレータ2内をメインエッジが何回
周回したかをカウントする第2のカウンタ18と、基準
信号PBの立ち上がりタイミングで第2のカウンタ18
からの10ビット出力をラッチする第2のラッチ回路2
0と、第1のラッチ回路16及び第2のラッチ回路20
からの10ビット出力が夫々入力され、パルスセレクタ
・エンコーダ回路12から出力される4ビットの2進デ
ジタル値(D0〜D3)の最上位ビット(MSB)の値
に基づき、第1のラッチ回路16及び第2のラッチ回路
20の10ビット出力のうちの何れか一方の出力を選択
して、パルスセレクタ・エンコーダ回路12から出力さ
れる4ビットの2進デジタル値(D0〜D3)に対する
上位ビットデータ(D4〜D13)として出力するマル
チプレクサ22と、このマルチプレクサ22からの10
ビットの2進デジタル値(D4〜D13)とパルスセレ
クタ・エンコーダ回路12からの4ビットの2進デジタ
ル値(D0〜D3)とからなる14ビットの2進デジタ
ル値(D0〜D13)に更に値1の上位ビットデータD
14(4000H)を加え、15ビットの2進デジタル
値(D0〜D14)として出力する加算器24と、基準
信号PBの立ち上がりタイミングにて、上記14ビット
の2進デジタル値(D0〜D13)をラッチするデータ
ラッチ回路26と、加算器24から出力される15ビッ
トの2進デジタル値(D0〜D14)から、データラッ
チ回路26により基準信号PBの前回の立ち上がりタイ
ミングにてラッチされた2進デジタル値(D0〜D1
3)を減じて、基準信号PBの立ち上がりから次の立ち
上がりまでの時間(つまり基準信号PBの周期)を表わ
す2進デジタル値DOUT を生成する減算器28とから構
成されている。
【0043】また、パルスセレクタ・エンコーダ回路1
2は、図5に示すように、リングオシレータ2の出力端
子Q0〜Q15が入力端子Dに夫々接続され、基準信号
PBの立ち上がりで各出力端子Q0〜Q15の信号レベ
ルをラッチするDフリップフロップDFF0〜DFF1
5と、一方の入力端子にこれら各DフリップフロップD
FF0〜DFF15の出力がそのまま入力され、他方の
入力端子に次段のDフリップフロップDFF1〜DFF
15,DFF0の出力が反転して入力される、アンドゲ
ートAND0〜AND15と、これらアンドゲートAN
D0〜AND15の内、出力レベルがHighレベルである
アンドゲートANDnの位置を4ビットの2進デジタル
値(D0〜D3)に符号化するエンコーダ12aとから
構成されている。
【0044】このように構成された本実施例のパルス位
相差符号化回路4においては、図6に示す如く、リング
オシレータ2が制御信号PAにより起動されてパルス信
号の周回動作を開始すると、各カウンタ14,18がカ
ウント動作可能な状態となり、メインエッジがリングオ
シレータ2の第16段目のインバータINV16を通過
した時点で第2のカウンタ18がカウントアップし、メ
インエッジがリングオシレータ2の第32段目のナンド
ゲートNAND32を通過した時点で第1のカウンタ1
4がカウントアップする。つまり、図6に示すように、
第1のカウンタ14の出力(C10〜C19)と第2の
カウンタ18の出力(C20〜C29)とは、メインエ
ッジがリングオシレータ2を半周する時間だけずれたタ
イミングで変化する。
【0045】そして、このようにリングオシレータ2が
周回動作しているときに、基準信号PBが立ち上がる
と、第1のラッチ回路16が第1のカウンタ14の出力
(C10〜C19)をラッチすると共に、第2のラッチ
回路20が第2のカウンタ18の出力(C20〜C2
9)をラッチする。
【0046】一方、このように基準信号PBが立ち上が
ると、パルスセレクタ・エンコーダ回路12内では、各
DフリップフロップDFF0〜DFF15にクロックが
供給され、各DフリップフロップDFF0〜DFF15
は、そのときのリングオシレータ2の出力端子Q0〜Q
15の信号レベルをラッチして出力する。
【0047】そして、例えば、基準信号PBが、図6に
示すt1のタイミング、即ちメインエッジが第32段目
のナンドゲートNAND32の位置にあるときに立ち上
がったときは、ナンドゲートNAND32の出力信号は
Highレベルに変化しているが、第2段目のインバータI
NV2の出力信号は未だLow レベルのままであるため、
図4に示すアンドゲートAND0〜AND15の出力の
うち、一番右のアンドゲートAND15の出力だけがHi
ghレベルとなって、エンコーダ12aに出力される。
【0048】つまり、まず、パルスセレクタ・エンコー
ダ回路12の各DフリップフロップDFF0〜DFF1
5には、リングオシレータ2内の偶数段目の反転回路か
ら出力されるパルス信号が入力され、この信号はメイン
エッジにて立ち上がり、リセットエッジにて立ち下がる
ため、DフリップフロップDFF0〜DFF15の内、
リングオシレータ2内でメインエッジが到達している反
転回路からの出力をラッチするDフリップフロップDF
Fnの出力はHighレベルとなり、次段のDフリップフロ
ップDFF(n+1) の出力はLow レベルとなる。そこで、
本実施例では、DフリップフロップDFF0〜DFF1
5の内、連続する2段のDフリップフロップの出力を夫
々アンドゲートAND0〜AND15に入力して、対応
するDフリップフロップDFFnの出力がHighレベル
で、次段のDフリップフロップDFF(n+1) の出力がLo
w レベルとなるアンドゲートANDnの出力だけがHigh
レベルとなるように構成し、その信号をエンコーダ12
aに出力することにより、エンコーダ12aにて、リン
グオシレータ2内でリセットエッジが到達している反転
回路の位置を表わす2進デジタル値(D0〜D3)を生
成できるようにしているのである。このため、例えば、
上記のように、基準信号PBが、メインエッジが第32
段目のナンドゲートNAND32に到達しているときに
立ち上がり、アンドゲートAND15の出力がHighレベ
ルとなった場合には、エンコーダ12aから、その位置
に対応した値15を2進数にコード化した2進デジタル
値(1111)が出力されることとなる。
【0049】また、本実施例のパルス位相差符号化回路
4においては、このようにパルスセレクタ・エンコーダ
回路12から出力される2進デジタル値(D0〜D3)
のMSB、即ちD3がマルチプレクサ22に入力されて
おり、このマルチプレクサ22は、D3の値が1のとき
には、第1のラッチ回路16の10ビット出力(C10
〜C19)を10ビットの2進デジタル値(D4〜D1
3)として出力し、逆にD3の値が0のときには、第2
のラッチ回路20の10ビット出力(C20〜C29)
を10ビットの2進デジタル値(D4〜D13)として
出力する。
【0050】例えば、図6に示すt1のタイミングで基
準信号PBが立ち上がったときは、メインエッジは、リ
ングオシレータ2の第32段目のナンドゲートNAND
32に到達しているので、パルスセレクタ・エンコーダ
回路12から出力されるD3の値は1となり、この場合
は、第1のラッチ回路16の10ビット出力(C10〜
C19)が選択されて、マルチプレクサ22からは(0
000000001)が出力される。また、図6に示す
t2のタイミングで基準信号PBが立ち上がったとき
は、メインエッジは、リングオシレータ2の第2段目の
インバータINV2を既に通過して第16段目のインバ
ータINV16に到達する前であるため、パルスセレク
タ・エンコーダ回路12から出力されるD3の値は0と
なり、この場合は、第2のラッチ回路20の10ビット
出力(C20〜C29)が選択されて、マルチプレクサ
22からは(0000000010)が出力される。
【0051】なお、本実施例のパルス位相差符号化回路
4において、このように2つのカウンタ14,18と2
つのラッチ回路16,20とを夫々設け、マルチプレク
サ22によって、パルスセレクタ・エンコーダ回路12
から出力される2進デジタル値(D0〜D3)のMSB
が値0であるときには第2のラッチ回路20の出力を選
択し、2進デジタル値(D0〜D3)のMSBが値1で
あるときには第1のラッチ回路16の出力を選択するの
は、各カウンタ14,18の出力が安定するまでにある
程度の時間を要するためであり、基準信号PBが立ち上
がったときのメインエッジの位置から、少なくともリン
グオシレータ2の半周分だけ前の反転回路の出力信号を
クロック入力とするカウンタの方を選択するすることに
よって、常に、安定状態となっている正確なカウント値
がマルチプレクサ22から出力されるようにしているの
である。
【0052】次に、このようにマルチプレクサ22から
出力される10ビットの2進デジタル値(D4〜D1
3)は、パルスセレクタ・エンコーダ回路12から出力
される4ビットの2進デジタル値(D0〜D3)と共
に、14ビットの2進デジタル値(D0〜D13)とし
て、加算器24及びデータラッチ回路26に夫々入力さ
れる。すると、加算器24は、この14ビットの2進デ
ジタル値(D0〜D13)に、更に値1の上位ビットデ
ータD14(=4000(HEX)) を加算し、加算後の15ビ
ットの2進デジタル値(D0〜D14)を減算器28に
出力する。
【0053】また、データラッチ回路26は、パルスセ
レクタ・エンコーダ回路12及びマルチプレクサ22か
ら入力された14ビットの2進デジタル値(D0〜D1
3)を、基準信号PBが立ち上がる度にラッチし、その
ラッチした2進デジタル値(D0〜D13)を減算器2
8に出力する。
【0054】なお、このときデータラッチ回路26がラ
ッチするデータは、基準信号PBの立ち上がり時点でマ
ルチプレクサ22及びパルスセレクタ・エンコーダ回路
12が既に出力している2進デジタル値(D0〜D1
3)であるため、マルチプレクサ22及びパルスセレク
タ・エンコーダ回路12にて基準信号PBが前回立ち上
がった際(つまり1周期前)に生成された2進デジタル
値(D0〜D13)となり、減算器28には、通常、こ
のデータラッチ回路26にてラッチされた基準信号PB
の1周期前の2進デジタル値(D0〜D13)と、基準
信号PBの立ち上がりにより今回生成され加算器24に
て最上位ビットD14が付与された15ビットの2進デ
ジタル値(D0〜D14)とが夫々入力されることにな
る。
【0055】そして、減算器28では、加算器24から
入力された最新の2進デジタル値(D0〜D14)か
ら、データラッチ回路26から入力された基準信号PB
の1周期前の2進デジタル値(D0〜D13)を減じ
て、その偏差を演算し、その演算結果を、基準信号PB
の周期を表わす14ビットの2進デジタル値DOUT とし
て出力する。
【0056】すなわち、本実施例のパルス位相差符号化
回路4においては、制御信号PAによりリングオシレー
タ2が起動された後のリングオシレータ2内でのメイン
エッジの周回回数をカウントし、基準信号PBが立ち上
がる度に、そのカウント結果と、パルスセレクタ・エン
コーダ回路12から出力されるリングオシレータ2内で
のメインエッジの位置を表わす2進デジタル値とから、
基準信号PBの立ち上がり時点を表わす2進デジタル値
を生成して、その生成した最新の2進デジタル値と前回
生成した2進デジタル値との差を、制御信号PAの周期
を表わす2進デジタル値DOUT として、演算回路6に出
力するようにされている。
【0057】このため、従来のパルス位相差符号化回路
のように、入力パルスの位相差を符号化する度にリング
オシレータをリセットする必要はなく、リングオシレー
タのパルス信号周回動作を連続的に実行させることがで
きる。なお、減算器28において、基準信号PBの立ち
上がりタイミングで生成した最新の2進デジタル値と前
回生成した2進デジタル値との偏差を演算する際、加算
器24により、最新の2進デジタル値に、値1の最上位
ビットD14を付加して15ビットの2進デジタル値に
するのは、カウンタ14,18がリングオシレータ2内
のパルス信号の周回回数を連続的にカウントするため、
その出力値が最大値(=3FFF(HEX)) に達すると、その
後は最小値(=0)に戻ってしまうためである。
【0058】つまり、基準信号PBの立ち上がり後、次
に立ち上がるまでの間に、カウンタ14,18の出力が
最大値から最小値に変化すると、マルチプレクサ22と
パルスセレクタ・エンコーダ回路12とにより得られた
最新の2進デジタル値(D0〜D13)よりも、データ
ラッチ回路26にラッチされた前回の2進デジタル値
(D0〜D13)の方が大きくなり、これをそのまま減
算すると、減算結果が負になってしまうことがあるの
で、本実施例では、最新の2進デジタル値(D0〜D1
3)に値1の上位ビットデータD14を加えることによ
り、15ビットの2進デジタル値(D0〜D14)を生
成し、この値からデータラッチ回路26にラッチされた
2進デジタル値(D0〜D13)を減算して、その減算
結果の下位14ビットのみを出力することにより、常に
基準信号PBの周期に対応した2進デジタル値DOUT が
得られるようにしているのである。
【0059】なお、本実施例のパルス位相差符号化回路
4においては、パルスセレクタ・エンコーダ回路12
が、請求項1に記載の位置データ生成手段或いは請求項
5記載のデジタルデータ生成手段として機能し、カウン
タ14,18が、請求項1或いは請求項5記載の第1の
カウント手段として機能し、ラッチ回路20,マルチプ
レクサ22,加算器24,データラッチ回路26及び減
算器28が、請求項1或いは請求項5記載の演算手段と
して機能する。次に、上記のようにパルス位相差符号化
回路4にて得られた基準信号PBの周期を表わす2進デ
ジタル値DOUT は、データ転送手段としての信号線を経
由して、パルス発生回路であるデジタル制御発振回路8
の制御データCDとして送出される。尚、本実施例で
は、信号線上にデータ転送手段として演算回路6を有
し、この演算回路6により、所定値が乗算又は所定値に
て除算され、デジタル制御発振回路8の制御データCD
(14ビット)として送出される。
【0060】そして、デジタル制御発振回路8は、この
制御データCDを受けると、制御データCDに対応した
周期でパルス信号(発振信号)POUT を出力する。つま
り、デジタル制御発振回路8は、制御データCDが2進
デジタル値DOUT に所定値を乗じた値であれば、基準信
号PBの周期を所定値倍した周期、つまり基準信号PB
を所定値で分周した周期でパルス信号POUT を出力し、
制御データCDが2進デジタル値DOUT を所定値で割っ
た値であれば、基準信号PBの周期を所定値分の1にし
た周期、つまり基準信号PBを所定値で逓倍した周期で
パルス信号POUT を出力する。
【0061】以下、このデジタル制御発振回路8の構成
及び動作について説明する。図7に示す如く、本実施例
のデジタル制御発振回路8は、リングオシレータ2の各
出力端子Q0〜Q15からの信号を受け、後述するセレ
クトデータCDLNに対応した所定の出力端子からの出
力信号を選択して、その信号をセレクト信号PSOとし
て出力するパルスセレクタ32と、演算回路6から入力
された14ビットの制御データCDの内、上位10ビッ
トがカウントデータCDHとしてプリセットされると共
に、リングオシレータ2の出力端子Q7からの出力信号
の立ち上がりタイミングでカウントを行い、カウント値
DCDが値1のときに出力信号CN1をHighレベルに
し、カウント値DCDが0のときに出力信号CN2をHi
ghレベルにするダウンカウンタ34と、当該発振回路8
の起動時に外部から入力されるリセット信号CSTによ
ってリセットされると共に、パルス信号POUT の立ち上
がりタイミングで演算回路6から入力された14ビット
の制御データCDの内の下位4ビットを基準セレクトデ
ータCDLとしてラッチするラッチ回路36と、同じく
外部から入力されるリセット信号CSTによってリセッ
トされると共に、パルス信号POUT の立ち上がりタイミ
ングで、そのときパルスセレクタ32に入力しているセ
レクトデータCDLNをラッチし、そのラッチしたデー
タを旧セレクトデータCDLBとして出力するラッチ回
路38と、ラッチ回路38から出力される旧セレクトデ
ータCDLBとラッチ回路36から出力される基準セレ
クトデータCDLとを加算して、5ビットの加算データ
CDLAを生成し、その内の下位4ビットを上記セレク
トデータCDLNとしてパルスセレクタ32及びラッチ
回路38に出力すると共に、加算データCDLAの下位
4ビット目(つまりセレクトデータCDLNの最上位ビ
ット)の値を信号MSBとして出力する加算器40と、
加算器40から出力される5ビットの加算データCDL
Aの内、最上位ビットをキャリー信号CYとして、キャ
リー信号CYがLow レベルのときにはダウンカウンタ3
4の出力信号CN1を選択し、逆にキャリー信号CYが
Highレベルのときにはダウンカウンタ34の出力信号C
N2を選択して、出力信号SL1として出力するセレク
タ42と、上記リセット信号CSTとセレクタ42の出
力信号SL1との論理和をとり、その論理和信号をダウ
ンカウンタ34のセット信号として出力するオアゲート
ORaと、セレクタ42の出力信号SL1をリングオシ
レータ2内でパルス信号が半周するのに要する時間T1
だけ遅延して遅延信号DL1を出力する遅延線44と、
加算器40から出力される信号MSBがLow レベルのと
きにはセレクタ42の出力信号SL1を選択し、逆に信
号MSBがHighレベルのときには遅延線44からの遅延
信号DL1を選択して、出力信号SL2として出力する
セレクタ46と、セレクタ46の出力信号SL2を、パ
ルスセレクタ32から出力されるセレクト信号PSOの
立ち上がりタイミングでラッチして、ラッチ信号QOUT
を出力するクリア端子付きDフリップフロップDFFa
と、DフリップフロップDFFaからのラッチ信号QOU
T を所定時間T2だけ遅延して遅延信号DL2を出力す
る遅延線48と、この遅延線48から出力される遅延信
号DL2とDフリップフロップDFFaからのラッチ信
号QOUT との論理積をとり、その論理積信号をDフリッ
プフロップDFFaのクリア信号として出力するアンド
ゲートANDaと、DフリップフロップDFFaからの
ラッチ信号QOUT を増幅してパルス信号POUT として出
力する増幅器50とから構成されている。
【0062】ここで、パルスセレクタ32は、リングオ
シレータ2に設けられた出力端子Q0〜Q15からの出
力信号を夫々入力し、これら各信号の中から、加算器4
0にて生成された加算データCDLA(5ビット)の下
位4ビットであるセレクトデータCDLNに対応した番
号の信号を選択して出力する。つまり、このパルスセレ
クタ32は、例えば、セレクトデータCDLNが値1を
表す「0001」であれば、出力端子Q1からの出力信
号をセレクト信号PSOとして出力し、セレクトデータ
CDLNが値15を表す「1111」であれば、出力端
子Q15からの出力信号をセレクト信号PSOとして出
力する。
【0063】また、ダウンカウンタ34は、セット端子
SETを備えた周知のカウンタであり、そのセット端子
SETには、オアゲートORaからのセット信号が入力
される。そして、このセット信号がHighレベルのとき
に、リングオシレータ2の出力端子Q7からの信号(以
下、クロック信号CLKともいう。)が立ち上がると、
制御データCDの上位10ビットがカウントデータCD
Hとしてプリセットされる。一方、セット信号がLow レ
ベルのときには、リングオシレータ2からのクロック信
号CLKの立ち上がり毎に、そのカウント値DCDを1
づつ減少させ、カウント値DCDが値1のときに出力信
号CN1をHighレベルにし、また、カウント値DCDが
0のときに出力信号CN2をHighレベルにする。
【0064】次に、上記のように構成されたデジタル制
御発振回路8の動作を説明する。まず、リセット信号C
STを所定時間Highレベルにすることにより、クロック
信号CLKの立ち上がりタイミングにてダウンカウンタ
34に制御データCDの上位10ビットをカウントデー
タCDHをプリセットさせると共に、ラッチ回路36,
38をリセットして内部のデータをクリアすることによ
り、当該発振回路8を初期状態にする。
【0065】ここで、この初期状態では、ラッチ回路3
6,38がリセットされるため、各ラッチ回路36,3
8から出力される4ビットのデータは全て0となり、加
算器40から出力される5ビットの加算データCDLA
も全て0となる。従って、この初期状態においては、パ
ルスセレクタ32にセレクトデータCDLNとして値0
を表す「0000」が入力され、パルスセレクタ32は
リングオシレータ2の出力端子Q0からの出力信号をセ
レクト信号PSOとして出力することになる。また、こ
の初期状態では、ダウンカウンタ34のSET端子がHi
ghレベルとなるため、ダウンカウンタ34には、リング
オシレータ2からのクロック信号CLKの立ち上がりタ
イミングで、制御データCDの上位10ビットがカウン
トデータCDHとしてプリセットされる。
【0066】そしてその後、リセット信号CSTがLow
レベルになると、ダウンカウンタ34は、リングオシレ
ータ2からのクロック信号CLKの立ち上がり毎にその
プリセットされたカウントデータCDHを順次ダウンカ
ウントするカウント動作を開始するが、このとき加算器
40から出力される5ビットの加算データCDLAは全
て0であるため、セレクタ42,46には夫々Low レベ
ルの信号が入力され、セレクタ42はダウンカウンタ3
4からの出力信号CN1を選択して出力信号SL1を出
力し、セレクタ46はセレクタ42からの出力信号SL
1を選択して出力信号SL2を出力する。
【0067】このため、リセット信号CSTがHighレベ
ルからLow レベルに切り換えられた直後(つまり起動直
後)には、図8の(A)に示すように、ダウンカウンタ
34のカウント値DCDが1になっているときにDフリ
ップフロップDFFaの入力端子DがHighレベルとな
り、その状態で、リングオシレータ2の出力端子Q0の
出力がHighレベルとなってパルスセレクタ32からセレ
クト信号PSOが出力された時点で、当該発振回路8か
ら最初のパルス信号POUT が出力されることになる。
【0068】またDフリップフロップDFFaは、ラッ
チ信号QOUT (Highレベル)を出力すると、その後は、
ラッチ信号QOUT を所定時間T2だけ遅延する遅延線4
8からの遅延信号DL2がHighレベルになったときに、
アンドゲートANDaを介してクリアされるため、ラッ
チ信号QOUT ,延いてはパルス信号POUT のパルス幅
は、遅延線48の遅延時間T2と一致することになり、
当該発振回路8からは所定パルス幅のパルス信号POUT
が出力されることになる。
【0069】またこのように当該発振回路8の起動後、
最初のパルス信号POUT が出力されると、このパルス信
号POUT の立ち上がりタイミングで、ラッチ回路36が
制御データCDの下位4ビットを基準セレクトデータC
DLとしてラッチし、ラッチ回路38が現在パルスセレ
クタ32に入力されているセレクトデータCDLNを旧
セレクトデータCDLBとしてラッチするため、加算器
40から出力される加算データCDLAが、制御データ
CDの下位4ビット(基準セレクトデータCDL)と現
在の加算データCDLAの下位4ビット(旧セレクトデ
ータCDLB:この場合,値0)とを加算した値に更新
される。なお、このとき加算器40から出力される加算
データCDLAのキャリー信号CYは0であるため、セ
レクタ42はダウンカウンタ34の出力信号CN1の選
択を継続する。
【0070】一方、ダウンカウンタ34のSET端子に
は、セレクタ42からの出力信号SL1が入力されてい
るため、セレクタ42からの出力信号SL1がHighレベ
ルになった後、リングオシレータ2からのクロック信号
CLKが立ち上がった時点で、ダウンカウンタ34に、
制御データCDの上位10ビットがカウントデータCD
Hとして再度設定され、クロック信号CLKの次の立ち
上がりタイミングからカウント動作を再開する。
【0071】そして、このようにダウンカウンタ34が
カウント動作を再開し、そのカウント値DCDが値1に
なって、その出力信号CN1がHighレベルになると、図
8の(B)に示す如く、セレクタ42の出力信号SL
1,及びセレクタ46の出力信号SL2が順次Highレベ
ルになる。
【0072】また、このとき、パルスセレクタ32は、
加算器40から出力される加算データCDLAの下位4
ビット(つまりセレクトデータCDLN)に対応して、
リングオシレータ2からの出力信号を選択するため、例
えばラッチ回路36が基準セレクトデータCDLとして
ラッチした制御データCDの下位4ビットが値1を示す
「0001」であり、加算器40から出力される加算デ
ータCDLAが「00001」になったとすると、図8
の(B)に示す如く、リングオシレータ2の出力端子Q
1からの出力信号を選択する。
【0073】従って、この場合、セレクタ46の出力信
号SL2がHighレベルになった後、出力端子Q1からの
出力信号が立ち上がった時点で、DフリップフロップD
FFaからの出力信号QOUT がHighレベルとなり、当該
発振回路8から2個目のパルス信号POUT が出力される
ことになる。
【0074】そして、このように当該発振回路8から2
個めのパルス信号POUT が出力されると、ラッチ回路3
8が、パルスセレクタ32に現在入力されているセレク
トデータCDLNを旧セレクトデータCDLBとして再
度ラッチし、ラッチ回路36が制御データCDの下位4
ビットを基準セレクトデータCDLとして再度ラッチす
るため、制御データCDの下位4ビットが「0001」
のままであれば、加算器40から出力される加算データ
CDLAは「00010」に更新され、その後、加算デ
ータCDLAは、パルス信号POUT を出力する度に、ラ
ッチ回路36がラッチした制御データCDの下位4ビッ
ト(基準セレクトデータCDL)を加算した値に更新さ
れる。
【0075】次に、上記のような動作を繰り返すことに
より、加算器40から出力される加算データCDLAが
例えば「01111」となり、その下位4ビット目であ
る信号MSBがHighレベルになると、パルスセレクタ3
2は、リングオシレータ2の出力端子Q15からの出力
信号を選択し、セレクタ46は、セレクタ42からの出
力信号SL1をリングオシレータ2内でパルス信号が半
周するのに要する時間T1だけ遅延する遅延線44から
の遅延信号DL1を選択するようになる。
【0076】従って、この場合には、ダウンカウンタ3
4のカウント値DCDが値1になって、その出力信号C
N1がHighレベルになると、セレクタ42の出力信号S
L1がHighレベルになり、その後、時間T1経過した
後、セレクタ46の出力信号SL2がHighレベルにな
る。そして、その後リングオシレータ2の出力端子Q1
5からの出力信号が立ち上がった時点で、Dフリップフ
ロップDFFaからの出力信号QOUT がHighレベルとな
り、当該発振回路8から次のパルス信号POUT が出力さ
れることになる。
【0077】なお、これは、パルスセレクタ32が出力
端子Q8〜Q15からの出力信号を選択する場合には、
DフリップフロップDFFaにおいて、入力データがHi
ghレベルになった直後にそのデータをラッチすることに
なり、DフリップフロップDFFaからの出力信号QOU
T が不確定になる虞があるからである。
【0078】つまり、本実施例では、パルスセレクタ3
2が出力端子Q0〜Q7からの出力信号を選択している
場合には、セレクタ42の出力信号SL1をそのままD
フリップフロップDFFaに入力し、逆に、パルスセレ
クタ32が出力端子Q8〜Q15からの出力信号を選択
している場合には、セレクタ42の出力信号SL1をパ
ルス信号がリングオシレータ2を半周するのに要する時
間T1だけ遅延させてDフリップフロップDFFaに入
力することにより、DフリップフロップDFFaへの入
力データがHighレベルに変化してからDフリップフロッ
プDFFaがそのデータをラッチするまでの時間が、常
に、リングオシレータ2をパルス信号が半周するのに要
する時間以上となるようにしているのである。
【0079】また次に、加算器40から出力される加算
データCDLAのキャリー信号CYがHighレベルになる
と、セレクタ42は、ダウンカウンタ34のカウント値
DCDが0であるときにHighレベルとなる出力信号CN
2を選択する。従って、この場合には、リングオシレー
タ2内でのパルス信号の周回回数が制御データCDの上
位10ビットデータに値1を加えた回数に達した後、パ
ルスセレクタ32から出力されるセレクト信号PSOの
立ち上がりで、パルス信号POUT が出力されることにな
る。
【0080】なお、これは、ダウンカウンタ34は、リ
ングオシレータ2の出力端子Q7から出力されるクロッ
ク信号CLKにより常に一定周期(32・Td)でダウ
ンカウントを行うため、今回リングオシレータ2からパ
ルス信号を取り出す出力端子が、前回パルス信号を取り
出した出力端子よりも前段のものになったとき、つま
り、パルスセレクタ32に入力されるセレクトデータC
DLNの値が前回値よりも小さくなったときに、発振周
期が、リングオシレータ2をパルス信号が1周する時間
だけ短くなってしまうためである。
【0081】このように本実施例のデジタル制御発振回
路8においては、演算回路6から出力される制御データ
CDの上位10ビットであるカウントデータCDHにて
リングオシレータ2内でのパルス信号の周回回数をカウ
ントし、制御データCDの下位4ビットである基準セレ
クトデータCDLを順次加算した5ビットの加算データ
CDLAの下位4ビット(セレクトデータCDLN)に
てリングオシレータ2からの出力信号を選択し、更に加
算データCDLAのキャリー信号CYにてパルス信号の
周回回数のカウント値を増・減することにより、パルス
信号POUT を、常に、制御データCDとリングオシレー
タ2内の反転回路の反転動作時間Tdとで決定される一
定周期(=CDH×32・Td+CHL×2・Td)で
繰返し出力するようにされている。このため、従来のデ
ジタル制御発振回路のように、パルス信号POUT を出力
する度にリングオシレータをリセットする必要はなく、
リングオシレータのパルス信号周回動作を連続的に実行
させることができる。なお、本実施例のデジタル制御発
振回路8においては、ダウンカウンタ34が、請求項1
或いは請求項5に記載の第2のカウント手段として機能
し、パルスセレクタ32が、請求項1或いは請求項5に
記載の信号選択手段として機能し、ラッチ回路36,3
8及び加算器40が、請求項5記載の入力データ出力手
段として機能し、セレクタ42,46、遅延線44,4
8,DフリップフロップDFFa,アンドゲートAND
a,及び増幅器50が、請求項1或いは請求項5記載の
パルス信号出力手段として機能し、オアゲートORa
が、請求項5記載のカウント制御手段として機能する。
【0082】以上、詳述したように、本実施例の周波数
変換装置においては、リングオシレータ2の出力端子Q
0〜Q15から順次出力される出力信号に基づき、外部
から入力された基準信号PBの周期を2進デジタル値D
OUT に繰返し符号化可能なパルス位相差符号化回路4
と、同じく、リングオシレータ2の出力端子Q0〜Q1
5から順次出力される出力信号に基づき、外部から入力
された制御データCDに応じた周期で所定パルス幅のパ
ルス信号POUT を繰返し出力可能なデジタル制御発振回
路8とを備え、これらパルス位相差符号化回路4及びデ
ジタル制御発振回路8にリングオシレータ2を共用させ
ている。
【0083】この結果、パルス位相差符号化回路4にて
得られる2進デジタル値DOUT 及びデジタル制御発振回
路8から出力されるパルス信号POUT の時間分解能が、
リングオシレータ2の各出力端子Q0〜Q15間の反転
回路の反転動作時間Tdで決定される一定の遅延時間
(2・Td)となり、例えば、パルス位相差符号化回路
4にて得られた2進デジタル値DOUT をそのままデジタ
ル制御発振回路8に制御データCDとして入力すれば、
デジタル制御発振回路8から、パルス位相差符号化回路
4が2進デジタル値DOUT に符号化した基準信号PBと
全く同じ周期でパルス信号POUT を出力させることがで
きる。
【0084】従って、演算回路6を、パルス位相差符号
化回路4にて得られた2進デジタル値DOUT を所定値倍
する乗算回路として動作させれば、当該装置を極めて高
精度な分周装置として使用することができ、逆にパルス
位相差符号化回路4にて得られた2進デジタル値DOUT
を所定値分の1する除算回路として動作させれば、当該
装置を極めて高精度な逓倍装置として使用することがで
きる。
【0085】また従来のようにパルス位相差符号化回路
4及びデジタル制御発振回路8に専用の遅延回路を設け
る必要がなく、各回路4,8に一つのリングオシレータ
2を共用させているので、装置構成を簡素化して小型化
することができる。ここで、本実施例では、パルス位相
差符号化回路4とデジタル制御発振回路8とを用いて、
基準信号PBを分周又は逓倍したパルス信号POUT を生
成する周波数変換装置について説明したが、本発明は、
例えば、特開平5−102801号公報に開示されたパ
ルス位相差符号化回路とデジタル制御発振回路とを用い
たPLL等、パルス位相差符号化回路とパルス発生回路
(デジタル制御発振回路)とを複数同時に使用する複合
装置であれば、どのような装置であっても適用できる。
【0086】なお、図9に示した周波数測定装置は、パ
ルス位相差符号化回路54に周波数が既知の基準信号P
Bを入力して、その周期を符号化させると共に、パルス
位相差符号化回路56に周波数が未知の被測定信号PX
を入力して、その周期を符号化させ、これら各パルス位
相差符号化回路54,56により得られた2進デジタル
値D1,D2を除算回路58に入力して、基準信号PB
の周期(D1)に対する被測定信号PXの周期(D2)
の比率(DO=D2/D1)を求めることにより、被測
定信号PXの周期,つまり周波数を測定するようにした
ものである。そして、各パルス位相差符号化回路54,
56は、上記実施例のパルス位相差符号化回路4と同様
に構成され、上記実施例のリングオシレータ2と同様に
構成されたリングオシレータ52を共用している。従っ
て、各パルス位相差符号化回路54,56の時間分解能
は完全に一致し、被測定信号PXの周期(周波数)を高
精度に測定することができるようになる。
【0087】また、図10に示した発振装置は、上記実
施例のリングオシレータ2と同様に構成されたリングオ
シレータ62と、上記実施例のデジタル制御発振回路8
と同様に構成され、リングオシレータ62を共用して動
作する2個のデジタル制御発振回路64,66と、一方
のデジタル制御発振回路64からのパルス信号P1がセ
ット端子Sに入力され、他方のデジタル制御発振回路6
6からのパルス信号P2をリセット端子Rに入力される
RSフリップフロップ68とから構成されている。
【0088】そして、この発振装置は、各デジタル制御
発振回路64,66に起動用の任意のデジタルデータを
夫々制御データDa,Dbとして入力すると共に、リセ
ット信号CSTを同時に入力して、各デジタル制御発振
回路64,66を同時に起動し、その後、デジタル制御
発振回路64には、RSフリップフロップ68から出力
すべきパルス信号POの周期(周波数)を表す制御デー
タDaを入力し、デジタル制御発振回路66には、最初
のパルス信号P1が出力されるまでの間制御データDa
をK倍(但しK:1〜2まで任意の値)した制御データ
Dbを入力し、最初のパルス信号P1が出力された後は
制御データDaと同じ制御データDbを入力する、とい
った手順で使用される。
【0089】つまり、このように使用することにより、
図10(b)に示す如く、一方のデジタル制御発振回路
64からは、起動後、制御データDaに対応した一定周
期でパルス信号P1が順次出力され、他方のデジタル制
御発振回路66からは、このパルス信号P1と同じ周期
で、位相がその周期に対して(K−1)だけずれたパル
ス信号P2が順次出力されるようになり、RSフリップ
フロップ68からは、パルス信号P1とパルス信号P2
との位相のずれに対応したデューティ比(Kが1.5で
あればデューティ比50%となる)のパルス信号POを
出力されることになるため、図10(a)に示した発振
装置によれば、起動後最初に入力する制御データDa,
Dbの値によって、所定周期で所定デューティ比のパル
ス信号POを出力させることができるようになるのであ
る。
【0090】そして、この発振装置においても、各デジ
タル制御発振回路64,66は、リングオシレータ62
を共用しているため、その時間分解能は完全に一致し、
RSフリップフロップ68から出力されるパルス信号P
Oの周期及びデューティ比を高精度に制御することがで
きる。
【図面の簡単な説明】
【図1】実施例の周波数変換装置全体の構成を表すブロ
ック図である。
【図2】実施例のリングオシレータの構成を表す電気回
路図である。
【図3】図2に示したリングオシレータの動作を表すタ
イムチャートである。
【図4】実施例のパルス位相差符号化回路の構成を表す
電気回路図である。
【図5】図4に示したパルス位相差符号化回路内のパル
スセレクタ・エンコーダ回路の構成を表す電気回路図で
ある。
【図6】図4に示したパルス位相差符号化回路の動作を
表すタイムチャートである。
【図7】実施例のデジタル制御発振回路の構成を表す電
気回路図である。
【図8】図7に示したデジタル制御発振回路の起動直後
の動作を表すタイムチャートである。
【図9】2個のパルス位相差符号化回路を用いた周波数
測定装置の構成を表すブロック図である。
【図10】2個のデジタル制御発振回路を用いた発振装
置の構成を表すブロック図である。
【符号の説明】
2,52,62…リングオシレータ(NAND1,NA
ND32…ナンドゲート、INV2〜INV31…イン
バータ) 4,54,56…パルス位相差符号化回路(12…パル
スセレクタ・エンコーダ回路、14,18…カウンタ、
16,20…ラッチ回路、22…マルチプレクサ、24
…加算器、26…データラッチ回路、28…減算器) 8,64,66…デジタル制御発振回路(32…パルス
セレクタ、34…ダウンカウンタ、36,38…ラッチ
回路、40…加算器、42,46…セレクタ、44,4
8…遅延線、DFFa…Dフリップフロップ) 6…演算回路 58…除算回路 68…RSフリッ
プフロップ
フロントページの続き (56)参考文献 特開 昭63−305617(JP,A) 特開 平3−220814(JP,A) 特開 平4−351008(JP,A) 特開 平6−216721(JP,A) 特開 平5−102801(JP,A) 特開 昭61−152127(JP,A) 特開 昭63−105515(JP,A) 特開 昭63−202129(JP,A) 米国特許5477196(US,A) 欧州特許出願公開660518(EP,A 1) (58)調査した分野(Int.Cl.6,DB名) H03L 7/06 H03K 3/354 - 5/26

Claims (5)

    (57)【特許請求の範囲】
  1. 【請求項1】 入力される信号を所定の遅延時間で遅延
    させる複数の遅延素子がリング状に連結され、該複数の
    遅延素子の所定の接続点から入力される制御パルス信号
    を各遅延素子により順次遅延させて周回させ、該遅延素
    子の連結個数にて決定される遅延時間だけ遅延した遅延
    信号を順次出力するパルス周回回路と、 所定タイミングの後に外部から入力パルス信号が入力さ
    れると、上記パルス周回回路から出力された遅延信号の
    うちの上記入力パルス信号の入力されたタイミングに対
    応した特定の遅延信号を検出し、該特定の遅延信号を出
    力した遅延素子の上記パルス周回回路内での連結位置を
    表わす位置データを生成する位置データ生成手段、上記
    パルス周回回路内での上記制御パルス信号の上記所定タ
    イミングからの周回回数をカウントしてカウント値を出
    力する第1のカウント手段、及び、上記位置データ生成
    手段にて生成された位置データ,上記所定タイミングに
    おける上記位置データ,並びに上記第1のカウント手段
    にて生成された上記カウント値に基づき、上記所定タイ
    ミングから上記入力パルス信号の入力までの位相差を表
    すデジタルデータを生成する演算手段、を備えたパルス
    位相差符号化回路と、 出力パルス信号の出力タイミングを表すタイミングデー
    タのうちの目的カウント値を入力し、上記パルス周回回
    路内での上記制御パルス信号の周回回数をカウントして
    該カウント値が上記目的カウント値になるとその旨を表
    す検出信号を出力する第2のカウント手段、上記タイミ
    ングデータのうちの目的位置データを入力し、上記パル
    ス周回回路から順次出力される遅延信号の内、上記目標
    位置データに対応した連結位置の遅延素子から出力され
    た遅延信号を選択する信号選択手段、及び、上記第2の
    カウント手段から上記検出信号が出力されるとともに上
    記信号選択手段にて遅延信号が選択されると、出力パル
    ス信号を出力するパルス信号出力手段、を備えたパルス
    発生回路と、 上記パルス位相差符号化回路の出力する上記デジタルデ
    ータを受け、該デジタルデータに基づいたタイミングデ
    ータを上記パルス発生回路に送出するデータ転送手段と
    を備え、上記パルス位相差符号化回路及びパルス発生回
    路が上記パルス周回回 路を共有して動作することを特徴
    とするパルス位相差符号化回路とパルス発生回路との複
    合装置。
  2. 【請求項2】 上記データ転送手段は、上記パルス位相
    差符号化回路の出力する上記デジタルデータに所定の演
    算を加えて上記パルス発生回路が入力する上記タイミン
    グデータとして出力することを特徴とする請求項1記載
    のパルス位相差符号化回路とパルス発生回路との複合装
    置。
  3. 【請求項3】 上記パルス位相差符号化回路における上
    記演算手段は、上記第1のカウント手段にて生成された
    上記カウント値に基づき上記デジタルデータの上位ビッ
    トを作成するとともに、上記位置データ生成手段にて生
    成された上記位置データ及び上記所定タイミングにおけ
    る上記位置データに基づき上記デジタルデータの下位ビ
    ットを作成するものであり、 上記データ転送手段は、上記デジタルデータのうちの上
    記上位ビットを上記パルス発生回路が入力する上記タイ
    ミングデータのうちの上記目的カウント値に対応付ける
    とともに、上記下位ビットを上記タイミングデータのう
    ちの上記目的位置データに対応付けることを特徴とする
    請求項1又は請求項2記載のパルス位相差符号化回路と
    パルス発生回路との複合装置。
  4. 【請求項4】 任意のタイミングで複数回入力パルス信
    号を入力し、上記入力パルス信号と相関性のある複数の
    出力パルス信号を出力するデジタル制御PLL装置であ
    って、 入力される信号を所定の遅延時間で遅延させる複数の遅
    延素子がリング状に連結され、該複数の遅延素子の所定
    の接続点から入力される制御パルス信号を各遅延素子に
    より順次遅延させて周回させ、該遅延素子の連結個数に
    て決定される遅延時間だけ遅延した遅延信号を順次出力
    するパルス周回回路と、 外部から上記入力パルス信号が入力される度に、上記パ
    ルス周回回路から出力された遅延信号のうちの上記入力
    パルス信号の入力されたタイミングに対応した特定の遅
    延信号を検出し、該特定の遅延信号を出力した遅延素子
    の上記パルス周回回路内での連結位置を表わす位置デー
    タを生成する位置データ生成手段、上記入力パルス信号
    の入力毎に上記パルス周回回路内での上記制御パルス信
    号の周回回数をカウントしてカウント値を出力する第1
    のカウント手段、及び、上記位置 データ生成手段にて生
    成された位置データと上記第1のカウント手段にて生成
    された上記カウント値に基づき、上記入力パルス信号の
    位相差を表すデジタルデータを生成する演算手段、を備
    えたパルス位相差符号化回路と、 出力パルス信号の出力タイミングを表すタイミングデー
    タのうちの目的カウント値を入力し、上記パルス周回回
    路内での上記制御パルス信号の周回回数をカウントして
    該カウント値が上記目的カウント値になるとその旨を表
    す検出信号を出力する第2のカウント手段、上記タイミ
    ングデータのうちの目的位置データを入力し、上記パル
    ス周回回路から順次出力される遅延信号の内、上記目標
    位置データに対応した連結位置の遅延素子から出力され
    た遅延信号を選択する信号選択手段、及び、上記第2の
    カウント手段から上記検出信号が出力されるとともに上
    記信号選択手段にて遅延信号が選択されると、出力パル
    ス信号を出力するパルス信号出力手段、を備えたパルス
    発生回路と、 上記パルス位相差符号化回路の出力する上記デジタルデ
    ータを受け、該デジタルデータに基づいたタイミングデ
    ータを上記パルス発生回路に送出するデータ転送手段と
    を備え、上記パルス位相差符号化回路及びパルス発生回
    路が上記パルス周回回路を共有して動作することを特徴
    とするデジタル制御PLL装置。
  5. 【請求項5】 複数の遅延素子が連結され、該遅延素子
    の所定の接続点から、入力信号を該遅延素子の連結個数
    にて決定される遅延時間だけ遅延した遅延信号を順次出
    力する遅延回路と、 外部からパルス信号が入力される度に、上記遅延回路か
    ら出力された最新の遅延信号を検出し、該遅延信号を出
    力した遅延素子の上記遅延回路内での連結位置を表わす
    デジタルデータを生成するデジタルデータ生成手段、及
    び、該デジタルデータ生成手段にて前回生成されたデジ
    タルデータと最新のデジタルデータとの偏差を演算し、
    該演算結果を上記パルス信号の位相差を表わすデジタル
    データとして出力する演算手段、を備えたパルス位相差
    符号化回路と、 上記遅延回路から順次出力される遅延信号の内、入力デ
    ータに対応した連結位置の遅延素子から出力された遅延
    信号を選択する信号選択手段、該信号選択手段にて遅延
    信号が選択されるとパルス信号を出力するパルス信号出
    力手段、及び、外部から上記パルス信号の出力周期を表
    わすデジタルデータが入力されると上記信号選択手段に
    所定の入力データを出力して遅延信号を選択させ、その
    後は、上記信号選択手段が遅延信号を選択する度に、上
    記信号選択手段に出力する入力データを、上記デジタル
    データを加算して更新する入力データ出力手段、を備え
    パルス発生回路と、 を備え、上記パルス位相差符号化回路及びパルス発生回
    路が上記遅延回路を共有してなり、 上記遅延回路が、リング状に連結された複数の反転回路
    を有し、各反転回路によりパルス信号を順次反転して周
    回させるパルス周回回路からなり、 上記パルス位相差符号化回路が、該パルス周回回路内で
    のパルス信号の周回回数をカウントし、該カウント値を
    上記デジタルデータ生成手段にて生成されたデジタルデ
    ータの上位ビットデータとして上記演算手段に出力する
    第1のカウント手段を備えると共に、 上記パルス発生回路が、該パルス周回回路内でのパルス
    信号の周回回数をカウントし、該カウント値が外部から
    入力されたデジタルデータの上位ビットデータに達する
    とその旨を表わす検出信号を出力する第2のカウント手
    段、及び該第2のカウント手段から検出信号が出力され
    ると該第2のカウント手段のカウント値を初期化してカ
    ウント動作を再開させるカウント制御手段を備え、 しかも、上記パルス発生回路において、上記入力データ
    出力手段が、外部から入力されたデジタルデータの上記
    上位ビットデータを除く下位ビットデータに基づき信号
    選択手段に出力する入力データを更新し、上記パルス信
    号出力手段が、上記第2のカウント手段から検出信号が
    出力され且つ上記信号選択手段にて遅延信号が選択され
    たときにパルス信号を出力することを特徴とするパルス
    位相差符号化回路とパルス発生回路との複合装置。
JP5327669A 1993-12-24 1993-12-24 パルス位相差符号化回路とパルス発生回路との複合装置及びデジタル制御pll装置 Expired - Lifetime JP2900772B2 (ja)

Priority Applications (6)

Application Number Priority Date Filing Date Title
JP5327669A JP2900772B2 (ja) 1993-12-24 1993-12-24 パルス位相差符号化回路とパルス発生回路との複合装置及びデジタル制御pll装置
DE69418987T DE69418987T2 (de) 1993-12-24 1994-12-23 Frequenzteiler, Schaltung zur Frequenzmessung und Impulsgenerator mit einer gemeinsamen Verzögerungsschaltung
DE69430334T DE69430334T2 (de) 1993-12-24 1994-12-23 Impulsgenerator
US08/362,648 US5477196A (en) 1993-12-24 1994-12-23 Pulse generator
EP94120564A EP0660518B1 (en) 1993-12-24 1994-12-23 Frequency divider, frequency measurement circuit and pulse generator using a common delay circuit
EP98123372A EP0917290B1 (en) 1993-12-24 1994-12-23 Pulse generator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5327669A JP2900772B2 (ja) 1993-12-24 1993-12-24 パルス位相差符号化回路とパルス発生回路との複合装置及びデジタル制御pll装置

Related Child Applications (2)

Application Number Title Priority Date Filing Date
JP10337203A Division JP3123525B2 (ja) 1998-11-27 1998-11-27 パルス信号処理装置
JP33720298A Division JP3262088B2 (ja) 1998-11-27 1998-11-27 パルス発生装置

Publications (2)

Publication Number Publication Date
JPH07183800A JPH07183800A (ja) 1995-07-21
JP2900772B2 true JP2900772B2 (ja) 1999-06-02

Family

ID=18201653

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5327669A Expired - Lifetime JP2900772B2 (ja) 1993-12-24 1993-12-24 パルス位相差符号化回路とパルス発生回路との複合装置及びデジタル制御pll装置

Country Status (4)

Country Link
US (1) US5477196A (ja)
EP (2) EP0917290B1 (ja)
JP (1) JP2900772B2 (ja)
DE (2) DE69418987T2 (ja)

Families Citing this family (37)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3986572B2 (ja) * 1995-03-23 2007-10-03 株式会社デンソー 周波数逓倍装置
JP3322067B2 (ja) * 1995-04-24 2002-09-09 株式会社デンソー 物理量検出装置
JP3708168B2 (ja) * 1995-06-13 2005-10-19 富士通株式会社 遅延装置
US5694308A (en) * 1995-07-03 1997-12-02 Motorola, Inc. Method and apparatus for regulated low voltage charge pump
KR100454197B1 (ko) * 1996-03-08 2005-02-23 마츠시타 덴끼 산교 가부시키가이샤 시간계수회로및펄스신호생성방법
JP3435979B2 (ja) * 1996-04-26 2003-08-11 株式会社デンソー 物理量検出装置
JPH09307407A (ja) * 1996-05-09 1997-11-28 Internatl Business Mach Corp <Ibm> クロック発振器、クロック・ジェネレータ回路、クロック・パルスの発振方法
JP3175600B2 (ja) * 1996-08-09 2001-06-11 株式会社デンソー 時間測定装置
US5920211A (en) * 1997-03-27 1999-07-06 Lsi Logic Corporation Fully digital clock synthesizer
JP2000162066A (ja) * 1998-11-26 2000-06-16 Denso Corp センサ装置
FR2803925B1 (fr) 2000-01-18 2002-03-15 St Microelectronics Sa Dispositif de regeneration d'une horloge a partir d'au moins deux bits de synchronisation
US6396312B1 (en) * 2000-08-11 2002-05-28 Agilent Technologies, Inc. Gate transition counter
US6771103B2 (en) * 2001-03-14 2004-08-03 Denso Corporation Time measurement apparatus, distance measurement apparatus, and clock signal generating apparatus usable therein
DE10125155C1 (de) * 2001-05-22 2002-11-28 Infineon Technologies Ag Programmierbarer fraktionaler Frequenzteiler
DE10208617A1 (de) * 2002-02-27 2003-09-04 Bosch Gmbh Robert Digitaler Oszillator und Verfahren zur Erzeugung eines oszillierenden Signals
DE10301239B4 (de) * 2003-01-15 2005-04-28 Infineon Technologies Ag Verfahren und Vorrichtung zur Erzeugung von verzögerten Signalen
JP4140534B2 (ja) * 2004-02-27 2008-08-27 株式会社デンソー A/d変換装置
US7221201B2 (en) * 2004-08-11 2007-05-22 Micron Technology, Inc. Fast-locking digital phase locked loop
JP2006329735A (ja) * 2005-05-25 2006-12-07 Agilent Technol Inc 時間間隔測定方法および装置
US20070210846A1 (en) * 2006-03-10 2007-09-13 Himax Technologies, Inc. Inverter gate delay line with delay adjustment circuit
JP4106383B2 (ja) * 2006-06-08 2008-06-25 インターナショナル・ビジネス・マシーンズ・コーポレーション 遅延比率調整回路、遅延パルス生成回路及びパルス幅変調パルス信号発生装置。
JP4434277B2 (ja) 2007-12-20 2010-03-17 株式会社デンソー クロック生成回路およびその使用方法
JP4645734B2 (ja) 2008-12-12 2011-03-09 株式会社デンソー パルス遅延回路およびa/d変換回路
JP4807407B2 (ja) * 2008-12-22 2011-11-02 株式会社デンソー 偶数段パルス遅延装置
JP5201041B2 (ja) 2009-03-19 2013-06-05 株式会社デンソー パルス遅延回路の構成方法
JP5459089B2 (ja) * 2010-06-10 2014-04-02 富士通株式会社 Tdc回路
JP5753013B2 (ja) 2011-07-06 2015-07-22 オリンパス株式会社 リングオシュレータ回路、a/d変換回路、および固体撮像装置
JP2013085143A (ja) * 2011-10-11 2013-05-09 Denso Corp 半導体集積回路
JP5729323B2 (ja) * 2012-02-09 2015-06-03 株式会社デンソー 自励共振回路
JP5854003B2 (ja) * 2013-07-04 2016-02-09 株式会社デンソー デジタル制御発振器および周波数可変発振器
JP6225526B2 (ja) 2013-07-17 2017-11-08 株式会社デンソー 加振装置
JP5892116B2 (ja) 2013-07-17 2016-03-23 株式会社デンソー 加振装置
JP6299516B2 (ja) * 2014-08-05 2018-03-28 株式会社デンソー 時間計測回路
JP6481533B2 (ja) * 2015-07-08 2019-03-13 株式会社デンソー デジタル制御発振回路
JP7077534B2 (ja) * 2017-05-18 2022-05-31 株式会社デンソー パルス発生装置
JP7021033B2 (ja) * 2018-09-07 2022-02-16 株式会社東芝 変調器及び信号伝送システム
CN117990982A (zh) * 2024-04-02 2024-05-07 成都金诺信高科技有限公司 一种基于触发器的同频信号相位测量电路、芯片及装置

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4771251A (en) * 1987-10-23 1988-09-13 Control Data Corporation Ring oscillator
EP0379180B1 (en) * 1989-01-18 1996-11-20 Nippondenso Co., Ltd. Magnetic detection device and physical quantity detection device using same
JP2868266B2 (ja) * 1990-01-25 1999-03-10 株式会社日本自動車部品総合研究所 信号位相差検出回路及び信号位相差検出方法
US5045811A (en) * 1990-02-02 1991-09-03 Seagate Technology, Inc. Tuned ring oscillator
GB2241620B (en) * 1990-02-13 1994-11-30 Matsushita Electric Ind Co Ltd A pulse signal delay device
JPH04238439A (ja) * 1991-01-23 1992-08-26 Sanyo Electric Co Ltd デジタル直交変調器
JPH04351008A (ja) * 1991-05-28 1992-12-04 Sony Corp ディジタルvco
US5126691A (en) * 1991-06-17 1992-06-30 Motorola, Inc. Variable clock delay circuit
JP3127517B2 (ja) * 1991-10-04 2001-01-29 株式会社デンソー パルス発生装置及びパルス発生方法
DE4400825C2 (de) * 1993-01-14 2002-07-11 Denso Corp Ringoszillator
JP3455982B2 (ja) * 1993-01-14 2003-10-14 株式会社デンソー 偶数段リングオシレータ及びパルス位相差符号化回路

Also Published As

Publication number Publication date
DE69418987T2 (de) 2000-03-16
US5477196A (en) 1995-12-19
EP0660518B1 (en) 1999-06-09
EP0917290B1 (en) 2002-04-03
JPH07183800A (ja) 1995-07-21
EP0917290A3 (en) 1999-05-26
EP0660518A1 (en) 1995-06-28
DE69430334T2 (de) 2002-11-14
EP0917290A2 (en) 1999-05-19
DE69418987D1 (de) 1999-07-15
DE69430334D1 (de) 2002-05-08

Similar Documents

Publication Publication Date Title
JP2900772B2 (ja) パルス位相差符号化回路とパルス発生回路との複合装置及びデジタル制御pll装置
JP3455982B2 (ja) 偶数段リングオシレータ及びパルス位相差符号化回路
JP3127517B2 (ja) パルス発生装置及びパルス発生方法
JP2004007385A (ja) A/d変換方法及び装置
JP3960267B2 (ja) A/d変換方法及び装置
JP3443896B2 (ja) デジタル制御発振装置
US5789985A (en) Frequency multiplying device and digitally-controlled oscillator
JPH07283722A (ja) パルス発生装置,周波数可変発振装置及びpll装置
JPH0761069B2 (ja) デイジタル位相同期装置と方法
JP2002116231A (ja) ゲート遷移をカウントする回路
JPH06283984A (ja) パルス位相差符号化回路
US5619134A (en) Physical quantity detecting device using interpolation to provide highly precise and accurate measurements
JP3262088B2 (ja) パルス発生装置
JP3123525B2 (ja) パルス信号処理装置
JP3170961B2 (ja) パルス位相差符号化回路
RU2260830C1 (ru) Устройство для измерения интервала времени
JPH1198007A (ja) 分周回路
PL173603B1 (pl) Sposób i urządzenie do przesuwania fazy przebiegu okresowego
JPH11205094A (ja) 周波数可変発振器
JPH0677791A (ja) 遅延装置,プログラム可能遅延線及び発振装置
JP3622310B2 (ja) 遅延回路及び信号処理装置
JPH06164339A (ja) デジタル制御遅延装置及びデジタル制御発振装置
US10516413B2 (en) Digital-to-time converter and information processing apparatus
JPH06104740A (ja) 入力信号のエッジ時刻測定回路及びディジタルpll装置
JPH06188693A (ja) デジタル制御発振装置

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110319

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120319

Year of fee payment: 13

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120319

Year of fee payment: 13

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130319

Year of fee payment: 14

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140319

Year of fee payment: 15

EXPY Cancellation because of completion of term