JP2790546B2 - 表示装置 - Google Patents
表示装置Info
- Publication number
- JP2790546B2 JP2790546B2 JP3058172A JP5817291A JP2790546B2 JP 2790546 B2 JP2790546 B2 JP 2790546B2 JP 3058172 A JP3058172 A JP 3058172A JP 5817291 A JP5817291 A JP 5817291A JP 2790546 B2 JP2790546 B2 JP 2790546B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- video signal
- data
- display
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N9/00—Details of colour television systems
- H04N9/12—Picture reproducers
- H04N9/30—Picture reproducers using solid-state colour display devices
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N3/00—Scanning details of television systems; Combination thereof with generation of supply voltages
- H04N3/10—Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
- H04N3/12—Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by switched stationary formation of lamps, photocells or light relays
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/01—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
- H04N7/0105—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level using a storage device with different write and read speed
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/04—Changes in size, position or resolution of an image
- G09G2340/0407—Resolution change, inclusive of the use of different resolutions for different screen areas
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/12—Overlay of images, i.e. displayed pixel being the result of switching between the corresponding input pixels
- G09G2340/125—Overlay of images, i.e. displayed pixel being the result of switching between the corresponding input pixels wherein one of the images is motion video
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Transforming Electric Information Into Light Information (AREA)
Description
強弱を制御するセル等表示素子を多数マトリクス状に配
列し文字、図形、画像を表示する表示装置に関するもの
である。
公報に示された従来の装置を示す図であり、図におい
て、1は複合映像信号、2Aは同期分離回路、2Bは色
復調回路、3はA/D変換器、4は書き込み制御回路、
5はデータマルチプレクサ、6はデータラッチ、7はア
ドレスマルチプレクサ、8は映像データメモリ、9は図
形データメモリ、10はブランキングデータメモリ、1
1は映像モードメモリ、12は図形モードメモリ、13
はブランキングモードメモリ、14はメモリリードライ
トコントローラ、15は表示セット及びリセットアドレ
ス発生回路、16はデータプロセッサ、17は自動手動
切り替え回路、18はデータコンパレータ、19はデー
タラッチ、20はDタイプのフリップフロップ、21は
表示素子、22はトランジスタ、23は駆動回路、24
はセットアドレス弁別ラッチ回路、25,27は行ライ
ン駆動回路、26はリセットアドレス弁別回路である。
像信号と水平及び垂直の同期信号から構成されている。
現在、NTSC、PALおよびSECAMなど規格化さ
れた複合映像信号とは別に様々な映像信号が存在する。
今、画面の表示素子数を水平M個、垂直N個、映像信号
の映像信号周波数帯域F、水平表示期間TH 、垂直表示
期間TV とすると、映像信号の表示に必要な縦、横の表
示素子数m、nはそれぞれm=TV /TH、n=FTH
となる。即ち、M>m、N>nの場合は原信号を正しく
再現できるが、上記従来の装置は縦、横の信号補正手段
を持たないため、M<m、N<nの場合、原信号を正し
く表示できない欠点があった。
ためになされたもので、複数の種類の異なる映像信号を
切り替えて入力信号に対応した適正な表示を行うことが
できる表示装置を得ることを目的としている。
は、発光セルもしくは光の強弱を制御するセル等表示素
子を多数マトリクス状に配列した表示装置において、複
数の映像信号入力手段、入力された映像信号を選択する
手段、選択された映像信号をマトリクス状に配列された
表示素子の水平方向の素子数及び映像信号の水平表示期
間から算出される周波数帯域幅の1/2以下の周波数帯
域幅に制限するバンドパスフィルタ、選択された映像信
号の同期信号に同期したサンプリング信号を発生する手
段、上記バンドパスフィルタを介した映像信号を上記サ
ンプリング信号に同期してアナログ/ディジタル変換す
る手段、変換されたデータを一時的に記憶する記憶手
段、変換されたデータと一時的に記憶されたデータに基
づいてマトリクス状に配列された表示素子の垂直方向の
素子の数と入力された映像信号の垂直方向の走査線数の
違いを補間処理する演算処理手段、演算処理の結果が記
憶されるマトリクス状に配列された素子対応の記憶手
段、上記記憶手段に記憶されているデータに基づいてマ
トリクス状に配列された素子を制御する手段を備えたも
のである。
た映像信号を入力するハンドパスフィルタは画面の水平
素子数から算出される空間周波数の1/2以下の帯域を
持ち、水平方向信号の表示の欠落を防ぐ。また、入力信
号の同期信号に同期したサンプリングパルスにより入力
信号をA/D変換し、画面の垂直方向の素子数に対応し
た補間演算結果により画面の個々の素子を制御して映像
を表示することにより垂直方向の表示の欠落を防ぐ。
おいて、31は複数の映像信号入力端子、32は複数の
映像信号に対応した複合同期信号入力端子、33はイン
ピーダンスマッチング回路、34は入力信号切替回路、
35はバンドパスフィルタ、36はA/D変換器、37
はラインメモリ、38は演算回路、39はデータラッ
チ、40は画像メモリ、41はアドレス切替回路、42
は比較回路、43は一行データラッチ、44は列駆動回
路、45は行駆動回路、46は複数の表示セルがマトリ
クス状に配列された表示画面、47は同期分離回路、4
8はサンプリング信号発生回路、49は演算データ発生
回路、50はメモリ書込制御回路、51はメモリ読出制
御回路、52は駆動信号発生回路、53は入力切替器で
ある。
る。複数の映像信号入力端子31に接続された映像信号
および対応した端子32に接続された複合同期信号は、
入力切替器53の指令により、入力信号切替回路34で
1つが選択される。選択された映像信号は、バンドパス
フィルタ35によって信号帯域M/TH の1/2以下の
周波数帯域に制限され、A/D変換器36に入力され
る。
離回路47に入力されて水平H、垂直Vの同期信号に分
離され、サンプリング信号発生回路48に入力される。
サンプリング信号発生回路48は入力切替器53からの
映像信号の水平表示期間THのデータと予め設定されて
いる水平方向の素子数Mから水平同期信号Hに同期し、
また位相が合致したM/TH の周波数のサンプリングパ
ルスPH を発生する。同様に、垂直表示期間TV と予め
設定されている垂直方向の素子数Nから垂直同期信号V
に同期しまた位相が合致したN/TV の周波数のパルス
PV を発生する。
号は上記サンプリングパルスPH のタイミングでA/D
変換され、ラインメモリ37に水平ラインごとに垂直方
向補間演算のために一時記憶される。ラインメモリ3
7、演算データ発生回路49および演算回路38は後述
する補間方法で補間演算を行い、演算結果をデータラッ
チ39に一時記憶し、画像メモリ40への書き込みタイ
ミングを待つ。
V、パルスPV 、サンプリングパルスPH からメモリ書
き込みアドレスを発生させ、メモリ読出制御回路51の
空き時間を検出してデータラッチ39のデータを画像メ
モリ40に、アドレス切替回路41を経由して書き込み
アドレスを指定して書き込む。
垂直表示期間T V の間に全表示素子M×N個の輝度制御
を遂行するために、行単位の駆動処理を行う。発光強度
の階調制御は発光素子の点灯時間幅および点灯回数で達
成できる。重みjビットの階調表現は1行をTV 実時間
内にj回点滅制御することで実行できる。即ち、TV /
jN時間に1回選択した行に対するM個のデータを画像
メモリ40から読み出し、比較回路42に設定されてい
るjビットの重みデータと比較し点灯、不点灯のデータ
(1ビット)をM個一行データラッチ43に一時保持す
る。
路51から駆動信号発生回路52に駆動トリガパルスを
印加する。駆動信号発生回路52は行駆動回路45、列
駆動回路44に対し発光に必要な駆動電圧を印加する。
この動作をTV 期間中にN個の行に対しj回実施する。
インメモリ37及び演算回路38で行う補間演算は次の
ようにして行われる。サンプリング時間タイミングT、
原信号の時間関数をI(t)とすると、標本化定理によ
り時間関数は
1、2の5点の近似式によってサンプリング期間T内の
Δt時間のサンプリング関数の項を求めた結果を図2に
示す。本実施例ではこの近似式を利用して垂直方向の補
間を実施した。即ち、演算データ発生回路49に内蔵さ
れたPV とHの時間差Δtを検出回路にて求め、このΔ
tにより図2に示すそれぞれkの値に対応する値を演算
回路38に送出する。演算回路38はこの定数とライン
メモリ37に記憶されているI(−2T)、I(−
T)、I(0)、I(T)、I(2T)の5ライン分の
実データから内蔵する乗算器および加算器で補間された
データを求める。
信号で示したが、カラー信号の場合はインピーダンスマ
ッチング回路33〜列駆動回路44までのブロックを3
回路用意すればよい。また、補間方式は5ラインからの
補間を使用したが、2ライン等他の方式でも差しつかえ
ない。また、実施例では表示素子は発光方式でその点灯
時間幅や点灯回数の制御を用いたが、強度変調方式表示
素子であっても駆動方式を変更すれば良い。
映像信号を切り替えて選択された信号の画面表示期間
と、表示素子数に合せた周波数帯域制限及び縦方向の補
間演算を行うようにしたので、複数の種類の異なった映
像信号を表示すべく表示面の持っている性能を最大限発
揮できる効果がある。すなわち、複数の画像を入力可能
な表示装置において、画面の表示素子数M,Nに対し、
画像信号の表示に必要な素子数m,nに過不足がある場
合に、有効走査線数を間引く等して表示することになる
が、その際、間引きによる表示品質の低下を補償すべ
く、サンプリング前のバンドフィルタとサンプリング後
の演算処理手段により、水平方向及び垂直方向の表示の
欠落を防ぎ、表示品質の低下を軽減することができる。
Claims (1)
- 【請求項1】 発光セルもしくは光の強弱を制御するセ
ル等表示素子を多数マトリクス状に配列した表示装置に
おいて、複数の映像信号入力手段、入力された映像信号
を選択する手段、選択された映像信号をマトリクス状に
配列された表示素子の水平方向の素子数及び映像信号の
水平表示期間から算出される周波数帯域幅の1/2以下
の周波数帯域幅に制限するバンドパスフィルタ、選択さ
れた映像信号の同期信号に同期したサンプリング信号を
発生する手段、上記バンドパスフィルタを介した映像信
号を上記サンプリング信号に同期してアナログ/ディジ
タル変換する手段、変換されたデータを一時的に記憶す
る記憶手段、変換されたデータと一時的に記憶されたデ
ータに基づいてマトリクス状に配列された表示素子の垂
直方向の素子の数と入力された映像信号の垂直方向の走
査線数の違いを補間処理する演算処理手段、演算処理の
結果が記憶されるマトリクス状に配列された素子対応の
記憶手段、上記記憶手段に記憶されているデータに基づ
いてマトリクス状に配列された素子を制御する手段を備
えたことを特徴とする表示装置。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3058172A JP2790546B2 (ja) | 1991-02-28 | 1991-02-28 | 表示装置 |
US07/840,313 US5235429A (en) | 1991-02-28 | 1992-02-24 | Display apparatus having bandwidth reduction and vertical interpolation |
EP92103298A EP0501462B1 (en) | 1991-02-28 | 1992-02-26 | Display apparatus |
DE69207447T DE69207447T2 (de) | 1991-02-28 | 1992-02-26 | Anzeigegerät |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3058172A JP2790546B2 (ja) | 1991-02-28 | 1991-02-28 | 表示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH04274283A JPH04274283A (ja) | 1992-09-30 |
JP2790546B2 true JP2790546B2 (ja) | 1998-08-27 |
Family
ID=13076583
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP3058172A Expired - Lifetime JP2790546B2 (ja) | 1991-02-28 | 1991-02-28 | 表示装置 |
Country Status (4)
Country | Link |
---|---|
US (1) | US5235429A (ja) |
EP (1) | EP0501462B1 (ja) |
JP (1) | JP2790546B2 (ja) |
DE (1) | DE69207447T2 (ja) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2726723B1 (fr) * | 1994-11-08 | 1997-01-03 | Synelec Sa | Dispositif de retro-projection a frequence fixe d'images provenant de sources d'informations d'images possedant des frequences de balayage quelconques |
US5768507A (en) * | 1995-09-29 | 1998-06-16 | Cirrus Logic, Inc. | Method and apparatus for overcoming a slope overload condition while using differential pulse code modulation scheme |
US5929656A (en) * | 1997-05-16 | 1999-07-27 | Motorola, Inc. | Method and apparatus for driving a capacitive display device |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5331698Y2 (ja) * | 1973-05-19 | 1978-08-07 | ||
GB1512062A (en) * | 1974-05-13 | 1978-05-24 | Sony Corp | Colour video display apparatus |
US4006298A (en) * | 1975-05-20 | 1977-02-01 | Gte Laboratories Incorporated | Bistable matrix television display system |
JPS546421A (en) * | 1977-06-16 | 1979-01-18 | Sony Corp | Picture display unit |
JPS558158A (en) * | 1978-07-04 | 1980-01-21 | Seiko Epson Corp | Display unit |
US4498081A (en) * | 1980-07-25 | 1985-02-05 | Mitsubishi Denki Kabushiki Kaisha | Display device for displaying both video and graphic or character images |
JPS61110198A (ja) * | 1984-11-05 | 1986-05-28 | 株式会社東芝 | マトリクス形表示装置 |
JPS62145975A (ja) * | 1985-12-20 | 1987-06-30 | Casio Comput Co Ltd | 画像表示装置 |
JPS62145974A (ja) * | 1985-12-20 | 1987-06-30 | Casio Comput Co Ltd | 画像表示方式 |
JPS6411075U (ja) * | 1987-07-09 | 1989-01-20 | ||
JPH02179681A (ja) * | 1988-12-29 | 1990-07-12 | Daishinku Co | ドットマトリックス型表示媒体の制御装置 |
DE3918007A1 (de) * | 1989-06-02 | 1990-12-06 | Grundig Emv | Schaltungsanordnung zur normwandlung von videosignalen fuer die darstellung an einem wiedergabegeraet mit einer matrixfoermigen anzeigeeinrichtung |
US5166801A (en) * | 1989-11-22 | 1992-11-24 | Nec Corporation | Large size display apparatus for high definition television |
-
1991
- 1991-02-28 JP JP3058172A patent/JP2790546B2/ja not_active Expired - Lifetime
-
1992
- 1992-02-24 US US07/840,313 patent/US5235429A/en not_active Expired - Lifetime
- 1992-02-26 DE DE69207447T patent/DE69207447T2/de not_active Expired - Fee Related
- 1992-02-26 EP EP92103298A patent/EP0501462B1/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
EP0501462A3 (en) | 1992-09-23 |
US5235429A (en) | 1993-08-10 |
JPH04274283A (ja) | 1992-09-30 |
EP0501462A2 (en) | 1992-09-02 |
EP0501462B1 (en) | 1996-01-10 |
DE69207447D1 (de) | 1996-02-22 |
DE69207447T2 (de) | 1996-05-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2673386B2 (ja) | 映像表示装置 | |
EP0250123A1 (en) | Multiple screen digital display | |
JPH087567B2 (ja) | 画像表示装置 | |
JPH0856336A (ja) | ライン発生装置及びその方法 | |
JP3801242B2 (ja) | 縮小画像表示装置 | |
JP2790546B2 (ja) | 表示装置 | |
JPH0622197A (ja) | 画像処理装置 | |
US6677991B1 (en) | Portable display apparatus with a real-time data display capability and display control method | |
EP0346028B1 (en) | Video signal display apparatus | |
JPH04119177U (ja) | 画面重畳回路 | |
WO1996003836A1 (en) | A controller for providing timing signals for video data | |
JP2002258814A (ja) | 液晶駆動装置 | |
JP3361710B2 (ja) | 監視カメラシステムの画像合成方法 | |
JP2994928B2 (ja) | ビデオプリンタ | |
JPH09204168A (ja) | アナログ・ビデオ信号から二次イメージのピクセル・データを得る方法及び二次イメージ・データ変換器 | |
JP2670200B2 (ja) | 画像データ再生装置における間引回路 | |
JP2782718B2 (ja) | 画像処理装置 | |
JP2975469B2 (ja) | 画像評価装置およびこれを使用した画像表示装置 | |
JPH08279947A (ja) | 撮像装置 | |
JPH0286451A (ja) | ビデオプリンタ | |
JP2000221931A (ja) | 画像表示方法 | |
JP2897407B2 (ja) | 映像信号処理回路 | |
JPH0775418B2 (ja) | スーパーインポーズ装置 | |
JPH0522680A (ja) | 画像処理装置 | |
JPH08237547A (ja) | 映像信号処理装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080612 Year of fee payment: 10 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080612 Year of fee payment: 10 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090612 Year of fee payment: 11 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100612 Year of fee payment: 12 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100612 Year of fee payment: 12 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110612 Year of fee payment: 13 |
|
EXPY | Cancellation because of completion of term | ||
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110612 Year of fee payment: 13 |