JP2754545B2 - Dropout compensation circuit - Google Patents

Dropout compensation circuit

Info

Publication number
JP2754545B2
JP2754545B2 JP62319729A JP31972987A JP2754545B2 JP 2754545 B2 JP2754545 B2 JP 2754545B2 JP 62319729 A JP62319729 A JP 62319729A JP 31972987 A JP31972987 A JP 31972987A JP 2754545 B2 JP2754545 B2 JP 2754545B2
Authority
JP
Japan
Prior art keywords
signal
luminance signal
level
delayed
luminance
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP62319729A
Other languages
Japanese (ja)
Other versions
JPH01160272A (en
Inventor
隆 本多
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP62319729A priority Critical patent/JP2754545B2/en
Publication of JPH01160272A publication Critical patent/JPH01160272A/en
Application granted granted Critical
Publication of JP2754545B2 publication Critical patent/JP2754545B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Television Signal Processing For Recording (AREA)

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はVTRに好適なドロップアウト補償回路に関す
る。 〔発明の概要〕 本発明は、輝度信号Yを1水平周期遅延させた遅延輝
度信号YDによりドロプアウト補正を行う場合に、これら
輝度信号Y及び遅延輝度信号YDの水平ペデスタル部分を
クランプしてこれら輝度信号Y及び遅延輝度信号YDの水
平ペデスタルレベルを合わせ、次にこれら輝度信号Y及
び遅延輝度信号YDの各々の水平同期信号期間をのぞく映
像信号区間を抜き取る2段階の処理をおこない、そして
この抜きとられた輝度信号の映像信号区間と遅延輝度信
号の映像信号区間のレベルを比較しこの比較した結果が
一致し得るようにこの遅延映像信号YDのレベルを制御す
ることにより、この遅延映像信号YDのレベル制御がこの
水平ペデスタルレベル及び水平同期信号レベル双方の変
動の影響を受けないようにしたものである。 〔従来の技術〕 VTRでは、磁気テープの磁性体の欠落や、テープと磁
気ヘッドとの接触状態の変化などにより、再生信号の欠
損(ドロップアウト)が発生し、再生画面にノイズが現
れることがある。 従来、この欠損部は、映像信号が概ねライン相関を有
することにより、1水平期間(1H)前の信号を用いて補
償されていた。 まず、第4図を参照しながら、従来のVTRのドロップ
アウト補償回路について説明する。 第4図において、1対の回転磁気ヘッド(1A)及び
(1B)からの再生信号は、前置増幅器(2)を介して、
高域フィルタ(3)及び低域フィルタ(4)に供給さ
れ、FM輝度信号YFMと低域色信号CLとに分離される。低
域色信号CLは色信号処理回路(5)において搬送周波数
がfSCの搬送色信号Cに変換され、端子(6)に導出さ
る。FM輝度信号YFMはAGC増幅器(11)に供給され、この
増幅器(11)の利得は、その出力を供給された検波器
(12)の検波出力によって制御される。 増幅器(11)からのFM輝度信号YFMは、リミッタ(1
3)を介して、FM復調器(14)及び包絡検波器(15)に
共通に供給される。復調器(14)からの輝度信号Yが、
クランプ回路(16)を介して、切換スイッチ(17)のN
側固定接点に供給される。このスイッチ(17)の可動接
点は、検波器(15)の出力に制御されて、正常時にはN
側固定接点に接続され、ドロップアウト発生時にはD側
固定接点に切り換えられて、スイッチ(17)の出力が端
子(7)に導出される。 スイッチ(17)のD側固定接点にはクランプ回路(2
6)の出力が供給される。両クランプ回路(16)及び(2
6)には、クランプパルスとして、FM復調器(14)の出
力から周期分離回路(18)で分離された水平同期パルス
Hsyが共通に供給されると共に、直流電圧源(19)から
の基準電圧が共通に供給される。 (20)は遅延信号系を全体として示し、(21)はガラ
スを用いた1H遅延線であって、スイッチ(17)から出力
された輝度信号Yは、ベースバンドの広帯域信号である
ため、AM変調器(22)と、例えば3fSCの発振器(23)と
によって、一旦高域変換され、ガラス遅延線(21)で1H
遅延された後、復調器(24)によってもとのベースバン
ドの輝度信号Yにもどされる。復調器(24)からの遅延
された輝度信号YDは、増幅器(25)及びクランプ回路
(26)を介して、スイッチ(17)のD側固定接点に供給
される。増幅器(25)の利得は半固定抵抗器(27)によ
って、所定値に調整される。 第4図の従来例は次のように動作する。 クランプ回路(16)及び(26)において、通常の輝度
信号Y及び遅延輝度信号YDの各同期尖頭レベルが直流電
圧源(19)からの基準電圧にそれぞれクランプされて、
直流分(平均レベル)の変動が除去される。 正常再生時、切換スイッチ(17)は図示とは逆の接続
状態にあり、FM復調器(14)からの輝度信号Yがそのま
ま端子(7)に導出される。 ドロップアウトが発生すると、リミッタ(13)の出力
中にリミットレベル以下の振幅変動分が現れる。この振
幅変動分が包絡線検波器(15)で検出されて、スイッチ
(17)が図示の状態に切り換えられ、ガラス遅延線(2
1)により1Hだけ遅延された輝度信号YDが端子(7)に
導出されて、ドロップアウトが補償される。 また、ドロップアウトが1Hよりも長い場合、1Hごとの
繰返し波形が出力される。 〔発明が解決しようとする問題点〕 ところが、第4図の従来例では、スイッチ(17)の切
換の前後における輝度信号Y及び遅延輝度信号YD間のレ
ベル差を抑えるために、増幅器(25)の利得を、例えば
所定値±0.1dBのような狭い範囲に調整しなければなら
ないという問題があった。 この遅延信号系(20)の利得調整の問題を解消するた
めに、輝度信号Y及び遅延輝度信号Ydのレベル差に応じ
て、遅延信号系の利得を自動制御するようにしたものも
従来知られている。 次に、第5図を参照しながら、従来のVTRの他のドロ
ップアウト補償回路について説明する。 第5図において、(1A),(1B)〜(19)は前出第4
図と同様である。 (30)はAGC遅延信号系を全体として示し、(31)はC
CDを用いた1H遅延線であって、ダイナミックレンジを確
保するために、その入力側のクランプ回路(32)を介し
て、スイッチ(17)の出力が供給される。CCD遅延線(3
1)には、転送条件及びダイナミックレンジの最適化の
ために、クランプ回路(32)と共に、オートバイアス回
路(33)から適宜に変化する直流電圧が供給される。ま
た、クランプ回路(32)はダイオードを用いた非同期型
である。 CCD遅延線(31)からの1H遅延された輝度信号YDは、
増幅器(35)及びクランプ回路(36)を介して、スイッ
チ(17)のD側固定接点に供給される。(37)は比較器
(差動増幅器)であって、両クランプ回路(16)及び
(36)からそれぞれ輝度信号Y及び遅延輝度信号YDが供
給される。比較器(37)の出力信号が検波器(38)に供
給され、検波器(38)の検波出力が、制御信号として、
増幅器(35)に供給されて、増幅器(35)の利得が所定
値に自動調整される。 なお、図示は省略するが、検波器(38)の時定数は、
例えば1秒程度に設定される。 第5図の従来例においても、ドロップアウトが発生す
ると、スイッチ(17)が図示の状態に切り換えられ、CC
D遅延線(31)により1Hだけ遅延された輝度信号YDが端
子(7)に導出されて、ドロップアウトが補償される。 この場合、比較器(37)及び検波器(38)により、増
幅器(35)の利得は、同期信号部分を含んで、遅延輝度
信号Ydのレベルが通常の輝度信号Yのレベルと等しくな
るように制御されている。 ところが、第5図の従来例では、CCD遅延線(31)の
入力側のクランプ回路(32)がダイオードを用いた非同
期型であるため、ダイオードの順方向抵抗及び逆方向抵
抗の各抵抗値の大幅な差に起因して、入力される輝度信
号のうち、同期信号部分の振幅が必ず減少する。 他に、オートバイアス回路(33)のずれや、両クラン
プ回路(16)及び(36)のばらつき等もあって、例え
ば、500mV ppの通常の輝度信号Yの143mV ppの同期信号
レベルに対して、遅延輝度信号YDの同期信号レベルは、
例えば5〜10mV程度、通常レベル比では0.3〜0.6dB低下
する。 そして、従来のAGC遅延信号系(30)では同期信号部
分を含んで、遅延輝度信号YDのレベルが通常の輝度信号
Yのレベルと等しくなるように制御されるので、上述の
ように、同期信号部分のレベルが低下した遅延輝度信号
YDは、その映像信号部分のレベルが同期信号部分のレベ
ル低下分だけ上昇してしまう。 これにより、ドロップアウトが発生した場合、スイッ
チ(17)の切換の前後の出力信号の映像信号部分のレベ
ル差が所定の±0.1dBを超えてしまうという問題があっ
た。 かかる点に鑑み、本発明の目的は、同期信号部分のレ
ベル変動の影響を排除することのできるドロップアウト
補償回路を提供するところにある。 〔問題点を解決するための手段〕 本発明は、輝度信号Yを1水平周期遅延させた遅延輝
度信号YDのレベルをこの輝度信号Yのレベルと等しくな
り得るよう制御し、このレベル制御された遅延輝度信号
によってこの輝度信号のドロップアウトを補償するよう
にしたドロップアウト補償回路において、この輝度信号
Y及び遅延輝度信号YDをこの輝度信号Yから分離した水
平同期信号Hsyパルスに基づき生成したクランプパルス
によりそれぞれペデスタルレベルクランプするペデスタ
ルレベルクランプ手段16,36と、この水平同期信号Hsyに
基づいてこのペデスタルクランプされた輝度信号Y及び
遅延輝度信号YDの同期信号期間をのぞく映像信号部を抜
き取る抜き取り手段Q3と、この抜き取り手段Q3により同
期信号区間をのぞかれたこの映像信号部のこの輝度信号
Yのレベルと遅延輝度信号YDのレベルを比較するレベル
比較手段Q1,Q2と、このレベル比較手段より得られたレ
ベル制御信号に基づきこの遅延輝度信号YDのレベルを制
御するようにしたドロップアウト補償回路である。 〔作用〕 かかる構成によれば、ドロップアウト補償期間におい
て、この遅延映像信号の水平同期信号の水平同期信号シ
ンクチップにつまりが発生する等によるこの水平同期信
号のレベル変動により、水平同期信号のペデスタルレベ
ルに変動を生じても、この水平同期信号のレベル変動及
び水平同期信号のペデスタルレベル変動の影響が排除さ
れる。 〔実施例〕 以下、第1図〜第3図を参照しながら、本発明による
ドロップアウト補償回路の一実施例について説明する。 本発明の一実施例の構成を第1図に示す。この第1図
において、前出第4図及び第5図に対応する部分には、
同一の符号を付して重複説明を省略する。 第1図の実施例において、(39)はパルス発生回路で
あって、同期分離回路(18)から水平同期パルスHsyが
供給されて、パルス発生回路(39)からは、バーストフ
ラグが各クランプ回路(16)及び(36)に共通に供給さ
れると共に、制御パルスが比較器(37)に供給される。 その余の構成は前出第5図の従来例と同様である。 第1図の実施例における比較器(37)として、例え
ば、第2図に示すような差動増幅器が使用される。 第2図において、入力端子T1に供給された遅延輝度信
号YDは、差動接続された一方のnpnトランジスタQ1のベ
ースに供給される。他方のトランジスタQ2のベースに
は、入力端子T2から輝度信号Yが供給される。両トラン
ジスタQ1及びQ2のエミッタが、共通のトランジスタQ3の
コレクタ・エミッタを介して接地され、このトランジス
タQ3のベースには、入力端子T3から正極性の制御パルス
が供給される。トランジスタQ1及びQ2の各コレクタは、
それぞれカレントミラー接続のダイオードD1及びpnpト
ランジスタQ4を介して、電源Vccに接続される。トラン
ジスタQ2のコレクタの出力が端子T4から導出される。 本実施例の動作は次のとおりである。 同期回路(18)において、第3図Aとに示すような
(複合)輝度信号から、同図Bに示すような水平同期パ
ルスHsyが分離されて、パルス発生回路(39)に供給さ
れる。この水平同期パルスに基いて、パルス発生回路
(39)においては、同図Cに示すようなバーストフラグ
と、同図Dに示すように、同期信号期間Tsに“Lo"と
なり、映像信号期間Tpに“Hi"となるような制御パルス
とが形成される。 クランプ回路(16)及び(36)では、このバーストフ
ラグのタイミングで、即ち、通常の輝度信号Y及び1H
遅延輝度信号YDの各ペデスタルレベル期間に、両信号Y
及びYDがそれぞれクランプされる。 また、比較器(37)においては、上述のような制御パ
ルスが第2図の制御パルス入力端子T3から供給される
と、トランジスタQ3がこの制御パルス期間だけ導通状態
となり、差動接続の両トランジスタQ1及びQ2のベースに
それぞれ入力された遅延輝度信号YD及び通常の輝度信号
Yの各ペデスタルレベルより上の映像信号部分の差信号
がトランジスタQ2のコレクタから取り出される。 比較器(37)では、上述のように、通常の輝度信号Y
及び遅延輝度信号YDの各映像信号部分のレベルが比較さ
れるので、この比較器(37)の出力信号が検波器(38)
で検波されて、制御信号として、利得制御増幅器(35)
に供給されると、遅延輝度信号YDの映像信号部分のレベ
ルが通常の輝度信号Yの映像信号部分のレベルと等しく
なるように、増幅器(35)の利得が制御される。これに
より、同期信号部分のレベル変動の影響が排除されて、
輝度信号Yのドロップアウト発生時、スイッチ(17)を
切り換えて、遅延輝度信号YDによって補償しても、出力
端子(7)における映像信号部分のレベルの変動はな
い。 〔発明の効果〕 以上詳述のように、本発明によれば、輝度信号Yを1
水平周期遅延させた遅延輝度信号YDのレベルをこの輝度
信号Yのレベルと等しくなり得るよう制御し、このレベ
ル制御された遅延輝度信号によってこの輝度信号のドロ
ップアウトを補償するようにしたドロップアウト補償回
路において、この輝度信号Y及び遅延輝度信号YDをこの
輝度信号Yから分離した水平同期信号Hsyパルスに基づ
き生成したクランプパルスによりそれぞれペデスタルレ
ベルクランプするペデスタルレベルクランプ手段16,36
と、この水平同期信号Hsyに基づいてこのペデスタルク
ランプされた輝度信号Y及び遅延輝度信号YDの同期信号
期間をのぞく映像信号部を抜き取る抜き取り手段Q3と、
この抜き取り手段Q3により同期信号区間をのぞかれたこ
の映像信号部のこの輝度信号Yのレベルと遅延輝度信号
YDのレベルを比較するレベル比較手段Q1,Q2と、このレ
ベル比較手段より得られたレベル制御信号に基づきこの
遅延輝度信号YDのレベルを制御するようになしたので、
ドロップアウト補償期間において、この遅延映像信号の
水平同期信号の水平同期信号シンクチップにつまりが発
生する等によるこの水平同期信号のレベル変動により、
水平同期信号のペデスタルレベルに変動を生じても、こ
の水平同期信号のレベル変動及び水平同期信号のペデス
タルレベル変動の影響を受けないようにすることができ
るドロップアウト補償回路が得られる。
The present invention relates to a dropout compensation circuit suitable for a VTR. SUMMARY OF THE INVENTION The present invention, when performing Doropuauto corrected by the delay luminance signal Y D of the luminance signal Y obtained by one horizontal period delay, to clamp a horizontal pedestal portion of the luminance signal Y and the delayed luminance signal Y D combined horizontal pedestal level of the luminance signal Y and the delayed luminance signal Y D, then subjected to two-step process to extract the video signal interval excluding horizontal synchronizing signal period of each of these luminance signals Y and the delayed luminance signal Y D, and by controlling the level of the extracted luminance signal the delayed video signal Y D so as to compare the level of the video signal interval of the video signal section and the delayed luminance signal a result of the comparison may be matching, the in which the level control of the delayed video signal Y D is not impacted by this horizontal pedestal level and the horizontal synchronizing signal level both change. [Prior art] In a VTR, the loss of the magnetic material on the magnetic tape or the change in the contact state between the tape and the magnetic head can cause loss of the playback signal (dropout) and noise appear on the playback screen. is there. Conventionally, the defective portion has been compensated for by using a signal one horizontal period (1H) earlier because the video signal has a substantially line correlation. First, a conventional VTR dropout compensation circuit will be described with reference to FIG. In FIG. 4, reproduced signals from a pair of rotating magnetic heads (1A) and (1B) are passed through a preamplifier (2).
Is supplied to the high-pass filter (3) and low-pass filter (4) is separated into the FM luminance signal Y FM and the low frequency chrominance signal C L. The low-band color signal C L is converted into a carrier color signal C having a carrier frequency of f SC in the color signal processing circuit (5), and is derived to a terminal (6). FM luminance signal Y FM is supplied to an AGC amplifier (11), the gain of the amplifier (11) is controlled by the detection output of the supplied detector (12) its output. The FM luminance signal Y FM from the amplifier (11) is output to the limiter (1
Via 3), the signal is commonly supplied to the FM demodulator (14) and the envelope detector (15). The luminance signal Y from the demodulator (14) is
Via the clamp circuit (16), N of the changeover switch (17)
Is supplied to the side fixed contact. The movable contact of this switch (17) is controlled by the output of the detector (15).
The switch (17) is connected to the D-side fixed contact when the dropout occurs, and the output of the switch (17) is led out to the terminal (7). Clamp circuit (2
6) Output is supplied. Both clamp circuits (16) and (2
6) As a clamp pulse, the horizontal sync pulse separated from the output of the FM demodulator (14) by the period separation circuit (18)
Hsy is supplied in common, and the reference voltage from the DC voltage source (19) is supplied in common. (20) shows a delay signal system as a whole, (21) is a 1H delay line using glass, and since the luminance signal Y output from the switch (17) is a baseband wideband signal, AM The high-frequency conversion is performed once by the modulator (22) and, for example, the 3f SC oscillator (23), and 1H is applied to the glass delay line (21).
After being delayed, the signal is returned to the original baseband luminance signal Y by the demodulator (24). The luminance signal Y D which is delayed from the demodulator (24) via an amplifier (25) and a clamp circuit (26) is supplied to the D side fixed contact of the switch (17). The gain of the amplifier (25) is adjusted to a predetermined value by the semi-fixed resistor (27). The conventional example shown in FIG. 4 operates as follows. The clamp circuit (16) and (26), normally of the luminance signal Y and the sync peak level of the delayed luminance signal Y D are respectively clamped to the reference voltage from the DC voltage source (19),
Fluctuations in the DC component (average level) are eliminated. During normal reproduction, the changeover switch (17) is in the connection state opposite to that shown in the figure, and the luminance signal Y from the FM demodulator (14) is led out to the terminal (7) as it is. When a dropout occurs, an amplitude fluctuation below the limit level appears in the output of the limiter (13). This amplitude fluctuation is detected by the envelope detector (15), and the switch (17) is switched to the state shown in FIG.
The luminance signal Y D delayed by 1H by 1) is led to the terminal (7), the drop-out is compensated. If the dropout is longer than 1H, a repetitive waveform for each 1H is output. [INVENTION AND SUMMARY Problems] However, in the conventional example of FIG. 4, in order to suppress the level difference between the luminance signal Y and the delayed luminance signal Y D before and after the switching of the switch (17), an amplifier (25 ) Has to be adjusted to a narrow range, for example, a predetermined value ± 0.1 dB. In order to solve the problem of the gain adjustment of the delay signal system (20), there has been conventionally known a configuration in which the gain of the delay signal system is automatically controlled in accordance with the level difference between the luminance signal Y and the delay luminance signal Yd. ing. Next, another dropout compensation circuit of the conventional VTR will be described with reference to FIG. In FIG. 5, (1A), (1B) to (19) correspond to the fourth
It is the same as the figure. (30) shows the AGC delay signal system as a whole, and (31) shows C
This is a 1H delay line using a CD, and the output of the switch (17) is supplied via a clamp circuit (32) on the input side thereof in order to secure a dynamic range. CCD delay line (3
In (1), a DC voltage that appropriately changes is supplied from an auto bias circuit (33) together with a clamp circuit (32) in order to optimize transfer conditions and a dynamic range. The clamp circuit (32) is of an asynchronous type using a diode. The luminance signal Y D delayed by 1H from the CCD delay line (31) is
The signal is supplied to the D-side fixed contact of the switch (17) via the amplifier (35) and the clamp circuit (36). (37) is a comparator (differential amplifier), each luminance signal Y and the delayed luminance signal Y D from both the clamp circuit (16) and (36) are supplied. The output signal of the comparator (37) is supplied to the detector (38), and the detection output of the detector (38) is used as a control signal.
The power is supplied to the amplifier (35), and the gain of the amplifier (35) is automatically adjusted to a predetermined value. Although not shown, the time constant of the detector (38) is
For example, it is set to about one second. In the conventional example shown in FIG. 5, when a dropout occurs, the switch (17) is switched to the state shown in FIG.
D delay line (31) by 1H delayed luminance signal Y D is led to a terminal (7), the drop-out is compensated. In this case, the gain of the amplifier (35) is adjusted by the comparator (37) and the detector (38) such that the level of the delayed luminance signal Yd becomes equal to the level of the normal luminance signal Y, including the synchronization signal portion. Is controlled. However, in the conventional example of FIG. 5, since the clamp circuit (32) on the input side of the CCD delay line (31) is an asynchronous type using a diode, the resistance value of each of the forward resistance and the reverse resistance of the diode is determined. Due to the large difference, the amplitude of the synchronization signal portion in the input luminance signal always decreases. In addition, for example, there is a shift of the auto bias circuit (33), a variation of the two clamp circuits (16) and (36), and the like, for example, with respect to a synchronization signal level of 143 mV pp of the normal luminance signal Y of 500 mV pp. , The synchronization signal level of the delayed luminance signal Y D is
For example, it is reduced by about 5 to 10 mV, and 0.3 to 0.6 dB in a normal level ratio. Then, include conventional AGC delay signal system (30) in the synchronizing signal portion, since it is controlled so that the level of the delayed luminance signal Y D is equal to the normal luminance signal Y level, as described above, synchronization Delayed luminance signal with reduced signal level
In the case of Y D , the level of the video signal portion increases by an amount corresponding to the decrease in the level of the synchronization signal portion. As a result, when dropout occurs, there is a problem that the level difference of the video signal portion of the output signal before and after the switching of the switch (17) exceeds a predetermined ± 0.1 dB. In view of such a point, an object of the present invention is to provide a dropout compensation circuit that can eliminate the influence of a level change of a synchronization signal portion. The present invention [Means for Solving the problems] controls to obtain equal levels of the delayed luminance signal Y D of the luminance signal Y obtained by one horizontal period delay and level of the luminance signal Y, is the level control in dropout compensation circuit so as to compensate for the drop-out of the luminance signal by the delay luminance signal was generated based the luminance signal Y and the delayed luminance signal Y D in the horizontal synchronizing signal Hsy pulses separated from the luminance signal Y withdrawing a pedestal level clamping means 16 and 36 for pedestal level clamp respectively, the video signal portion on the basis of the horizontal synchronizing signal Hsy excluding synchronizing signal period of the luminance signal is the pedestal clamp Y and the delayed luminance signal Y D by the clamping pulse The extracting means Q3 and the brightness of the video signal portion excluding the synchronizing signal section by the extracting means Q3. A level comparison means Q1, Q2 for comparing the level of degree signal Y and the level of the delayed luminance signal Y D, based on the level control signal obtained from the level comparing means so as to control the level of the delay luminance signal Y D This is a dropout compensation circuit. [Operation] According to such a configuration, during the dropout compensation period, the level of the horizontal synchronization signal of the delayed synchronization signal is changed due to the occurrence of clogging in the horizontal synchronization signal sync chip of the delayed synchronization signal. Even if the level fluctuates, the effects of the level fluctuation of the horizontal synchronizing signal and the pedestal level fluctuation of the horizontal synchronizing signal are eliminated. Embodiment An embodiment of a dropout compensation circuit according to the present invention will be described below with reference to FIGS. FIG. 1 shows the configuration of an embodiment of the present invention. In FIG. 1, parts corresponding to FIG. 4 and FIG.
The same reference numerals are given and duplicate explanations are omitted. In the embodiment of FIG. 1, reference numeral (39) denotes a pulse generating circuit, to which a horizontal synchronizing pulse Hsy is supplied from a synchronizing / separating circuit (18). The control pulse is supplied to the comparator (37) while being supplied commonly to (16) and (36). The remaining configuration is the same as that of the conventional example shown in FIG. As the comparator (37) in the embodiment of FIG. 1, for example, a differential amplifier as shown in FIG. 2 is used. In Figure 2, delayed luminance signal Y D supplied to the input terminal T1 is supplied to the base of one of the npn transistor Q1, which is differentially connected. The luminance signal Y is supplied to the base of the other transistor Q2 from the input terminal T2. The emitters of both transistors Q1 and Q2 are grounded via the collector and emitter of a common transistor Q3, and a positive control pulse is supplied to the base of the transistor Q3 from an input terminal T3. The collectors of the transistors Q1 and Q2 are
Each is connected to a power supply Vcc via a current mirror-connected diode D1 and a pnp transistor Q4. The output of the collector of transistor Q2 is derived from terminal T4. The operation of this embodiment is as follows. In the synchronizing circuit (18), a horizontal synchronizing pulse Hsy as shown in FIG. 3B is separated from the (composite) luminance signal as shown in FIG. 3A and supplied to the pulse generating circuit (39). Based on the horizontal synchronization pulse, in the pulse generation circuit (39), a burst flag as shown in FIG. C, and as shown in FIG. D, "Lo" in the synchronization signal period Ts and the video signal period Tp A control pulse which becomes "Hi" is formed. In the clamp circuits (16) and (36), at the timing of the burst flag, that is, the normal luminance signals Y and 1H
Each pedestal level period of the delay luminance signal Y D, both signals Y
And Y D are clamped respectively. Further, in the comparator (37), when the above-described control pulse is supplied from the control pulse input terminal T3 of FIG. 2, the transistor Q3 becomes conductive only during this control pulse period, and both transistors in the differential connection are connected. Q1 and difference signals of the video signal portion above the pedestal level of the delayed luminance signal Y D and normal luminance signal Y input to the base of Q2 is taken from the collector of the transistor Q2. In the comparator (37), as described above, the normal luminance signal Y
And the level of the video signal portion of the delayed luminance signal Y D is compared, the output signal of the comparator (37) is a detector (38)
The gain control amplifier (35)
Once supplied, as the level of the video signal portion of the delayed luminance signal Y D is equal to the normal level of the video signal portion of the luminance signal Y, the gain of the amplifier (35) is controlled. This eliminates the effect of the level fluctuation of the synchronization signal part,
Dropout occurs in the luminance signal Y, switches the switch (17), it is compensated by the delay luminance signal Y D, no variation in the level of the video signal portion at the output terminal (7). [Effects of the Invention] As described above in detail, according to the present invention, the luminance signal Y is set to 1
Dropouts controlled to obtain equal levels of the delayed luminance signal Y D obtained by the horizontal period delay and level of the luminance signal Y, and by the level controlled delay the luminance signals to compensate for drop-out of the luminance signal in the compensation circuit, the luminance signal Y and the delayed luminance signal Y D a pedestal level clamping means for each pedestal level by a clamp pulse generated based on the horizontal synchronizing signal Hsy pulses separated from the luminance signal Y 16, 36
When a sampling unit Q3 extracting a video signal portion on the basis of the horizontal synchronizing signal Hsy excluding synchronizing signal period of the luminance signal is the pedestal clamp Y and the delayed luminance signal Y D,
The level of the luminance signal Y and the delayed luminance signal of the video signal portion, excluding the synchronizing signal section by the sampling means Q3.
A level comparison means Q1, Q2 for comparing the level of the Y D, since none so as to control the level of the delayed luminance signal Y D on the basis of the level control signal obtained from the level comparison means,
During the dropout compensation period, a level change of the horizontal synchronization signal of the horizontal synchronization signal of the horizontal synchronization signal of the delayed video signal due to, for example, clogging occurs.
Even if the pedestal level of the horizontal synchronizing signal fluctuates, a dropout compensating circuit can be obtained which is not affected by the level fluctuation of the horizontal synchronizing signal and the pedestal level fluctuation of the horizontal synchronizing signal.

【図面の簡単な説明】 第1図は本発明によるドロップアウト補償回路の一実施
例の構成を示すブロック図、第2図は第1図の実施例の
要部の構成を示す結線図、第3図は本発明の一実施例の
動作を説明するためのタイムチャート、第4図及び第5
図はそれぞれ従来のドロップアウト補償回路の構成例を
示すブロック図である。 (14)はFM復調器、(16),(36)は同期型クランプ回
路、(30)はAGC遅延信号系、(31)は1H遅延線、(3
5)は利得制御増幅器、(37)は比較器(差動増幅
器)、(39)はパルス発生回路である。
BRIEF DESCRIPTION OF THE DRAWINGS FIG. 1 is a block diagram showing a configuration of an embodiment of a dropout compensation circuit according to the present invention. FIG. 2 is a connection diagram showing a configuration of a main part of the embodiment of FIG. FIG. 3 is a time chart for explaining the operation of one embodiment of the present invention, and FIGS.
The figures are block diagrams each showing a configuration example of a conventional dropout compensation circuit. (14) is an FM demodulator, (16) and (36) are synchronous clamp circuits, (30) is an AGC delay signal system, (31) is a 1H delay line, (3)
5) is a gain control amplifier, (37) is a comparator (differential amplifier), and (39) is a pulse generation circuit.

Claims (1)

(57)【特許請求の範囲】 1.輝度信号を1水平周期遅延させた遅延輝度信号のレ
ベルを前記輝度信号のレベルと等しくなり得るようレベ
ル制御し、当該レベル制御された前記遅延輝度信号によ
って前記輝度信号のドロップアウトを補償するようにし
たドロップアウト補償回路において、 前記輝度信号及び前記遅延輝度信号を前記輝度信号から
分離した水平同期信号パルスに基づき生成したクランプ
パルスによりそれぞれペデスタルレベルクランプするペ
デスタルレベルクランプ手段と、 当該水平同期信号に基づいてペデスタルクランプされた
前記輝度信号及び前記遅延輝度信号の水平同期信号期間
をのぞく映像信号部を抜き取る抜き取り手段と、 当該抜き取り手段により前記水平同期信号区間をのぞか
れた前記映像信号部の前記輝度信号のレベルと前記遅延
輝度信号のレベルを比較するレベル比較手段と、 当該レベル比較手段より得られたレベル制御信号に基づ
き前記遅延輝度信号のレベルを制御するようにしたこと
を特徴とするドロップアウト補償回路。
(57) [Claims] The level of the delayed luminance signal obtained by delaying the luminance signal by one horizontal cycle is controlled so as to be equal to the level of the luminance signal, and the level-controlled delayed luminance signal compensates for the dropout of the luminance signal. Pedestal level clamping means for performing pedestal level clamping with a clamp pulse generated based on a horizontal synchronization signal pulse separated from the luminance signal, wherein the luminance signal and the delayed luminance signal are separated from the luminance signal. Extracting means for extracting a video signal portion excluding the horizontal synchronizing signal period of the luminance signal and the delayed luminance signal clamped by the pedestal, and the luminance of the video signal portion excluding the horizontal synchronizing signal section by the extracting means. Signal level and the delayed luminance signal Dropout compensation circuit, wherein the level comparator means for comparing the bell, that it has to control the level of the delayed luminance signal on the basis of the level control signal obtained from the level comparison means.
JP62319729A 1987-12-17 1987-12-17 Dropout compensation circuit Expired - Fee Related JP2754545B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62319729A JP2754545B2 (en) 1987-12-17 1987-12-17 Dropout compensation circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62319729A JP2754545B2 (en) 1987-12-17 1987-12-17 Dropout compensation circuit

Publications (2)

Publication Number Publication Date
JPH01160272A JPH01160272A (en) 1989-06-23
JP2754545B2 true JP2754545B2 (en) 1998-05-20

Family

ID=18113524

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62319729A Expired - Fee Related JP2754545B2 (en) 1987-12-17 1987-12-17 Dropout compensation circuit

Country Status (1)

Country Link
JP (1) JP2754545B2 (en)

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5665583A (en) * 1979-11-01 1981-06-03 Matsushita Electric Ind Co Ltd Magnetic recorder and reproducer
JPS6121183U (en) * 1984-07-13 1986-02-07 株式会社東芝 Dropout compensation circuit
JPH0722413B2 (en) * 1986-01-16 1995-03-08 ソニー株式会社 Signal processor

Also Published As

Publication number Publication date
JPH01160272A (en) 1989-06-23

Similar Documents

Publication Publication Date Title
US3949414A (en) Gain control device of video signal reproducing apparatus
US4385319A (en) Synchronization signal separating circuit
US3795762A (en) Plural operating mode television receivers
US3532808A (en) Method and system for magnetically recording and reproducing television signals and reducing amplitude variation of the reproduced television signals
JP2754545B2 (en) Dropout compensation circuit
US3852808A (en) Color amplitude correction in plural transducer signal playback systems
US4544943A (en) Stabilized color television subcarrier regenerator circuit
CA1159950A (en) Signal reproducing circuit for a video tape recorder and particularly to a differential gain control circuit
EP0073468B1 (en) Dropout compensation system
JP2705074B2 (en) Dropout compensation circuit
US4860099A (en) Video signal processing circuit for VTR system
US4931857A (en) Voltage controlled comb filter
US5317414A (en) Drop out compensation circuit
US5398114A (en) Circuit for compensating for the drop-out of a reproduced video signal
KR100230258B1 (en) Video signal copy apparatus to improve delay time of filter and white/black trigger
JP2530307B2 (en) Video / audio demodulation circuit
JPS5885680A (en) Noise eliminating circuit
JPS6248953B2 (en)
JP3403095B2 (en) Clamp circuit
JP2855765B2 (en) Video signal processing circuit
JPH05344474A (en) Magnetic recording and reproducing device
KR890004227B1 (en) Devices for processing colour signals
JP2604440Y2 (en) Dropout compensation circuit for playback video signal
US3076055A (en) Recording and/or reproducing apparatus
JPH0722375B2 (en) Magnetic recording / reproducing device

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees