JP2601445B2 - Recorded disk information reproducing device - Google Patents

Recorded disk information reproducing device

Info

Publication number
JP2601445B2
JP2601445B2 JP59193704A JP19370484A JP2601445B2 JP 2601445 B2 JP2601445 B2 JP 2601445B2 JP 59193704 A JP59193704 A JP 59193704A JP 19370484 A JP19370484 A JP 19370484A JP 2601445 B2 JP2601445 B2 JP 2601445B2
Authority
JP
Japan
Prior art keywords
signal
output
clock
generating
voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP59193704A
Other languages
Japanese (ja)
Other versions
JPS6171475A (en
Inventor
実 小酒
勉 坂野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Pioneer Corp
Original Assignee
Pioneer Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Pioneer Corp filed Critical Pioneer Corp
Priority to JP59193704A priority Critical patent/JP2601445B2/en
Publication of JPS6171475A publication Critical patent/JPS6171475A/en
Application granted granted Critical
Publication of JP2601445B2 publication Critical patent/JP2601445B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/14Digital recording or reproducing using self-clocking codes
    • G11B20/1403Digital recording or reproducing using self-clocking codes characterised by the use of two levels
    • G11B20/1423Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code
    • G11B20/1426Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code conversion to or from block codes or representations thereof
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/14Digital recording or reproducing using self-clocking codes
    • G11B20/1403Digital recording or reproducing using self-clocking codes characterised by the use of two levels
    • G11B20/1423Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code
    • G11B20/1426Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code conversion to or from block codes or representations thereof
    • G11B2020/14618 to 14 modulation, e.g. the EFM code used on CDs or mini-discs

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Description

【発明の詳細な説明】 技術分野 本発明は、記録ディスク情報再生装置に関し、特にデ
ィジタル信号が記録されている記録ディスクの記録情報
を再生する再生装置に関する。
Description: TECHNICAL FIELD The present invention relates to a recording disk information reproducing apparatus, and more particularly to a reproducing apparatus for reproducing recording information of a recording disk on which a digital signal is recorded.

背景技術 ディジタル信号が記録されている記録ディスクとして
は、オーディオ信号が所定ディジタル変調処理されかつ
パルス列化されて記録されたディジタルオーディオディ
スク、いわゆるコンパクトディスク(以下CDと略称す
る)が知られており、更に近時、ビデオ信号とオーディ
オ信号の各FM変調信号にオーディオ信号を所定ディジタ
ル変調方式によりディジタル化しパルス列信号としたも
のを重畳して記録する方式(特願昭58−45780号明細書
参照)によるビデオディスク(以下LDDと略称する)が
開発されている。
BACKGROUND ART As a recording disk on which a digital signal is recorded, a digital audio disk on which an audio signal is subjected to a predetermined digital modulation process and converted into a pulse train, that is, a so-called compact disk (hereinafter abbreviated as CD) is known. Further, recently, a method of superposing and recording a signal obtained by digitizing an audio signal into a pulse train signal by a predetermined digital modulation method on each FM modulation signal of a video signal and an audio signal (see Japanese Patent Application No. 58-45780). Video discs (hereinafter abbreviated as LDDs) have been developed.

かかる記録方式においては、オーディオ信号は2チャ
ンネル化されており、2.3MHz及び2.8MHzのオーディオキ
ャリヤがそれぞれ2つのオーディオチャンネル信号によ
ってFM変調されている。また、ビデオ信号はシンクチッ
プが7,6MHz、ペデスタルレベルが8.1MHz、ホワイトピー
クが9.3MHzとなるように周波数変換されている。そし
て、オーディオ信号は更にPCM(Pulse Code Modulatio
n)等の変調方式によりディジタル化されてパルス列信
号に変換されている。
In such a recording system, the audio signal is divided into two channels, and the 2.3 MHz and 2.8 MHz audio carriers are FM-modulated by the two audio channel signals, respectively. The video signal is frequency-converted so that the sync chip has a 7.6 MHz pedestal level, a pedestal level of 8.1 MHz, and a white peak of 9.3 MHz. The audio signal is further converted to PCM (Pulse Code Modulatio).
It is digitized by a modulation method such as n) and converted into a pulse train signal.

このパルス列信号は、例えばEFM(Eight to Fourteen
Modulation)方式によって記録に適した信号となって
おり、周波数スペクトラムは3T〜11Tの幅を有するパル
ス列の周波数成分となる。ここに、TはPCM信号のビッ
ト周期を示しており、3Tのパルスは約720KHz、最大幅の
11Tパルスは約200KHzとなっている。このようなパルス
列信号がビデオメインキャリアに対して約1/10以下のレ
ベルにて重畳され、ゼロクロス点近傍にてスライス増幅
されてパルス幅変調された信号となって記録信号とされ
る。
This pulse train signal is, for example, EFM (Eight to Fourteen).
Modulation), the signal is suitable for recording, and the frequency spectrum is a frequency component of a pulse train having a width of 3T to 11T. Here, T indicates the bit period of the PCM signal, and the pulse of 3T is approximately 720 KHz,
The 11T pulse is about 200KHz. Such a pulse train signal is superimposed on the video main carrier at a level of about 1/10 or less, slice-amplified near the zero-cross point, and becomes a pulse-width modulated signal to be a recording signal.

以上の記録方式によってビデオ信号及びオーディオ信
号が記録された記録ディスクから得られるRF(高周波)
信号の周波数スペクトラムは第1図に示す如くなる。第
1図において、Aで示す成分がディジタル化されたオー
ディオ信号成分、Bで示す成分がオーディオFM信号成
分、Cで示す成分がビデオFM成分における色情報成分、
Dで示す成分がビデオFM信号における輝度情報成分であ
る。
RF (high frequency) obtained from a recording disk on which video and audio signals are recorded by the above recording methods
The frequency spectrum of the signal is as shown in FIG. In FIG. 1, a component indicated by A is a digitized audio signal component, a component indicated by B is an audio FM signal component, a component indicated by C is a color information component in a video FM component,
The component indicated by D is a luminance information component in the video FM signal.

ディジタル化されたオーディオ信号のダイナミックレ
ンジは約90dB若しくはそれ以上とすることができるの
で、FM変調方式によるオーディオ信号の記録再生に比し
て著しく音質改善が図れることになるのである。
Since the dynamic range of the digitized audio signal can be about 90 dB or more, the sound quality can be remarkably improved as compared with the recording and reproduction of the audio signal by the FM modulation method.

ところで、CD再生装置におけるPCMディジタル信号の
一般的な復調装置では、読出しクロックを固定とし、こ
れに対し記録ディスクの回転を位相同期させ、再生クロ
ック信号に同期した書込みクロックで一旦メモリに書込
んだ情報を該読出しクロックに同期して読み出すことに
より、時間軸変動成分であるジッタを除去する構成とな
っている。
By the way, in a general demodulator for a PCM digital signal in a CD reproducing device, the read clock is fixed, the rotation of the recording disk is phase-synchronized with the read clock, and the data is once written into the memory by the write clock synchronized with the reproduced clock signal. By reading out information in synchronization with the readout clock, jitter, which is a time axis fluctuation component, is removed.

一方、上記LDDの再生に際し、ビデオ再生装置による
再生信号から抽出されたディジタル信号を復調する場
合、再生信号はすでにビデオ同期のための基準信号に同
期しており、従来のCD再生装置における復調装置のよう
に、PCM復調側で別個の基準信号を用いてメモリからデ
ータを読み出すと、2つの基準信号の僅かな位相ずれに
よって、再生ビデオ信号と再生復調された音声信号とが
時間的にずれてしまうことになる。
On the other hand, in the case of demodulating a digital signal extracted from a reproduction signal by a video reproduction device when reproducing the LDD, the reproduction signal is already synchronized with a reference signal for video synchronization, and the demodulation device in a conventional CD reproduction device is used. When data is read from the memory using a separate reference signal on the PCM demodulation side as described above, the reproduced video signal and the reproduced and demodulated audio signal are temporally shifted due to a slight phase shift between the two reference signals. Will be lost.

また、前述した書込みクロックを再生ディジタル信号
中に含まれる再生クロック信号に基づいて生成する場
合、書込みクロックを発生する電圧制御発振器と、該再
生クロックと書込みクロックとの位相差に応じて該電圧
制御発振器の発振周波数を制御する位相比較器とからな
るPLL回路を用いるのが一般的であるが、記録ディスク
を回転駆動するスピンドルモータを制御するサーボ系が
アンロック状態からロック状態に移行したとき、或はス
キャン、サーチ、ジャンプ等のランダムアクセス命令が
解除されたときなどには、それ以前の再生クロックが安
定状態にないので、当該PLL回路がロックインするまで
に時間がかかることになる。
When the above-mentioned write clock is generated based on a reproduced clock signal included in a reproduced digital signal, the voltage control oscillator for generating the write clock, and the voltage control oscillator according to the phase difference between the reproduced clock and the write clock. It is common to use a PLL circuit consisting of a phase comparator that controls the oscillation frequency of the oscillator.However, when the servo system that controls the spindle motor that rotates the recording disk shifts from the unlocked state to the locked state, Alternatively, when a random access command such as scan, search, jump or the like is released, it takes a long time before the PLL circuit locks in because the reproduced clock before that is not in a stable state.

発明の概要 本発明は、上述した点に鑑みなされたもので、書込み
クロック生成用PLL回路のロックインに要する時間を早
め、再生ディジタル信号の復調動作への移行をスムーズ
に行ない得ると共に、再生ディジタル信号に含まれるジ
ッタ成分を確実に抑制してジッタのないディジタル信号
を得ることが可能な記録ディスク再生装置を提供するこ
とを目的とする。
SUMMARY OF THE INVENTION The present invention has been made in view of the above points, and hasten the time required for lock-in of a write clock generation PLL circuit to smoothly shift to a demodulation operation of a reproduction digital signal. It is an object of the present invention to provide a recording disk reproducing apparatus capable of reliably suppressing a jitter component contained in a signal to obtain a jitter-free digital signal.

本発明による記録ディスク再生装置は、再生ディジタ
ル信号を復調する復調手段と、前記再生ディジタル信号
に含まれる再生クロックに同期した生成クロック信号を
発生する第1のクロック生成手段と、前記復調手段の復
調出力を前記生成クロック信号に同期してメモリへ書き
込む書込み手段と、前記メモリから記憶情報を読み出す
ための読出しクロック信号を生成する第2のクロック生
成手段とを具備し、前記第1のクロック生成手段は、前
記再生ディジタル信号と前記生成クロック信号との位相
を比較しその位相差に応じたレベルの制御電圧を発生す
る位相比較器と、目標発振周波数に対応した所定レベル
の基準電圧を発生する電圧発生手段と、ランダムアクセ
ス動作時には前記基準電圧を選択して出力する一方、前
記ランダムアクセス動作が解除された時には前記制御電
圧を選択して出力する切換手段と、前記切換手段の出力
電圧に応じた周波数の発振信号を発生してこれを前記生
成クロック信号とする電圧制御発振器とからなることを
特徴とする。
A recording disk reproducing apparatus according to the present invention comprises: a demodulating means for demodulating a reproduced digital signal; a first clock generating means for generating a generated clock signal synchronized with a reproduced clock included in the reproduced digital signal; Writing means for writing an output to a memory in synchronization with the generated clock signal; and second clock generating means for generating a read clock signal for reading stored information from the memory, wherein the first clock generating means A phase comparator for comparing the phases of the reproduced digital signal and the generated clock signal and generating a control voltage having a level corresponding to the phase difference; and a voltage for generating a reference voltage having a predetermined level corresponding to a target oscillation frequency. Generating means for selecting and outputting the reference voltage during a random access operation; Switching means for selecting and outputting the control voltage when the operation is released, and a voltage controlled oscillator for generating an oscillation signal having a frequency corresponding to the output voltage of the switching means and using the generated oscillation signal as the generated clock signal. It is characterized by the following.

実施例 以下、本発明の実施例を図に基づいて詳細に説明す
る。
Embodiment Hereinafter, an embodiment of the present invention will be described in detail with reference to the drawings.

第2図は、本発明による記録ディスク情報再生装置の
一実施例を示すブロック図である。かかる再生装置はCD
及びLDDと共に、ビデオ信号及びオーディオ信号がそれ
ぞれ周波数変調されて記録された通常のビデオディスク
(以下LDと略称する)をも再生出来るいわゆるコンパチ
ブルプレーヤである。このプレーヤには、先述した如く
ビデオディスク(LD,LDD)とディジタルオーディオディ
スク(CD)とでは再生回転数が異なるので、LD,LDD回転
駆動用スピンドルモータ1とCD回転駆動用スピンドルモ
ータ2とが備えられている。これらスピンドルモータ1,
2は再生するディスクの種類に応じて選択され、例えば
モータ3を駆動源とする切換機構4により切り換えられ
る。
FIG. 2 is a block diagram showing an embodiment of the recording disk information reproducing apparatus according to the present invention. Such a playback device is a CD
This is a so-called compatible player that can reproduce a normal video disc (hereinafter abbreviated as LD) in which a video signal and an audio signal are frequency-modulated and recorded together with the LDD. As described above, since the video disk (LD, LDD) and the digital audio disk (CD) have different playback rotation speeds, the player has a LD, LDD rotation drive spindle motor 1 and a CD rotation drive spindle motor 2, as described above. Provided. These spindle motors 1,
2 is selected according to the type of disc to be reproduced, and is switched by, for example, a switching mechanism 4 using a motor 3 as a drive source.

再生するディスク5のディスクサイズを検出するため
に、例えば3個の検知センサ6,7及び8がディスク半径
方向においてディスクサイズに対応して設けられてい
る。ディスクサイズは、CDの場合外径が約5インチ(12
cm)であり、ビデオディスク(LD,LDD)の場合は外径が
8インチ及び12インチの2種類となっている。3個の検
知センサ6,7及び8の各出力は波形整形回路9で波形整
形された後ディスク判別回路10に供給される。検知セン
サとしては、例えば光学的センサが用いられるが、これ
に限定されるものではない。
In order to detect the disk size of the disk 5 to be reproduced, for example, three detection sensors 6, 7, and 8 are provided corresponding to the disk size in the disk radial direction. The disc size is approximately 5 inches (12
cm), and in the case of video discs (LD, LDD), the outer diameters are 8 inches and 12 inches. The outputs of the three detection sensors 6, 7, and 8 are supplied to a disc discriminating circuit 10 after being subjected to waveform shaping by a waveform shaping circuit 9. As the detection sensor, for example, an optical sensor is used, but it is not limited to this.

ディスク判別回路10では、検知センサ6,7及び8の検
知出力に基づいて、再生するディスクがCD,LDD及びLDの
3種類のディスクのうちいずれであるかの判別が行なわ
れる。このディスク判別回路10の具体的な回路構成を第
3図に示す。本図において、CDの場合、ディスクサイズ
が最小(12cm)と決まっており、最内周の検知センサ6
の検知出力及びインバータ79,80を経た検知センサ7,8の
反転出力を3入力とするANDゲート回路78の出力がCD判
別情報となる。すなわち、検知センサ6がオンで、他の
検知センサ7,8がオフのときCDと判別されるのである。
ビデオディスクの場合には、ディスクサイズが8インチ
と12インチであるので、検知センサ7又は8の検知出力
はORゲート回路69を介してANDゲート回路70,71の各一入
力となる。また、後述するフレーム同期検出回路21から
フレーム同期信号が検出されたときに発生されるフレー
ム同期検出信号がANDゲー回路71の他入力になると共
に、インバータ72で反転されてANDゲート回路70の他入
力ともなる。そして検知センサ7又は8の検知出力発生
時であってフレーム同期検出信号が入力されたときAND
ゲート回路71からLDD判別情報が出力され、該フレーム
同期検出信号が入力されないときにはANDゲート回路70
からLD判別情報が出力される。これら判別情報はディス
クの種類を表示するインジケータ11の駆動に、又後述す
る各種スイッチの切換信号として用いられる。
The disc discrimination circuit 10 discriminates, based on the detection outputs of the detection sensors 6, 7, and 8, which of the three types of discs to reproduce, CD, LDD, and LD. FIG. 3 shows a specific circuit configuration of the disk discriminating circuit 10. In the figure, in the case of a CD, the disc size is determined to be the minimum (12 cm), and the innermost detection sensor 6
The output of the AND gate circuit 78 having three inputs of the detection output of the detection sensor 7 and the inverted outputs of the detection sensors 7 and 8 passed through the inverters 79 and 80 becomes the CD discrimination information. That is, when the detection sensor 6 is turned on and the other detection sensors 7 and 8 are turned off, the disc is determined to be CD.
In the case of a video disk, since the disk sizes are 8 inches and 12 inches, the detection output of the detection sensor 7 or 8 becomes one input of each of the AND gate circuits 70 and 71 via the OR gate circuit 69. Also, a frame synchronization detection signal generated when a frame synchronization signal is detected from a frame synchronization detection circuit 21 described later becomes another input of the AND gate circuit 71, and is inverted by the inverter 72 to be inverted by the inverter 72. It is also an input. When a detection output of the detection sensor 7 or 8 is generated and a frame synchronization detection signal is input, an AND operation is performed.
When the LDD determination information is output from the gate circuit 71 and the frame synchronization detection signal is not input, the AND gate circuit 70 is output.
Output LD discrimination information. These pieces of discrimination information are used for driving the indicator 11 for displaying the type of the disc and as switching signals for various switches described later.

ディスク5から記録情報を読み取るためのピックアッ
プ12はディスク5の半径方向において移動自在に設けら
れたスライダーベース(図示せず)により担持されてお
り、当該スライダーベースはスライダーモータ、減速ギ
ヤ等からなる駆動機構(図示せず)によって駆動され
る。ピックアップ12により記録ディスク5から読み取ら
れた読取り情報は、RFアンプ13を経てディジタル情報復
調系14、アナログオーディオ復調系15及びビデオ復調系
16にそれぞれ供給される。RFアンプ13は約5KHz〜14MHz
の広い帯域を有し、単一のアンプで再生PCMオーディオ
信号、再生FMオーディオ信号及び再生ビデオ信号の増幅
が可能となっている。
A pickup 12 for reading recorded information from the disk 5 is carried by a slider base (not shown) movably provided in the radial direction of the disk 5, and the slider base is driven by a slider motor, a reduction gear, and the like. It is driven by a mechanism (not shown). Read information read from the recording disk 5 by the pickup 12 passes through an RF amplifier 13 to a digital information demodulation system 14, an analog audio demodulation system 15, and a video demodulation system.
Supplied to 16 respectively. RF amplifier 13 is about 5KHz ~ 14MHz
And a single amplifier can amplify the playback PCM audio signal, playback FM audio signal and playback video signal.

ディジタル情報復調系14において、再生ディスクの種
類に応じて切り変わる切換スイッチ17が設けられてお
り、このスイッチ17は先述したディスク判別回路10から
のディスク情報に基づいてLDDの場合にはa側に、CDの
場合にはB側に切り変わる。すなわち、LDD再生時とCD
再生時とで、再生ディジタル信号の信号処理系が切り換
えられるのである。CD再生時には、再生RF出力はPCMオ
ーディオ情報であり、このPCMオーディオ情報は、イコ
ライザ18で周波数特性の特に高域を補償するMTF(Modul
ation Transfer Function)補償が施される。
The digital information demodulation system 14 is provided with a changeover switch 17 that switches according to the type of the reproduction disk, and this switch 17 is set to the a side in the case of LDD based on the disk information from the disk determination circuit 10 described above. In the case of a CD, it switches to the B side. That is, when playing LDD and CD
At the time of reproduction, the signal processing system of the reproduced digital signal is switched. During CD playback, the playback RF output is PCM audio information, and this PCM audio information is converted to an MTF (Modul
ation Transfer Function) compensation.

一方、LDDの場合には、FMオーディオ情報及びFMビデ
オ情報と共に再生RF信号に膨れるPCMオーディオ情報がL
PF(ローパスフィルタ)19で抽出され、ディ・エンファ
シス回路20に供給される。PCMオーディオ情報は例えばE
FM信号であるが、記録時において、ディジタル信号をそ
のままFM変調されたビデオ信号に重畳したのでは、ディ
ジタル信号成分がFMビデオ信号の低域成分に妨害される
ことになるので、低域成分がブーストされて記録されて
いる。従って、再生時においては、記録時にブーストさ
れた低域成分を逆にディ・エンファシス回路20により落
す補償がなされるのである。これにより、記録時及び再
生時に低周波ノイズに対してディジタル信号のS/Nを向
上できることになるのである。
On the other hand, in the case of LDD, PCM audio information swelling into a reproduced RF signal together with FM audio information and FM video information is L
It is extracted by a PF (low-pass filter) 19 and supplied to a de-emphasis circuit 20. PCM audio information is E
Although it is an FM signal, if the digital signal is directly superimposed on the FM-modulated video signal during recording, the digital signal component will be disturbed by the low-frequency component of the FM video signal. Boosted and recorded. Therefore, at the time of reproduction, compensation is made such that the low-frequency component boosted at the time of recording is reversed by the de-emphasis circuit 20. As a result, the S / N of the digital signal can be improved with respect to low-frequency noise during recording and reproduction.

なお、切換スイッチ17を用いて信号処理系の切換えを
行なう代りに、各信号処理系の回路への供給電源をON/O
FFするようにしても同様の効果が得られる。
Instead of using the changeover switch 17 to switch the signal processing system, the power supply to each signal processing circuit is turned ON / O.
Similar effects can be obtained even if FF is performed.

切換スイッチ17を経た再生EFM信号は、フレーム同期
検出回路21を介してEFM復調回路22に供給されると共に
再生クロック抽出回路23にも供給され、この再生クロッ
ク抽出回路23で抽出された再生クロックによってEFM復
調回路22にてPCMディジタル信号に復調される。この復
調信号はRAM(ランダムアクセスメモリ)等のメモリ24
へメモリコントローラ25の制御によって書き込まれる
が、このときメモリコントローラ25は再生クロックの分
周器26による分周出力である書込みクロックに同期して
書込みを行なう。
The reproduced EFM signal that has passed through the changeover switch 17 is supplied to the EFM demodulation circuit 22 via the frame synchronization detection circuit 21 and also to the reproduction clock extraction circuit 23, where the reproduction clock extracted by the reproduction clock extraction circuit 23 The signal is demodulated by the EFM demodulation circuit 22 into a PCM digital signal. This demodulated signal is stored in a memory 24 such as a RAM (random access memory).
Is written under the control of the memory controller 25. At this time, the memory controller 25 performs writing in synchronization with the write clock which is the frequency-divided output of the reproduced clock by the frequency divider 26.

メモリ24からの記憶情報の読出しは、PLL(フェイズ
ロックドループ)回路におけるVCO(電圧制御発振器)2
7の発振出力を分周器28により分周することによって得
られる読出しクロックに同期してなされるようになって
いる。当該PLL回路は、先述したVCO27、再生クロックの
分周器29による分周出力とVCO27の発振出力の分周器27
による分周出力とを2入力とする位相比較器(P/C)3
1、この比較出力を入力とするLPF(ローパスフィルタ)
32及びこのLPF32の出力電圧と基準電圧Vref1とを択一的
にVCO27に供給する切換スイッチ33とによって構成され
ている。
Reading of stored information from the memory 24 is performed by a VCO (voltage controlled oscillator) 2 in a PLL (phase locked loop) circuit.
The oscillation output 7 is synchronized with a read clock obtained by dividing the oscillation output by the divider 28. The PLL circuit includes the above-described VCO 27, the frequency-divided output of the reproduced clock by the frequency divider 29, and the frequency divider 27 of the oscillation output of the VCO 27.
Phase comparator (P / C) 3 with frequency-divided output by 2 inputs
1. LPF (low-pass filter) with this comparison output as input
32 and a changeover switch 33 for selectively supplying the output voltage of the LPF 32 and the reference voltage Vref 1 to the VCO 27.

当該PLL回路において、切換スイッチ33は先述したデ
ィスク判別回路10の判別結果に基づいてLDD再生時には
a側にあってLPF32の出力電圧を、CD再生時にはb側に
切り変わって基準電圧Vref1をVCO27に供給する。これに
より、LDD再生時にはメモリ24から記憶情報を読み出す
ための読出しクロックはPLL回路によって再生クロック
と位相同期することになり、CD再生時には後述するルー
プスイッチ59がオン(閉成)することによって位相比較
器31の出力がLPF77を通してCD回転駆動用スピンドルモ
ータ2を駆動することで、再生クロックがバイアスが固
定状態にあるVCO27により得られる固定クロックに位相
同期することになる。
In the PLL circuit, the changeover switch 33 switches the output voltage of the LPF 32 during LDD reproduction to the output voltage of the LPF 32 based on the discrimination result of the disc discrimination circuit 10 described above, and switches the output voltage of the LPF 32 to b during CD reproduction, thereby changing the reference voltage Vref 1 to To supply. As a result, the read clock for reading the stored information from the memory 24 during the LDD reproduction is phase-synchronized with the reproduction clock by the PLL circuit, and the phase comparison is performed by turning on (closing) a loop switch 59 described later during the CD reproduction. When the output of the device 31 drives the CD rotation driving spindle motor 2 through the LPF 77, the reproduced clock is phase-synchronized with the fixed clock obtained by the VCO 27 in which the bias is fixed.

こうして読み出されたディジタル信号はD/A(ディジ
タル/アナログ)変換器34によてアナログオーディオ信
号に変換され、LPF35L,35Rを介して左右の再生オーディ
オ出力となる。
The digital signal thus read is converted into an analog audio signal by a D / A (digital / analog) converter 34, and becomes left and right reproduced audio outputs via LPFs 35L and 35R.

メモリ24内の使用状況はメモリコントローラ25によっ
て常時監視され、当該コントローラ25からはメモリ24が
オーバーフローした場合又は空白(データがない)にな
った場合、これら状態を示す情報を電圧発生器36に供給
する。LDD再生時には、この電圧発生器36は、メモリコ
ントローラ25からのメモリ24の使用状況を示す情報に応
じて、メモリ24がオーバーフローした場合には正の制御
電圧を、又空白になった場合には負の制御電圧をそれぞ
れ発生し、LPF32の出力電圧に重畳し切換スイッチ33を
介してVCO27に供給することにより、読出しクロックの
周波数を制御する。
The usage state in the memory 24 is constantly monitored by the memory controller 25, and when the memory 24 overflows or becomes blank (no data), information indicating these states is supplied to the voltage generator 36 from the controller 25. I do. At the time of LDD reproduction, the voltage generator 36 supplies a positive control voltage when the memory 24 overflows, and when the memory 24 becomes blank, according to the information indicating the use state of the memory 24 from the memory controller 25. A negative control voltage is generated and superimposed on the output voltage of the LPF 32 and supplied to the VCO 27 via the changeover switch 33, thereby controlling the frequency of the read clock.

このように、メモリ24の格納データの量を常時監視
し、メモリ24の容量と処理能力に対して過不足が生じた
時には、正又は負の制御電圧を発生してPLL回路にその
対処を要求することにより、メモリ24を常に正常状態に
維持することが出来るのである。
In this way, the amount of data stored in the memory 24 is constantly monitored, and when the capacity and the processing capacity of the memory 24 become excessive or insufficient, a positive or negative control voltage is generated to request the PLL circuit to take measures. By doing so, the memory 24 can always be maintained in a normal state.

アナログオーディオ復調系15において、再生RF信号中
から2.3MHz及び2.8MHzのオーディオキャリヤ成分のみを
通過させるBPF(バンドパスフィルタ)37L,37Rの出力
は、FM復調器38L,38RにおいてFM復調され、ディ・エン
ファシス回路39L,39Rを介して左右の再生オーディオ出
力となる。
In the analog audio demodulation system 15, the outputs of BPFs (Band Pass Filters) 37L and 37R that pass only the 2.3 MHz and 2.8 MHz audio carrier components from the reproduced RF signal are FM demodulated in FM demodulators 38L and 38R, and -Left and right playback audio output via the emphasis circuits 39L and 39R.

ビデオ復調系16において、再生RF信号はBPF&ノッチ
回路40でビデオ情報のみが抽出される。このBPF&ノッ
チ回路40では、LDD再生時に再生RF信号に含まれるEFM成
分及び2.3MHz、2,8MHzのオーディオキャリヤ成分を積極
的に除去するようになっている。この抽出情報はリミッ
タ回路41を介してFM復調器42に供給されFM復調される。
この復調出力はLPF43を介してドロップアウト補償器(D
OC)44に供給され、当該補償器44においてドロップアウ
ト補償がなされる。このドロップアウト補償器44は、例
えば、HPF(ハイパスフィルタ)45を介して供給される
再生RF信号に基づいてドロップアウトを検出するドロッ
プアウトセンサ(DOS)46の検出出力によってオフとさ
れるアナログスイッチと、このスイッチ出力端と基準電
位点との間に設けられたホールドコンデンサとによって
構成されている。従って、ドロップアウト発生時にはド
ロップアウトセンサ46の出力の発生直前のLPF43の出力
のレベルがホールドされて次段回路へ送出され、ドロッ
プアウト補償が行なわれるのである。このドロップアウ
ト補償器44の出力がビデオ出力となる。
In the video demodulation system 16, only the video information is extracted from the reproduced RF signal by the BPF & notch circuit 40. The BPF & notch circuit 40 actively removes the EFM component and the 2.3 MHz and 2.8 MHz audio carrier components contained in the reproduced RF signal during LDD reproduction. This extracted information is supplied to an FM demodulator 42 via a limiter circuit 41 and FM demodulated.
This demodulated output is output to a dropout compensator (D
OC) 44, and the compensator 44 performs dropout compensation. The dropout compensator 44 is, for example, an analog switch that is turned off by a detection output of a dropout sensor (DOS) 46 that detects dropout based on a reproduced RF signal supplied via an HPF (high pass filter) 45. And a hold capacitor provided between the switch output terminal and the reference potential point. Therefore, when a dropout occurs, the level of the output of the LPF 43 immediately before the output of the dropout sensor 46 is held and sent to the next stage circuit to perform the dropout compensation. The output of the dropout compensator 44 is a video output.

ドロップアウト補償器44の出力は水平同期分離回路47
にも供給され、水平同期信号が分離出力される。この水
平同期信号は位相比較器48,49に供給され、基準信号発
生器50から出力される基準信号との位相差が検出され
る。位相比較器48の出力は加算器51の一入力となり、又
位相比較器49の出力はイコライザアンプ52を介して当該
加算器51の他入力となっている。加算器51の出力はイコ
ライザアンプ53及びドライバー54を介してLDD,LD回転駆
動用のスピンドルモータ1を駆動する。これがスピンド
ルサーボ系である。またイコライザアンプ52の出力はル
ープスイッチ55、切換スイッチ56及びドライバー57を介
して、ピックアップ12に内臓されたアクチュエータ(図
示せず)を駆動する。このアクチュエータの駆動によ
り、情報読取用の光スポットがディスクの記録トラック
接線方向に偏倚されるようになっている。これがタンジ
ェンシャルサーボ系である。なお、アクチュエータとし
ては、回動することによって情報読取用の光スポットを
ディスクの記録トラック接線方向に偏倚させるタンジェ
ンシャルミラーであっても良く、又レンズを光軸に対し
て直角な方向に変位させることによって情報読取用の光
スポットをディスクの記録トラック接線方向に偏倚させ
る構成のものでも良い。
The output of the dropout compensator 44 is a horizontal sync separation circuit 47
And the horizontal synchronizing signal is separated and output. This horizontal synchronizing signal is supplied to phase comparators 48 and 49, and a phase difference from the reference signal output from the reference signal generator 50 is detected. The output of the phase comparator 48 is one input of the adder 51, and the output of the phase comparator 49 is the other input of the adder 51 via the equalizer amplifier 52. The output of the adder 51 drives the spindle motor 1 for LDD and LD rotation drive via the equalizer amplifier 53 and the driver 54. This is the spindle servo system. The output of the equalizer amplifier 52 drives an actuator (not shown) incorporated in the pickup 12 via a loop switch 55, a changeover switch 56, and a driver 57. By driving the actuator, a light spot for reading information is deviated in a tangential direction of a recording track of the disk. This is the tangential servo system. Note that the actuator may be a tangential mirror that rotates the information reading optical spot in the tangential direction of the recording track of the disk by rotating, or displaces the lens in a direction perpendicular to the optical axis. Thus, a configuration may be employed in which the information reading light spot is deviated in the tangential direction of the recording track of the disk.

ループスイッチ55は、上記スピンドルサーボ系のロッ
クが略完了したときスピンドルロック検出回路58から出
力されるスピンドルロック信号に応答してオン(閉成)
状態となる。すなわち、再生開始時において、先ず位相
比較器48の出力によりスピンドルモータ1が駆動されて
時間軸の粗調製(スピンドルサーボ)が行なわれ、これ
によってスピンドルサーボのロックが略完了すると、ル
ープスイッチ55がオンとなり、位相比較器49の出力によ
ってアクチュエータが駆動されて時間軸の微調整(タン
ジェンシャルサーボ)が行なわれるのである。これによ
れば、スピンドルサーボ系によっては除きえない残留ジ
ッタ成分をタンジェンシャルサーボ系で除去できるので
ある。
The loop switch 55 is turned on (closed) in response to the spindle lock signal output from the spindle lock detection circuit 58 when the lock of the spindle servo system is substantially completed.
State. That is, at the start of reproduction, first, the spindle motor 1 is driven by the output of the phase comparator 48 to perform coarse adjustment of the time axis (spindle servo). When the locking of the spindle servo is substantially completed, the loop switch 55 is activated. It turns on, and the actuator is driven by the output of the phase comparator 49 to perform fine adjustment (tangential servo) of the time axis. According to this, the residual jitter component which cannot be removed by the spindle servo system can be removed by the tangential servo system.

しかしながら、タンジェンシャルサーボ系でも、残留
ジッタの高域成分に関しては、アクチュエータ駆動機構
等の機械系が十分に追従できないので、ジッタを完全に
除去することはできない。そこで、先述したディジタル
情報復調系14において、読出しクロックを生成するPLL
回路のLPF32のカットオフ周波数を上記タンジェンシャ
ルサーボループの帯域の最大周波数より低く設定して残
留ジッタの高域成分をカットすることにより、残留ジッ
タ成分を除去できることになる。より好ましくは、LPF3
2のカットオフ周波数をディスクの偏心周波数(LDDの場
合、30〜8Hz)より低く設定することにより、ディスク
の偏心に起因するジッタをも完全に除去できることにな
る。
However, even in the tangential servo system, the mechanical system such as the actuator driving mechanism cannot sufficiently follow the high-frequency component of the residual jitter, so that the jitter cannot be completely removed. Therefore, in the digital information demodulation system 14 described above, the PLL for generating the read clock is used.
By setting the cutoff frequency of the LPF 32 of the circuit lower than the maximum frequency of the band of the tangential servo loop and cutting the high frequency component of the residual jitter, the residual jitter component can be removed. More preferably, LPF3
By setting the cutoff frequency of 2 below the eccentric frequency of the disk (30 to 8 Hz in the case of LDD), it is possible to completely remove the jitter caused by the eccentricity of the disk.

なお、スピンドルサーボ及びタンジェンシャルサーボ
を水平同期信号に基づいて行なったが、再生FMビデオ信
号中に含まれる3.58MHzの色副搬送波に基づいて行なう
ようにしても同様の効果が得られる。
Although the spindle servo and the tangential servo are performed based on the horizontal synchronization signal, similar effects can be obtained by performing the servo based on the 3.58 MHz chrominance subcarrier included in the reproduced FM video signal.

以上は、ビデオディスク(LDD,LD)の再生時における
サーボ系であるが、CDの再生時には、先述したディジタ
ル情報復調系14における位相比較器31の出力に基づいて
スピンドルサーボが行なわれる。すなわち、位相比較器
31の出力はCD再生時にオン(閉成)状態となるループス
イッチ59及びドライバー60を介してCD回転駆動用のスピ
ンドルモータ2を駆動する。従来、CD再生時には、先述
したタンジェンシャルサーボは行なわれていなかった
が、スピンドルモータ2は時間軸エラー信号である位相
比較器31の出力信号の高域成分には十分に追従できない
ので、本実施例では、HPF61により取り出された時間軸
エラー信号の高域成分が、切換スイッチ56及びドライバ
ー57を介してピックアップ12内のアクチュエータを駆動
するサーボ、すなわちタンジェンシャルサーボをも採用
している。切換スイッチ56は、ディスク判別回路10の判
別結果に基づいてLDD,LDの再生時にはa側、CD再生時に
はb側に切り変わる。
The above is the servo system at the time of reproducing the video disk (LDD, LD). At the time of reproducing the CD, the spindle servo is performed based on the output of the phase comparator 31 in the digital information demodulation system 14 described above. That is, the phase comparator
The output of 31 drives the spindle motor 2 for driving the rotation of the CD via the loop switch 59 and the driver 60 which are turned on (closed) during CD reproduction. Conventionally, the above-described tangential servo has not been performed at the time of CD reproduction, but since the spindle motor 2 cannot sufficiently follow the high frequency component of the output signal of the phase comparator 31 which is a time axis error signal, In the example, the high frequency component of the time axis error signal extracted by the HPF 61 employs a servo for driving an actuator in the pickup 12 via the changeover switch 56 and the driver 57, that is, a tangential servo. The changeover switch 56 is switched to a side during LDD / LD reproduction and to b side during CD reproduction based on the discrimination result of the disc discrimination circuit 10.

なお、CD再生時のタンジェンシャルサーボは、再生ク
ロック抽出回路23で抽出された再生クロックの分周出力
に基づいて行なうようにしたが、フレーム同期検出回路
21で検出されたフレーム同期信号の分周出力に基づいて
行なうようにしても、フレーム同期信号と再生クロック
とは同期関係にあるので同様の効果が得られる。
The tangential servo at the time of reproducing the CD is performed based on the divided output of the reproduced clock extracted by the reproduced clock extracting circuit 23.
The same effect can be obtained even if it is performed based on the frequency division output of the frame synchronization signal detected in 21, since the frame synchronization signal and the reproduction clock have a synchronous relationship.

スピンドルロック検出回路58の出力はインバータ62で
反転されて、スピンドルサーボ系がロック状態にないこ
とを示すスピンドルアンロック信号としてORゲート回路
63の一入力となる。ORゲート回路63の他入力としては、
スキャン、サーチ、ジャンプ等のランダムアクセス命令
時に発生されるランダムアクセス情報信号が供給され
る。ORゲート回路63には更に、ディスク判別回路10から
出力されるLDD情報も入力される。ORゲート回路63の出
力は制御指令回路64を介して再生クロック抽出回路23に
供給される。
The output of the spindle lock detection circuit 58 is inverted by the inverter 62, and an OR gate circuit is used as a spindle unlock signal indicating that the spindle servo system is not locked.
It becomes one input of 63. As other inputs of the OR gate circuit 63,
A random access information signal generated at the time of a random access command such as scan, search, or jump is supplied. The LDD information output from the disc determination circuit 10 is also input to the OR gate circuit 63. The output of the OR gate circuit 63 is supplied to the reproduction clock extraction circuit 23 via the control command circuit 64.

再生クロック抽出回路23の具体的な回路構成を第4図
に示す。本図において、再生EFM信号は位相比較器65に
おいてVCO(電圧制御発振器)66の発振出力との位相差
が検出され、その位相差信号はLPF67及び切換スイッチ6
8を介してVCO66に供給される。以上により、再生クロッ
クに同期したクロック信号を生成する第1のクロック生
成手段としてのPLL回路が構成されている。
FIG. 4 shows a specific circuit configuration of the reproduction clock extraction circuit 23. In this drawing, the phase difference between the reproduced EFM signal and the oscillation output of a VCO (voltage controlled oscillator) 66 is detected by a phase comparator 65, and the phase difference signal is represented by an LPF 67 and a changeover switch
8 to the VCO 66. As described above, the PLL circuit as the first clock generation unit that generates the clock signal synchronized with the reproduction clock is configured.

切換スイッチ68は通常はa側にあってLPF67の出力をV
CO66に供給するが、先述した制御指令回路64から指令信
号が出力されたときには、この指令信号に応答してb側
に切り変って所定の基準電圧Vref2をVCO66に供給する。
すなわち、スピンドルサーボがロック状態にないとき或
はスキャン、サーチ、ジャンプ等のランダムアクセス命
令により情報読取用光スポットがトラック飛び動作をす
るときには、VCO66に基準電圧Vref2を印加してその発振
周波数を再生クロック周波数に近い値に固定しておくこ
とにより、スピンドルサーボがロックした後或はランダ
ムアクセス命令が解除された後の再生クロックのロック
インを早めることが出来るのである。
The changeover switch 68 is normally on the a side and the output of the LPF 67 is
When a command signal is output from the control command circuit 64 described above, the control signal is switched to the b side in response to the command signal, and a predetermined reference voltage Vref 2 is supplied to the VCO 66.
That is, when the spindle servo is not in the locked state, or when the information reading optical spot performs a track jump operation by a random access command such as scan, search, jump or the like, the reference voltage Vref 2 is applied to the VCO 66 to change the oscillation frequency. By fixing the frequency close to the reproduction clock frequency, lock-in of the reproduction clock after the spindle servo is locked or after the random access command is released can be hastened.

再び第2図において、オーディオ出力部には、アナロ
グオーディオ出力系の左右一対の出力端子73L,73Rと、
ディジタルオーディオ出力系の左右一対の出力端子74L,
74Rとが設けられている。出力端子73L,73Rにはアナログ
オーディオ復調系14からのオーディオ出力が供給され
る。このオーディオ出力はLD再生時には切換スイッチ75
を介して出力端子74L,74Rにも供給される。切換スイッ
チ75は、例えばLD再生時を通常状態としてa側にあり、
LDD,CD再生時にはディスク判別回路10からのディスク判
別情報に基づいてb側に切り変る。そしてディジタル情
報復調系14からのオーディオ出力は左右のモード切換ス
イッチ76L,76R及び切換スイッチ75L,75Rを介して出力端
子74L,74Rに供給される。
Referring again to FIG. 2, the audio output unit includes a pair of left and right output terminals 73L and 73R of an analog audio output system.
A pair of left and right output terminals 74L of the digital audio output system,
74R is provided. The audio output from the analog audio demodulation system 14 is supplied to the output terminals 73L and 73R. This audio output is used for switching switch 75 during LD playback.
Are also supplied to the output terminals 74L and 74R via the. The changeover switch 75 is on the a side with, for example, a normal state during LD playback,
At the time of LDD and CD reproduction, it switches to the b side based on the disc discrimination information from the disc discrimination circuit 10. The audio output from the digital information demodulation system 14 is supplied to output terminals 74L and 74R via left and right mode changeover switches 76L and 76R and changeover switches 75L and 75R.

その結果、LD再生時には、出力端子73L,73R及び出力
端子74L,74Rから通常のオーディオ信号が出力され、LD
D,CD再生時には、出力端子74L,74Rから高音質のオーデ
ィオ信号が出力され、LDD再生時には更に出力端子73L,7
3Rからも通常のオーディオ信号が出力されることにな
る。
As a result, during LD playback, normal audio signals are output from the output terminals 73L and 73R and the output terminals 74L and 74R, and the LD
During D and CD playback, high-quality audio signals are output from the output terminals 74L and 74R. During LDD playback, the output terminals 73L and 7R are further output.
Normal audio signals will also be output from the 3R.

モード切換スイッチ76L,76Rはディジタルオーディオ
系のオーディオ信号の出力モードをアナログ段階で切り
換えるために設けられたものである。すなわち、ディジ
タルオーディオ復調系14からのオーディオ出力がステレ
オフォニックの場合上述した出力モードで良いのである
が、例えば音声多重の場合には、L(左)チャンネルが
日本語、R(右)チャンネルが外国語となっており、互
に独立して作動するモード切換スイッチ76L,76Rによっ
て、出力端子74L,74Rから出力される音声が日本語及び
外国語、日本語のみ並びに外国語のみの3つの出力モー
ドに切り換えることができるのである。モード切換スイ
ッチ76L,76Rの駆動は、図示せぬ操作部からの制御情報
に応じて別々に行なわれる。
The mode changeover switches 76L and 76R are provided for switching the output mode of the audio signal of the digital audio system at the analog stage. That is, when the audio output from the digital audio demodulation system 14 is stereophonic, the output mode described above may be used. For example, in the case of audio multiplexing, the L (left) channel is Japanese and the R (right) channel is foreign. The voice output from the output terminals 74L and 74R is controlled by the mode changeover switches 76L and 76R, which operate independently of each other. It can be switched to. The mode changeover switches 76L and 76R are separately driven according to control information from an operation unit (not shown).

モード切換スイッチ76L,76Rとしては各々独立に作動
するリレーが用いられている。通常、信号の切換えに
は、1個の可動接点及び2個の固定接点を有するリレー
で十分であるが、本実施例では、更に1個の可動接点及
び2個の固定接点を余分に有するリレーが用いられてい
る。すなわち、Lチャンネル側のリレー76Lを例として
説明するならば、互いに連動する2組の可動接点S11,S
21と、この2組の可動接点S11,S21に対して一対づつ設
けられた2組の固定接点S12,S13、S22,S23とからなり、
2組の固定接点うち最も離間した2つの固定接点S12,S
23が2つの信号(左右のオーディオ信号)の入力端とな
り、一方の可動接点S11が出力端となっている。これに
よれば、左右の信号ライン間に2つのギャップが存在す
るので、左右の信号間のクロストークを確実に防止出来
ることになる。接点を更に増やしギャップを多く設ける
ことにより、クロストークをより確実に防止出来ること
は勿論である。
Relays that operate independently of each other are used as the mode changeover switches 76L and 76R. Usually, a relay having one movable contact and two fixed contacts is sufficient for signal switching, but in this embodiment, a relay having one more movable contact and two additional fixed contacts is sufficient. Is used. That is, if the relay 76L on the L channel side is described as an example, two sets of movable contacts S 11 and S
21 and two sets of fixed contacts S 12 , S 13 , S 22 , S 23 provided in pairs for the two sets of movable contacts S 11 , S 21 ,
The two fixed contacts S 12 and S which are the most distant of the two fixed contacts
23 is an input terminal of the two signals (left and right audio signals), one movable contact S 11 is an output terminal. According to this, since two gaps exist between the left and right signal lines, crosstalk between the left and right signals can be reliably prevented. It is a matter of course that crosstalk can be more reliably prevented by further increasing the number of contacts and providing more gaps.

なお、図には示していないが、ディスク5に対するピ
ックアップ12のディスク面に垂直な方向における位置を
制御するフォーカスサーボ系や、ピックアップ12のディ
スク半径方向における位置を制御するトラッキングサー
ボ系も当然設けられており、これらサーボ系において
も、ビデオディスク(LDD,LD)再生時とディジタルオー
ディオディスク(CD)再生時とでエラー信号の信号処理
系を切り換えるようにするのが好ましく、再生するディ
スクの種類に拘らず良好なサーボを行なうことが出来
る。
Although not shown, a focus servo system for controlling the position of the pickup 12 with respect to the disk 5 in a direction perpendicular to the disk surface and a tracking servo system for controlling the position of the pickup 12 in the disk radial direction are naturally provided. In these servo systems, it is preferable to switch the signal processing system of the error signal between video disk (LDD, LD) playback and digital audio disk (CD) playback. Regardless, good servo can be performed.

また、CD又はLDDに記録されるディジタル信号は、オ
ーディオ情報を含むものの他、ディジタル化した画像情
報或いはコンピュータ制御用のコントロール情報等のも
のも含むものである。
The digital signal recorded on the CD or the LDD includes not only audio information but also digitized image information or control information for computer control.

発明の効果 以上説明したように、本発明による記録ディスク情報
再生装置によれば、LDD再生時に書込みクロック生成用P
LL回路のVCO(電圧制御発振器)に、位相比較器の出力
電圧又は所定電圧を択一的に供給できるようにしたの
で、すでにビデオ同期のための基準信号に同期している
再生ディジタル信号中に含まれる再生クロック信号に基
づいて書込みクロックを生成する際、VCOに入力すべき
制御電圧はVCOが正規の書込みクロックの周波数を出力
する電圧に等しいと考えられ、その電圧を記録ディスク
の回転制御がロック状態にないときやランダムアクセス
命令時に適宜選択し、VCOの発振周波数をPLL回路の目標
値に固定することにより、該PLL回路のロックインに要
する時間を早め、再生ディジタル信号の復調動作への移
行をスムーズに行ない得ると共に、再生ディジタル信号
に含まれるジッタ成分を確実に抑制してジッタのないデ
ィジタル信号を得ることができる。
Effect of the Invention As described above, according to the recording disk information reproducing apparatus of the present invention, the write clock generation P
Since the output voltage of the phase comparator or a predetermined voltage can be supplied to the VCO (voltage controlled oscillator) of the LL circuit alternatively, it can be used in the reproduced digital signal already synchronized with the reference signal for video synchronization. When the write clock is generated based on the included reproduction clock signal, the control voltage to be input to the VCO is considered to be equal to the voltage at which the VCO outputs the frequency of the normal write clock, and the voltage is controlled by the rotation control of the recording disk. By appropriately selecting when not in the locked state or at the time of a random access command and fixing the oscillation frequency of the VCO to a target value of the PLL circuit, the time required for lock-in of the PLL circuit is shortened, and the time required for the demodulation operation of the reproduced digital signal is reduced. The transition can be performed smoothly, and a jitter-free digital signal can be obtained by reliably suppressing the jitter component contained in the reproduced digital signal. .

【図面の簡単な説明】[Brief description of the drawings]

第1図はビデオ信号及びオーディオ信号をそれぞれ周波
数変調処理した信号とアナログ信号をPCM変調してパル
ス化した信号とを重畳して記録されてなる記録ディスク
から得られたRF信号の周波数スペクトラムを示す図、第
2図は本発明による記録ディスク情報再生装置の一実施
例を示すブロック図、第3図は第2図におけるディスク
判別回路の具体的な回路構成を示すブロック図、第4図
は第2図における再生クロック抽出回路の具体的な回路
構成を示すブロック図である。 主要部分の符号の説明 1……LD,LDD用スピンドルモータ 2……CD用スピンドルモータ 5……記録ディスク 10……ディスク判別回路 12……ピックアップ 14……ディジタル情報復調系 15……アナログオーディオ復調系 16……ビデオ復調系 22……EFM復調回路 23……再生クロック抽出回路 25……メモリコントローラ 27,66……電圧制御発振器 37,48,49,66……位相比較器 38,42……FM復調器 44……ドロップアウト補償器 52,53……イコライザアンプ 76L,76R……モード切換スイッチ
FIG. 1 shows a frequency spectrum of an RF signal obtained from a recording disk in which a signal obtained by frequency-modulating a video signal and an audio signal and a signal obtained by PCM-modulating and pulse-forming an analog signal are superimposed and recorded. FIG. 2 is a block diagram showing an embodiment of a recording disk information reproducing apparatus according to the present invention, FIG. 3 is a block diagram showing a specific circuit configuration of a disk discriminating circuit in FIG. 2, and FIG. FIG. 3 is a block diagram showing a specific circuit configuration of a reproduced clock extraction circuit in FIG. 2; Description of Signs of Main Parts 1 ... Spindle motor for LD, LDD 2 ... Spindle motor for CD 5 ... Recording disc 10 ... Disc discriminating circuit 12 ... Pickup 14 ... Digital information demodulation system 15 ... Analog audio demodulation System 16 Video demodulation system 22 EFM demodulation circuit 23 Reproduction clock extraction circuit 25 Memory controller 27,66 Voltage controlled oscillator 37,48,49,66 Phase comparator 38,42 FM demodulator 44: Dropout compensator 52, 53 Equalizer amplifier 76L, 76R Mode switch

Claims (2)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】再生ディジタル信号を復調する復調手段
と、前記再生ディジタル信号に含まれる再生クロックに
同期した生成クロック信号を発生する第1のクロック生
成手段と、前記復調手段の復調出力を前記生成クロック
信号に同期してメモリへ書き込む書込み手段と、前記メ
モリから記憶情報を読み出すための読出しクロック信号
を生成する第2のクロック生成手段とを具備し、 前記第1のクロック生成手段は、前記再生ディジタル信
号と前記生成クロック信号との位相を比較しその位相差
に応じたレベルの制御電圧を発生する位相比較器と、 目標発振周波数に対応した所定レベルの基準電圧を発生
する電圧発生手段と、 ランダムアクセス動作時には前記基準電圧を選択して出
力する一方、前記ランダムアクセス動作が解除された時
には前記制御電圧を選択して出力する切換手段と、 前記切換手段の出力電圧に応じた周波数の発振信号を発
生してこれを前記生成クロック信号とする電圧制御発振
器とからなることを特徴とする記録ディスク情報再生装
置。
A demodulating means for demodulating a reproduced digital signal; a first clock generating means for generating a generated clock signal synchronized with a reproduced clock included in the reproduced digital signal; and a demodulating output of the demodulating means. Writing means for writing to a memory in synchronization with a clock signal; and second clock generating means for generating a read clock signal for reading stored information from the memory; A phase comparator for comparing the phase of the digital signal and the generated clock signal and generating a control voltage having a level corresponding to the phase difference; a voltage generating means for generating a reference voltage of a predetermined level corresponding to a target oscillation frequency; During the random access operation, the reference voltage is selected and output, while when the random access operation is released, A switching means for selecting and outputting the control voltage; and a voltage controlled oscillator for generating an oscillation signal having a frequency corresponding to the output voltage of the switching means and using the generated oscillation signal as the generated clock signal. Disc information playback device.
【請求項2】前記切換手段は、記録ディスクを回転駆動
する駆動手段の速度制御を行なう制御系がロック状態に
ないとき前記基準電圧を選択することを特徴とする特許
請求の範囲第1項記載の記録ディスク情報再生装置。
2. The switching device according to claim 1, wherein said switching means selects said reference voltage when a control system for controlling the speed of said driving means for rotatingly driving said recording disk is not in a locked state. Recording disk information reproducing device.
JP59193704A 1984-09-14 1984-09-14 Recorded disk information reproducing device Expired - Fee Related JP2601445B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59193704A JP2601445B2 (en) 1984-09-14 1984-09-14 Recorded disk information reproducing device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59193704A JP2601445B2 (en) 1984-09-14 1984-09-14 Recorded disk information reproducing device

Publications (2)

Publication Number Publication Date
JPS6171475A JPS6171475A (en) 1986-04-12
JP2601445B2 true JP2601445B2 (en) 1997-04-16

Family

ID=16312392

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59193704A Expired - Fee Related JP2601445B2 (en) 1984-09-14 1984-09-14 Recorded disk information reproducing device

Country Status (1)

Country Link
JP (1) JP2601445B2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0726964U (en) * 1992-04-27 1995-05-19 ナカミチ株式会社 Jitter absorber
US5526332A (en) * 1993-06-22 1996-06-11 Matsushita Electric Industrial Co., Ltd. Reference clock generator for sampled servo type disk unit and disk unit

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS53115129A (en) * 1977-03-18 1978-10-07 Sony Corp Time axis correcting device
JPS54154248A (en) * 1978-05-26 1979-12-05 Fujitsu Ltd Pll circuit

Also Published As

Publication number Publication date
JPS6171475A (en) 1986-04-12

Similar Documents

Publication Publication Date Title
US4698695A (en) Recording disk data playback apparatus
US4724492A (en) Recording disk data playback apparatus
US4675749A (en) Disc player system with digital information demodulation operation
JP2601445B2 (en) Recorded disk information reproducing device
US4703367A (en) Recording disk data playback apparatus
JPS6171425A (en) Recording disc information reproducing device
JPH0670867B2 (en) Display device in recording disk information reproducing device
JPH0666103B2 (en) Recording disk information reproducing device
JPH0527188B2 (en)
JPH0378703B2 (en)
JPH0619910B2 (en) Recording disk information reproducing device
JPH0239037B2 (en) KIROKUDEISUKUENSOSOCHI
KR900003057B1 (en) Recording disk displayer
JPH0527187B2 (en)
JPH077568B2 (en) Information playback device
JPS6171468A (en) Signal switching device
JPH0553113B2 (en)
JPS6171476A (en) Recording disc information reproducing device
JPH053954B2 (en)
JPS6171466A (en) Recoding disc information reproducing device
JPH04219673A (en) Display device of magnetic disk information reproducing device
JPS61113165A (en) Recorded information reproducing device
JPS61118081A (en) Recording/reproducing system
JPH06121277A (en) Recording and reproducing system for video signal
JPH03189959A (en) Information recording disk player

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees