JP2568024Y2 - ツインチューナラジオデータシステム受信機 - Google Patents

ツインチューナラジオデータシステム受信機

Info

Publication number
JP2568024Y2
JP2568024Y2 JP3434892U JP3434892U JP2568024Y2 JP 2568024 Y2 JP2568024 Y2 JP 2568024Y2 JP 3434892 U JP3434892 U JP 3434892U JP 3434892 U JP3434892 U JP 3434892U JP 2568024 Y2 JP2568024 Y2 JP 2568024Y2
Authority
JP
Japan
Prior art keywords
data
code
tuner
memory
memory channel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP3434892U
Other languages
English (en)
Other versions
JPH0588031U (ja
Inventor
由人 新井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kenwood KK
Original Assignee
Kenwood KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kenwood KK filed Critical Kenwood KK
Priority to JP3434892U priority Critical patent/JP2568024Y2/ja
Publication of JPH0588031U publication Critical patent/JPH0588031U/ja
Application granted granted Critical
Publication of JP2568024Y2 publication Critical patent/JP2568024Y2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Channel Selection Circuits, Automatic Tuning Circuits (AREA)
  • Circuits Of Receivers In General (AREA)

Description

【考案の詳細な説明】
【0001】
【産業上の利用分野】本考案はラジオデータシステム
(以下、ラジオデータシステムをRDSと記す)放送局
から出力されるRDSデータのオートメモリに好適な2
つの受信系統を有するツインチューナRDS受信機に関
する。
【0002】
【従来の技術】RDSはヨーロッパ放送連合技術仕様
(EBU文書3244)に示されているシステムであっ
て、聴取者が好みのラジオ番組を簡単に捜すことができ
るシステムである。このシステムの機能中に、現在受信
中のプログラムと同一のプログラムの放送をしている他
の放送局に周波数が割り当てられていることをRDS受
信機に知らせる機能が含まれており、他の放送局の周波
数の方が強い信号が得れるものであれば、そちらの受信
にRDS受信機を切り換えることを可能ならしめてい
る。このためRDS受信機はRDSデータの自動記憶指
示を受けて代替え周波数のデータ(本明細書においてA
Fデータ記す)を記憶し、記憶AFデータのリスト(本
明細書において記憶AFリストと記す)のサーチが行わ
れる。
【0003】RDS受信機によってAFリストをサーチ
し、常に最も強い信号を選択することを可能ならしめる
ために、RDS放送局から番組認識コード(本明細書に
おいてPIコードと記す)を送出する。RDS受信機で
はPIコードをサーチしてPIコードの一致を検出して
同一番組の放送をしている放送局に受信局を変更させる
等が行われる
【0004】さらに、このシステム中にはRDS受信機
が受信している放送局の局名などを受信機に表示可能に
するために、番組サービスデータ(本明細書においてP
Sデータと記す)が送信される。PSデータを受けてR
DS受信機は放送局名等のPSデータに基づく表示が行
われる。
【0005】従来のツインチューナRDS受信機におい
ては、プリセットメモリ機能およびオートメモリ機能を
備えている。プリセットメモリ機能に対して分周比デー
タ、PIコードおよびPSデータ等の受信放送局情報を
格納するためのメモリチャンネルが複数設けてあり、オ
ートメモリ時はプリセットのために設けられたメモリチ
ャンネルに順次受信放送局情報が格納されるように構成
されている。さらに、メモリチャンネルは第1のチュー
ナと第2のチューナとに共通に設けれれている。
【0006】
【考案が解決しようとする課題】しかしながら、メモリ
チャンネルに分周比データおよびPIコードと共にPS
データまでも同時にオートメモリのときに記憶させる場
合はPSデータを入力するまでに時間を要するために、
オートメモリ終了までに相当の時間が掛かるという問題
点があった。このため、使用者はオートメモリ終了まで
相当の時間待たされることになるという問題点が生ず
る。
【0007】本考案は、オートメモリ時にPSデータの
検出までに要する時間を実質的に短縮したツインチュー
ナRDS受信機を提供することを目的とする。
【0008】
【課題を解決するための手段】本考案のツインチューナ
RDS受信機は、2つの受信系統と、2つの受信系統に
共通し、かつ受信周波数情報とPIコードとPSデータ
とを格納するための互いに関連づけられたメモリチャン
ネルに実質的に区分された記憶手段とを備えたツインチ
ューナラジオデータシステム受信機において、オートメ
モリ指示に基づいて一方のチューナによってPIコード
を検出する第1検出手段と、検出されたPIコードを該
PIコードに関連する受信周波数情報を格納したメモリ
チャンネルに関連づけられたメモリチャンネルに格納す
る第1格納制御手段と、他方のチューナによって一方の
チューナと独立してPSデータを検出する第2検出手段
と、検出されたPSデータを該PSデータに関連する受
信周波数情報を格納したメモリチャンネルに関連づけら
れたメモリチャンネルに格納する第2格納制御手段とを
備えたことを特徴とする。
【0009】
【作用】本考案のツインチューナRDS受信機によれ
ば、オートメモリ指示を受けて一方のチューナにおいて
PIコードが第1検出手段によって検出され、検出され
たPIコードが第1格納手段によって、該PIコードに
関連する受信周波数情報に関連づけられたメモリチャン
ネルに格納される。また一方、他方のチューナにおいて
一方のチューナと独立してPSデータが第2検出手段に
よって検出され、検出されたPSデータが第2格納制御
手段によって、該PSデータに関連する受信周波数情報
を格納したメモリチャンネルに関連づけられたメモリチ
ャンネルに格納される。したがって、時間的に速く一方
のチューナによってPIコードのオートメモリが終了
し、一方のチューナによる次の受信が行え、この間に、
PSデータの入力までに時間を要しても、独立して他方
のチューナによってPSデータが検出されてメモリチャ
ンネルに格納されることになって、PSデータの入力が
速められたのと等価になって、PSデータの記憶に要す
る時間が実質的に短縮される。
【0010】
【実施例】以下、本考案を実施例により説明する。図1
は本考案の一実施例の構成を示すブロック図である。
【0011】本実施例のツインチューナRDS受信機は
フロントエンド1、フロントエンド1と協働して中間周
波数に変換するための局部発振器として作用するPLL
構成の周波数シンセサイザ2、フロントエンド1から出
力された中間周波信号を増幅する中間周波増幅回路3お
よび中間周波増幅回路3の出力を検波する検波回路4を
備えたチューナAと、フロントエンド5、フロントエン
ド5と協働して中間周波数に変換するための局部発振器
として作用するPLL構成の周波数シンセサイザ6、フ
ロントエンド5から出力された中間周波信号を増幅する
中間周波増幅回路7、中間周波増幅回路7の出力を検波
する検波回路8を備えたチューナBと、検波回路4およ
び8の出力の一方を選択して出力するアナログスイッチ
からなるコンポジット信号切替回路9とを備えている。
【0012】さらに、ツインチューナRDS受信機には
コンポジット信号切替回路9からの出力を受けてステレ
オ復調するステレオ復調回路10、ステレオ復調出力を
受けて音量調節およびミュートする音量調節・音声ミュ
ート回路11、音量調節・音声ミュート回路11の出力
を増幅しスピーカ13を駆動する増幅器12とを備えて
おり、コンポジット信号切替回路9によって選択したコ
ンポジット信号をステレオ復調して音声に再生する受信
作用を行う。
【0013】さらにまた、チューナAには中間周波増幅
回路3の出力から電界強度情報を検出する電界強度検出
回路14、検波回路4からの検波出力が同調時の出力を
挾んで所定範囲内にあることを検出するレベル検出回路
15、検波回路4からの検波出力中からRDS情報に同
期してRDS情報を復調するRDS復調回路16を備
え、同様にチューナBには中間周波増幅回路7の出力か
ら電界強度情報を検出する電界強度検出回路17、検波
回路8からの検波出力が同調時の出力を挾んで所定範囲
内にあることを検出するレベル検出回路18、検波回路
8からの検波出力中からRDS情報に同期してRDS情
報を復調するRDS復調回路19を備えている。
【0014】さらに、ツインチューナRDS受信機に
は、チューナAおよびBに共通し、かつ互いに関連する
受信周波数情報とPIコードとPSデータとを格納する
ための互いに関連するメモリチャンネルに実質的に区分
されたRAM21を備え、電界強度検出回路14から検
出した電界強度情報とレベル検出回路15の出力とから
チューナAで受信可能かを判別し、電界強度検出回路1
7から検出した電界強度情報とレベル検出回路18の出
力とからチューナBで受信可能かを判別し、受信可能局
およびRDS放送局のサーチ中ミュート信号を送出して
音量調節・音声ミュート回路11でミュート動作をさせ
るほか、RDS復調回路16および19によって復調し
たRDS情報を入力してPIコードおよびPSデータの
検出を行い、互いに関連する分周比データ、PIコード
およびPSデータを互いに関連するメモリチャンネルに
格納させるマイクロコンピュータ20を備えている。
【0015】ここで、メモリチャンネルのアドレスはチ
ューナAおよびBに対して共通であるが、チューナAと
チューナBとから独立してアドレス指定ができるように
してある。マイクロコンピュータ20は機能的に、オー
トメモリが指示されたときはチューナA側において受信
放送局の分周比データとPIコードとを検出する検出手
段20−1と、検出されたされた受信放送局の分周比デ
ータおよびPIコードをRAM21の連続するメモリチ
ャンネルに格納させる格納制御手段20−2と、チュー
ナB側において受信放送局のPSデータを検出する検出
手段20−3と、検出されたPSデータをRAM21の
対応する分周比データ格納メモリチャンネルに対応する
メモリチャンネル、例えば連続する次のアドレスのメモ
リチャンネルに格納させる格納制御手段20−4とを備
えている。
【0016】上記のように構成された本実施例の作用を
図2のフローチャートにしたがって説明する。
【0017】オートメモリ指示スイッチ22によってオ
ートメモリ指示がされると、メモリチャンネルのチュー
ナA側によリ指定されるRAM21のアドレスADaを
〃0〃に設定し、メモリチャンネルのチューナB側によ
リ指定されるRAM21のアドレスADbを〃2〃に設
定するアドレスの初期設定がなされる(ステップS
1)。アドレスの初期設定がなされるとバンド内1周し
たか否かがチェックされる(ステップS2)。アドレス
ADaおよびADbは+3ずつ更新される。
【0018】バンド内を1周したかをチェックするのは
例えばバンド内にある受信可能放送局がメモリチャンネ
ル数の1/3より少ない場合があり、同一の分周比デー
タに再度廻ってきたときはメモリチャンネルの全てに格
納が終了していなくてもチューナAのオートメモリは終
了し、後記のステップS9が実行される。
【0019】ステップS2においてバンド内1周が終了
していないと判別されたときは、ステップS2に続いて
メモリチャンネルの全部に格納が終了したかがチェック
される(ステップS3)。ステップS3を実行するのは
ステップS2とは逆に、バンド内の受信可能放送局がメ
モリチャンネル数の1/3より多い場合があり、メモリ
チャンネルの全部に格納が終了したときはチューナAの
オートメモリは終了し、後記のステップS9が実行され
る。
【0020】ステップS3においてメモリチャンネルの
全部に格納が終了していないと判別されたときは、チュ
ーナAに、すなわち周波数シンセサイザ2に次の分周比
データが設定され(ステップS4)、設定された分周比
データに基づく受信周波数の放送の受信状態が良好か否
かがチェックされる(ステップS5)。チューナAの電
界強度検出回路14の出力によって受信放送局の電波に
よる電界強度が所定レベル以上あり、かつレベル検回路
15によって検波出力が同調時の出力を挾んで所定範囲
内にあることが検出されたときに受信状態が良好と判別
される。電界強度が所定レベル未満、または検波出力が
同調時の出力を挾んで所定範囲内にないときには受信状
態が良好でないと判別される。
【0021】ステップS5において受信状態良好と判別
されたときは、ステップS5に続いてRDS復調回路1
6の出力中からPIコードが検出されるのを待つ(ステ
ップS6)。ステップS6においてPIコードが検出さ
れたときは、メモリチャンネル内に既に同一のPIコー
ドが格納されているか否かがチェックされる(ステップ
S7)。
【0022】同一PIコードが格納されていない判別さ
れたときは、ステップS4において設定された分周比デ
ータおよびステップS7において未だ格納されていない
と判別されたPIコードがステップS7に続いて、アド
レスADaの引き続く2つのアドレスのメモリチャンネ
ルに格納され、アドレスADaに+3されてアドレスA
Daの更新がなされる(ステップS8)。アドレスAD
aに+3してアドレスADaの更新をするのは次のアド
レスADb(=DAa+2)にPSデータを格納するた
めである。
【0023】ステップS8に続いてアドレスADaとア
ドレス(ADb−2)とが比較されてADa>(ADb
−2)か否かがチェックされる(ステップS9)。ステ
ップS9においてADa>(ADb−2)でないと判別
されたときは終了する。
【0024】ステップS7において既に同一PIコード
が格納されていると判別されたときは、ステップS8が
スキップされてステップS7に続いてステップS9が実
行される。また、ステップS5において受信状態が良好
でないと判別されたときはステップS5に続いてステッ
プS9が実行される。
【0025】ステップS9においてADa>(ADb−
2)であると判別されたときは、ステップS9に続いて
アドレスADaのメモリチャンネルに格納されている分
周比データがチューナBに設定される(ステップS1
0)。ステップS10に続いてPSデータがRDS復調
回路19の出力中からPSコードが検出されたか否かが
チェックされる(ステップS11)。
【0026】ステップS11において、PSデータが検
出されたときはステップS10において設定された分周
比データが格納されいるアドレスADaに+2したアド
レスADb、すなわちステップS10において設定され
た分周比データによる受信によって検出されたPIコー
ドが格納されている次のアドレスADbのメモリチャン
ネルにPSデータが格納され、アドレスADbに+3さ
れてアドレスADbが更新される(ステップS12)。
【0027】ステップS12に続いてステップS2から
再び実行される。また、ステップS11においてPSデ
ータが検出されないときはステップS12がスキップさ
れてステップS2から再び実行される。この場合におい
て、ステップS10が実行されるときには、アドレスA
Dbのメモリチャンネルの2つ前および1つ前のアドレ
スには、既に受信状態が良好な分周比データおよびその
分周比データに基づく受信周波数の受信で検出されたP
Iコードが格納されており、遅れてその分周比データに
基づく受信周波数の受信で検出されたPSデータがステ
ップS11において検出され、PSデータに対応する分
周比データが格納されているメモリチャンネルの2つ後
のアドレスにそのPSデータが格納されることになる。
【0028】したがって、PSデータの検出が時間的に
遅れても分周比データおよびPIコードの格納とPSデ
ータの格納とは独立して行われ、PSデータの格納のた
めに分周比データおよびPIコードの格納が遅れること
はなく、チューナAにおけるオートメモリの終了後にお
いても、PSデータの格納がなされて、PSデータの格
納が実質的に速められたのと同様の効果を奏する。
【0029】なお、上記した実施例において関連した分
周比データ、PIコードおよびPSデータを連続するメ
モリチャンネルに格納する場合を例示したが、別途テー
ブルを設けて、該テーブルに基づいて互いに関連する分
周比データ、PIコードおよびPSデータを、連続しな
い互いに関連するアドレスに格納し、関連する分周比デ
ータ、PIコードおよびPSデータを前記テーブルを参
照して検索するようにすることもできる。
【0030】
【考案の効果】以上説明した如く本考案によれば、ツイ
ンチューナラジオデータシステム受信機において、オー
トメモリ指示によって一方のチューナにおいてPIコー
ドを検出し、検出したPIコードを該PIコードと関連
する受信周波数情報を格納したメモリチャンネルに関連
づけられたメモリチャンネルに格納し、他方のチューナ
において一方のチューナと独立して前記受信周波数に関
連するPSデータを検出し、検出したPSデータを該P
Sデータに関連する受信周波数情報を格納したメモリチ
ャンネルに関連づけられたメモリチャンネルに格納する
ようにしたため、先に一方のチューナにおいてPIコー
ドのオートメモリが終了し、一方のチューナによる次の
受信が行え、この間に、PSデータの入力に時間を要し
ても、独立して他方のチューナにおいてPSデータが検
出されメモリチャンネルに格納されることになって、実
質的にPSデータの入力が速められたのと等価になっ
て、PSデータの記憶に要する時間が実質的に短縮され
る効果がある。
【図面の簡単な説明】
【図1】本考案の一実施例の構成を示すブロック図であ
る。
【図2】本考案の一実施例の作用の説明に供するフロー
チャートである。
【符号の説明】
1および5 フロントエンド 2および6 周波数シンセサイザ 3および7 中間周波増幅回路 4および8 検波回路 9 コンポジット信号切替回路 10 ステレオ復調回路 14および17 電界強度検出回路 15および18 レベル検出回路 16および19 RDS復調回路 20 マイクロコンピュータ 20ー1および20−3 検出手段 20ー2および20−4 格納制御手段 21 RAM

Claims (1)

    (57)【実用新案登録請求の範囲】
  1. 【請求項1】 2つの受信系統と、2つの受信系統に共
    通し、かつ受信周波数情報とPIコードとPSデータと
    を格納するための互いに関連づけられたメモリチャンネ
    ルに実質的に区分された記憶手段とを備えたツインチュ
    ーナラジオデータシステム受信機において、オートメモ
    リ指示に基づいて一方のチューナによってPIコードを
    検出する第1検出手段と、検出されたPIコードを該P
    Iコードに関連する受信周波数情報を格納したメモリチ
    ャンネルに関連づけられたメモリチャンネルに格納する
    第1格納制御手段と、他方のチューナによって一方のチ
    ューナと独立してPSデータを検出する第2検出手段
    と、検出されたPSデータを該PSデータに関連する受
    信周波数情報を格納したメモリチャンネルに関連づけら
    れたメモリチャンネルに格納する第2格納制御手段とを
    備えたことを特徴とするツインチューナラジオデータシ
    ステム受信機。
JP3434892U 1992-04-27 1992-04-27 ツインチューナラジオデータシステム受信機 Expired - Lifetime JP2568024Y2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3434892U JP2568024Y2 (ja) 1992-04-27 1992-04-27 ツインチューナラジオデータシステム受信機

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3434892U JP2568024Y2 (ja) 1992-04-27 1992-04-27 ツインチューナラジオデータシステム受信機

Publications (2)

Publication Number Publication Date
JPH0588031U JPH0588031U (ja) 1993-11-26
JP2568024Y2 true JP2568024Y2 (ja) 1998-04-08

Family

ID=12411644

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3434892U Expired - Lifetime JP2568024Y2 (ja) 1992-04-27 1992-04-27 ツインチューナラジオデータシステム受信機

Country Status (1)

Country Link
JP (1) JP2568024Y2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2010061439A1 (ja) * 2008-11-26 2010-06-03 パイオニア株式会社 受信装置、受信処理方法、受信処理プログラム及び記録媒体

Also Published As

Publication number Publication date
JPH0588031U (ja) 1993-11-26

Similar Documents

Publication Publication Date Title
JP3279379B2 (ja) ラジオ受信機
JP2568024Y2 (ja) ツインチューナラジオデータシステム受信機
JP2605429Y2 (ja) ツインチューナラジオ受信機
JPH0613943A (ja) ラジオ受信機
JP2590477Y2 (ja) ラジオ受信機
JP2694770B2 (ja) デジタルデータ多重システムの受信方法
JP2966200B2 (ja) ラジオ受信機
JP2603750Y2 (ja) ラジオ受信機
JP2590476Y2 (ja) ラジオ受信機
JP2564415Y2 (ja) ラジオデータシステム受信機
JP2566333Y2 (ja) ラジオデータシステム受信機
JP2572457Y2 (ja) ラジオ受信機
JP3234542B2 (ja) ラジオデータ受信機
JPH08191249A (ja) 移動体用受信機
JPH0326103A (ja) データ多重ラジオ放送の受信装置
JP2556743Y2 (ja) ラジオ受信機
JPH06338765A (ja) 多重放送受信機
JP3255794B2 (ja) Fm多重放送受信機
JP2570285Y2 (ja) ラジオ受信機
JP2602316Y2 (ja) データ多重放送受信機
JP2725518B2 (ja) ラジオ受信機
JP2531167B2 (ja) 選局装置
JP2566335Y2 (ja) ラジオデータシステム受信機
JPH05226980A (ja) 受信機
JPH0548438U (ja) Rds用ラジオ受信機