JP2545853B2 - Television receiver capable of simultaneously displaying multi-system signals - Google Patents

Television receiver capable of simultaneously displaying multi-system signals

Info

Publication number
JP2545853B2
JP2545853B2 JP62098111A JP9811187A JP2545853B2 JP 2545853 B2 JP2545853 B2 JP 2545853B2 JP 62098111 A JP62098111 A JP 62098111A JP 9811187 A JP9811187 A JP 9811187A JP 2545853 B2 JP2545853 B2 JP 2545853B2
Authority
JP
Japan
Prior art keywords
signal
signals
written
field
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP62098111A
Other languages
Japanese (ja)
Other versions
JPS63263893A (en
Inventor
進 土田
宏 中野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP62098111A priority Critical patent/JP2545853B2/en
Publication of JPS63263893A publication Critical patent/JPS63263893A/en
Application granted granted Critical
Publication of JP2545853B2 publication Critical patent/JP2545853B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Studio Circuits (AREA)
  • Color Television Systems (AREA)
  • Processing Of Color Television Signals (AREA)

Description

【発明の詳細な説明】 以下の順序で本発明を説明する。DETAILED DESCRIPTION OF THE INVENTION The present invention will be described in the following order.

A 産業上の利用分野 B 発明の概要 C 従来の技術 D 発明が解決しようとする問題点 E 問題点を解決するための手段(第1図) F 作用 G 実施例 G1全体構成 G2メモリへの書き込み読み出し制御 G3動作 G4効果 H 発明の効果 A 産業上の利用分野 本発明は、画像メモリを使用したテレビジョン受像機
に関する。
A Industrial field B Outline of invention C Conventional technology D Problems to be solved by the invention E Means for solving problems (Fig. 1) F Action G Example G 1 Overall configuration G 2 To memory Writing / reading control G 3 operation G 4 Effect H Effect of invention A Field of the invention The present invention relates to a television receiver using an image memory.

B 発明の概要 本発明は、画像メモリを使用したテレビジョン受像機
において、この画像メモリにCCIR方式(PAL方式またはS
ECAM方式)のカラー映像信号を書き込む際には、NTSC方
式のカラー映像信号に比して垂直方向に略5/6倍に縮小
して書き込むようにしたことにより、画像メモリがNTSC
方式のカラー映像信号の容量しかなくとも、CCIR方式の
カラー映像信号による画像を欠損なく表示できるように
したものである。
B. Summary of the Invention The present invention is a television receiver using an image memory, in which CCIR system (PAL system or S
When writing a color video signal of (ECAM system), the image memory is reduced to NTSC by writing by reducing it to about 5/6 times in the vertical direction compared to the color video signal of NTSC system.
Even if there is only the capacity of the color video signal of the system, the image by the color video signal of the CCIR system can be displayed without loss.

C 従来の技術 従来、映像信号を記憶する画像メモリを使用し、親画
面中に子画面を表示させるいわゆるピクチャーインピク
チャー、複数時点の画面を同時に表示させるいわゆるマ
ルチピクチャー、静止画、画面の拡大、縮小等のデジタ
ルビデオ効果を可能とするテレビジョン受像機が種々提
案されている。
C Conventional Technology Conventionally, a so-called picture-in-picture that displays an inset screen in a main screen using an image memory that stores a video signal, a so-called multi-picture that simultaneously displays screens at a plurality of time points, a still image, a screen enlargement, Various television receivers that enable digital video effects such as reduction have been proposed.

D 問題点を解決しようとする問題点 このようなテレビジョン受像機にあって、画像メモリ
として、例えばNTSC方式のカラー映像信号分の容量、即
ち256ライン分の容量を有するフィールドメモリが使用
されている。
D Problem to Solve Problems In such a television receiver, as a picture memory, for example, a field memory having a capacity of NTSC system color video signal, that is, a capacity of 256 lines is used. There is.

ここで、NTSC方式のカラー映像信号は525ライン/フ
レーム、60フィールド/秒であるのに対し、CCIR方式の
カラー映像信号は625ライン/フレーム、50フィールド
/秒である。
Here, the color video signal of the NTSC system has 525 lines / frame and 60 fields / sec, while the color video signal of the CCIR system has 625 lines / frame and 50 fields / sec.

したがって、上述したようなテレビジョン受像機にお
いて、画像メモリにCCIR方式のカラー映像信号を書き込
むときには、各フィールドにおいて625/2=312.5ライン
のうち256ラインしか書き込むことができず、有効画面
の約8割しか表示することができないという欠点があっ
た。
Therefore, in the above-mentioned television receiver, when a CCIR system color video signal is written in the image memory, only 256 lines out of 625/2 = 312.5 lines can be written in each field, and about 8% of the effective screen can be written. It had the drawback that it could only display a percentage.

また、例えばピクチャーインピクチャーで、親画面が
NTSC方式のカラー映像信号による画面であり、子画面が
CCIR方式のカラー映像信号による画面であるときには、
画像メモリに対しては50フィールド/秒の書き込みと、
60フィールド/秒の読み出しとが行なわれることとな
り、子画面において、2つのフィールドが同時に混在す
るという追い越し走査が発生し、1秒間に10回の割合で
横縞が表われるという欠点があった。
Also, for example, in picture-in-picture, the main screen
The screen is based on the NTSC color video signal, and the sub-screen is
When the screen is a color image signal of CCIR system,
Writing 50 fields / sec to the image memory,
As a result, 60 fields / second are read out, and there is a disadvantage that two fields coexist in the sub-screen at the same time and an overtaking scan occurs, and horizontal stripes appear at a rate of 10 times per second.

本発明は斯る点に鑑み、特に画像メモリがNTSC方式の
カラー映像信号分の容量しかなくとも、CCIR方式のカラ
ー映像信号による画面を欠損なく表示できるようにする
ものである。
The present invention has been made in view of the above problems, and in particular makes it possible to display a screen of a CCIR color image signal without loss even if the image memory has a capacity of an NTSC color image signal.

E 問題点を解決するための手段(第1図) 本発明は、CCIR方式の第1のカラー映像信号及びNTSC
方式の第2のカラー映像信号の双方を受像するか又は入
力し、第1又は第2のカラー映像信号のいずれか一方を
選択してこのカラー映像信号の同期信号に同期させて映
像表示装置(18)を駆動するとともに、第1及び第2の
カラー映像信号のいずれか一方を選択的にフレームメモ
リ(14)に供給する切換回路(7)を設け、フレームメ
モリ(14)に第1のカラー映像信号を書き込む際には、
第2のカラー映像信号に比して垂直方向に略5/6倍に縮
小して、即ちライン数を間引いて書き込み、フレームメ
モリ(14)からの読み出した第1のカラー映像信号は、
第2のカラー映像信号の映出された画面の一部に合成し
て表示(映像表示装置(18))出来るようにしたことを
特徴とする多方式信号の同時表示可能なテレビジョン受
像機である。
E Means for Solving Problems (FIG. 1) The present invention is directed to the CCIR type first color video signal and NTSC.
A video display device that receives or inputs both of the second color video signals of the system, selects one of the first and second color video signals, and synchronizes with the synchronizing signal of the color video signals ( 18) and a switching circuit (7) for selectively supplying either one of the first and second color video signals to the frame memory (14), and the frame memory (14) is provided with the first color image signal. When writing the video signal,
The first color video signal read out from the frame memory (14) after being reduced by approximately 5/6 times in the vertical direction as compared with the second color video signal, that is, by thinning out the number of lines, is
A television receiver capable of simultaneous display of multi-system signals, characterized by being combined with a part of the screen on which the second color video signal is displayed and being able to be displayed (video display device (18)). is there.

F 作用 上述構成においては、フレームメモリ(14)にCCIR方
式のカラー映像信号を書き込む際には、NTSC方式のカラ
ー映像信号に比して垂直方向に略5/6倍に縮小して書き
込む構成としたので、例えばフレームメモリ(14)がNT
SC方式のカラー映像信号分の容量しかなくとも、CCIR方
式のカラー映像信号の全体を書き込むことができる。そ
のため、CCIR方式のカラー映像信号による画面を欠損な
く表示し得る。
F action In the above configuration, when writing a CCIR type color image signal in the frame memory (14), it is reduced by about 5/6 times in the vertical direction as compared with an NTSC type color image signal and written. So, for example, the frame memory (14) is NT
The entire CCIR color video signal can be written even if there is only capacity for the SC color video signal. Therefore, it is possible to display the screen by the color image signal of the CCIR system without any loss.

G 実施例 以下、第1図を参照しながら本発明の一実施例につい
て説明する。
G Example One example of the present invention will be described below with reference to FIG.

G1全体構成 第1図において、(1)はアンテナであり、このアン
テナ(1)で捕えられた放送信号はチューナ(2)及び
(3)に供給される。これらチューナ(2)及び(3)
の選局動作はマイクロコンピュータ(以下「マイコン」
という)によって制御される。即ち、ユーザーのコマン
ダ(図示せず)の操作に応じてリモコン受信機(5)よ
りマイコン(4)に操作信号が供給され、チューナ
(2)及び(3)はユーザーのコマンダの操作に応じた
選局動作をするように制御される。
G 1 Overall Configuration In FIG. 1, (1) is an antenna, and the broadcast signal captured by this antenna (1) is supplied to tuners (2) and (3). These tuners (2) and (3)
The tuning operation of the microcomputer (hereinafter referred to as "microcomputer")
Is called). That is, an operation signal is supplied from the remote control receiver (5) to the microcomputer (4) according to the operation of the commander (not shown) by the user, and the tuners (2) and (3) respond to the operation of the commander by the user. It is controlled to perform a tuning operation.

このチューナ(2)及び(3)からは、PAL方式、SEC
AM方式またはNTSC方式のカラー映像信号が出力され、夫
々スイッチ回路(6)及び(7)のA側の固定端子に供
給される。
From this tuner (2) and (3), PAL system, SEC
An AM or NTSC color video signal is output and supplied to the fixed terminals on the A side of the switch circuits (6) and (7), respectively.

また、(8)は外部入力端子であり、例えばビデオテ
ープレコーダ、ビデオディスクプレーヤ等よりPAL方
式、SECAM方式またはNTSC方式のカラー映像信号が供給
される。この端子(8)に供給されるカラー映像信号
は、スイッチ回路(6)及び(7)のB側の固定端子に
供給される。また、(9)も同様の外部入力端子であ
り、この端子(9)に供給されるカラー映像信号は、ス
イッチ回路(6)及び(7)のC側の固定端子に供給さ
れる。
Reference numeral (8) is an external input terminal to which a color video signal of PAL system, SECAM system or NTSC system is supplied from, for example, a video tape recorder, a video disc player or the like. The color video signal supplied to this terminal (8) is supplied to the fixed terminals on the B side of the switch circuits (6) and (7). Also, (9) is a similar external input terminal, and the color video signal supplied to this terminal (9) is supplied to the C-side fixed terminals of the switch circuits (6) and (7).

スイッチ回路(6)及び(7)の切換動作はマイコン
(4)によって制御される。即ち、ユーザーのコマンダ
の操作に応じてリモコン受信機(5)よりマイコン
(4)に操作信号が供給され、スイッチ回路(6)及び
(7)はユーザーのコマンダの操作に応じた切換動作を
するように制御される。
The switching operation of the switch circuits (6) and (7) is controlled by the microcomputer (4). That is, an operation signal is supplied from the remote control receiver (5) to the microcomputer (4) according to the operation of the commander by the user, and the switch circuits (6) and (7) perform a switching operation according to the operation of the commander by the user. Controlled as.

また、スイッチ回路(6)より出力されるカラー映像
信号は信号処理回路(10)に供給される。この信号処理
回路(10)は、輝度信号と色信号との分離回路、色復調
回路、マトリクス回路等を備えると共に、供給されるカ
ラー映像信号の方式に応じた動作をするように自動的に
動作が切換えられ、赤、緑及び青の原色信号R,G及びB
が出力されるようになされる。この信号処理回路(10)
より出力される原色信号R,G及びBはスイッチ回路(1
1)のA側の固定端子に供給される。なお、信号処理回
路(10)は同期分離回路を備え、この同期分離回路で分
離された水平及び垂直の同期信号PH1及びPV1が出力され
る。
The color video signal output from the switch circuit (6) is supplied to the signal processing circuit (10). This signal processing circuit (10) is provided with a separation circuit for a luminance signal and a color signal, a color demodulation circuit, a matrix circuit, etc., and automatically operates so as to operate according to the system of the supplied color video signal. Are switched, and the primary color signals R, G and B of red, green and blue are switched.
Is output. This signal processing circuit (10)
The primary color signals R, G and B output from the switch circuit (1
It is supplied to the fixed terminal on the A side of 1). The signal processing circuit (10) includes a sync separation circuit and outputs the horizontal and vertical sync signals P H1 and P V1 separated by the sync separation circuit.

また、スイッチ回路(7)より出力されるカラー映像
信号は信号処理回路(12)に供給される。この信号処理
回路(12)は輝度信号と色信号との分離回路、色復調回
路等を備えると共に、供給されるカラー映像信号の方式
に応じた動作をするように自動的に動作が切換えられ、
輝度信号Y、赤色差信号R−Y及び青色差信号B−Yが
出力されるようになされる。この信号処理回路(12)よ
り出力される輝度信号Y、色差信号R−Y,B−Yは、A/D
変換器(13)でデジタル信号に変換されたのちメモリ
(14)に供給される。このメモリ(14)は、輝度信号
Y、色差信号R−Y,B−Yの夫々に対して夫々2つのフ
ィード領域を有するフレームメモリとされ、しかもこの
フレームメモリは、例えばNTSC方式のカラー映像信号の
1フレーム分の容量(2×256ライン分の容量)とされ
る。なお、信号処理回路(12)は同期分離回路を備え、
この同期分離回路で分離された水平及び垂直の同期信号
PH2及びPV2が出力される。
The color video signal output from the switch circuit (7) is supplied to the signal processing circuit (12). The signal processing circuit (12) includes a separation circuit for a luminance signal and a color signal, a color demodulation circuit, and the like, and the operation is automatically switched so as to operate according to the system of the color video signal supplied,
The luminance signal Y, the red color difference signal RY, and the blue color difference signal B-Y are output. The luminance signal Y and the color difference signals RY and BY output from the signal processing circuit (12) are A / D
The digital signal is converted by the converter (13) and then supplied to the memory (14). The memory (14) is a frame memory having two feed areas for each of the luminance signal Y and the color difference signals RY and BY, and the frame memory is, for example, an NTSC color video signal. Of one frame (capacity of 2 × 256 lines). The signal processing circuit (12) includes a sync separation circuit,
Horizontal and vertical sync signals separated by this sync separation circuit
P H2 and P V2 are output.

また、メモリ(14)より出力される輝度信号Y、色差
信号R−Y,B−Yは、夫々D/A変換器(15)でアナログ信
号に変換されたのちマトリクス回路(16)に供給され
る。そして、このマトリクス回路(16)より赤、緑及び
青の原色信号R,G及びBが出力され、これら原色信号R,G
及びBはスイッチ回路(11)のB側の固定端子に供給さ
れる。
The luminance signal Y and the color difference signals RY and BY output from the memory (14) are converted into analog signals by the D / A converter (15) and then supplied to the matrix circuit (16). It Then, the matrix circuit (16) outputs red, green, and blue primary color signals R, G, and B, and these primary color signals R, G
And B are supplied to the fixed terminal on the B side of the switch circuit (11).

スイッチ回路(11)の切換動作はマイコン(4)によ
って制御される。即ち、ユーザーのコマンダの操作に応
じてリモコン受信機(5)よりマイコン(4)に操作信
号が供給され、スイッチ回路(11)はユーザーのコマン
ダの操作に応じた切換動作をするように制御される。例
えば、スイッチ回路(6)より出力されるカラー映像信
号による動画表示のときにはA側に切換えられ、スイッ
チ回路(7)より出力されるカラー映像信号による動画
表示あるいは静止画表示のときにはB側に切換えられ、
スイッチ回路(7)より出力されるカラー映像信号によ
る拡大画表示あるいは縮小画表示のときにはB側に切換
えられ、スイッチ回路(7)より出力されるカラー映像
信号によるマルチピクチャー表示のときにはB側に切換
えられ、スイッチ回路(6)より出力されるカラー映像
信号による親画面内にスイッチ回路(7)より出力され
るカラー映像信号による子画面を表示させるピクチャー
インピクチャー表示のときには、子画面表示に対応して
B側に切換えられ、その他の期間はA側に切換えられ
る。
The switching operation of the switch circuit (11) is controlled by the microcomputer (4). That is, an operation signal is supplied from the remote control receiver (5) to the microcomputer (4) according to the operation of the commander by the user, and the switch circuit (11) is controlled to perform a switching operation according to the operation of the commander by the user. It For example, when the moving image is displayed by the color video signal output from the switch circuit (6), it is switched to the A side, and when the moving image display or the still image display is performed by the color video signal output from the switch circuit (7), it is switched to the B side. The
When the enlarged or reduced image is displayed by the color video signal output from the switch circuit (7), it is switched to the B side, and when the multi-picture display is performed by the color video signal output from the switch circuit (7), it is switched to the B side. In the picture-in-picture display in which the sub-screen by the color video signal output by the switch circuit (7) is displayed in the main screen by the color video signal output by the switch circuit (6), it corresponds to the sub-screen display. Is switched to the B side, and the other period is switched to the A side.

この切換スイッチ(11)より出力されるカラー映像信
号はビデオアンプ(17)を介して映像表示装置を構成す
るカラー受像管(18)に供給される。
The color video signal output from the change-over switch (11) is supplied to the color picture tube (18) constituting the video display device via the video amplifier (17).

また、信号処理回路(10)より出力される水平及び垂
直同期信号PH1及びPV1は、偏向回路(19)に供給され
る。そして、この偏向回路(19)からの偏向信号は受像
管(18)の偏向コイル(18a)に供給される。即ち、受
像管(18)においては、スイッチ回路(6)より出力さ
れるカラー映像信号の同期信号に同期した水平偏向及び
垂直偏向がなされる。
The horizontal and vertical synchronization signals P H1 and P V1 output from the signal processing circuit (10) are supplied to the deflection circuit (19). The deflection signal from the deflection circuit (19) is supplied to the deflection coil (18a) of the picture tube (18). That is, in the picture tube (18), horizontal deflection and vertical deflection are performed in synchronization with the synchronizing signal of the color video signal output from the switch circuit (6).

また、信号処理回路(10),(12)より出力される同
期信号PH1,PV1,PH2,PV2はマイコン(4)に供給され
る。マイコン(4)においては、これら同期信号PH1,P
V1,PH2,PV2に基づいて、スイッチ回路(6)及び(7)
より出力されるカラー映像信号がCCIR方式(PAL方式ま
たはSECAM方式)かNTSC方式かの判別が行なわれる。
The synchronization signals P H1 , P V1 , P H2 and P V2 output from the signal processing circuits (10) and (12) are supplied to the microcomputer (4). In the microcomputer (4), these synchronizing signals P H1 , P
Switch circuits (6) and (7) based on V1 , P H2 , P V2
It is determined whether the output color video signal is CCIR (PAL or SECAM) or NTSC.

また、(20)はメモリコントローラであり、このメモ
リコントローラ(20)によってメモリ(14)への書き込
み読み出しが制御される。このメモリコントローラ(2
0)には信号処理回路(10),(12)より同期信号PH1,P
V1,PH2,PV2がタイミング信号として供給されると共に、
マイコン(4)より制御信号が供給される。この場合、
ユーザーのコマンダの操作に応じてリモコン受信機
(5)よりマイコン(4)に操作信号が供給され、マイ
コン(4)からメモリコントローラ(20)には、この操
作信号に応じると共にスイッチ回路(6)及び(7)よ
り出力されるカラー映像信号の方式に応じた制御信号が
供給され、メモリ(14)への書き込み読み出しはこの制
御信号に基づいて行なわれる。
Further, (20) is a memory controller, and this memory controller (20) controls writing / reading to / from the memory (14). This memory controller (2
The signal processing circuits (10) and (12) indicate synchronization signals P H1 and P 0
V1 , P H2 and P V2 are supplied as timing signals,
A control signal is supplied from the microcomputer (4). in this case,
An operation signal is supplied from the remote control receiver (5) to the microcomputer (4) according to the operation of the commander by the user, and the microcomputer (4) supplies the operation signal to the memory controller (20) and also the switch circuit (6). And (7) are supplied with a control signal according to the format of the color video signal, and writing / reading to / from the memory (14) is performed based on this control signal.

G2メモリへの書き込み読み出し制御 例えば、スイッチ回路(6)及び(7)よりNTSC方式
のカラー映像信号が出力される場合には、メモリ(14)
への書き込み読み出しは次のように行なわれる。
G 2 Memory writing / reading control For example, when an NTSC color video signal is output from the switch circuits (6) and (7), the memory (14)
Writing to and reading from is performed as follows.

ユーザーのコマンダの操作によってスイッチ回路
(6)より出力されるカラー映像信号による動画表示が
指示されるときには、メモリ(14)の2つのフィールド
領域への書き込み読み出しは行なわれない。
When the user operates the commander to instruct the moving image display by the color video signal output from the switch circuit (6), writing and reading to and from the two field areas of the memory (14) are not performed.

また、ユーザーのコマンダの操作によってスイッチ回
路(7)より出力されるカラー映像信号による動画表示
が指示されるときには、メモリ(14)の2つのフィール
ド領域には、同期信号PH2,PV2に基づいて信号処理回路
(12)より出力される輝度信号Y、色差信号R−Y,B−
Yが各フィールド毎に順次交互に書き込まれる。そし
て、メモリ(14)の2つのフィールド領域に書き込まれ
た信号は、同期信号PH1,PV1に基づいて順次交互に読み
出される。
Further, when the user operates the commander to instruct the display of a moving image by the color video signal output from the switch circuit (7), the two field areas of the memory (14) are based on the synchronization signals P H2 and P V2 . Luminance signal Y and color difference signals RY, B- output from the signal processing circuit (12).
Y is sequentially written alternately in each field. Then, the signals written in the two field areas of the memory (14) are sequentially and alternately read out based on the synchronization signals P H1 and P V1 .

また、ユーザーのコマンダの操作によって静止画表示
が指示されるときには、メモリ(14)の2つのフィール
ド領域には、同期信号PH2,PV2に基づいて信号処理回路
(12)より出力される輝度信号Y、色差信号R−Y,B−
Yが書き込まれる。そして、このメモリ(14)の2つの
フィールド領域に書き込まれた信号は、同期信号PH1,P
V1に基づいて順次交互に繰り返し読み出される。
Further, when a still image display is instructed by the user's operation of the commander, the brightness output from the signal processing circuit (12) is output to the two field areas of the memory (14) based on the synchronization signals P H2 and P V2. Signal Y, color difference signals RY, B-
Y is written. The signals written in the two field areas of the memory (14) are the synchronization signals P H1 , P H1 .
The data is read alternately and sequentially based on V1 .

また、ユーザーのコマンダの操作によって拡大画表示
あるいは縮小画表示が指示されるときには、メモリ(1
4)の2つのフィールド領域には、同期信号PH2,PV2に基
づいて信号処理回路(12)より出力される輝度信号Y、
色差信号R−Y,B−Yが各フィールド毎に順次交互に書
き込まれる。そして、拡大画表示のときには、メモリ
(14)の2つのフィールド領域に書き込まれた信号のう
ち拡大すべき所定画面の信号が、同期信号PH1,PV1に基
づいて全画面位置に対応して順次交互に読み出される。
一方、縮小画表示のときには、メモリ(14)の2つのフ
ィールド領域に書き込まれた信号は、同期信号PH1,PV1
に基づいて所定の縮小画面位置に対応して順次交互に読
み出される。
In addition, when the user's command on the commander instructs to display enlarged or reduced images, the memory (1
4) In the two field regions, the luminance signal Y output from the signal processing circuit (12) based on the synchronization signals P H2 and P V2 ,
The color difference signals R-Y and B-Y are sequentially and alternately written in each field. Then, in the enlarged image display, the signal of the predetermined screen to be enlarged among the signals written in the two field areas of the memory (14) corresponds to the entire screen position based on the synchronizing signals P H1 and P V1. It is read out alternately in sequence.
On the other hand, in the reduced image display, the signals written in the two field areas of the memory (14) are the synchronization signals P H1 and P V1.
Based on the above, the reading is sequentially and alternately performed corresponding to a predetermined reduced screen position.

また、ユーザーのコマンダの操作によってマルチピク
チャー表示が指示されるときには、メモリ(14)の2つ
のフィールド領域には、同期信号PH2,PV2に基づいて信
号処理回路(12)より出力される輝度信号Y、色差信号
R−Y,B−Yが各フィールド毎に順次交互に書き込まれ
る。この場合、各フィールド領域は例えば、9個の分割
画面位置に対応して9分割され、各フィールド領域の夫
々の分割部には夫々のフィールドの信号が水平方向及び
垂直方向に夫々1/3倍に縮小された信号が書き込まれ
る。即ち、夫々の分割部に書き込まれるラインは3本に
1本のみとされると共に、書き込まれる画素も3個に1
個のみとされる。そして、メモリ(14)の2つのフィー
ルド領域に書き込まれた9画面分の信号は、同期信号P
H1,PV1に基づいて1画面分の信号として順次交互に読み
出される。
The luminance multi-picture display by the operation of the user of the commander is when it is instructed, the two field regions of the memory (14), which is output from the signal processing circuit (12) based on a synchronization signal P H2, P V2 The signal Y and the color difference signals R-Y and B-Y are written alternately in each field. In this case, each field area is, for example, divided into nine areas corresponding to nine divided screen positions, and the signals of the respective fields are respectively ⅓ times in the horizontal and vertical directions in the respective division parts of each field area. The reduced signal is written to. That is, only one in three lines is written in each division, and one in three pixels is written.
Only considered as individual. Then, the signals for 9 screens written in the two field areas of the memory (14) are the synchronization signals P
The signals for one screen are sequentially read out alternately based on H1 and P V1 .

また、ユーザーのコマンダの操作によってピクチャー
インピクチャー表示が指示されるときには、メモリ(1
4)の2つのフィールド領域には、同期信号PH2,PV2に基
づいて信号処理回路(12)より出力される輝度信号Y、
色差信号R−Y,B−Yが各フィールド毎に順次交互に書
き込まれる。この場合、各フィールド領域の夫々1/9領
域に、夫々のフィールド信号が水平方向及び垂直方向に
夫々1/3倍に縮小された信号が書き込まれる。即ち、書
き込まれるラインは3本に1本のみとされると共に、書
き込まれる画素も3個に1個のみとされる。そして、メ
モリ(14)の2つのフィールド領域に書き込まれた信号
は、同期信号PH1,PV1に基づいて子画面位置に対応して
順次交互に読み出される。
When the user operates the commander to instruct the picture-in-picture display, the memory (1
4) In the two field regions, the luminance signal Y output from the signal processing circuit (12) based on the synchronization signals P H2 and P V2 ,
The color difference signals R-Y and B-Y are sequentially and alternately written in each field. In this case, a signal obtained by reducing each field signal by 1/3 in the horizontal direction and the vertical direction is written in each 1/9 area of each field area. That is, only one in three lines is written and only one in three pixels is written. Then, the signals written in the two field areas of the memory (14) are sequentially and alternately read out in correspondence with the child screen positions based on the synchronization signals P H1 and P V1 .

つぎに、スイッチ回路(6)よりNTSC方式のカラー映
像信号が出力されると共にスイッチ回路(7)よりCCIR
方式のカラー映像信号が出力される場合には、メモリ
(14)への書き込み読み出しは次のように行なわれる。
Next, the switch circuit (6) outputs an NTSC color image signal and the switch circuit (7) outputs CCIR.
When a color video signal of the system is output, writing / reading to / from the memory (14) is performed as follows.

ユーザーのコマンダの操作によってスイッチ回路
(6)より出力されるカラー映像信号による動画表示が
指示されるときには、メモリ(14)の2つのフィールド
領域への書き込み読み出しは行なわれない。
When the user operates the commander to instruct the moving image display by the color video signal output from the switch circuit (6), writing and reading to and from the two field areas of the memory (14) are not performed.

また、ユーザーのコマンダの操作によってスイッチ回
路(7)より出力されるカラー映像信号による動画表示
が指示されるときには、メモリ(14)の2つのフィール
ド領域には、同期信号PH2,PV2に基づいて信号処理回路
(12)より出力される輝度信号Y、色差信号R−Y,B−
Yが各フィールド毎に順次交互に書き込まれる。この場
合、メモリ(14)の各フィールド領域はNTSC方式のカラ
ー映像信号の1フィールド分である256ライン分の容量
を有するものであり、CCIR方式のカラー映像信号の1フ
ィールド分である312.5ライン分の全てを書き込むこと
ができないので、夫々のフィールド信号は垂直方向に5/
6倍に縮小されて書き込まれる。即ち、書き込まれるラ
インは6本に5本のみとされる。そして、メモリ(14)
の2つのフィールド領域に書き込まれた信号は、同期信
号PH1,PV1に基づいて順次読み出される。この場合、メ
モリ(14)の2つのフィールド領域には50Hz(同期信号
PV2の周波数)で書き込みがなされると共に、60Hz(同
期信号PV1の周波数)で読み出しがなされるので、読み
出しが書き込みを追い越さないように、6フィールドの
うち1フィールドは前のフィールドの信号が連続して読
み出される。例えば、第2図に示すようにA1A2B1B2C1C2
D1D2E1E2の10フィールドが書き込まれるとき(実線図
示)、A1A1A2B1B2C1C2C2D1D2E1E2の12フィールドが読み
出される(破線図示)。そしてこの場合、A1(C2)フィ
ールドの書き込みをA1(C2)フィールドの読み出しが追
い越さないように、A1(C2)フィールドの書き込み開始
からA1(C2)フィールドの読み出し開始までの時間T
は、20−16.7=3.3m sec以上とされる。第2図におい
て、1点鎖線で示す位置がT=3.3m secの場合であり、
時間Tがこれより小となるときには、A1(C2)フィール
ドの書き込みがA1(C2)フィールドの読み出しを追い越
すこととなる。なお、この場合、A2B1とB2C1の各フィー
ルド間では走査線の上下位置が逆転しているので、A2
B2のフィールドは1水平期間分遅らせて読み出すように
される。
Further, when the user operates the commander to instruct the display of a moving image by the color video signal output from the switch circuit (7), the two field areas of the memory (14) are based on the synchronization signals P H2 and P V2 . Luminance signal Y and color difference signals RY, B- output from the signal processing circuit (12).
Y is sequentially written alternately in each field. In this case, each field area of the memory (14) has a capacity of 256 lines which is one field of the NTSC system color video signal, and 312.5 lines which is one field of the CCIR system color video signal. Since all of the fields cannot be written, each field signal is 5 /
It is reduced to 6 times and written. That is, the number of lines written is only 5 out of 6. And memory (14)
The signals written in the two field areas are sequentially read out based on the synchronizing signals P H1 and P V1 . In this case, 50Hz (synchronization signal
Since the writing is done at the frequency of P V2 ) and the reading is done at 60 Hz (the frequency of the synchronizing signal P V1 ), one of the 6 fields has the signal of the previous field so that the reading does not overtake the writing. It is read continuously. For example, as shown in FIG. 2, A 1 A 2 B 1 B 2 C 1 C 2
When 10 fields of D 1 D 2 E 1 E 2 are written (solid line shown), 12 fields of A 1 A 1 A 2 B 1 B 2 C 1 C 2 C 2 D 1 D 2 E 1 E 2 are read out (Dashed line shown). Then, in this case, A 1 (C 2) writing of the field A 1 (C 2) so that the field of the reading is not overtaken, A 1 (C 2) fields A 1 from the start of writing (C 2) field reading starts Time to
Is 20-16.7 = 3.3 msec or more. In FIG. 2, when the position indicated by the alternate long and short dash line is T = 3.3 msec,
When the time T is smaller than this, A 1 (C 2) field writing is overtake the reading of A 1 (C 2) fields. In this case, since the inter-fields of A 2 B 1 and B 2 C 1 is reversed vertical position of the scan line, and A 2
The field of B 2 is read out with a delay of one horizontal period.

また、ユーザーのコマンダの操作によって静止画表示
が指示されているときには、メモリ(14)の2つのフィ
ールド領域には、同期信号PH2,PV2に基づいて信号処理
回路(12)より出力される輝度信号Y、色差信号R−Y,
B−Yが書き込まれる。この場合、夫々のフィールド信
号は垂直方向に5/6倍に縮小されて書き込まれる。即
ち、書き込まれるラインは6本に5本のみとされる。そ
して、このメモリ(14)の2つのフィールド領域に書き
込まれた信号は、同期信号PH1,PV1に基づいて順次交互
に繰り返し読み出される。
Further, when the still image display is instructed by the user's operation of the commander, the signal processing circuit (12) outputs the two field areas of the memory (14) based on the synchronization signals P H2 and P V2. Luminance signal Y, color difference signal RY,
BY is written. In this case, the respective field signals are written after being reduced by 5/6 times in the vertical direction. That is, the number of lines written is only 5 out of 6. Then, the signals written in the two field areas of the memory (14) are sequentially and repeatedly read out alternately based on the synchronizing signals P H1 and P V1 .

また、ユーザーのコマンダの操作によって拡大画表示
あるいは縮小画表示が指示されるときには、メモリ(1
4)の2つのフィールド領域には、同期信号PH2,PV2に基
づいて信号処理回路(12)より出力される輝度信号Y、
色差信号R−Y,B−7が各フィールド毎に順次交互に書
き込まれる。この場合、夫々のフィールド信号は垂直方
向に5/6倍に縮小されて書き込まれる。即ち、書き込ま
れるラインは6本に5本のみとされる。そして、拡大画
表示のときには、メモリ(14)の2つのフィールド領域
に書き込まれた信号のうち拡大すべき所定画面の信号
が、同期信号PH1,PV1に基づいて全画面位置に対応して
順次交互に読み出される。一方、縮小画表示のときに
は、メモリ(14)の2つのフィールド領域に書き込まれ
た信号は、同期信号PH1,PV1に基づいて所定の縮小画面
位置に対応して順次読み出される。この場合も、メモリ
(14)の2つのフィールド領域には50Hz(同期信号PV2
の周波数)で書き込みがなされると共に、60Hz(同期信
号のPV1の周波数)で読み出しがなされるので、読み出
しが書き込みを追い越さないように、上述した動画表示
の場合と同様に、6フィールドのうち1フィールドは前
のフィールドの信号が連続して読み出される。そして、
この場合、同一フィールドに2つのフィールド信号が混
在するのを防止するため、A1(C2)フィールドの書き込
み開始からA1(C2)フィールドの読み出し開始までの時
間が適当に設定される。例えば、画面上部の1/16画面分
(垂直方向に1/4、水平方向に1/4)を拡大するとき、期
間Tは0m sec以上でよいが、画面下部の1/16画面分を拡
大するとき、期間Tは15m sec以上とされる。
In addition, when the user's command on the commander instructs to display enlarged or reduced images, the memory (1
4) In the two field regions, the luminance signal Y output from the signal processing circuit (12) based on the synchronization signals P H2 and P V2 ,
The color difference signals RY and B-7 are written alternately in each field. In this case, the respective field signals are written after being reduced by 5/6 times in the vertical direction. That is, the number of lines written is only 5 out of 6. Then, in the enlarged image display, the signal of the predetermined screen to be enlarged among the signals written in the two field areas of the memory (14) corresponds to the entire screen position based on the synchronizing signals P H1 and P V1. It is read out alternately in sequence. On the other hand, in the reduced image display, the signals written in the two field areas of the memory (14) are sequentially read out in correspondence with a predetermined reduced screen position based on the synchronization signals P H1 and P V1 . In this case as well, 50 Hz (sync signal P V2
Since the writing is performed at 60 Hz (the frequency of PV1 of the synchronizing signal) at the same time as the writing, the reading is not overtaken by the writing. In one field, the signal of the previous field is continuously read. And
In this case, in order to prevent the two field signals are mixed in the same field, A 1 (C 2) the time from the start of writing the field A 1 (C 2) to the read start field is set appropriately. For example, when expanding the 1/16 screen at the top of the screen (1/4 in the vertical direction and 1/4 in the horizontal direction), the period T may be 0 m sec or more, but the 1/16 screen at the bottom of the screen is expanded. Then, the period T is set to 15 msec or more.

また、ユーザーのコマンダの操作によってマルチピク
チャー表示が指示されるときには、メモリ(14)の2つ
のフィールド領域には、同期信号PH2,PV2に基づいて信
号処理回路(12)より出力される輝度信号Y、色差信号
R−Y,B−Yが各フィールド毎に順次交互に書き込まれ
る。この場合、各フィールド領域は、例えば、9個の分
割画面位置に対応して9分割され、各フィールド領域の
夫々の分割部には夫々のフィールドの信号が水平方向に
1/3倍、垂直方向に1/4(≒1/3×5/6=5/18)倍に縮小さ
れた信号が書き込まれる。即ち、夫々の分割部に書き込
まれるラインは4本に1本のみとされると共に、書き込
まれる画素も3個に1個のみとされる。そして、メモリ
(14)の2つのフィールド領域に書き込まれた9画面分
の信号は、同期信号PH1,PV1に基づいて1画面分の信号
として順次交互に読み出される。
The luminance multi-picture display by the operation of the user of the commander is when it is instructed, the two field regions of the memory (14), which is output from the signal processing circuit (12) based on a synchronization signal P H2, P V2 The signal Y and the color difference signals R-Y and B-Y are written alternately in each field. In this case, each field area is divided into, for example, nine areas corresponding to nine divided screen positions, and the signals of the respective fields are horizontally distributed to the respective division parts of each field area.
A signal reduced by 1/3 times and vertically by 1/4 (≈ 1/3 x 5/6 = 5/18) is written. That is, only one in four lines is written in each divided portion, and only one in three pixels is written. Then, the signals for nine screens written in the two field areas of the memory (14) are sequentially read out alternately as signals for one screen based on the synchronization signals P H1 , P V1 .

また、ユーザーのコマンダの操作によってピクチャー
インピクチャー表示が指示されるときには、メモリ(1
4)の2つのフィールド領域には、同期信号PH2,PV2に基
づいて信号処理回路(12)より出力される輝度信号Y、
色差信号R−Y,B−Yが各フィールド毎に順次交互に書
き込まれる。この場合、各フィールド領域の夫々1/9領
域に、夫々のフィールド信号が水平方向に1/3倍、垂直
方向に1/4(≒1/3×5/6=5/18)倍に縮小された信号が
書き込まれる。即ち、書き込まれるラインは4本に1本
のみとされると共に、書き込まれる画素も3個に1個の
みとされる。そして、メモリ(14)の2つのフィールド
領域に書き込まれた信号は、同期信号PH1,PV1に基づい
て子画面位置に対応して順次読み出される。この場合に
は、メモリ(14)に2フレーム分、即ち4フィールド分
の信号が書き込まれると共に、各フィールドの信号が選
択的に読み出され、同一フィールドに2つのフィールド
信号が混在することが阻止される。
When the user operates the commander to instruct the picture-in-picture display, the memory (1
4) In the two field regions, the luminance signal Y output from the signal processing circuit (12) based on the synchronization signals P H2 and P V2 ,
The color difference signals R-Y and B-Y are sequentially and alternately written in each field. In this case, each field signal is reduced to 1/3 in the horizontal direction and 1/4 in the horizontal direction and 1/4 in the vertical direction (≈ 1/3 x 5/6 = 5/18). The written signal is written. That is, only one in four lines is written, and only one in three pixels is written. Then, the signals written in the two field areas of the memory (14) are sequentially read out in correspondence with the child screen positions based on the synchronizing signals P H1 and P V1 . In this case, signals for two frames, that is, four fields, are written in the memory (14), and signals in each field are selectively read out, preventing two field signals from being mixed in the same field. To be done.

つぎに、スイッチ回路(6)よりCCIR方式のカラー映
像信号が出力されると共にスイッチ回路(7)よりNTSC
方式のカラー映像信号が出力される場合には、メモリ
(14)への書き込み読み出しは次のように行なわれる。
Next, a CCIR type color video signal is output from the switch circuit (6) and NTSC is output from the switch circuit (7).
When a color video signal of the system is output, writing / reading to / from the memory (14) is performed as follows.

ユーザーのコマンダの操作によってスイッチ回路
(6)より出力されるカラー映像信号による動画表示が
指示されるときには、メモリ(14)の2つのフィールド
領域への書き込み読み出しは行なわれない。
When the user operates the commander to instruct the moving image display by the color video signal output from the switch circuit (6), writing and reading to and from the two field areas of the memory (14) are not performed.

また、ユーザーのコマンダの操作によってスイッチ回
路(7)より出力されるカラー映像信号による動画表示
が指示されるときには、メモリ(14)の2つのフィール
ド領域には、同期信号PH2,PV2に基づいて信号処理回路
(12)より出力される輝度信号Y、色差信号R−Y,B−
Yが各フィールド毎に順次交互に書き込まれる。そし
て、メモリ(14)の2つのフィールド領域に書き込まれ
た信号は、同期信号PH1,PV1に基づいて順次交互に読み
出される。この場合、夫々のフィールド信号は垂直方向
に6/5倍に拡大されて読み出される。即ち、書き込まれ
ている5本のラインに対して同一ラインの繰返し読み出
し等によって6本のラインが読み出される。またこの場
合、メモリ(14)の2つのフィールド領域には60Hz(同
期信号PV2の周波数)で書き込みがなされるときに、50H
z(同期信号PV1の周波数)で読み出しがなされるので、
書き込みが読み出しを追い越さないように、書き込まれ
る6フィールドのうち1フィールドは読み出されないよ
うにされる。例えば、第3図に示すようにA1A2B1B2C1C2
D1D2E1E2F1F2の12フィールドが書き込まれるとき(実線
図示)、A1A2B1B2C1D1D2E1E2F1の10フィールドが読み出
される(破線図示)。そしてこの場合、C1(F1)フィー
ルドの読み出しをD1(A1)フィールドの書き込みが追い
越さないように、A1(D1)フィールドの書き込み開始か
らA1(D1)フィールドの読み出し開始までの時間Tは1
6.7m sec以下とされる。第3図において、1点鎖線で示
す位置がT=16.7m secの場合であり、時間Tがこれよ
り大となるときには、C1(F1)フィールドの読み出しを
D1(A1)フィールドの書き込みが追い越すこととなる。
なお、この場合D2E1とE2F1の各フィールド間では走査線
の上下位置が逆転しているので、D2とE2のフィールドは
1水平期間分遅らせて読み出すようにされる。
Further, when the user operates the commander to instruct the display of a moving image by the color video signal output from the switch circuit (7), the two field areas of the memory (14) are based on the synchronization signals P H2 and P V2 . Luminance signal Y and color difference signals RY, B- output from the signal processing circuit (12).
Y is sequentially written alternately in each field. Then, the signals written in the two field areas of the memory (14) are sequentially and alternately read out based on the synchronization signals P H1 and P V1 . In this case, each field signal is read out after being magnified 6/5 times in the vertical direction. That is, six lines are read out by repeatedly reading the same line from the written five lines. In addition, in this case, when writing is performed in two field areas of the memory (14) at 60 Hz (frequency of the synchronization signal P V2 ), 50 H
Since reading is performed with z (frequency of the synchronization signal P V1 ),
One of the six fields written is prevented from being read so that writing does not overtake reading. For example, as shown in FIG. 3, A 1 A 2 B 1 B 2 C 1 C 2
When 12 fields of D 1 D 2 E 1 E 2 F 1 F 2 are written (solid line shown), 10 fields of A 1 A 2 B 1 B 2 C 1 D 1 D 2 E 1 E 2 F 1 are read out. (Dashed line shown). Then, in this case, C 1 (F 1) to read the fields D 1 (A 1) so that the field writing is not overtaken, A 1 (D 1) A 1 (D 1) from the start of writing Field reading starts Until time T is 1
6.7m sec or less. In FIG. 3, when the position indicated by the alternate long and short dash line is T = 16.7 msec and the time T is longer than this, the reading of the C 1 (F 1 ) field is performed.
Writing of the D 1 (A 1 ) field will be overtaken.
In this case, since the vertical positions of the scanning lines are reversed between the fields D 2 E 1 and E 2 F 1 , the fields D 2 and E 2 are read out with a delay of one horizontal period.

また、ユーザーのコマンダの操作によって静止画表示
が指示されるときには、メモリ(14)の2つのフィール
ド領域には、同期信号PH2,PV2に基づいて信号処理回路
(12)より出力される輝度信号Y、色差信号R−Y,B−
Yが書き込まれる。そして、このメモリ(14)の2つの
フィールド領域に書き込まれた信号は、同期信号PH1,P
V1に基づいて順次交互に繰り返し読み出される。この場
合、夫々のフィールド信号は垂直方向に6/5倍に拡大さ
れて読み出される。即ち、書き込まれている5本のライ
ンに対して6本のラインが読み出される。
Also, when a still image display is instructed by the user's operation of the commander, the brightness output from the signal processing circuit (12) is output to the two field areas of the memory (14) based on the synchronization signals P H2 and P V2. Signal Y, color difference signals RY, B-
Y is written. The signals written in the two field areas of the memory (14) are the synchronization signals P H1 , P H1 .
The data is read alternately and sequentially based on V1 . In this case, each field signal is read out after being magnified 6/5 times in the vertical direction. That is, six lines are read out from the five written lines.

また、ユーザーのコマンダの操作によって拡大画表示
あるいは縮小画表示が指示されるときには、メモリ(1
4)の2つのフィールド領域には、同期信号PH2,PV2に基
づいて信号処理回路(12)より出力される輝度信号Y、
色差信号R−Y,B−Yが各フィールド毎に順次交互に書
き込まれる。そして、拡大画表示のときには、メモリ
(14)の2つのフィールド領域に書き込まれた信号のう
ち拡大すべき所定画面の信号が、同期信号PH1,PV1に基
づいて全画面位置に対応して順次交互に読み出される。
一方、縮小画表示のときには、メモリ(14)の2つのフ
ィールド領域に書き込まれた信号は、同期信号PH1,PV1
に基づいて所定の縮小画面位置に対応して順次読み出さ
れる。この場合、夫々の信号は垂直方向に6/5倍に拡大
されて読み出される。即ち、書き込まれている5本のラ
インに対して6本のライが読み出される。この場合も、
メモリ(14)の2つのフィールド領域には60Hz(同期信
号PV2の周波数)で書き込みがなされると共に、50Hz
(同期信号PV1の周波数)で読み出しがなされるので、
書き込みが読み出しを追い越さないように、上述した動
画表示の場合と同様に書き込まれる6フィールドのうち
1フィールドは読み出されないようにされる。そしてこ
の場合、同一フィールドに2つのフィールド信号が混在
するのを防止するため、A1(D1)フィールドの書き込み
開始からA1(D1)フィールドの読み出し開始までの時間
Tが適当に設定される。
In addition, when the user's command on the commander instructs to display enlarged or reduced images, the memory (1
4) In the two field regions, the luminance signal Y output from the signal processing circuit (12) based on the synchronization signals P H2 and P V2 ,
The color difference signals R-Y and B-Y are sequentially and alternately written in each field. Then, in the enlarged image display, the signal of the predetermined screen to be enlarged among the signals written in the two field areas of the memory (14) corresponds to the entire screen position based on the synchronizing signals P H1 and P V1. It is read out alternately in sequence.
On the other hand, in the reduced image display, the signals written in the two field areas of the memory (14) are the synchronization signals P H1 and P V1.
Based on the above, the data is sequentially read in correspondence with the predetermined reduced screen position. In this case, each signal is read out after being magnified 6/5 times in the vertical direction. That is, 6 lines are read out from the 5 lines that have been written. Also in this case,
In the two field areas of the memory (14), writing is performed at 60 Hz (frequency of the sync signal P V2 ) and at the same time 50 Hz
Since the reading is done with (the frequency of the synchronization signal P V1 ),
In order to prevent the writing from overtaking the reading, one of the six fields written is prevented from being read as in the case of the moving image display described above. Then, in this case, to prevent the two field signals in the same field are mixed, the time T from A 1 (D 1) write start field A 1 (D 1) to read the start of the field is set appropriately It

また、ユーザーのコマンダの操作によってマルチピク
チャー表示が指示されるときには、メモリ(14)の2つ
のフィールド領域には、同期信号PH2,PV2に基づいて信
号処理回路(12)より出力される輝度信号Y、色差信号
R−Y,B−Yが各フィールド毎に順次交互に書き込まれ
る。この場合、各フィールド領域は例えば、9個の分割
画面位置に対応して9分割され、各フィールド領域の夫
々の分割部には夫々のフィールドの信号が水平方向及び
垂直方向に夫々1/3倍に縮小された信号が書き込まれ
る。即ち、夫々の分割部に書き込まれるラインは3本に
1本のみとされると共に、書き込まれる画素も3個に1
個のみとされる。そして、メモリ(14)の2つのフィー
ルド領域に書き込まれた9画面分の信号は、同期信号P
H1,PV1に基づいて1画面分の信号として順次交互に読み
出される。この場合、夫々の信号は垂直方向に6/5倍に
拡大されて読み出される。即ち、書き込まれている5本
のラインに対して6本のラインが読み出される。
The luminance multi-picture display by the operation of the user of the commander is when it is instructed, the two field regions of the memory (14), which is output from the signal processing circuit (12) based on a synchronization signal P H2, P V2 The signal Y and the color difference signals R-Y and B-Y are written alternately in each field. In this case, each field area is, for example, divided into nine areas corresponding to nine divided screen positions, and the signals of the respective fields are respectively ⅓ times in the horizontal and vertical directions in the respective division parts of each field area. The reduced signal is written to. That is, only one in three lines is written in each division, and one in three pixels is written.
Only considered as individual. Then, the signals for 9 screens written in the two field areas of the memory (14) are the synchronization signals P
The signals for one screen are sequentially read out alternately based on H1 and P V1 . In this case, each signal is read out after being magnified 6/5 times in the vertical direction. That is, six lines are read out from the five written lines.

また、ユーザーのコマンダの操作によってピクチャー
インピクチャー表示が指示されるときには、メモリ(1
4)の2つのフィールド領域には、同期信号PH2,PV2に基
づいて信号処理回路(12)より出力される輝度信号Y、
色差信号R−Y,B−Yが各フィールド毎に順次交互に書
き込まれる。この場合、各フィールド領域の夫々1/9領
域に、夫々のフィールド信号が水平方向及び垂直方向に
夫々1/3倍に縮小された信号が書き込まれる。即ち、書
き込まれるラインは3本に1本のみとされると共に、書
き込まれる画素も3個に1個のみとされる。そして、メ
モリ(14)の2つのフィールド領域に書き込まれた信号
は、同期信号PH1,PV1に基づいて子画面位置に対応して
読み出される。この場合、夫々の信号は垂直方向に6/5
倍に拡大されて読み出される。即ち、書き込まれている
5本のライに対して6本のラインが読み出される。そし
てこの場合には、メモリ(14)に2フレーム分、即ち4
フィールド分の信号が書き込まれると共に、各フィール
ドの信号が選択的に読み出され、同一フィールドに2つ
のフィールド信号が混在することが防止される。
When the user operates the commander to instruct the picture-in-picture display, the memory (1
4) In the two field regions, the luminance signal Y output from the signal processing circuit (12) based on the synchronization signals P H2 and P V2 ,
The color difference signals R-Y and B-Y are sequentially and alternately written in each field. In this case, a signal obtained by reducing each field signal by 1/3 in the horizontal direction and the vertical direction is written in each 1/9 area of each field area. That is, only one in three lines is written and only one in three pixels is written. The signal written into the two field regions of the memory (14) is read in response to the child screen position on the basis of the synchronization signal P H1, P V1. In this case, each signal is 6/5 vertically
It is doubled and read. That is, 6 lines are read out from the written 5 lines. In this case, the memory (14) has two frames, that is, four frames.
A signal for each field is written and the signal for each field is selectively read out to prevent two field signals from being mixed in the same field.

つぎに、スイッチ回路(6)よりCCIR方式のカラー映
像信号が出力されると共にスイッチ回路(7)よりCCIR
方式のカラー映像信号が出力される場合には、メモリ
(14)への書き込み読み出しは次のように行なわれる。
Next, a CCIR color image signal is output from the switch circuit (6), and CCIR from the switch circuit (7).
When a color video signal of the system is output, writing / reading to / from the memory (14) is performed as follows.

ユーザーのコマンダの操作によってスイッチ回路
(6)より出力されるカラー映像信号による動画表示が
指示されるときには、メモリ(14)の2つのフィールド
領域への書き込み読み出しは行なわれない。
When the user operates the commander to instruct the moving image display by the color video signal output from the switch circuit (6), writing and reading to and from the two field areas of the memory (14) are not performed.

また、ユーザーのコマンダの操作によってスイッチ回
路(7)より出力されるカラー映像信号による動画表示
が指示されるときには、メモリ(14)の2つのフィール
ド領域には、同期信号PH2,PV2に基づいて信号処理回路
(12)より出力される輝度信号Y、色差信号R−Y,B−
Yが各フィールド毎に順次交互に書き込まれる。この場
合、夫々のフィールド信号は垂直方向に5/6倍に縮小さ
れて書き込まれる。即ち、書き込まれるラインは6本に
5本のみとされる。そして、メモリ(14)の2つのフィ
ールド領域に書き込まれた信号は、同期信号PH1,PV1
基づいて順次読み出される。この場合、夫々のフィール
ド信号は垂直方向に6/5倍に拡大されて読み出される。
即ち、書き込まれている5本のラインに対して6本のラ
インが読み出される。
Further, when the user operates the commander to instruct the display of a moving image by the color video signal output from the switch circuit (7), the two field areas of the memory (14) are based on the synchronization signals P H2 and P V2 . Luminance signal Y and color difference signals RY, B- output from the signal processing circuit (12).
Y is sequentially written alternately in each field. In this case, the respective field signals are written after being reduced by 5/6 times in the vertical direction. That is, the number of lines written is only 5 out of 6. Then, the signals written in the two field areas of the memory (14) are sequentially read out based on the synchronization signals P H1 and P V1 . In this case, each field signal is read out after being magnified 6/5 times in the vertical direction.
That is, six lines are read out from the five written lines.

また、ユーザーのコマンダの操作によって静止画表示
が指示されるときには、メモリ(14)の2つのフィール
ド領域には、同期信号PH2,PV2に基づいて信号処理回路
(12)より出力される輝度信号Y、色差信号R−Y,B−
Yが書き込まれる。この場合、夫々のフィールド信号は
垂直方向に5/6倍に縮小されて書き込まれる。即ち、書
き込まれるラインは6本に5本のみとされる。そして、
このメモリ(14)の2つのフィールド領域に書き込まれ
た信号は、同期信号PH1,PV1に基づいて順次交互に繰り
返し読み出される。この場合、夫々のフィールド信号は
垂直方向に6/5倍に拡大されて読み出される。即ち、書
き込まれている5本のラインに対して6本のラインが読
み出される。
Also, when a still image display is instructed by the user's operation of the commander, the brightness output from the signal processing circuit (12) is output to the two field areas of the memory (14) based on the synchronization signals P H2 and P V2. Signal Y, color difference signals RY, B-
Y is written. In this case, the respective field signals are written after being reduced by 5/6 times in the vertical direction. That is, the number of lines written is only 5 out of 6. And
The signals written in the two field areas of the memory (14) are sequentially and repeatedly read based on the synchronizing signals P H1 and P V1 . In this case, each field signal is read out after being magnified 6/5 times in the vertical direction. That is, six lines are read out from the five written lines.

また、ユーザーのコマンダの操作によって拡大画表示
あるいは縮小画表示が指示されるときには、メモリ(1
4)の2つのフィールド領域には、同期信号PH2,PV2に基
づいて信号処理回路(12)より出力される輝度信号Y、
色差信号R−Y,B−Yが各フィールド毎に順次交互に書
き込まれる。この場合、夫々のフィールド信号は垂直方
向に5/6倍に縮小されて書き込まれる。即ち、書き込ま
れるラインは6本に5本のみとされる。そして、拡大画
表示のときには、メモリ(14)の2つのフィールド領域
に書き込まれた信号のうち拡大すべき所定画面の信号
が、同期信号PH1,PV1に基づいて全画面位置に対応して
順次交互に読み出される。一方、縮小画表示のときに
は、メモリ(14)の2つのフィールド領域に書き込まれ
た信号は、同期信号PH1,PV1に基づいて所定の縮小画面
位置に対応して順次交互に読み出される。この場合、夫
々のフィールド信号は垂直方向に6/5倍に拡大されて読
み出される。即ち、書き込まれている5本のラインに対
して6本のラインが読み出される。
In addition, when the user's command on the commander instructs to display enlarged or reduced images, the memory (1
4) In the two field regions, the luminance signal Y output from the signal processing circuit (12) based on the synchronization signals P H2 and P V2 ,
The color difference signals R-Y and B-Y are sequentially and alternately written in each field. In this case, the respective field signals are written after being reduced by 5/6 times in the vertical direction. That is, the number of lines written is only 5 out of 6. Then, in the enlarged image display, the signal of the predetermined screen to be enlarged among the signals written in the two field areas of the memory (14) corresponds to the entire screen position based on the synchronizing signals P H1 and P V1. It is read out alternately in sequence. On the other hand, during the reduced image display, the signals written in the two field areas of the memory (14) are sequentially and alternately read out in correspondence with the predetermined reduced screen position based on the synchronizing signals P H1 and P V1 . In this case, each field signal is read out after being magnified 6/5 times in the vertical direction. That is, six lines are read out from the five written lines.

また、ユーザーのコマンダ操作によってマルチピクチ
ャー表示が指示されるときには、メモリ(14)の2つの
フィールド領域には、同期信号PH2,PV2に基づいて信号
処理回路(12)より出力される輝度信号Y、色差信号R
−Y,B−Yが各フィールド毎に順次交互に書き込まれ
る。この場合、各フィールド領域は、例えば9個の分割
画面位置に対応して9分割され、各フィールド領域の夫
々分割部には夫々のフィールド信号が水平方向に1/3
倍、垂直方向に1/4(≒1/3×5/6=5/18)倍に縮小され
た信号が書き込まれる。即ち、夫々の分割部に書き込ま
れるラインは4本に1本のみされると共に、書き込まれ
る画素も3個に1個のみとされる。そして、メモリ(1
4)の2つのフィールド領域に書き込まれた9画面分の
信号は、同期信号PH1,PV1に基づいて1画面分の信号と
して順次交互に読み出される。この場合、夫々のフィー
ルド信号は垂直方向に6/5倍に拡大されて読み出され
る。即ち、書き込まれている5本のラインに対して6本
のラインが読み出される。
Further, when the multi-picture display is instructed by a user of the commander operation, the two field regions of the memory (14), the luminance signal output from the signal processing circuit (12) based on a synchronization signal P H2, P V2 Y, color difference signal R
-Y and BY are sequentially written alternately for each field. In this case, each field region is divided into 9 corresponding to, for example, 9 divided screen positions, and the respective field signals are horizontally ⅓ in the respective division parts of each field region.
A signal that has been reduced by a factor of 1 in the vertical direction (≅1 / 3 × 5/6 = 5/18) is written. That is, only one line in four lines is written in each divided portion, and only one in three pixels is written. And the memory (1
The signals for 9 screens written in the two field areas in 4) are sequentially read out alternately as signals for 1 screen based on the synchronization signals P H1 and P V1 . In this case, each field signal is read out after being magnified 6/5 times in the vertical direction. That is, six lines are read out from the five written lines.

また、ユーザーのコマンダの操作によってピクチャー
インピクチャー表示が指示されるときには、メモリ(1
4)の2つのフィールド領域には、同期信号PH2,PV2に基
づいて信号処理回路(12)より出力される輝度信号Y、
色差信号R−Y,B−Yが各フィールド毎に順次交互に書
き込まれる。この場合、各フィールド領域の夫々1/9領
域に、夫々のフィールド信号が水平方向に1/3倍、垂直
方向に1/4(≒1/3×5/6=5/18)倍に縮小された信号が
書き込まれる。即ち、書き込まれるラインは4本に1本
のみとされると共に、書き込まれる画素も3個に1個の
みとされる。そして、メモリ(14)の2つのフィールド
領域に書き込まれた信号は、同期信号PH1,PV1に基づい
て子画面位置に対応して順次読み出される。この場合、
夫々のフィールド信号は垂直方向に6/5倍に拡大されて
読み出される。即ち、書き込まれている5本のラインに
対して6本のラインが読み出される。
When the user operates the commander to instruct the picture-in-picture display, the memory (1
4) In the two field regions, the luminance signal Y output from the signal processing circuit (12) based on the synchronization signals P H2 and P V2 ,
The color difference signals R-Y and B-Y are sequentially and alternately written in each field. In this case, each field signal is reduced to 1/3 in the horizontal direction and 1/4 in the horizontal direction and 1/4 in the vertical direction (≈ 1/3 x 5/6 = 5/18). The written signal is written. That is, only one in four lines is written, and only one in three pixels is written. Then, the signals written in the two field areas of the memory (14) are sequentially read out in correspondence with the child screen positions based on the synchronizing signals P H1 and P V1 . in this case,
Each field signal is read out after being magnified 6/5 times in the vertical direction. That is, six lines are read out from the five written lines.

G3動作 本例は以上のように構成され、ユーザーのコマンダの
操作によってスイッチ回路(6)より出力されるカラー
映像信号による動画表示が指示されるときには、スイッ
チ回路(11)はA側に切換えられるので、受像管(18)
には信号処理回路(10)より出力される原色信号R〜B
が供給され、そしてこの受像管(18)の水平偏向及び垂
直偏向は信号処理回路(10)より出力される同期信号P
H1,PV1に基づいて行なわれる。したがって、受像管(1
8)には、スイッチ回路(6)より出力されるカラー映
像信号による動画が表示される。
G 3 operation This example is configured as described above, and when the user operates the commander to instruct to display a moving image by the color video signal output from the switch circuit (6), the switch circuit (11) is switched to the A side. Picture tubes (18)
The primary color signals R to B output from the signal processing circuit (10).
The horizontal and vertical deflections of the picture tube (18) are supplied to the synchronizing signal P output from the signal processing circuit (10).
It is performed based on H1 and P V1 . Therefore, the picture tube (1
In 8), a moving image based on the color video signal output from the switch circuit (6) is displayed.

また、ユーザーのコマンダの操作によってスイッチ回
路(7)より出力されるカラー映像信号による動画表示
が指示されるときには、スイッチ回路(11)はB側に切
換えられるので、受像管(18)には、マトリクス回路
(16)より出力される原色信号R〜Bが供給される。そ
して、メモリ(14)には信号処理回路(12)より出力さ
れる信号Y,R−Y,B−Yが信号処理回路(12)より出力さ
れる同期信号PH2,PV2に基づいて順次書き込まれると共
に、このメモリ(14)からは信号処理回路(10)より出
力される同期信号PH1,PV1に基づいて信号Y,R−Y,B−Y
が順次読み出される。即ち、スイッチ回路(6)より出
力されるカラー映像信号の方式と同様の方式の信号とし
て読み出される。また、受像管(18)の水平偏向及び垂
直偏向は信号処理回路(10)より出力される同期信号P
H1及びPV1に基づいて行なわれる。したがって、受像管
(18)には、スイッチ回路(7)より出力されるカラー
映像信号による動画が、スイッチ回路(6)より出力さ
れるカラー映像信号の方式で表示される。
When the user operates the commander to instruct the display of a moving image by the color video signal output from the switch circuit (7), the switch circuit (11) is switched to the B side. The primary color signals R to B output from the matrix circuit (16) are supplied. Then, the signal in the memory (14) is outputted from the signal processing circuit (12) Y, R-Y , B-Y signal processing circuit (12) sequentially on the basis of the synchronization signal P H2, P V2 output from with written, the memory (14) from the signal processing circuit (10) the synchronization signal is outputted from P H1, the signal based on the P V1 Y, R-Y, B-Y
Are sequentially read. That is, it is read out as a signal of a system similar to that of the color video signal output from the switch circuit (6). The horizontal and vertical deflections of the picture tube (18) are synchronized with the synchronization signal P output from the signal processing circuit (10).
It is performed based on H1 and P V1 . Therefore, a moving image based on the color video signal output from the switch circuit (7) is displayed on the picture tube (18) by the method of the color video signal output from the switch circuit (6).

この場合、スイッチ回路(7)より出力されるカラー
映像信号がCCIR方式のものであるときには、メモリ(1
4)への信号Y,R−Y,B−Yの書き込みが垂直方向に5/6倍
に縮小されて書き込まれて全画面分が書き込まれるの
で、画面は欠損無く表示される。このことは、静止画表
示、拡大画、縮小画表示、マルチピクチャー表示、ピク
チャーインピクチャー表示においても同様である。
In this case, when the color video signal output from the switch circuit (7) is of the CCIR system, the memory (1
Since the writing of the signals Y, RY, and BY to 4) is reduced by 5/6 in the vertical direction and the entire screen is written, the screen is displayed without any loss. This also applies to still image display, enlarged image display, reduced image display, multi-picture display, and picture-in-picture display.

また、スイッチ回路(6)より出力されるカラー映像
信号のフィールド周波数とスイッチ回路(7)より出力
されるカラー映像信号のフィールド周波数とが異なると
きには、メモリ(14)への書き込み読み出しが制御さ
れ、同一フィールドに2つのフィールド信号が混在する
ことが回避されるので、画面上に横縞が表われることも
ない。このことは、拡大画、縮小画表示、ピクチャーイ
ンピクチャー表示においても同様である。
Further, when the field frequency of the color video signal output from the switch circuit (6) and the field frequency of the color video signal output from the switch circuit (7) are different, writing and reading to and from the memory (14) are controlled, Since two field signals are prevented from being mixed in the same field, horizontal stripes do not appear on the screen. This also applies to the enlarged image, reduced image display, and picture-in-picture display.

また、ユーザーのコマンダの操作によって静止画表示
が指示されるときには、スイッチ回路(11)はB側に切
換えられるので、受像管(18)にはマトリクス回路(1
6)より出力される原色信号R〜Bが供給される。そし
て、メモリ(14)には信号処理回路(12)より出力され
る信号Y,R−Y,B−Yが信号処理回路(12)より出力され
る同期信号PH2,PV2に基づいて1フレーム分書き込まれ
ると共に、このメモリ(14)からは信号処理回路(10)
より出力される同期信号PH1,PV1に基づいて信号Y,R−Y,
B−Yが繰り返し読み出される。即ち、スイッチ回路
(6)より出力されるカラー映像信号の方式と同様の方
式の静止画用の信号として読み出される。また、受像管
(18)の水平偏向及び垂直偏向は信号処理回路(10)よ
り出力される同期信号PH1及びPV1に基づいて行なわれ
る。したがって、受像管(18)には、スイッチ回路
(7)より出力されるカラー映像信号による静止画が、
スイッチ回路(6)より出力されるカラー映像信号の方
式で表示される。
Further, when the still image display is instructed by the user's operation of the commander, the switch circuit (11) is switched to the B side, so that the picture tube (18) has the matrix circuit (1).
The primary color signals RB output from 6) are supplied. Then, based on the memory (14) the signal outputted from the signal processing circuit (12) Y, R-Y, the B-Y signal processing circuit (12) synchronous signal P H2 output from, P V2 1 A frame is written, and a signal processing circuit (10) is output from this memory (14).
Based on the synchronizing signals P H1 and P V1 output by
BY is repeatedly read. That is, the signal is read out as a still image signal of a system similar to that of the color video signal output from the switch circuit (6). The horizontal deflection and vertical deflection of the picture tube (18) are performed based on the synchronizing signals P H1 and P V1 output from the signal processing circuit (10). Therefore, in the picture tube (18), a still image based on the color video signal output from the switch circuit (7)
It is displayed in the format of the color video signal output from the switch circuit (6).

また、ユーザーのコマンダの操作によって拡大画表示
あるいは縮小画表示が指示されるときには、スイッチ回
路(11)はB側に切換えられるので、受像管(18)には
マトリクス回路(16)より出力される原色信号R〜Bが
供給される。そして、メモリ(14)には信号処理回路
(12)より出力される信号Y,R−Y,B−Yが信号処理回路
(12)より出力される同期信号PH2,PV2に基づいて順次
書き込まれると共に、このメモリ(14)からは信号処理
回路(10)より出力される同期信号PH1,PV1に基づい
て、拡大画表示のときには拡大すべき所定画面の信号が
全画面位置に対応して読み出され、縮小画表示のときに
は全画面の信号が所定の縮小画面位置に対応して順次読
み出される。即ち、スイッチ回路(6)より出力される
カラー映像信号の方式と同様の方式の拡大画用あるいは
縮小画用の信号として読み出される。また、受像管(1
8)の水平偏向及び垂直偏向は信号処理回路(10)より
出力される同期信号PH1及びPV1に基づいて行なわれる。
したがって、受像管(18)には、スイッチ回路(7)よ
り出力されるカラー映像信号による拡大画あるいは縮小
画が、スイッチ回路(6)より出力されるカラー映像信
号の方式で表示される。
Further, when the user instructs the enlarged image display or the reduced image display by operating the commander, the switch circuit (11) is switched to the B side, so that the matrix circuit (16) outputs to the picture tube (18). Primary color signals RB are supplied. Then, the signal in the memory (14) is outputted from the signal processing circuit (12) Y, R-Y , B-Y signal processing circuit (12) sequentially on the basis of the synchronization signal P H2, P V2 output from Based on the synchronizing signals P H1 and P V1 that are written and output from the signal processing circuit (10) from the memory (14), the signal of the predetermined screen to be enlarged corresponds to the entire screen position when the enlarged image is displayed. When the reduced image is displayed, the signals of the entire screen are sequentially read out in correspondence with a predetermined reduced screen position. That is, it is read out as a signal for an enlarged image or a reduced image in a system similar to that of the color video signal output from the switch circuit (6). Also, the picture tube (1
Horizontal deflection and vertical deflection in 8) are performed based on the synchronizing signals P H1 and P V1 output from the signal processing circuit (10).
Therefore, an enlarged image or a reduced image by the color video signal output from the switch circuit (7) is displayed on the picture tube (18) by the method of the color video signal output from the switch circuit (6).

また、ユーザーのコマンダの操作によってマルチピク
チャー表示が指示されるときには、スイッチ回路(11)
はB側に切換えられるので、受像管(18)にはマトリク
ス回路(16)より出力される原色信号R〜Bが供給され
る。そして、メモリ(14)の9個の分割部には、信号処
理回路(12)より出力される信号Y,R−Y,B−Yが、信号
処理回路(12)より出力される同期信号PH2,PV2に基づ
いて、水平方向、垂直方向とも1/3倍に縮小された1フ
ィールド分の信号が順次書き込まれるとともに、このメ
モリ(14)からは信号処理回路(10)により出力される
同期信号PH1,PV1に基づいて順次読み出される。即ち、
スイッチ回路(6)より出力されるカラー映像信号の方
式と同様の方式のマルチピクチャー用の信号として読み
出される。したがって受像管(18)には、スイッチ回路
(7)より出力されるカラー映像信号によるマルチピク
チャーが、スイッチ回路(6)より出力されるカラー映
像信号の方式で表示される。
Also, when the user operates the commander to instruct multi-picture display, the switch circuit (11)
Is switched to the B side, the primary color signals R to B output from the matrix circuit (16) are supplied to the picture tube (18). The signals Y, RY, BY output from the signal processing circuit (12) are supplied to the nine division parts of the memory (14) by the synchronization signal P output from the signal processing circuit (12). Based on H2 and P V2 , a signal for one field, which is reduced by 1/3 in both the horizontal and vertical directions, is sequentially written, and is output from the memory (14) by the signal processing circuit (10). It is sequentially read based on the synchronization signals P H1 and P V1 . That is,
The signal is read out as a multi-picture signal of a system similar to that of the color video signal output from the switch circuit (6). Therefore, a multi-picture based on the color video signal output from the switch circuit (7) is displayed on the picture tube (18) by the method of the color video signal output from the switch circuit (6).

また、ユーザーのコマンダの操作によってピクチャー
インピクチャー表示が指示されるときには、スイッチ回
路(11)は子画面表示に対応してB側に切換えられ、そ
の他の期間はA側に切換えられるので、受像管(18)に
は子画面表示に対応してマトクリス回路(16)より出力
される原色信号R〜Bが供給され、その他の期間は信号
処理回路(10)より出力される原色信号R〜Bが供給さ
れる。そして、メモリ(14)の1/9領域には、信号処理
回路(12)より出力される信号Y,R−Y,B−Yが、信号処
理回路(12)より出力される同期信号PH2,PV2に基づい
て、水平方向、垂直方向とも1/3に縮小された1フィー
ルド分の信号が順次書き込まれると共に、このメモリ
(14)からは信号処理回路(10)より出力される同期信
号PH1,PV1に基づいて子画面位置に対応して順次読み出
される。即ち、スイッチ回路(6)より出力されるカラ
ー映像信号の方式と同様の方式の子画面用の信号として
読み出される。したがって、受像管(18)には、スイッ
チ回路(6)より出力されるカラー映像信号による親画
面内にスイッチ回路(7)より出力されるカラー映像信
号による子画面が表示される。
Further, when the picture-in-picture display is instructed by the operation of the commander by the user, the switch circuit (11) is switched to the B side in correspondence with the sub-screen display, and is switched to the A side during the other periods. The primary color signals R to B output from the matrice circuit (16) corresponding to the sub-screen display are supplied to (18), and the primary color signals R to B output from the signal processing circuit (10) are supplied during other periods. Supplied. Then, in the 1/9 area of the memory (14), the signals Y, RY and BY output from the signal processing circuit (12) are synchronized with the synchronization signal P H2 output from the signal processing circuit (12). , A signal for one field, which is reduced to 1/3 in the horizontal and vertical directions based on P V2 , is sequentially written, and a synchronization signal output from the signal processing circuit (10) from this memory (14). Based on P H1 and P V1 , they are sequentially read in correspondence with the child screen position. That is, it is read out as a child screen signal of a system similar to that of the color video signal output from the switch circuit (6). Therefore, in the picture tube (18), a sub-screen based on the color video signal output from the switch circuit (7) is displayed in the main screen based on the color video signal output from the switch circuit (6).

G4効果 本例によれば、メモリ(14)に供給され書き込まれる
カラー映像信号がCCIR方式のものであるときには、メモ
リ(14)へはNTSC方式のカラー映像信号が供給される場
合に比して垂直方向に5/6倍に縮小されて書き込まれる
ので、全画面に対応して書き込むことができ、欠損のな
い画面を表示することができる。また、本例によれば、
メモリ(14)の書き込みと読み出しのフィールド周波数
が異なるときには、メモリ(14)への書き込み読み出し
が制御され、同一フィールドに2つのフィールド信号が
混在しないようにされるので、画面上に横縞が表われる
というような画質劣化を回避できる。
G 4 Effect According to this example, when the color video signal supplied to and written in the memory (14) is of the CCIR system, the color video signal of the NTSC system is supplied to the memory (14) as compared with the case of being supplied. Since it is written in a vertically reduced size of 5/6, it is possible to write corresponding to the entire screen and display a screen without loss. Further, according to this example,
When the writing and reading field frequencies of the memory (14) are different from each other, writing and reading to and from the memory (14) are controlled to prevent two field signals from being mixed in the same field, so that horizontal stripes appear on the screen. It is possible to avoid such image quality deterioration.

なお、上述実施例はリモコンによって操作される例で
あるが、ユーザーが直接操作キーを押すことで操作され
るものにおいても同様である。
Although the above-described embodiment is an example in which the remote controller is used for operation, the same applies to the case where the user directly operates the operation key.

H 発明の効果 以上述べた本発明によれば、CCIR方式(PAL方式また
はSECAM方式)のカラー映像信号を書き込む際には、NTS
C方式のカラー映像信号に比して垂直方向に略5/6倍に縮
小して書き込むようにしたので、画像メモリがNTSC方式
のカラー映像信号分の容量しかなくとも、CCIR方式のカ
ラー映像信号による画面を欠損なく表示することができ
る。
H Effect of the Invention According to the present invention described above, when writing a CCIR (PAL or SECAM) color video signal, the NTS
Compared to the C format color video signal, the data is written in a size that is approximately 5/6 times smaller in the vertical direction, so even if the image memory has only the capacity of an NTSC color video signal, the CCIR color video signal The screen can be displayed without loss.

【図面の簡単な説明】[Brief description of drawings]

第1図は本発明の一実施例を示す構成図、第2図及び第
3図はその説明のための図である。 (2)及び(3)はチューナ、(4)はマイクロコンピ
ュータ、(6)(7)及び(11)はスイッチ回路、
(8)及び(9)は外部入力端子、(10)及び(12)は
信号処理回路、(14)はメモリ、(18)はカラー受像
管、(19)は偏向回路、(20)はメモリコントローラで
ある。
FIG. 1 is a block diagram showing an embodiment of the present invention, and FIGS. 2 and 3 are diagrams for explaining the embodiment. (2) and (3) are tuners, (4) is a microcomputer, (6), (7) and (11) are switch circuits,
(8) and (9) are external input terminals, (10) and (12) are signal processing circuits, (14) is a memory, (18) is a color picture tube, (19) is a deflection circuit, and (20) is a memory. The controller.

Claims (1)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】CCIR方式の第1のカラー映像信号及びNTSC
方式の第2のカラー映像信号の双方を受信するか又は入
力し、 上記第1又は第2のカラー映像信号のいずれか一方を選
択してこのカラー映像信号の同期信号に同期させて映像
表示信号を駆動するとともに、 上記第1及び第2のカラー映像信号のいずれか一方を選
択的にフレームメモリに供給する切換回路を設け、 上記フレームメモリに上記第1のカラー映像信号を書き
込む際には、上記第2のカラー映像信号に比して垂直方
向に略5/6倍に縮小して書き込み、 上記フレームモメリからの読み出した上記第1のカラー
映像信号は、上記第2のカラー映像信号の映出された画
面の一部に合成して表示出来るようにしたことを特徴と
する多方式信号の同時表示可能なテレビジョン受像機。
1. A first color video signal of the CCIR system and NTSC.
An image display signal is received or inputted by both of the second color video signals of the system, and either one of the first or second color video signals is selected and synchronized with the synchronizing signal of the color video signals. And a switching circuit for selectively supplying one of the first and second color video signals to the frame memory, and when writing the first color video signal in the frame memory, The first color video signal read out from the frame momeri is reduced to approximately 5/6 times smaller than the second color video signal in the vertical direction and written, and the second color video signal is projected. A television receiver capable of simultaneous display of multi-system signals, characterized in that it can be combined and displayed on a part of the displayed screen.
JP62098111A 1987-04-21 1987-04-21 Television receiver capable of simultaneously displaying multi-system signals Expired - Lifetime JP2545853B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62098111A JP2545853B2 (en) 1987-04-21 1987-04-21 Television receiver capable of simultaneously displaying multi-system signals

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62098111A JP2545853B2 (en) 1987-04-21 1987-04-21 Television receiver capable of simultaneously displaying multi-system signals

Publications (2)

Publication Number Publication Date
JPS63263893A JPS63263893A (en) 1988-10-31
JP2545853B2 true JP2545853B2 (en) 1996-10-23

Family

ID=14211212

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62098111A Expired - Lifetime JP2545853B2 (en) 1987-04-21 1987-04-21 Television receiver capable of simultaneously displaying multi-system signals

Country Status (1)

Country Link
JP (1) JP2545853B2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02132980A (en) * 1988-11-14 1990-05-22 Sony Corp Tv receiver
KR920004813Y1 (en) * 1990-08-14 1992-07-20 삼성전자 주식회사 Picture in picture device in tv system

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5842388A (en) * 1981-09-04 1983-03-11 Victor Co Of Japan Ltd Reproducer for disc recording medium

Also Published As

Publication number Publication date
JPS63263893A (en) 1988-10-31

Similar Documents

Publication Publication Date Title
KR0150505B1 (en) Two picture video processing circuit
JPS62157484A (en) Television receiver
JPH06311449A (en) Television receiver
JPH0774980A (en) Display device
EP0717562B1 (en) Method and apparatus for displaying two video pictures simultaneously
JP3526056B2 (en) Television receiver
JP2545853B2 (en) Television receiver capable of simultaneously displaying multi-system signals
JP3237068B2 (en) Video display system
JPH0338982A (en) Multiscreen display device
JP2713699B2 (en) High-definition television receiver with two-screen display function
JPH0638649B2 (en) High-definition television receiver with dual-screen display function
JPS63200681A (en) High definition television receiver
KR0148187B1 (en) Double screen and pip circuit
JPH08202321A (en) Television personal computer
JPS60180383A (en) Television receiver
JPH0846889A (en) High image quality television receiver with two-screen display function
JP2725376B2 (en) Television receiver
KR0147580B1 (en) 2 picture displaying in the wide television
JPH0851576A (en) High image quality television receiver with two-screen display function
JPS6284665A (en) Television receiver
JPH024189B2 (en)
JPS61202595A (en) Color television receiver
JP2002374477A (en) Television receiver
JPH099165A (en) Multi-screen display device
JPH09214851A (en) Television receiver

Legal Events

Date Code Title Description
EXPY Cancellation because of completion of term
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20070808

Year of fee payment: 11