JP2021129482A - スイッチング電源の制御回路 - Google Patents
スイッチング電源の制御回路 Download PDFInfo
- Publication number
- JP2021129482A JP2021129482A JP2020024534A JP2020024534A JP2021129482A JP 2021129482 A JP2021129482 A JP 2021129482A JP 2020024534 A JP2020024534 A JP 2020024534A JP 2020024534 A JP2020024534 A JP 2020024534A JP 2021129482 A JP2021129482 A JP 2021129482A
- Authority
- JP
- Japan
- Prior art keywords
- burst
- signal
- pulse width
- control circuit
- power supply
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000001514 detection method Methods 0.000 claims abstract description 24
- 238000003079 width control Methods 0.000 claims abstract description 18
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 claims abstract description 13
- 230000004044 response Effects 0.000 claims abstract description 13
- 230000007423 decrease Effects 0.000 claims abstract description 3
- 230000007704 transition Effects 0.000 claims description 11
- 230000008859 change Effects 0.000 claims description 4
- 239000003990 capacitor Substances 0.000 description 14
- 101000806846 Homo sapiens DNA-(apurinic or apyrimidinic site) endonuclease Proteins 0.000 description 11
- 101000835083 Homo sapiens Tissue factor pathway inhibitor 2 Proteins 0.000 description 11
- 102100026134 Tissue factor pathway inhibitor 2 Human genes 0.000 description 11
- 101100219315 Arabidopsis thaliana CYP83A1 gene Proteins 0.000 description 7
- 101100269674 Mus musculus Alyref2 gene Proteins 0.000 description 7
- 101100140580 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) REF2 gene Proteins 0.000 description 7
- 230000000630 rising effect Effects 0.000 description 7
- 238000010586 diagram Methods 0.000 description 6
- 238000000034 method Methods 0.000 description 6
- 230000000694 effects Effects 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 230000003321 amplification Effects 0.000 description 2
- 230000006866 deterioration Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000003199 nucleic acid amplification method Methods 0.000 description 2
- 230000001360 synchronised effect Effects 0.000 description 2
- 238000006243 chemical reaction Methods 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 230000003100 immobilizing effect Effects 0.000 description 1
- 230000007246 mechanism Effects 0.000 description 1
- 230000008929 regeneration Effects 0.000 description 1
- 238000011069 regeneration method Methods 0.000 description 1
- 230000003252 repetitive effect Effects 0.000 description 1
Images
Landscapes
- Dc-Dc Converters (AREA)
Abstract
【解決手段】スイッチング電源の制御回路は、ハイサイドスイッチを駆動するハイサイド駆動信号の生成期間を指示するバースト信号を生成するバースト信号生成部を備える。バースト信号は、出力電圧が設定電圧に追従するようにヒステリシス幅を有する比較器を用いて生成される。制御回路は、入力電圧および出力電圧に応じて、ハイサイド駆動信号のパルス幅を制御するパルス幅制御部を備える。制御回路は、ローサイドスイッチに流れる電流値が、予め定められた電流下限値まで減少した特定タイミングを検知する電流検知部を備える。制御回路は、バースト信号によって指示された生成期間中に、電流検知部によって特定タイミングが検知されたことに応じて、パルス幅制御部で制御されたパルス幅を有するハイサイド駆動信号を生成する駆動制御部を備える。
【選択図】 図1
Description
図1に、本実施例に係るスイッチング電源1のブロック図を示す。スイッチング電源1は、変換効率を重視した間欠スイッチング制御(バーストモード制御)を行なう、非絶縁の同期整流型の降圧DC−DCコンバータである。
スイッチング電源1は、制御IC2、抵抗Ron、入力コンデンサCsおよび出力コンデンサCo、インダクタL、入力端子IT、出力端子OTを備える。抵抗Ron、入力コンデンサCs、出力コンデンサCo、インダクタLは、外付け部品である。入力端子ITには、入力電圧Viが入力される。出力端子OTからは、設定電圧(第1基準電圧VREF1)に追従した出力電圧Voが出力される。
図2の波形図を用いて、バースト信号生成部10の動作を説明する。時刻t1においてヒステリシス比較器11は、入力電圧Viの抵抗分圧比である帰還電圧VFBが第1基準電圧VREF1まで低下したことを検知する。これにより、バースト信号Burstがハイレベル(オン状態)に遷移し、スイッチング動作を開始する(矢印Y1)。
図3の波形図を用いて、パルス幅制御部20、電流検知部30、駆動制御部40の動作を説明する。第1に、バースト信号Burstのレベル遷移によってパルス生成期間の開始が指示された1つ目のパルス信号(時刻t11〜t12を参照)の生成動作を説明する。
またフリップフロップFF2は、反転ハイサイド駆動信号VgHBの立上りエッジによりセットされ、ローサイド駆動信号VgLがハイレベルに遷移する(矢印Y16)。ローサイド駆動信号VgLがハイレベルであるパルスオフ時間Toff中は、ローサイドスイッチQLがオン状態となる。よってローサイドスイッチQLを流れる電流ILが下降する(矢印Y17)。
バースト期間中のスイッチング周波数の一定化について説明する。上述したように、ハイサイド駆動信号VgHのパルスオン時間Tonは、コンデンサCの充電電圧Vcapが第1基準電圧VREF1まで充電する時間で決定される。コンデンサCの充電電流Icapは、入力電圧Vi、抵抗Ronの抵抗値、カレントミラ回路21の電流増幅率gm、で決定される。充電電流Icapの大きさは、入力電圧Viに比例する。また第1基準電圧VREF1は、出力電圧Voに比例する。したがって、充電電流Icapにより、充電電圧Vcapが第1基準電圧VREF1に到達するまでに要する充電時間(すなわちパルスオン時間Ton)は、下式(1)で表せる。
Ton=Vo/Vi×gm×Ron×C ・・・式(1)
式(1)において、「gm」はカレントミラ回路21の電流増幅率、「Ron」は抵抗Ronの抵抗値、「C」はコンデンサCの容量値である。すると、連続モードの降圧電源の入出力の特性式に基づき、パルスオン時間Tonは「時比率D×スイッチング周期Ts」で表せる。すなわち、入出力電圧に応じてパルスオン時間Tonを制御することにより、バースト期間中のスイッチング周期Tsを一定にすることができることが分かる。
従来のバーストモード制御同期整流型の降圧DC−DCコンバータでは、バースト期間中のオンパルス幅は、入力電圧およびインダクタ値に依存していた。すると、電圧変動範囲が広範囲に渡る電源(例:車載高圧電池セル)に従来技術を適用した場合は、入力電圧の変動によってオンパルス幅が変動するため、「バースト期間中のスイッチング周波数変動」が発生してしまう。また、インダクタのばらつきや劣化によっても、「バースト期間中のスイッチング周波数変動」が発生してしまう。そこで本明細書の技術では、バースト期間中に、入力電圧Viおよび出力電圧Voに応じて、ハイサイド駆動信号VgHのパルスオン時間Tonを制御している。すなわち、入力電圧Viに反比例するようにパルスオン時間Ton(すなわちパルス幅)を制御する。「パルスオン時間Ton=時比率D×スイッチング周期Ts=(出力電圧Vo/入力電圧Vi)×Ts」の関係があるため、パルスオン時間Tonが入力電圧Viに反比例することにより、バースト期間中のスイッチング周波数fs(=1/Ts)を一定にすることができる。また、本明細書の技術では、パルスオン時間Tonをインダクタ値によらずに制御することができる(式(1)参照)。インダクタのばらつきや劣化に影響を受けずに、スイッチング周波数fsを固定化することが可能となる。
Claims (5)
- 負荷状態に依存してスイッチをオフ状態する期間を有するバーストモードで動作可能なスイッチング電源の制御回路であって、
ハイサイドスイッチを駆動するハイサイド駆動信号の生成期間を指示するバースト信号を生成するバースト信号生成部であって、
前記バースト信号は、出力電圧が設定電圧に追従するようにヒステリシス幅を有する比較器を用いて生成される、前記バースト信号生成部と、
入力電圧および前記出力電圧に応じて、前記ハイサイド駆動信号のパルス幅を制御するパルス幅制御部と、
ローサイドスイッチに流れる電流値が、予め定められた電流下限値まで減少した特定タイミングを検知する電流検知部と、
前記バースト信号によって指示された前記ハイサイド駆動信号の生成期間中に、前記電流検知部によって前記特定タイミングが検知されたことに応じて、前記パルス幅制御部で制御された前記パルス幅を有する前記ハイサイド駆動信号を生成する駆動制御部と、
を備える、スイッチング電源の制御回路。 - 前記パルス幅制御部は、前記パルス幅を前記入力電圧に反比例するように制御する、請求項1に記載のスイッチング電源の制御回路。
- 前記バースト信号生成部による前記ヒステリシス幅の変更および前記電流検知部による前記電流下限値の変更の少なくとも一方によって、バースト信号の生成期間および生成周期の調整が可能である、請求項1または2に記載のスイッチング電源の制御回路。
- 前記駆動制御部は、
前記バースト信号のレベル遷移によって前記ハイサイド駆動信号の生成期間の開始が指示されたことに応じて、前記ハイサイド駆動信号の1つ目のパルス信号を生成し、
前記電流検知部によって前記特定タイミングが検知されたことに応じて、前記ハイサイド駆動信号の2つ目以降のパルス信号を生成する、請求項1〜3の何れか1項に記載のスイッチング電源の制御回路。 - 前記ハイサイドスイッチと前記ローサイドスイッチの上下短絡を防止するデットタイム回路部をさらに備える、請求項1〜4の何れか1項に記載のスイッチング電源の制御回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2020024534A JP7385491B2 (ja) | 2020-02-17 | 2020-02-17 | スイッチング電源の制御回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2020024534A JP7385491B2 (ja) | 2020-02-17 | 2020-02-17 | スイッチング電源の制御回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2021129482A true JP2021129482A (ja) | 2021-09-02 |
JP7385491B2 JP7385491B2 (ja) | 2023-11-22 |
Family
ID=77489195
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2020024534A Active JP7385491B2 (ja) | 2020-02-17 | 2020-02-17 | スイッチング電源の制御回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP7385491B2 (ja) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006254577A (ja) * | 2005-03-10 | 2006-09-21 | Matsushita Electric Ind Co Ltd | Dc−dcコンバータ |
JP2008043195A (ja) * | 2006-08-04 | 2008-02-21 | Linear Technol Corp | スイッチングレギュレータおよびそれを作動させるための方法 |
JP2010154706A (ja) * | 2008-12-26 | 2010-07-08 | Rohm Co Ltd | スイッチングレギュレータの制御回路、方法、およびそれらを用いたスイッチングレギュレータ |
US20120019218A1 (en) * | 2010-07-26 | 2012-01-26 | Richtek Technology Corporation | Constant on-time switching regulator, and control method and on-time calculation circuit therefor |
JP2013243875A (ja) * | 2012-05-22 | 2013-12-05 | Rohm Co Ltd | スイッチング電源装置 |
-
2020
- 2020-02-17 JP JP2020024534A patent/JP7385491B2/ja active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006254577A (ja) * | 2005-03-10 | 2006-09-21 | Matsushita Electric Ind Co Ltd | Dc−dcコンバータ |
JP2008043195A (ja) * | 2006-08-04 | 2008-02-21 | Linear Technol Corp | スイッチングレギュレータおよびそれを作動させるための方法 |
JP2010154706A (ja) * | 2008-12-26 | 2010-07-08 | Rohm Co Ltd | スイッチングレギュレータの制御回路、方法、およびそれらを用いたスイッチングレギュレータ |
US20120019218A1 (en) * | 2010-07-26 | 2012-01-26 | Richtek Technology Corporation | Constant on-time switching regulator, and control method and on-time calculation circuit therefor |
JP2013243875A (ja) * | 2012-05-22 | 2013-12-05 | Rohm Co Ltd | スイッチング電源装置 |
Also Published As
Publication number | Publication date |
---|---|
JP7385491B2 (ja) | 2023-11-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9716435B2 (en) | Minimum on-time control for low load DC/DC converter | |
US8198880B2 (en) | Constant on-time converter and the method of operation | |
US9653992B2 (en) | Constant on-time switching converter with adaptive ramp compensation and control method thereof | |
KR101331721B1 (ko) | 스위칭 전압 조절기 및 제어 신호 생성 방법 | |
US7180274B2 (en) | Switching voltage regulator operating without a discontinuous mode | |
CN101548252B (zh) | 具有滞后控制的功率转换器 | |
CN103023326B (zh) | 恒定时间控制方法、控制电路及应用其的开关型调节器 | |
US11121626B2 (en) | Switching frequency control apparatus and control method thereof | |
US20040257056A1 (en) | Switching regulator with improved load transient efficiency and method thereof | |
US20100141222A1 (en) | Load transient sensing circuit for a power converter | |
US8994352B2 (en) | Switching regulator and control method for same | |
EP2973971B1 (en) | Systems and methods for 100 percent duty cycle in switching regulators | |
CN109195247B (zh) | 调光控制电路、方法及应用其的led驱动电路 | |
JP2006006004A (ja) | 昇降圧型dc−dcコンバータ | |
US20210083583A1 (en) | Seamless dcm-pfm transition for single pulse operation in dc-dc converters | |
JPWO2005088816A1 (ja) | 電源装置 | |
US20110031951A1 (en) | Frequency modulation control of a buck-boost power converter | |
US9467044B2 (en) | Timing generator and timing signal generation method for power converter | |
JP3648223B2 (ja) | Dc−dcコンバータ及びdc−dcコンバータの駆動回路 | |
JP2006014559A (ja) | Dc−dcコンバータ | |
JP2004208448A (ja) | 昇降圧dc−dcコンバータ | |
JP6457242B2 (ja) | スイッチング電源装置 | |
JP2021129482A (ja) | スイッチング電源の制御回路 | |
JP4686285B2 (ja) | スイッチング制御回路、dc−dcコンバータ | |
JP2006174630A (ja) | スイッチング電源の制御方法、制御回路および電源装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20210910 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20220708 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20220726 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20220922 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20221116 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20230322 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20230517 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20230712 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20231024 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20231110 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7385491 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |